KR101363672B1 - Electrophoresis display and driving method thereof - Google Patents

Electrophoresis display and driving method thereof Download PDF

Info

Publication number
KR101363672B1
KR101363672B1 KR1020070023971A KR20070023971A KR101363672B1 KR 101363672 B1 KR101363672 B1 KR 101363672B1 KR 1020070023971 A KR1020070023971 A KR 1020070023971A KR 20070023971 A KR20070023971 A KR 20070023971A KR 101363672 B1 KR101363672 B1 KR 101363672B1
Authority
KR
South Korea
Prior art keywords
data
voltage
scan
polarity
gate lines
Prior art date
Application number
KR1020070023971A
Other languages
Korean (ko)
Other versions
KR20080083425A (en
Inventor
정상훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070023971A priority Critical patent/KR101363672B1/en
Publication of KR20080083425A publication Critical patent/KR20080083425A/en
Application granted granted Critical
Publication of KR101363672B1 publication Critical patent/KR101363672B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/165Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on translational movement of particles in a fluid under the influence of an applied field
    • G02F1/1685Operation of cells; Circuit arrangements affecting the entire cell
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F3/00Optical logic elements; Optical bistable devices
    • G02F3/02Optical bistable devices
    • G02F3/022Optical bistable devices based on electro-, magneto- or acousto-optical elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit

Abstract

본 발명은 전기영동 표시장치에 관한 것으로, 특히 제조비용을 줄이도록 한 전기영동 표시장치와 그 구동방법에 관한 것이다. The present invention relates to an electrophoretic display device, and more particularly, to an electrophoretic display device and a driving method thereof to reduce manufacturing costs.

이 전기영동 표시장치는 다수의 데이터라인; 상기 데이터라인들과 교차되는 다수의 게이트라인; 디지털 데이터들을 데이터전압으로 변환하여 상기 데이터라인에 공급하는 데이터 구동회로; 기수 게이트라인과 우수 게이트라인을 포함한 게이트라인쌍 단위로 스캔펄스를 순차적으로 공급하고 상기 기수 게이트라인에 공급되는 제1 극성의 스캔펄스와 상기 우수 게이트라인에 공급되는 제2 극성의 스캔펄스를 상기 데이터전압에 동기시키는 게이트 구동회로; 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압이 공급되는 스캔전극과 상기 데이터전압이 공급되는 화소전극 사이에 형성되는 다수의 전기영동소자; 및 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압을 상기 스캔전극에 공급하는 다이오드소자를 구비한다. The electrophoretic display includes a plurality of data lines; A plurality of gate lines intersecting the data lines; A data driving circuit converting digital data into a data voltage and supplying the data voltage to the data line; The scan pulses are sequentially supplied in units of a pair of gate lines including odd gate lines and even gate lines, and scan pulses having a first polarity supplied to the odd gate lines and scan pulses having a second polarity supplied to the even gate lines are provided. A gate driving circuit synchronous with the data voltage; A plurality of electrophoretic devices formed between a scan electrode supplied with a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity and a pixel electrode supplied with the data voltage; And a diode device for supplying a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity to the scan electrode.

Description

전기영동 표시장치와 그 구동방법{ELECTROPHORESIS DISPLAY AND DRIVING METHOD THEREOF}ELECTROPHORESIS DISPLAY AND DRIVING METHOD THEREOF BACKGROUND OF THE INVENTION 1. Field of the Invention [0001]

도 1은 종래의 전기영동 표시장치를 나타내는 단면도. 1 is a cross-sectional view showing a conventional electrophoretic display device.

도 2는 본 발명의 실시예에 따른 전기영동 표시장치를 나타내는 블록도.2 is a block diagram illustrating an electrophoretic display device according to an exemplary embodiment of the present invention.

도 3은 도 2에 도시된 셀을 상세히 나타내는 단면도. 3 is a cross-sectional view showing in detail the cell shown in FIG.

도 4는 도 2에 도시된 박막다이오드의 제1 실시예를 나타내는 단면도. 4 is a cross-sectional view showing a first embodiment of the thin film diode shown in FIG.

도 5는 도 2에 도시된 박막다이오드의 제2 실시예를 나타내는 단면도. FIG. 5 is a sectional view showing a second embodiment of the thin film diode shown in FIG. 2; FIG.

도 6은 도 2에 도시된 박막다이오드의 전달특성을 나타내는 그래프. 6 is a graph showing the transfer characteristics of the thin film diode shown in FIG.

도 7은 본 발명의 실시예에 따른 전기영동 표시장치의 데이터전압과 스캔펄스를 나타내는 파형도. 7 is a waveform diagram illustrating data voltages and scan pulses of an electrophoretic display according to an exemplary embodiment of the present invention.

도 8 및 도 9는 본 발명의 실시예에 따른 전기영동 표시장치의 데이터 파형예를 나타내는 파형도.8 and 9 are waveform diagrams showing data waveform examples of the electrophoretic display device according to the embodiment of the present invention;

< 도면의 주요 부분에 대한 부호의 설명 >Description of the Related Art

21 : 타이밍 콘트롤러 22 : 데이터 구동회로21: timing controller 22: data driving circuit

23 : 게이트 구동회로 24 : 표시패널 23 gate driving circuit 24 display panel

31 : 스캔전극 32 : 화소전극31 scanning electrode 32 pixel electrode

33 : 셀 40 : 마이크로 캡슐33: cell 40: microcapsules

TFD1, TFD2 : 박막다이오드TFD1, TFD2: Thin Film Diode

본 발명은 전기영동 표시장치에 관한 것으로, 특히 제조비용을 줄이도록 한 전기영동 표시장치와 그 구동방법에 관한 것이다. The present invention relates to an electrophoretic display device, and more particularly, to an electrophoretic display device and a driving method thereof to reduce manufacturing costs.

전하를 갖는 물질이 전기장에 놓이면 그 물질들은 전하, 분자의 크기 및 모양 등에 따라 특유의 이동을 한다. 이와 같은 거동을 전기영동이라 한다. 최근, 전기영동을 이용한 표시장치는 가요성 기판(Flexible substrate)를 이용하여 유연성(flexibility)과 휴대성이 뛰어나며, 경량화 등의 장점이 있으며, 전원이 꺼진 후 대략 6개월까지 전원없이 데이터가 소거되지 않고 유지되는 장점이 있다. When a substance with a charge is placed in an electric field, the substance moves in a specific manner depending on the charge, the size and shape of the molecule, and the like. This behavior is called electrophoresis. Recently, a display device using electrophoresis has advantages such as flexibility and portability by using a flexible substrate, light weight, etc., and data is not erased without power until approximately 6 months after the power is turned off. There is an advantage that is maintained without.

도 1은 전기영동 표시장치를 도시한 단면도이다. 1 is a cross-sectional view showing an electrophoretic display device.

도 1을 참조하면, 전기영동 표시장치는 하부 어레이부(9)와 상부 어레이부(10)로 나뉘어진다. Referring to FIG. 1, an electrophoretic display device is divided into a lower array unit 9 and an upper array unit 10.

상부 어레이부(10)는 상부기판(20)에 형성된 공통전극(19)과, 그 공통전극(19)과 하부 어레이부(9) 사이에 형성된 전기영동필름(18)을 포함한다. 상부기판(20)은 유연성을 가지는 플라스틱, 필름, 또는 금속 등으로 제작된다. 전기영동 필름(18)의 마이크로 캡슐들(16)은 점착제(14)로 하부 어레이부(9)에 부착된다. 마이크로 캡슐들(16) 각각에는 솔벤트(16b)와, 서로 다른 극성으로 대전된 흑색 입자(16a) 및 백색 입자(16c)를 포함한다. The upper array unit 10 includes a common electrode 19 formed on the upper substrate 20, and an electrophoretic film 18 formed between the common electrode 19 and the lower array unit 9. The upper substrate 20 is made of plastic, film, or metal having flexibility. The microcapsules 16 of the electrophoretic film 18 are attached to the lower array portion 9 with an adhesive 14. Each of the microcapsules 16 includes a solvent 16b and black particles 16a and white particles 16c charged at different polarities.

하부 어레이부(9)의 하부기판(11)에는 박막 트랜지스터(Thin Film Transistor 이하, "TFT"라 함)가 형성된다. 하부기판(11)은 유연성을 가지는 플라스틱, 필름, 또는 금속 등으로 제작된다. TFT는 하부기판(11)에 형성된 게이트전극(1)과, 게이트 절연막(12) 상에 형성된 반도체층(4)과, 반도체층(4) 상에 형성된 소스전극(5) 및 드레인전극(6)을 포함한다. 반도체층(4)은 활성층(2)과 오믹접촉층(3)을 포함한다. 공통전극(19)과 대향하는 화소전극(8)은 보호막(Passivation film)(13)의 콘택홀(7)을 통해 TFT의 드레인전극(6)에 접속된다. 또한, 하부 어레이부(9)에는 게이트 절연막(12)을 사이에 두고 교차하는 다수의 데이터라인과 다수의 게이트라인을 포함한다. 데이터라인은 TFT의 소스전극에 연결되고, 게이트라인은 TF의 게이트전극에 접속된다. The lower substrate 11 of the lower array unit 9 is formed of a thin film transistor (hereinafter referred to as TFT). The lower substrate 11 is made of flexible plastic, film, metal, or the like. The TFT includes a gate electrode 1 formed on the lower substrate 11, a semiconductor layer 4 formed on the gate insulating film 12, a source electrode 5 and a drain electrode 6 formed on the semiconductor layer 4. It includes. The semiconductor layer 4 includes an active layer 2 and an ohmic contact layer 3. The pixel electrode 8 facing the common electrode 19 is connected to the drain electrode 6 of the TFT through the contact hole 7 of the passivation film 13. In addition, the lower array unit 9 includes a plurality of data lines and a plurality of gate lines that intersect with the gate insulating layer 12 therebetween. The data line is connected to the source electrode of the TFT, and the gate line is connected to the gate electrode of the TF.

이와 같은 전기영동 표시장치는 TFT를 스위치소자로 이용하기 때문에 제조공정과 제조비용이 높은 문제점이 있다. TFT는 게이트금속의 증착공정, 및 포토리소그래피(Photorithography) 공정으로 게이트금속을 패터닝하는 공정, 게이트 절연막의 증착공정, 포토리소그래피공정을 이용한 게이트 절연막의 패터닝공정, 반도체재료의 증착공정, 포토리소그래피공정을 이용한 반도체재료의 패터닝공정, 소스/드레인 금속의 증착공정, 포토리소그래피공정을 이용한 소스/드레인금속의 패터닝공정, 보호막의 증착공정, 보호막의 패터닝 공정 등을 포함한 일련의 공정들을 통해 하부 기판(11) 상에 형성된다. 포토리소그래피 공정은 포토레지스트(Photoresist)의 도포, 현상 및 에칭(etching)을 포함한다.Since such an electrophoretic display uses a TFT as a switch element, there is a problem in that the manufacturing process and manufacturing cost are high. The TFT is a gate metal deposition process and a photolithography process, a gate metal patterning process, a gate insulation film deposition process, a gate insulation patterning process using a photolithography process, a semiconductor material deposition process, a photolithography process. The lower substrate 11 through a series of processes including a patterning process of a semiconductor material, a deposition process of a source / drain metal, a patterning process of a source / drain metal using a photolithography process, a deposition process of a protective film, and a patterning process of a protective film. Is formed on the phase. Photolithography processes include the application, development, and etching of photoresists.

따라서, 본 발명의 목적은 제조비용을 줄이도록 한 전기영동 표시장치와 그 구동방법을 제공하는데 있다.Accordingly, it is an object of the present invention to provide an electrophoretic display device and a method of driving the same, which reduce manufacturing costs.

상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 전기영동 표시장치는 다수의 데이터라인; 상기 데이터라인들과 교차되는 다수의 게이트라인; 디지털 데이터들을 데이터전압으로 변환하여 상기 데이터라인에 공급하는 데이터 구동회로; 기수 게이트라인과 우수 게이트라인을 포함한 게이트라인쌍 단위로 스캔펄스를 순차적으로 공급하고 상기 기수 게이트라인에 공급되는 제1 극성의 스캔펄스와 상기 우수 게이트라인에 공급되는 제2 극성의 스캔펄스를 상기 데이터전압에 동기시키는 게이트 구동회로; 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압이 공급되는 스캔전극과 상기 데이터전압이 공급되는 화소전극 사이에 형성되는 다수의 전기영동소자; 및 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압을 상기 스캔전극에 공급하는 다이오드소자를 구비한다. In order to achieve the above object, an electrophoretic display device according to an embodiment of the present invention comprises a plurality of data lines; A plurality of gate lines intersecting the data lines; A data driving circuit converting digital data into a data voltage and supplying the data voltage to the data line; The scan pulses are sequentially supplied in units of a pair of gate lines including odd gate lines and even gate lines, and scan pulses having a first polarity supplied to the odd gate lines and scan pulses having a second polarity supplied to the even gate lines are provided. A gate driving circuit synchronous with the data voltage; A plurality of electrophoretic devices formed between a scan electrode supplied with a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity and a pixel electrode supplied with the data voltage; And a diode device for supplying a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity to the scan electrode.

상기 다이오드소자는 상기 제1 극성의 스캔펄스에 따라 턴-온되어 상기 기수 게이트라인과 상기 스캔전극 사이의 전류패스를 형성하는 제1 다이오드소자; 및 상기 제2 극성의 스캔펄스에 따라 턴-온되어 상기 우수 게이트라인과 상기 스캔전극 사이의 전류패스를 형성하는 제2 다이오드소자를 구비한다. The diode device may include: a first diode device turned on according to a scan pulse of the first polarity to form a current path between the odd gate line and the scan electrode; And a second diode device that is turned on according to the scan pulse of the second polarity to form a current path between the even gate line and the scan electrode.

상기 전기영동 표시장치는 상기 데이터라인들과 상기 화소전극이 형성된 제1 투명 가요성 기판; 및 상기 전기영동소자들을 사이에 두고 상기 제1 투명 가요성 기판과 대향하며 상기 게이트라인들, 상기 스캔전극들 및 상기 다이오드소자들이 형성된 제2 투명 가요성 기판을 더 구비한다.The electrophoretic display includes a first transparent flexible substrate on which the data lines and the pixel electrode are formed; And a second transparent flexible substrate facing the first transparent flexible substrate with the electrophoretic elements interposed therebetween and formed with the gate lines, the scan electrodes, and the diode elements.

상기 전기영동 표시장치는 상기 디지털 데이터들을 상기 데이터 구동회로에 공급하고, 상기 데이터 구동회로와 상기 게이트 구동회로를 제어하는 타이밍 콘트롤러를 더 구비한다. The electrophoretic display further includes a timing controller for supplying the digital data to the data driving circuit and controlling the data driving circuit and the gate driving circuit.

상기 데이터 구동회로는 상기 타이밍 콘트롤러로부터의 디지털 데이터들을 상기 데이터전압으로 변환한다. The data driving circuit converts digital data from the timing controller into the data voltage.

상기 디지털 데이터들은 상기 전기영동소자들을 초기화하기 위한 리셋 데이터, 상기 전기영동소자들 내의 흑색입자들과 백색입자들을 쌍안정 상태로 분리하기 위한 안정화 데이터, 및 다음 이미지의 데이터를 표현하기 위하여 펄스폭 변조된 기입 데이터들을 포함한다. The digital data are pulse width modulated to represent reset data for initializing the electrophoretic devices, stabilization data for separating black and white particles in the electrophoretic elements into a bistable state, and data of a next image. Included write data.

본 발명의 실시예에 따른 전기영동 표시장치의 구동방법은 다수의 데이터라인, 상기 데이터라인들과 교차되는 다수의 게이트라인, 스캔전극과 화소전극 사이에 형성되는 다수의 전기영동소자를 구비하는 전기영동 표시장치의 구동방법에 있어서, 디지털 데이터들을 데이터전압으로 변환하여 상기 데이터라인에 공급하는 단 계; 기수 게이트라인과 우수 게이트라인을 포함한 게이트라인쌍 단위로 스캔펄스를 순차적으로 공급하고 상기 기수 게이트라인에 공급되는 제1 극성의 스캔펄스와 상기 우수 게이트라인에 공급되는 제2 극성의 스캔펄스를 상기 데이터전압에 동기시키는 단계; 및 다이오드소자를 이용하여 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압을 상기 스캔전극에 공급하는 단계를 포함한다. A method of driving an electrophoretic display device according to an exemplary embodiment of the present invention includes an electric apparatus including a plurality of data lines, a plurality of gate lines intersecting the data lines, and a plurality of electrophoretic elements formed between a scan electrode and a pixel electrode. A driving method of a display device, the method comprising: converting digital data into a data voltage and supplying the data voltage to the data line; The scan pulses are sequentially supplied in units of a pair of gate lines including odd gate lines and even gate lines, and scan pulses having a first polarity supplied to the odd gate lines and scan pulses having a second polarity supplied to the even gate lines are provided. Synchronizing with the data voltage; And supplying a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity to the scan electrode by using a diode device.

이하, 도 2 내지 도 9를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 2 to 9.

도 2 및 도 3은 본 발명의 실시예에 따른 전기영동 표시장치와 셀을 나타낸다. 2 and 3 show an electrophoretic display and a cell according to an embodiment of the invention.

도 2 및 도 3을 참조하면, 본 발명의 실시예에 따른 전기영동 표시장치는 m×n 개의 셀들(33)이 배열되는 표시패널(24), 데이터전압을 표시패널(24)의 데이터라인들(D1 내지 Dm)에 공급하는 데이터 구동회로(22), 표시패널(24)의 게이트라인들(G1 내지 G2n)에 스캔펄스들을 공급하기 위한 게이트 구동회로(23), 구동회로들(22, 23)을 제어하기 위한 타이밍 콘트롤러(21)를 구비한다. 2 and 3, an electrophoretic display device according to an exemplary embodiment of the present invention includes a display panel 24 in which m × n cells 33 are arranged, and a data voltage of data lines of the display panel 24. Data driving circuit 22 for supplying D1 to Dm, gate driving circuit 23 for supplying scan pulses to gate lines G1 to G2n of display panel 24, and driving circuits 22 and 23 Is provided with a timing controller 21 for controlling.

표시패널(24)의 각 셀들(33)은 도 3과 같이 두 장의 가요성 기판들 사이에 주입된 다수의 마이크로 캡슐들(40)을 포함한다. 마이크로 캡슐들(40) 각각은 솔벤트(40c), 음으로 대전된 흑색입자들(40a), 및 양으로 대전된 백색입자들(40b)을 포함한다. 마이크로 캡슐들(40)은 음으로 대전된 백색입자와 양으로 대전된 흑색입자를 포함할 수 있다. 이 경우, 후술하는 구동파형의 위상과 전압이 달라질 수 있다. Each cell 33 of the display panel 24 includes a plurality of microcapsules 40 injected between two flexible substrates as shown in FIG. 3. Each of the microcapsules 40 includes a solvent 40c, negatively charged black particles 40a, and positively charged white particles 40b. The microcapsules 40 may include negatively charged white particles and positively charged black particles. In this case, the phase and voltage of the driving waveform described later may vary.

표시패널(24)의 하부 투명 가요성 기판 상에는 2n 개의 게이트라인들(G1 내지 G2n), 이웃하는 게이트라인들(G1 내지 G2n)과 스캔전극들(31) 사이에 접속된 박막다이오드들(Thin Film Diode 이하, "TFD"라 함)(TFD1, TFD2)이 형성된다. 제1 TFD(TFD1)는 스캔전극(31)에 접속된 제1 노드(n1)와 기수 게이트라인(G1, G3, ... G2n-1) 사이에 접속된다. 이 제1 TFD(TFD1)는 기수 게이트라인(G1, G3, ... G2n-1)으로부터의 정극성 스캔펄스에 응답하여 턴-온되어 제1 노드(n1)에 전압을 높이게 된다. 제2 TFD(TFD2)는 제1 노드(n1)와 우수 게이트라인(G2, G4, ... G2n) 사이에 접속된다. 이 제2 TFD(TFD2)는 우수 게이트라인우수 게이트라인(G2, G4, ... G2n)으로부터의 부극성 스캔펄스에 응답하여 턴-온되어 제1 노드(n1)의 전압을 낮춘다. 따라서, 제1 노드(n1)의 전압(Vn1)은 제1 및 제2 TFD(TFD2)가 동시에 턴-온될 때 정극성 스캔펄스의 전압과 부극성 스캔펄스의 전압 사이의 중간전압으로 충전된다. Thin films connected between 2n gate lines G1 to G2n, neighboring gate lines G1 to G2n, and scan electrodes 31 on the lower transparent flexible substrate of the display panel 24. Hereinafter, diodes " TFD " (TFD1, TFD2) are formed. The first TFD (TFD1) is connected between the first node n1 connected to the scan electrode 31 and the odd gate lines G1, G3, ... G2n-1. The first TFD TFD1 is turned on in response to the positive scan pulses from the odd gate lines G1, G3, ... G2n-1 to increase the voltage at the first node n1. The second TFD (TFD2) is connected between the first node n1 and the even gate lines G2, G4, ... G2n. The second TFD (TFD2) is turned on in response to the negative scan pulses from the even gate line excellent gate lines G2, G4, ... G2n to lower the voltage of the first node n1. Accordingly, the voltage Vn1 of the first node n1 is charged to an intermediate voltage between the voltage of the positive scan pulse and the voltage of the negative scan pulse when the first and second TFDs TFD2 are simultaneously turned on.

표시패널(24)의 상부 투명 가요성 기판에는 마이크로 캡슐들(40)을 사이에 두고 게이트라인들(G1 내지 Gn)과 교차하는 데이터라인들(D1 내지 Dm)과, 데이터라인들(D1 내지 Dm)에 접속되고 스캔전극들(31)과 대향하는 화소전극들(32)이 형성된다. 스캔전극들(31)과 화소전극들(32)은 투명전극재료 예를 들면, ITO(Indium Tin Oxide)로 형성된다. The upper transparent flexible substrate of the display panel 24 includes data lines D1 to Dm intersecting the gate lines G1 to Gn with the microcapsules 40 therebetween, and data lines D1 to Dm. ), Pixel electrodes 32 are formed which face the scan electrodes 31. The scan electrodes 31 and the pixel electrodes 32 are formed of a transparent electrode material, for example, indium tin oxide (ITO).

데이터 구동회로(22)는 쉬프트 레지스터, 래치, 디지털-아날로그 변환기 및 출력 버퍼 등을 각각 포함하는 다수의 데이터 드라이브 집적회로들로 구성된다. 이 데이터 구동회로(22)는 타이밍 콘트롤러(21)로부터 공급되는 디지털 데이터들을 래치하고 그 디지털 데이터를 감마보상전압으로 변환하여 정극성 데이터전압 또는 부극성 데이터전압을 데이터라인들(D1 내지 Dn)에 공급한다. The data driver circuit 22 is composed of a plurality of data drive integrated circuits each including a shift register, a latch, a digital-to-analog converter, an output buffer, and the like. The data driving circuit 22 latches digital data supplied from the timing controller 21 and converts the digital data into a gamma compensation voltage to convert the positive data voltage or the negative data voltage to the data lines D1 to Dn. Supply.

게이트 구동회로(23)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호의 스윙폭을 TFD의 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 G2n) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 이 게이트 구동회로(23)는 데이터라인들(D1 내지 Dm)에 공급되는 데이터전압에 동기되는 스캔펄스쌍들을 순차적으로 출력한다. 스캔펄스쌍은 기수 게이트라인(G1, G3, ..., G2n-1)에 공급되는 정극성 스캔펄스와 우수 게이트라인(G2, G4, ... G2n)에 공급되는 부극성 스캔펄스를 포함한다. 하나의 기수 게이트라인과 그와 이웃하는 하나의 우수 게이트라인에 공급되는 스캔펄스쌍은 서로 동기되고 서로 극성이 상반된다. 이러한 스캔펄스쌍은 게이트라인쌍 단위로 순차적으로 발생된다. The gate driving circuit 23 includes a shift register and a level shifter for converting the swing width of the output signal of the shift register into a swing width suitable for driving the TFD, and an output buffer connected between the level shifter and the gate lines G1 to G2n. A plurality of gate drive integrated circuits each include. The gate driving circuit 23 sequentially outputs scan pulse pairs synchronized with the data voltages supplied to the data lines D1 through Dm. The scan pulse pair includes a positive scan pulse supplied to the odd gate lines G1, G3, ..., G2n-1 and a negative scan pulse supplied to the even gate lines G2, G4, ... G2n. do. The scan pulse pairs supplied to one odd gate line and one even gate line adjacent thereto are synchronized with each other and have polarities opposite to each other. These scan pulse pairs are sequentially generated in units of gate line pairs.

타이밍 콘트롤러(21)는 수직/수평 동기신호(V,H)와 클럭신호(CLK)를 입력받아 데이터/게이트 구동회로들(22, 23)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다. 또한, 타이밍 콘트롤러(21)는 표시패널(24)에 현재 기입되어 있는 현재 이미지와 새로 기입할 다음 이미지를 비교한다. 그리고 타이밍 콘트롤러(21)는 전 셀들(33)을 초기화하기 위한 리셋 데이터와 안정화 데이터를 발생하고, 다음 이미지의 계조에 따라 달라지는 기입 데이터를 발생한다. 리셋 데이터, 안정화 데이터 및 기입 데이터는 디지털 데이터 형태로 발생되며, 데이터 구동회로(22)에 공 급된다. The timing controller 21 receives the vertical / horizontal synchronization signals V and H and the clock signal CLK to generate control signals for controlling the operation timing of the data / gate driving circuits 22 and 23. In addition, the timing controller 21 compares the current image currently written on the display panel 24 with the next image to be newly written. The timing controller 21 generates reset data and stabilization data for initializing all the cells 33, and generates write data that varies depending on the gradation of the next image. Reset data, stabilization data and write data are generated in the form of digital data and supplied to the data driving circuit 22.

도 4는 본 발명의 제1 실시예에 따른 TFD들(TFD1, TFD2)의 구조를 상세히 나타내는 도면이다. 4 is a diagram illustrating in detail the structures of the TFDs TFD1 and TFD2 according to the first embodiment of the present invention.

도 4를 참조하면, TFD들(TFD1, TFD2) 각각은 하부 가요성 기판(41) 상에 형성된 하부전극(42), 절연층(43)을 사이에 두고 하부전극(42)과 중첩되는 상부전극(44)을 포함한다. 이 TFD들(TFD1, TFD2)은 하부전극(42)을 형성하기 위한 제1 마스크공정, 절연층(43)을 형성하기 위한 제2 마스크공정, 상부전극(45)을 형성하기 위한 제3 마스크공정을 거쳐 하부 가요성 기판(41)에 형성된다. 마스크공정 각각은 포토리소그래피공정으로써, 금속 또는 절연체의 증착, 포토레지스트의 도포, 포토마스크 정렬, 노광, 현상, 식각공정 등을 포함한다. 절연층(43)은 하부전극(42)을 덮도록 질화실리콘(SiNx), 산화실리콘(SiOx) 등의 절연체로 형성된다. Referring to FIG. 4, each of the TFDs TFD1 and TFD2 overlaps the lower electrode 42 with the lower electrode 42 and the insulating layer 43 formed on the lower flexible substrate 41 interposed therebetween. (44). The TFDs TFD1 and TFD2 may be formed of a first mask process for forming the lower electrode 42, a second mask process for forming the insulating layer 43, and a third mask process for forming the upper electrode 45. It is formed on the lower flexible substrate 41 via the. Each mask process is a photolithography process, which includes deposition of metal or insulator, application of photoresist, photomask alignment, exposure, development, etching process and the like. The insulating layer 43 is formed of an insulator such as silicon nitride (SiNx) or silicon oxide (SiOx) to cover the lower electrode 42.

도 5는 본 발명의 제2 실시예에 따른 TFD들(TFD1, TFD2)의 구조를 상세히 나타내는 도면이다. 5 is a diagram illustrating in detail the structures of the TFDs TFD1 and TFD2 according to the second embodiment of the present invention.

도 5를 참조하면, TFD들(TFD1, TFD2) 각각은 하부 가요성 기판(42) 상에 형성된 하부전극(45), 절연층(48)을 사이에 두고 하부전극(45)과 중첩되는 상부전극(44)을 포함한다. 절연층(48)은 질화실리콘(SiNx), 산화실리콘(SiOx) 등의 절연체로 형성된다. Referring to FIG. 5, each of the TFDs TFD1 and TFD2 overlaps the lower electrode 45 with the lower electrode 45 formed on the lower flexible substrate 42 and the insulating layer 48 interposed therebetween. (44). The insulating layer 48 is formed of an insulator such as silicon nitride (SiNx) or silicon oxide (SiOx).

도 4 및 도 5의 TFD들(TFD1, TFD2)은 2회 내지 3 회의 마스크공정으로 형성될 수 있다. 따라서, TFD들(TFD1, TFD2)은 기존 TFT에 비하여 활성층과 오믹접촉층 등이 없기 때문에 구조가 단순하고 공정수가 작다. The TFDs TFD1 and TFD2 of FIGS. 4 and 5 may be formed by two to three mask processes. Therefore, the TFDs TFD1 and TFD2 have a simple structure and a small number of processes since there is no active layer or ohmic contact layer, etc., compared to the conventional TFT.

TFD들(TFD1, TFD2)은 도 6과 같은 전달 특성에서 알 수 있는 바와 같이, 정극성 데이터전압(Vdata)의 전압이 높을수록 그리고 부극성 데이터전압(Vdata)의 전압이 높을수록 전류가 높아진다. 이 TFD들은 제1 노드(n1)의 전압(Vn1)을 스위칭하는 역할을 한다. 이러한 TFD들(TFD1, TFD2)은 도 7과 같이 정극성 스캔펄스(PSP)와 부극성 스캔펄스(NSP)에 의해 턴-온되어 제1 노드(n1)를 정극성 스캔펄스(PSP)의 전압과 부극성 스캔펄스(NSP)의 전압 사이의 중간 전압(Vn1)으로 충전시켜 정극성 데이터전압(+V) 또는 부극성 데이터전압(-V)이 각 셀들(40)에 기입되도록 하는 반면, 스캔펄스들(PSP, NSP)이 없을 때 제1 노드(n1)를 플로팅(Floating) 시켜 제1 노드(n1)의 전압을 유지시킨다. 즉, 데이터전압(Vdata)은 스캔펄스들(PSP, NSP)이 발생될 때에만 각 셀들(33)에 기입된다. As can be seen from the transfer characteristics as shown in FIG. 6, the TFDs TFD1 and TFD2 have a higher current as the voltage of the positive data voltage Vdata and the voltage of the negative data voltage Vdata are higher. These TFDs serve to switch the voltage Vn1 of the first node n1. These TFDs TFD1 and TFD2 are turned on by the positive scan pulse PSP and the negative scan pulse NSP as shown in FIG. 7 to turn the first node n1 to the voltage of the positive scan pulse PSP. While charging to the intermediate voltage (Vn1) between the voltage of the negative scan pulse (NSP) and the negative data voltage (+ V) or negative data voltage (-V) is written in each of the cells 40, the scan When there are no pulses PSP and NSP, the first node n1 is floated to maintain the voltage of the first node n1. That is, the data voltage Vdata is written in each of the cells 33 only when the scan pulses PSP and NSP are generated.

도 8 및 도 9는 데이터 갱신(Data update)을 위한 데이터전압(Vdata)의 구동파형을 상세히 나타내는 파형도이다. 도 9에 있어서, 종축은 현재의 이미지를 4 개의 계조(W, LG, DG, B)로 나타낸 것이며, 횡축은 갱신하고자 하는 다음 이미지를 4 개의 계조(W, LG, DG, B)로 나타낸 것이다. 'W'는 화이트계조, 'LG'는 밝은 그레이 계조, 'DG'는 어두운 그레이 계조, 'B'는 블랙계조를 각각 나타낸다. 8 and 9 are waveform diagrams detailing driving waveforms of the data voltage Vdata for data update. In FIG. 9, the vertical axis represents the current image in four gray scales (W, LG, DG, and B), and the horizontal axis represents the next image to be updated in four gray scales (W, LG, DG, and B). . 'W' stands for white, 'LG' stands for light gray, 'DG' stands for dark gray, and 'B' stands for black.

도 8 및 도 9를 참조하면, 본 발명의 실시예에 따른 전기영동 표시장치는 리셋기간(P1), 제1 안정화기간(P2), 제2 안정화기간(P3) 및 데이터기입기간(P4)으로 나뉘어 데이터전압(Vdata)을 발생한다. 도 9에서 리셋기간(P1), 제1 안정화기간(P2), 제2 안정화기간(P3) 및 데이터기입기간(P4)에 기재된 숫자는 각 기간에 포함된 프레임기간 수의 일예를 의미한다. 8 and 9, an electrophoretic display device according to an exemplary embodiment of the present invention may include a reset period P1, a first stabilization period P2, a second stabilization period P3, and a data write period P4. The data is divided to generate a data voltage Vdata. In FIG. 9, the numbers described in the reset period P1, the first stabilization period P2, the second stabilization period P3, and the data writing period P4 mean an example of the number of frame periods included in each period.

리셋기간(P1)은 정극성 전압(+V)으로 데이터전압(Vdata)이 발생되는 제1 구간(T1)과, 데이터전압(Vdata)이 중간전압(Vn1)으로 발생되는 제2 구간(T2)을 포함한다. 제1 구간(T1)의 프레임기간 수는 현재 이미지의 계조에 따라 달라진다. 제2 구간(T2)은 리셋기간(P1) 내에서 제1 구간(T1)이 길면 상대적으로 작아지고 제1 구간(T1)이 작으면 상대적으로 길어진다. 예컨대, 현재 이미지가 'W'이면 리셋기간(P1)은 제1 구간(T1)없이 제2 구간(T2)으로 구동되고, 현재 이미지가 'LG' -> 'DG' -> 'B'으로 갈수록 제1 가간(T1)의 프레임기간 수가 증가한다. 각 셀들(33) 마다 현재 이미지의 계조에 따라 마이크로 캡슐(40)의 백색입자(40b)와 흑색입자(40a)는 다르게 분포되어 있다. 제1 구간(T1)은 현재 이미지의 계조가 낮을수록 정극성 전압(+V)을 공급하는 프레임기간 수를 증가시켜 전 셀들(33)의 마이크로 캡슐들(40)에서 입자 분포의 균일도를 높여 전 셀들(33)을 1차 초기화한다. 이미지의 경계부 잔상을 줄이기 위하여, 리셋기간(P1)의 제1 구간(T1) 동안 정극성 전압(+V)과 부극성 전압(-V) 사이에서 스윙하는 교류 데이터전압(Vdata)이 데이터라인들(D1 내지 Dm)을 통해 각 세를(33)의 화소전극에 공급될 수도 있다. The reset period P1 is a first period T1 in which the data voltage Vdata is generated with the positive voltage (+ V), and a second period T2 in which the data voltage Vdata is generated with the intermediate voltage Vn1. It includes. The number of frame periods in the first section T1 depends on the gradation of the current image. The second section T2 becomes relatively small when the first section T1 is long in the reset period P1 and relatively long when the first section T1 is small. For example, when the current image is 'W', the reset period P1 is driven to the second section T2 without the first section T1, and as the current image goes from 'LG' to 'DG' to 'B'. The number of frame periods of the first temporary T1 increases. In each of the cells 33, the white particles 40b and the black particles 40a of the microcapsule 40 are distributed differently according to the gray level of the current image. The first section T1 increases the number of frame periods for supplying the positive voltage (+ V) as the gray level of the current image is lower, thereby increasing the uniformity of particle distribution in the microcapsules 40 of all the cells 33. Initialize cells 33. In order to reduce the boundary afterimage of the image, the AC data voltage Vdata swinging between the positive voltage (+ V) and the negative voltage (-V) during the first period T1 of the reset period P1 includes the data lines. Each pixel 33 may be supplied to the pixel electrodes 33 through D1 to Dm.

제1 안정화기간(P2) 동안 데이터전압(Vdata)은 부극성 전압(-V)으로 발생되고, 제2 안정화기간(P3) 동안 데이터전압(Vdata)은 정극성 전압(+V)으로 발생된다. 제1 및 제2 안정화기간(P2, P3)은 현재 이미지와 다음 이미지에 관계없이 일정한 기간 동안 데이터전압의 극성을 반전시켜 전 셀들(33)에서 백색입자들(40b)과 흑색입자들(40a)을 위아래로 흔들어 전 셀들(33)에서 백색입자들(40b)과 흑색입자들(40a)을 분리시켜 전 셀들(33)을 쌍안정 상태로 안정화시킨다. The data voltage Vdata is generated as the negative voltage -V during the first stabilization period P2, and the data voltage Vdata is generated as the positive voltage + V during the second stabilization period P3. The first and second stabilization periods P2 and P3 reverse the polarities of the data voltages for a predetermined period irrespective of the current image and the next image so that the white particles 40b and the black particles 40a in all cells 33 are inverted. Shake up and down to separate the white particles 40b and the black particles 40a from all the cells 33 to stabilize the cells 33 in a bistable state.

제1 안정화기간(P2) 동안, 데이터전압(Vdata)은 부극성 전압(-V)으로 발생된다. 이 데이터전압(Vdata)에 응답하여 전 셀들(33)의 마이크로 캡슐들(40)에서 양으로 대전된 백색입자들(40b)이 상부 가요성 기판의 화소전극(32) 쪽으로 이동하고 음으로 대전된 흑색입자들(40a)이 스캔전극(31) 쪽으로 이동한다. 따라서, 전 셀들(33)에서 백색 입자들(40b)이 상부 가요성 기판 쪽으로 이동하므로 제1 안정화기간(P2) 동안, 관찰자는 표시패널(24)의 전 셀들을 백색으로 보게 된다. 이 제1 안정화기간(P2)의 직후에, 전 셀들(33)의 흑색입자들(40a)과 백색입자들(40b)은 완전히 분리되지 않고 다소 섞여 있고 그 섞인 정도가 셀마다 불균일할 수 있다. 제2 안정화기간(P3)은 데이터전압(Vdata)의 극성을 정극성으로 반전시켜 전 셀들(33)에서 흑색입자들(40a)과 백색입자들(40b)의 분리정도를 높인다. During the first stabilization period P2, the data voltage Vdata is generated as the negative voltage -V. In response to the data voltage Vdata, the white particles 40b positively charged in the microcapsules 40 of all the cells 33 move toward the pixel electrode 32 of the upper flexible substrate and are negatively charged. The black particles 40a move toward the scan electrode 31. Therefore, in the first stabilization period P2, the observer sees all the cells of the display panel 24 as white because the white particles 40b are moved toward the upper flexible substrate in all the cells 33. Immediately after this first stabilization period P2, the black particles 40a and the white particles 40b of all the cells 33 are not completely separated but somewhat mixed, and the degree of mixing may be uneven for each cell. The second stabilization period P3 inverts the polarity of the data voltage Vdata to the positive polarity, thereby increasing the separation of the black particles 40a and the white particles 40b in all the cells 33.

제2 안정화기간(P3) 동안, 데이터전압(Vdata)은 정극성 전압(+V)으로 발생된다. 이 데이터전압(Vdata)에 응답하여 전 셀들(33)에서 양으로 대전된 백색입자들이 스캔전극(31) 쪽으로 이동하고 음으로 대전된 흑색입자들이 화소전극(32) 쪽으로 이동한다. 따라서, 전 셀들(33)에서 흑색 입자들(40a)이 상부 가요성 기판 쪽으로 이동하므로 제2 안정화기간(P3) 동안, 관찰자는 표시패널(24)의 전 셀들을 흑색으로 보게 된다. 제2 안정화기간(P3)의 직후에, 전 셀들(33)에서 흑색입자들(40a)과 백색입자들(40b)이 균일하게 분리되어 쌍안정 상태로 안정화된다. During the second stabilization period P3, the data voltage Vdata is generated as a positive polarity voltage (+ V). In response to the data voltage Vdata, white particles positively charged in all the cells 33 move toward the scan electrode 31 and negatively charged black particles move toward the pixel electrode 32. Accordingly, since the black particles 40a move in the all cells 33 toward the upper flexible substrate, the observer sees all the cells of the display panel 24 in black during the second stabilization period P3. Immediately after the second stabilization period P3, the black particles 40a and the white particles 40b are uniformly separated from all the cells 33 and stabilized in a bistable state.

이렇게 리셋기간(P1), 제1 및 제2 안정화기간(P2, P3)에 걸쳐 전 셀들(33)이 쌍안정 상태로 안정화된 후, 데이터 기입기간(P4) 동안 펄스폭 변조된 다음 이미지의 데이터들이 데이터라인들(D1 내지 Dm)을 경유하여 셀(33)의 화소전극(32)에 공 급된다. After all the cells 33 are stabilized in a bistable state during the reset period P1, the first and second stabilization periods P2 and P3, the data of the next image is pulse-width modulated during the data writing period P4. Are supplied to the pixel electrode 32 of the cell 33 via the data lines D1 to Dm.

데이터기입기간(P4)은 데이터전압(Vdata)이 부극성 전압(-V)으로 발생되는 제3 구간(T3)과, 데이터전압(Vdata)이 중간전압(Vn1)으로 발생되는 제4 구간(T4)을 포함한다. The data writing period P4 includes a third section T3 in which the data voltage Vdata is generated as the negative voltage (-V), and a fourth section T4 in which the data voltage Vdata is generated as the intermediate voltage Vn1. ).

제3 구간(T3)은 다음 이미지의 계조를 표현하는 기간이다. 다음 이미지의 데이터 계조가 블랙계조라면 데이터기입기간(P4)은 제3 구간(T3) 없이 제4 기간(T4) 만을 포함한다. 다음 이미지의 계조가 블랙계조라면 제2 안정화기간(P3) 직후의 계조를 유지한다. 이에 비하여, 현재 이미지의 데이터의 계조가 어두운 중간계조 , 밝은 중간계조, 화이트계조로 높아질수록 데이터기입기간(P4)의 제3 구간(T3)의 프레임기간 수는 증가한다. 제4 구간(T4)은 데이터기입기간(P4)에서 제3 구간(T3)을 제외한 나머지 기간이다. 결국, 데이터기입기간(P4)은 갱신하고자 하는 다음 이미지의 데이터의 계조에 따라 그 데이터를 펄스폭 변조(Pulse Width Modulation, PWM)로 각 셀들(33)에 기입하는 기간이다. The third section T3 is a period for expressing the gradation of the next image. If the data gradation of the next image is black gradation, the data writing period P4 includes only the fourth period T4 without the third section T3. If the gradation of the next image is black gradation, the gradation immediately after the second stabilization period P3 is maintained. On the other hand, as the gray level of the data of the current image becomes dark, gray, and white, the number of frame periods in the third section T3 of the data writing period P4 increases. The fourth section T4 is a period other than the third section T3 from the data writing period P4. As a result, the data write period P4 is a period in which the data is written in the cells 33 by pulse width modulation (PWM) according to the gray level of the data of the next image to be updated.

이렇게 초기화, 안정화, 데이터기입 과정을 포함하여 각 셀 단위로 다음 이미지 데이터가 기입되고, 각 셀들은 다음 데이터 갱신 전까지 전원이 없더라도 일정 기간 동안 쌍안정 상태를 유지하여 기입된 데이터가 소거되지 않는다. In this way, the next image data is written in units of cells, including the initialization, stabilization, and data writing processes, and each cell remains bistable for a predetermined period of time even if there is no power before the next data update.

TFD들은 TFT에 비하여 누설전류가 높은 단점이 있다. 이러한 누설전류로 인하여 데이터가 표시되는 기간 내내 스캔펄스와 데이터전압이 공급되어야 하는 액정표시장치에 TFD가 스위칭소자로 적용되면 소비전류가 높아질 수 있다. 이에 비하여, 본 발명의 실시예에 따른 전기영동 표시장치는 데이터 갱신 후 대략 6개월까지 전원이 없더라도 데이터가 유지되기 때문에 데이터 갱신 후에 TFD에서 더 이상의 누설전류가 발생되지 않으므로 소비전류의 증가가 없다.TFDs have a disadvantage of higher leakage current than TFTs. Due to such leakage current, when the TFD is applied as a switching element to a liquid crystal display device to which scan pulses and data voltages are to be supplied during the data display period, the consumption current may increase. In contrast, the electrophoretic display device according to the exemplary embodiment of the present invention maintains data even when there is no power for approximately six months after data update, and thus no leakage current is generated in the TFD after data update, and thus there is no increase in current consumption.

상술한 바와 같이, 본 발명에 따른 전기영동 표시장치와 그 구동방법은 하나의 그래픽 메모리에 현재 상태의 이미지와 다음 상태의 이미지를 순차적으로 저장하고 논리회로 또는 작은 메모리용량의 룩업 테이블을 이용하여 데이터를 발생하므로 메모리용량과 메모리 크기를 줄일 수 있다.As described above, the electrophoretic display device and the driving method thereof according to the present invention sequentially store the image of the current state and the image of the next state in one graphic memory, and use a logic circuit or a lookup table with a small memory capacity. This reduces the memory capacity and memory size.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

Claims (8)

다수의 데이터라인;Multiple data lines; 상기 데이터라인들과 교차되는 다수의 게이트라인; A plurality of gate lines intersecting the data lines; 디지털 데이터들을 데이터전압으로 변환하여 상기 데이터라인에 공급하는 데이터 구동회로; A data driving circuit converting digital data into a data voltage and supplying the data voltage to the data line; 기수 게이트라인과 우수 게이트라인을 포함한 게이트라인쌍 단위로 스캔펄스를 순차적으로 공급하고 상기 기수 게이트라인에 공급되는 제1 극성의 스캔펄스와 상기 우수 게이트라인에 공급되는 제2 극성의 스캔펄스를 상기 데이터전압에 동기시키는 게이트 구동회로; The scan pulses are sequentially supplied in units of a pair of gate lines including odd gate lines and even gate lines, and scan pulses having a first polarity supplied to the odd gate lines and scan pulses having a second polarity supplied to the even gate lines are provided. A gate driving circuit synchronous with the data voltage; 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압이 공급되는 스캔전극과 상기 데이터전압이 공급되는 화소전극 사이에 형성되는 다수의 전기영동소자; 및 A plurality of electrophoretic devices formed between a scan electrode supplied with a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity and a pixel electrode supplied with the data voltage; And 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압을 상기 스캔전극에 공급하는 다이오드소자를 구비하고,A diode element for supplying a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity to the scan electrode; 상기 디지털 데이터들은 상기 전기영동소자들을 초기화하기 위한 리셋 데이터, 상기 전기영동소자들 내의 흑색입자들과 백색입자들을 쌍안정 상태로 분리하기 위한 안정화 데이터, 및 다음 이미지의 데이터를 표현하기 위하여 펄스폭 변조된 기입 데이터들을 포함하는 것을 특징으로 하는 전기영동 표시장치. The digital data are pulse width modulated to represent reset data for initializing the electrophoretic devices, stabilization data for separating black and white particles in the electrophoretic elements into a bistable state, and data of a next image. An electrophoretic display device comprising the written data. 제 1 항에 있어서,The method of claim 1, 상기 다이오드소자는 The diode element 상기 제1 극성의 스캔펄스에 따라 턴-온되어 상기 기수 게이트라인과 상기 스캔전극 사이의 전류패스를 형성하는 제1 다이오드소자; 및 A first diode device turned on according to the scan pulse of the first polarity to form a current path between the odd gate line and the scan electrode; And 상기 제2 극성의 스캔펄스에 따라 턴-온되어 상기 우수 게이트라인과 상기 스캔전극 사이의 전류패스를 형성하는 제2 다이오드소자를 구비하는 것을 특징으로 하는 전기영동 표시장치. And a second diode device which is turned on according to the scan pulse of the second polarity to form a current path between the even gate line and the scan electrode. 제 1 항에 있어서,The method of claim 1, 상기 데이터라인들과 상기 화소전극이 형성된 제1 투명 가요성 기판; 및 A first transparent flexible substrate on which the data lines and the pixel electrode are formed; And 상기 전기영동소자들을 사이에 두고 상기 제1 투명 가요성 기판과 대향하며 상기 게이트라인들, 상기 스캔전극들 및 상기 다이오드소자들이 형성된 제2 투명 가요성 기판을 더 구비하는 것을 특징으로 하는 전기영동 표시장치. And a second transparent flexible substrate facing the first transparent flexible substrate with the electrophoretic elements therebetween and formed with the gate lines, the scan electrodes and the diode elements. Device. 제 1 항에 있어서,The method of claim 1, 상기 디지털 데이터들을 상기 데이터 구동회로에 공급하고, 상기 데이터 구동회로와 상기 게이트 구동회로를 제어하는 타이밍 콘트롤러를 구비하는 것을 특징으로 하는 전기영동 표시장치. And a timing controller configured to supply the digital data to the data driver circuit and to control the data driver circuit and the gate driver circuit. 삭제delete 다수의 데이터라인, 상기 데이터라인들과 교차되는 다수의 게이트라인, 스캔전극과 화소전극 사이에 형성되는 다수의 전기영동소자를 구비하는 전기영동 표시장치의 구동방법에 있어서, A driving method of an electrophoretic display device comprising a plurality of data lines, a plurality of gate lines intersecting the data lines, and a plurality of electrophoretic elements formed between a scan electrode and a pixel electrode. 디지털 데이터들을 데이터전압으로 변환하여 상기 데이터라인에 공급하는 단계; Converting digital data into a data voltage and supplying the digital data to the data line; 기수 게이트라인과 우수 게이트라인을 포함한 게이트라인쌍 단위로 스캔펄스를 순차적으로 공급하고 상기 기수 게이트라인에 공급되는 제1 극성의 스캔펄스와 상기 우수 게이트라인에 공급되는 제2 극성의 스캔펄스를 상기 데이터전압에 동기시키는 단계; 및 The scan pulses are sequentially supplied in units of a pair of gate lines including odd gate lines and even gate lines, and scan pulses having a first polarity supplied to the odd gate lines and scan pulses having a second polarity supplied to the even gate lines are provided. Synchronizing with the data voltage; And 다이오드소자를 이용하여 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압을 상기 스캔전극에 공급하는 단계를 포함하고,Supplying a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity to the scan electrode using a diode device, 상기 디지털 데이터들은 상기 전기영동소자들을 초기화하기 위한 리셋 데이터, 상기 전기영동소자들 내의 흑색입자들과 백색입자들을 쌍안정 상태로 분리하기 위한 안정화 데이터, 및 다음 이미지의 데이터를 표현하기 위하여 펄스폭 변조된 기입 데이터들을 포함하는 것을 특징으로 하는 전기영동 표시장치의 구동방법. The digital data are pulse width modulated to represent reset data for initializing the electrophoretic devices, stabilization data for separating black and white particles in the electrophoretic elements into a bistable state, and data of a next image. A method of driving an electrophoretic display device, characterized in that it comprises written data. 제 6 항에 있어서,The method of claim 6, 상기 제1 극성의 스캔펄스 전압과 상기 제2 극성의 스캔펄스 전압 사이의 전압을 상기 스캔전극에 공급하는 단계는, Supplying a voltage between the scan pulse voltage of the first polarity and the scan pulse voltage of the second polarity to the scan electrode, 상기 제1 극성의 스캔펄스에 의해 턴-온되는 제1 다이오드소자를 이용하여 상기 기수 게이트라인과 상기 스캔전극 사이의 전류패스를 형성하는 단계; 및 Forming a current path between the odd gate line and the scan electrode using a first diode device turned on by the scan pulse of the first polarity; And 상기 제2 극성의 스캔펄스에 의해 턴-온되는 제2 다이오드소자를 이용하여 상기 우수 게이트라인과 상기 스캔전극 사이의 전류패스를 형성하는 단계를 포함하는 것을 특징으로 하는 전기영동 표시장치의 구동방법.And forming a current path between the even gate line and the scan electrode by using a second diode element turned on by the scan pulse of the second polarity. . 삭제delete
KR1020070023971A 2007-03-12 2007-03-12 Electrophoresis display and driving method thereof KR101363672B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070023971A KR101363672B1 (en) 2007-03-12 2007-03-12 Electrophoresis display and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070023971A KR101363672B1 (en) 2007-03-12 2007-03-12 Electrophoresis display and driving method thereof

Publications (2)

Publication Number Publication Date
KR20080083425A KR20080083425A (en) 2008-09-18
KR101363672B1 true KR101363672B1 (en) 2014-02-17

Family

ID=40024101

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070023971A KR101363672B1 (en) 2007-03-12 2007-03-12 Electrophoresis display and driving method thereof

Country Status (1)

Country Link
KR (1) KR101363672B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101146639B1 (en) * 2009-07-22 2012-05-16 주식회사 이미지앤머터리얼스 Method for resetting electrophoretic display apparatus
KR101644188B1 (en) * 2009-12-09 2016-07-29 엘지디스플레이 주식회사 Electrophoretic Display

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040084454A (en) * 2003-03-28 2004-10-06 삼성전자주식회사 thin film diode panel for liquid crystal display and liquid crystal display including the panel
JP2005524110A (en) * 2002-04-24 2005-08-11 イー−インク コーポレイション Electronic display device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005524110A (en) * 2002-04-24 2005-08-11 イー−インク コーポレイション Electronic display device
KR20040084454A (en) * 2003-03-28 2004-10-06 삼성전자주식회사 thin film diode panel for liquid crystal display and liquid crystal display including the panel

Also Published As

Publication number Publication date
KR20080083425A (en) 2008-09-18

Similar Documents

Publication Publication Date Title
JP4849416B2 (en) Electrophoretic display device and driving method thereof
KR101318043B1 (en) Liquid Crystal Display And Driving Method Thereof
JP5567118B2 (en) Display circuit and operation method thereof
KR100982104B1 (en) Active matrix display devices
US20150302816A1 (en) Method of driving display panel and display apparatus
TWI481945B (en) Electrophoresis display device and driving method the same
US20080030494A1 (en) Gate-on voltage generation circuit, gate-off voltage generation circuit, and liquid crystal display device having the same
KR20080088469A (en) Electrophoretic display device, method of driving electrophoretic device and electronic apparatus
KR101323049B1 (en) Electrophoresis display device and power control method thereof
KR20050060953A (en) Demultiplexer of liquid crystal display and driving method thereof
US7002563B2 (en) Driving method for flat-panel display device
KR101127842B1 (en) Shift Register and Liquid Crystal Display Using the Same
KR20120063677A (en) Electrophoretic display device and method for operating the same
JP5484576B2 (en) Display device
KR101363672B1 (en) Electrophoresis display and driving method thereof
JP2009098302A (en) Electrophoretic display device, electronic apparatus and method of driving electrophoretic display device
JP2015138096A (en) Electrophoretic display device, driving method of the same, control circuit, and electronic apparatus
KR100909775B1 (en) LCD Display
KR20160075946A (en) Liquid display device and driving method for the same
US10317762B2 (en) Active matrix circuit substrate, display device, method of driving display device, and electronic apparatus
JP2009098300A (en) Electrophoretic display device, electronic apparatus, and method of driving electrophoretic display device
JPH06266318A (en) Driving method for active matrix type liquid crystal device
KR101644188B1 (en) Electrophoretic Display
KR101127840B1 (en) Shift Register and Liquid Crystal Display Using The Same
JP2005070803A (en) Optoelectronic device and electronic equipment

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 6