KR101330748B1 - Display Device - Google Patents

Display Device Download PDF

Info

Publication number
KR101330748B1
KR101330748B1 KR1020060060755A KR20060060755A KR101330748B1 KR 101330748 B1 KR101330748 B1 KR 101330748B1 KR 1020060060755 A KR1020060060755 A KR 1020060060755A KR 20060060755 A KR20060060755 A KR 20060060755A KR 101330748 B1 KR101330748 B1 KR 101330748B1
Authority
KR
South Korea
Prior art keywords
data
value
brightness
driver
pixel
Prior art date
Application number
KR1020060060755A
Other languages
Korean (ko)
Other versions
KR20080002128A (en
Inventor
장수혁
김영환
이종석
이성규
김민규
김창곤
Original Assignee
포항공과대학교 산학협력단
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 포항공과대학교 산학협력단, 엘지디스플레이 주식회사 filed Critical 포항공과대학교 산학협력단
Priority to KR1020060060755A priority Critical patent/KR101330748B1/en
Publication of KR20080002128A publication Critical patent/KR20080002128A/en
Application granted granted Critical
Publication of KR101330748B1 publication Critical patent/KR101330748B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 블러링 현상의 방지함과 아울러 어두운 화상까지도 선명하게 표시하기에 적합한 표시 장치에 관한 것이다.The present invention relates to a display device suitable for preventing blurring and displaying sharply even dark images.

표시 장치는, 다수의 게이트 라인 및 다수의 데이터 라인에 의해 구분된 화소 영역에 화소들이 형성된 표시 패널; 상기 다수의 게이트 라인들을 순차적으로 인에이블시킴과 아울러 도중에 인접하는 적어도 2 이상의 게이트 라인을 이상씩 동시에 인에이블 시키는 게이트 드라이버; 상기 다수의 게이트 라인 중 적어도 하나가 인에이블 될 때 1라인 분의 화소 구동 신호를 상기 다수의 데이터 라인에 공급하는 데이터 드라이버; 상기 게이트 드라이버 및 데이터 드라이버의 동작 타이밍을 제어하는 타이밍 제어부; 상기 데이터 드라이버에 공급될 비디오 데이터를 입력하기 위한 입력부; 상기 입력부로부터 데이터 드라이버에 공급될 비디오 데이터에 1라인 분의 흑레벨 데이터를 간삽하는 임펄스 구동 제어부; 상기 입력부로부터의 비디오 데이터로부터 화상의 밝기를 검출하기 위한 밝기 검출부; 및 상기 밝기 검출부에 의하여 검출된 밝기에 따른 보상율로 입력부로부터 상기 임펄스 구동 제어부에 공급될 비디오 데이터의 계조값을 보상하는 계조 보상부를 구비한다.A display device includes: a display panel in which pixels are formed in a pixel area divided by a plurality of gate lines and a plurality of data lines; A gate driver enabling the plurality of gate lines sequentially and simultaneously enabling at least two or more adjacent gate lines at the same time; A data driver for supplying one line of pixel driving signals to the plurality of data lines when at least one of the plurality of gate lines is enabled; A timing controller which controls an operation timing of the gate driver and the data driver; An input unit for inputting video data to be supplied to the data driver; An impulse driving control section for interpolating black line data for one line into video data to be supplied to the data driver from the input section; A brightness detector for detecting a brightness of an image from video data from the input unit; And a gray level compensator for compensating a gray level value of the video data to be supplied from the input unit to the impulse driving controller at a compensation rate according to the brightness detected by the brightness detector.

밝기, 임펄스, 블러링, 흑레벨 Brightness, impulse, blurring, black level

Description

표시 장치{Display Device}[0001]

본 발명의 상세한 설명에서 사용되는 도면에 대한 보다 충분한 이해를 돕기 위하여, 각 도면의 간단한 설명이 제공된다.BRIEF DESCRIPTION OF THE DRAWINGS For a better understanding of the drawings used in the detailed description of the present invention, a brief description of each drawing is provided.

도 1 은 본 발명의 실시 예에 따른 액정 표시 장치를 설명하는 블럭도이다.1 is a block diagram illustrating a liquid crystal display according to an exemplary embodiment of the present invention.

도 2 는 도 1에 도시된 밝기 검출부(24)를 상세하게 설명하는 상세 블럭도이다.FIG. 2 is a detailed block diagram illustrating the brightness detector 24 shown in FIG. 1 in detail.

도 3 는 본 발명의 다른 실시 예에 따른 액정 표시 장치를 설명하는 블럭도이다.3 is a block diagram illustrating a liquid crystal display according to another exemplary embodiment of the present invention.

도 4 는 본 발명의 또 다른 실시 예에 따른 액정 표시 장치를 설명하는 블럭도이다.4 is a block diagram illustrating a liquid crystal display according to another exemplary embodiment of the present invention.

《도면의 주요부분에 대한 부호의 설명》DESCRIPTION OF THE REFERENCE NUMERALS to the main parts of the drawings "

10 : 액정 패널 12 : 게이트 드라이버10: liquid crystal panel 12: gate driver

14 : 데이터 드라이버 16 : 타이밍 제어부14: data driver 16: timing control unit

18 : 임펄스 구동 제어부 20 : 프레임 지연기18 impulse driving control unit 20 frame delay

22 : 계조 보상부 24 : 밝기 검출부22: gradation compensation unit 24: brightness detector

30 : 누진기 32 : 래치30: accumulator 32: latch

34 : 비교부 36 : 인코더34: comparison unit 36: encoder

38 : 기준 값 발생기38: reference value generator

본 발명은 화소마다 비정질 실리콘(Amorphous Silicon)이나 다결정 실리콘(Polycrystalline Silicon) 등을 이용한 스위칭 소자(Switching Element)에 의해 구동되는 액정 표시 장치나 일렉트로 루미네센스형(Electroluminescent-type) 표시 장치, 또는 화소마다 발광 다이오드(Light Emitting Diode) 등의 발광 소자를 구비한 표시 장치에 관한 것으로, 특히 블랭킹(blanking) 처리를 행하는 표시 장치에 관한 것이다.The present invention relates to a liquid crystal display device, an electroluminescent-type display device, or a pixel driven by a switching element using amorphous silicon, polycrystalline silicon, or the like for each pixel. The present invention relates to a display device including a light emitting element such as a light emitting diode (LED), and more particularly to a display device for performing a blanking process.

1프레임 기간마다 입력되는 화상 데이터에 의거하여, 복수의 화소의 각각으로부터 발하는 광을, 소정의 기간(예를 들면, 1 프레임 기간에 상당하는 길이의 기간) 내에 원하는 량으로 유지하는 표시 장치로서, 액정 표시 장치가 보급되어 있다. 액티브 매트릭스 방식(Active Matrix Scheme)의 액정 표시 장치에서는, 이차원적 또는 행렬(Matrix) 형상으로 배치된 복수의 화소의 각각에 화소 전극과 이것에 영상 신호를 공급하는 스위칭 소자(예를 들면, 박막 트랜지스터)가 설치된다. 영상 신호는, 예를 들면 화면의 세로 방향으로 연장되는 복수의 데이터선(Data Lines, 영상 신호선이라 함) 중 하나로부터 스위칭 소자를 통해서 화소 전극에 공급된다. 스위칭 소자는, 이 복수의 데이터선에 교차하여(예를 들면 화면의 가로방향으로) 연장되는 복수의 게이트선(Gate Lines, 주사 신호선이라 함) 중 하나로부터 소정의 간격으로(예를 들면, 1프레임 기간마다) 주사 신호를 받아, 복수의 데이터선 중 하나로부터 화소 전극에 영상 신호를 공급한다. 따라서, 스위칭 소자는 다음의 주사 신호를 받을 때까지, 화소 전극을 "전의 주사 신호에 따라 이것에 공급한 영상 신호"에 기초하는 전위로 유지하고, 이 화소 전극이 설치된 화소를 원하는 밝기로 유지한다.A display device for holding light emitted from each of a plurality of pixels on a basis of a predetermined amount (for example, a period of length corresponding to one frame period) on the basis of image data input for each frame period. Liquid crystal display devices are becoming popular. In an active matrix liquid crystal display device, a switching element (eg, a thin film transistor) that supplies a pixel electrode and a video signal to each of a plurality of pixels arranged in a two-dimensional or matrix shape. ) Is installed. The video signal is supplied to the pixel electrode through the switching element, for example, from one of a plurality of data lines (called video signal lines) extending in the vertical direction of the screen. The switching elements are arranged at predetermined intervals (for example, 1) from one of a plurality of gate lines (called scan signal lines) extending across the plurality of data lines (for example, in the horizontal direction of the screen). Each frame period) receives a scan signal and supplies a video signal to one of the plurality of data lines to the pixel electrode. Therefore, the switching element maintains the pixel electrode at a potential based on the " video signal supplied thereto according to the previous scan signal " until the next scanning signal is received, and maintains the pixel provided with this pixel electrode at the desired brightness. .

이러한 동작은, 영상 신호를 받은 순간에 화소마다 설치된 형광체를 발광시키는 브라운관(Braun Tube)으로 대표되는 음극선관(Cathode-ray Tube)의 임펄스 발광(Impulse Emission) 동작과 대조적이다. 이 임펄스 발광에 대하여, 상술한 동일한 액티브 매트릭스 방식의 액정 표시 장치의 화상 표시 동작은, 종종 홀드형 발광(Hold-type Emission)이라 한다. 또한, 액티브 매트릭스 방식의 액정 표시 장치와 같은 화상 표시는, 일렉트로 루미네센스형(EL형이라 함)이나 발광 다이오드 어레이형의 표시 장치에도 채용되고, 그 동작은 상술한 화소 전극의 전압 제어를 일렉트로 루미네센스 소자나 발광 다이오드에의 캐리어(Carrier) 주입량 제어로 치환하여 설명한다.This operation is in contrast to the impulse emission operation of a cathode-ray tube, which is represented by a braun tube that emits a phosphor installed at each pixel at the moment of receiving an image signal. With respect to this impulse light emission, the image display operation of the liquid crystal display device of the same active matrix system described above is often referred to as hold-type emission. In addition, image display such as an active matrix liquid crystal display device is also employed in a display device of an electroluminescence type (referred to as EL type) or a light emitting diode array type, and the operation is performed by controlling the voltage control of the pixel electrode described above. The description will be made by substituting the carrier injection amount control to the luminescence element or the light emitting diode.

이러한 홀드형 발광을 이용한 표시 장치는, 그 화소의 각각의 밝기를 소정 기간 내에 홀드시켜 화상을 표시하고, 이에 따라 표시되는 화상을 예를 들면, 연속하는 1쌍의 상기 프레임 기간의 사이에서 다른 화상으로 치환할 때에, 그 화소가 충분히 응답하지 않는다. 이 현상은, 어떤 프레임 기간(예를 들면, 제1 프레임 기 간)에서 소정의 밝기로 설정된 화소가, 이 프레임 기간에 계속되는 다음의 프레임 기간(예를 들면, 제2 프레임 기간)에 있어서도, 이에 상응한 밝기로 설정될 때까지 전의 프레임 기간(제1 프레임 기간)에 따른 밝기를 유지하는 것으로부터 설명된다. 또한, 이 현상은 전술한 어떤 프레임 기간(제1 프레임 기간)에서 화소에 보내어진 영상 신호(또는, 이것에 따른 량의 전하)의 일부가, 전술한 다음의 프레임 기간(제2 프레임 기간)에서 화소에 보내져야 되는 영상 신호(또는, 이것에 따른 량의 전하)에 간섭하는, 소위, 각 화소에 있어서의 영상 신호의 이력(Hysteresis)으로부터도 설명된다. 홀드형 발광을 이용한 표시 장치(예를 들면, 액정 표시 장치)에 의하여 동화상(moving image)이 표시될 경우, 화소를 임펄스적으로 발광시키는 음극선관에 비교하여 물체의 윤곽이 불명료하게 되는 소위 블러링 현상(Blurring Phenomenon)이 야기된다.A display device using such hold light emission displays an image by holding the brightness of each pixel within a predetermined period, and thus displays the image displayed according to, for example, another image in the successive pair of the frame periods. When replacing with, the pixel does not respond sufficiently. This phenomenon is caused by the fact that a pixel set to a predetermined brightness in a certain frame period (for example, the first frame period) does not change even in the next frame period (for example, the second frame period) following this frame period. It is explained from maintaining the brightness according to the previous frame period (the first frame period) until it is set to the corresponding brightness. In addition, this phenomenon is characterized in that a part of the video signal (or a corresponding amount of charge) sent to the pixel in any of the above-described frame periods (first frame period) is changed in the following frame period (second frame period). It is also explained from the so-called hysteresis of the video signal in each pixel, which interferes with the video signal (or the amount of electric charge accordingly) to be sent to the pixel. When a moving image is displayed by a display device (for example, a liquid crystal display) using hold type light emission, so-called blurring in which the outline of an object becomes unclear as compared to a cathode ray tube which emits pixels impulsely. Blurring Phenomenon is caused.

이 블러링 현상을 해결하기 위해서, 화소들에 라인 단위로 영상 신호를 순차적으로 공급하면서 라인 별로 또는 적어도 2 이상의 라인 단위로 화소들이 블래킹 되게하여 화소들이 임펄스 형태로 구동하는 방안이 제안되었다. 이러한 임펄스 구동 방법에 의하여 동화상 표시 시에 발생되는 블러링 현상이 방지될 수는 있으나, 화소들이 블랭킹 되는 기간 만큼 휘도가 낮아질 수밖에 없다. 이로 인하여, 어두운 화상이 임펄스 구동 방법에 의하여 표시되는 어두운 화상은 휘도가 너무 낮아 윤곽이 구분되지 않을 수 있다.In order to solve the blurring phenomenon, a method of driving pixels in an impulse form by sequentially supplying image signals to the pixels in line units and causing the pixels to be blocked by lines or at least two or more lines is proposed. The impulse driving method can prevent the blurring phenomenon generated during moving image display, but the luminance is lowered as long as the pixels are blanked. For this reason, the dark image in which the dark image is displayed by the impulse driving method may not be distinguished in outline because the luminance is too low.

따라서, 본 발명의 목적은 블러링 현상의 방지함과 아울러 어두운 화상까지도 선명하게 표시하기에 적합한 표시 장치를 제공함에 있다.Accordingly, an object of the present invention is to provide a display device suitable for preventing blurring and displaying a dark image clearly.

상술한 목적을 달성하기 위한 본 발명의 일면의 실시 예에 따른 표시 장치는, 다수의 게이트 라인 및 다수의 데이터 라인에 의해 구분된 화소 영역에 화소들이 형성된 표시 패널; 상기 다수의 게이트 라인들을 순차적으로 인에이블시킴과 아울러 도중에 인접하는 적어도 2 이상의 게이트 라인을 이상씩 동시에 인에이블 시키는 게이트 드라이버; 상기 다수의 게이트 라인 중 적어도 하나가 인에이블 될 때 1라인 분의 화소 구동 신호를 상기 다수의 데이터 라인에 공급하는 데이터 드라이버; 상기 게이트 드라이버 및 데이터 드라이버의 동작 타이밍을 제어하는 타이밍 제어부; 상기 데이터 드라이버에 공급될 비디오 데이터를 입력하기 위한 입력부; 상기 입력부로부터 데이터 드라이버에 공급될 비디오 데이터에 1라인 분의 흑레벨 데이터를 간삽하는 임펄스 구동 제어부; 상기 입력부로부터의 비디오 데이터로부터 화상의 밝기를 검출하기 위한 밝기 검출부; 및 상기 밝기 검출부에 의하여 검출된 밝기에 따른 보상율로 입력부로부터 상기 임펄스 구동 제어부에 공급될 비디오 데이터의 계조값을 보상하는 계조 보상부를 구비한다.In accordance with an aspect of the present invention, a display device includes: a display panel in which pixels are formed in a pixel area divided by a plurality of gate lines and a plurality of data lines; A gate driver enabling the plurality of gate lines sequentially and simultaneously enabling at least two or more adjacent gate lines at the same time; A data driver for supplying one line of pixel driving signals to the plurality of data lines when at least one of the plurality of gate lines is enabled; A timing controller which controls an operation timing of the gate driver and the data driver; An input unit for inputting video data to be supplied to the data driver; An impulse driving control section for interpolating black line data for one line into video data to be supplied to the data driver from the input section; A brightness detector for detecting a brightness of an image from video data from the input unit; And a gray level compensator for compensating a gray level value of the video data to be supplied from the input unit to the impulse driving controller at a compensation rate according to the brightness detected by the brightness detector.

상기 목적 외에 본 발명의 다른 목적들, 다른 장점들 및 다른 특징들은 첨부된 도면과 결부된 발명의 상세한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects, other advantages, and other features of the present invention in addition to the above objects will become apparent from the detailed description of the invention in conjunction with the accompanying drawings.

이하, 본 발명의 실시 예들이 첨부된 도면과 결부되어 상세하게 설명될 것이 다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 바람직한 실시 예에 따른 액정 표시 장치를 개략적으로 설명하는 블럭도이다. 도 1을 참조하면, 액정 패널(10) 상의 다수의 게이트 라인(GL1~GLn)에 접속된 게이트 드라이버(12) 및 액정 패널(10) 상의 다수의 데이터 라인(DL1~DLm)에 접속된 데이터 드라이버(14)를 구비한다. 다수의 게이트 라인(GL1~GLn) 및 다수의 데이터 라인(DL1~DLm)은 서로 교차하게끔 액정 패널(10) 상에 형성되어 다수의 화소 영역이 구분되게 한다. 다수의 화소 영역 각각에는 대응하는 게이트 라인(GL) 상의 스캔 신호에 응답하여 대응하는 데이터 라인(DL)으로부터 대응하는 액정 셀(도시하지 않음)에 공급될 화소 구동 신호를 절환하는 박막 트랜지스터(도시하지 않음)가 형성된다. 액정 셀은 화소 구동 신호의 전압 레벨에 따라 화소 영역을 통과하는 광량을 조절하여 화상이 표시될 수 있게 한다. 결과적으로, 화소 영역들 각각에는 하나의 박막 트랜지스터 및 하나의 액정셀을 포함하는 화소가 형성된다.1 is a block diagram schematically illustrating a liquid crystal display according to an exemplary embodiment of the present invention. Referring to FIG. 1, a gate driver 12 connected to a plurality of gate lines GL1 to GLn on a liquid crystal panel 10 and a data driver connected to a plurality of data lines DL1 to DLm on a liquid crystal panel 10. (14) is provided. The plurality of gate lines GL1 to GLn and the plurality of data lines DL1 to DLm are formed on the liquid crystal panel 10 so as to intersect with each other to divide a plurality of pixel regions. Each pixel area of the plurality of pixel regions switches a pixel driving signal to be supplied to a corresponding liquid crystal cell (not shown) from a corresponding data line DL in response to a scan signal on a corresponding gate line GL (not shown). Not formed). The liquid crystal cell adjusts the amount of light passing through the pixel region according to the voltage level of the pixel driving signal to enable an image to be displayed. As a result, a pixel including one thin film transistor and one liquid crystal cell is formed in each pixel area.

게이트 드라이버(12)는 1 프레임 동안 다수의 게이트 라인(GL1~GLn)이 순차적으로 일정한 기간만큼씩 인에이블(Enable) 시킨다. 다수의 게이트 라인(GL1~GLn)이 순차적으로 인에이블 되는 도중에 다수의 게이트 라인(GL1~GLn)이 적어도 2 이상씩 동시에 인에이블되게 한다. 이를 위하여, 게이트 드라이버(12)는 수평 동기 신호 보다 작은 주기 순차적으로 쉬프트(Shift) 되는 제1 인에이블 펄스를 서로 배타적으로 가짐과 아울러 인접하는 적어도 2 이상의 게이트 라인(GL)에 공급될 스캔 신호와 위상 및 폭이 일치하는 제2 인에이블 펄스를 가지는 다수의 스 캔 신호를 발생한다. 다수의 스캔 신호 각각에 포함된 게이트 인에이블 펄스는 수평 동기 신호 보다 작은 기간의 폭을 가진다. 다수의 스캔 신호 각각에 포함된 제1 및 제2 인에이블 펄스는 프레임 주기마다 한번 씩 발생된다.The gate driver 12 enables the plurality of gate lines GL1 to GLn sequentially for a predetermined period for one frame. While the plurality of gate lines GL1 to GLn are sequentially enabled, the plurality of gate lines GL1 to GLn are enabled at least two or more simultaneously. To this end, the gate driver 12 has a first enable pulse shifted sequentially in sequence smaller than the horizontal synchronization signal, and has a scan signal to be supplied to at least two adjacent gate lines GL. A plurality of scan signals are generated having a second enable pulse in phase and width. The gate enable pulse included in each of the plurality of scan signals has a width smaller than that of the horizontal synchronization signal. The first and second enable pulses included in each of the plurality of scan signals are generated once per frame period.

데이터 드라이버(14)는 다수의 게이트 라인(GL1~GLn) 중 어느 하나가 인에이블 될 때마다 1라인 분의 화소 구동 신호를 데이터 라인(DL1~DLm)의 수에 해당하는 (즉, 1 게이트 라인에 배열된 화소들의 수에 해당하는) 화소 구동 신호들을 발생한다. 1 라인 분의 화소 구동 신호들 각각은 대응하는 데이터 라인(DL)을 경유하여 액정 패널(10) 상의 대응하는 화소(즉, 액정셀)에 공급한다. 게이트 라인(GL) 상에 배열된 화소들 각각은 화소 구동 신호의 전압 레벨에 해당하는 광량을 통과시킨다. 1 라인 분의 화소 구동 신호를 발생하기 위하여, 데이터 드라이버(14)는 스캔신호에 포함된 인에이블 펄스의 기간마다 1 라인 분의 화소 데이터를 순차적으로 입력하고, 그 순차 입력된 1 라인 분의 화소 데이터를 동시에 아날로그 형태로 변환한다. 데이터 드라이버(14)는 다수의 게이트 라인(GL1~GLn)이 순차적이고 배타적으로 인에이블 될 때에는 화소 데이터의 계조 값에 상응하는 전압(또는 전류)의 화소 구동 신호를 데이터 라인(DL) 상에 공급한다. 이와는 달리, 2 이상의 게이트 라인들이 동시에 인에이블 될 때에는 흑색의 계조 값에 해당하는 전압(또는 전류)의 화소 구동 신호를 다수의 데이터 라인(DL1~DLm) 모두에 공급하여, 동시에 인에이블된 적어도 2이상의 게이트 라인들상의 화소들이 턴-오프 상태에 진입하게 한다. 이에 의해, 액정 패널(10)은 임펄스 방식으로 구동되게 된다. Whenever one of the plurality of gate lines GL1 to GLn is enabled, the data driver 14 corresponds to the number of data lines DL1 to DLm corresponding to one pixel line (ie, one gate line). Pixel driving signals corresponding to the number of pixels arranged in the. Each pixel driving signal corresponding to one line is supplied to a corresponding pixel (ie, a liquid crystal cell) on the liquid crystal panel 10 via a corresponding data line DL. Each of the pixels arranged on the gate line GL passes an amount of light corresponding to a voltage level of the pixel driving signal. In order to generate one line of pixel driving signals, the data driver 14 sequentially inputs one line of pixel data for each period of the enable pulse included in the scan signal, and sequentially sequentially inputs one pixel of the pixel. Simultaneously convert data to analog form. When the plurality of gate lines GL1 to GLn are sequentially and exclusively enabled, the data driver 14 supplies a pixel driving signal having a voltage (or current) corresponding to the gray value of the pixel data on the data line DL. do. In contrast, when two or more gate lines are simultaneously enabled, the pixel driving signal having a voltage (or current) corresponding to a black gray value is supplied to all of the data lines DL1 to DLm, so that at least two are simultaneously enabled. The pixels on the above gate lines enter the turn-off state. As a result, the liquid crystal panel 10 is driven in an impulse manner.

게이트 드라이버(12) 및 데이터 드라이버(14)는 타이밍 제어부(16)에 의하여 제어된다. 타이밍 제어부(16)는 제어 전송 라인(CRL)을 경유하여 도시하지 않은 외부의 비디오 데이터 소스(예를 들면, 텔레비젼 수신 모듈에 포함된 영상신호 복조부 또는 컴퓨터 시스템에 포함된 그래픽 카드)로부터 동기 신호들(SYNC)을 입력한다. 외부의 비디오 데이터 소스에서 공급되는 동기신호들(SYNC)에는 데이터 클럭(Dclk), 수평 동기 신호(Hsync) 및 수직 동기 신호(Vsync) 등이 포함된다. 타이밍 제어부(16)는 동기신호들(SYNC)을 이용하여 게이트 드라이버(12)가 매 프레임마다 액정 패널(10) 상의 다수의 게이트 라인(GL1~GLn)을 이중 스캔하게 하는 다수의 스캔 신호를 발생하는데 필요한 게이트 제어 신호들(GCS)을 생성한다. 또한, 타이밍 제어부(16)는 데이터 드라이버(12)로 하여금 게이트 라인(GL)이 인에이블 되는 주기마다 1 라인 분의 화소 데이터를 순차적으로 입력하고 그 순차 입력된 1 라인 분의 화소 데이터를 아날로그 형태의 화소 구동 신호로 변환 및 출력하게 하는데 필요한 데이터 제어 신호들(DCS)을 발생한다. 또한, 타이밍 제어부(16)는 영상 신호에 대한 화소 데이터를 1라인 분씩 순차적으로 데이터 드라이버(14)에 공급하는 도중에 흑색의 화소 데이터가 1라인 분씩 삽입되게끔 화소 데이터를 데이터 드라이버(14) 공급한다.The gate driver 12 and the data driver 14 are controlled by the timing controller 16. The timing controller 16 receives a synchronization signal from an external video data source (for example, an image signal demodulator included in a television receiver module or a graphics card included in a computer system) not shown via a control transmission line CRL. Enter SYNC. The synchronization signals SYNC supplied from an external video data source include a data clock Dclk, a horizontal synchronization signal Hsync, a vertical synchronization signal Vsync, and the like. The timing controller 16 generates a plurality of scan signals using the synchronization signals SYNC to allow the gate driver 12 to double scan the gate lines GL1 to GLn on the liquid crystal panel 10 every frame. Generate gate control signals GCS required to operate. In addition, the timing controller 16 sequentially inputs one line of pixel data for each cycle in which the data driver 12 enables the gate line GL, and sequentially inputs one line of pixel data in analog form. It generates data control signals DCS necessary to convert and output the pixel driving signal. In addition, the timing controller 16 supplies the data driver 14 so that the black pixel data is inserted one line at a time while the pixel data for the image signal is sequentially supplied to the data driver 14 by one line. .

임펄스 구동 제어부(18)는 데이터 수신 라인(DRL)으로부터 프레임 단위(1장의 화상 단위)로 구분된 화소 데이터 스트림(VDi)을 입력한다. 임펄스 구동 제어부(18)는 화소 데이터 스트림(VDi)에 1라인 분씩의 흑색 데이터(VDb)들을 간삽하여 임펄스 구동용 화소 데이터 스트림(VDip)을 생성한다. 아울러, 임펄스 구동 제어부(18)는 1 프레임 기간 중 화소 데이터(VDi)의 표시 기간(이하, "홀드 기간"이라 함) 또는 1 프레임의 기간 중 흑색 데이터(VDb)의 표시 기간(이하, "블랭크 기간"이라 함)을 지정하는 임펄스 주기 데이터를 발생한다. 임펄스 구동 제어부(18)에서 발생된 임펄스 구동용 화소 데이터 스트림(VDip)은 타이밍 제어부(16)에 의하여 데이터 드라이버(14)에 공급된다. 임펄스 주기 데이터에 근거하여 타이밍 제어부(16)는 게이트 드라이버(12) 및 데이터 드라이버(14)의 동작 타이밍을 제어하여 액정 패널(10) 상의 화소들이 임펄스 주기 데이터의 논리 값에 해당하는 주기로 임펄스 구동되게 한다. The impulse driving control unit 18 inputs the pixel data stream VDi divided in units of frames (one image unit) from the data reception line DRL. The impulse driving control unit 18 interpolates the black data VDb for each line in the pixel data stream VDi to generate an impulse driving pixel data stream VDip. In addition, the impulse driving control unit 18 may display the pixel data VDi in one frame period (hereinafter referred to as a "hold period") or display period of black data VDb in one frame period (hereinafter referred to as "blank"). Impulse cycle data) is specified. The impulse driving pixel data stream VDip generated by the impulse driving controller 18 is supplied to the data driver 14 by the timing controller 16. Based on the impulse period data, the timing controller 16 controls the operation timings of the gate driver 12 and the data driver 14 so that the pixels on the liquid crystal panel 10 are impulse driven at a period corresponding to a logic value of the impulse period data. do.

도 1의 액정 표시 장치에는, 데이터 수신 라인(DRL) 및 임펄스 구동 제어부(18) 사이에 직렬 접속된 프레임 지연기(20) 및 계조 보상부(22)와 그리고 데이터 수신 라인(DVL)으로부터의 화소 데이터 스트림(VDi)을 입력하는 밝기 검출부(24)가 포함된다. 밝기 검출부(24)는 화소 데이터 스트림(VDi)에 포함된 프레임 단위의 화소 데이터(VDi)에 의하여 구성되는 화상의 밝기를 검출하고 그 검출된 결과에 따른 보상 제어 데이터(Ccd)를 발생한다. 보상 제어 데이터(Ccd)는 화상이 어두울수록 휘도가 크게 보상되게 한다. 예를 들어, 화상의 밝기를 8개의 구간으로 나눈 경우, 보상 제어 데이터(Ccd)는 가장 어두운 화상에 대하여 가장 큰 보상율이 적용되게 하는 "111"의 논리 값을 가지는 반면, 가장 밝은 화상에 대하여 보상율이 "0"에 가깝게 적용되게 하는 "000"의 논리 값을 가지게 된다.In the liquid crystal display of FIG. 1, a frame retarder 20 and a gray level compensator 22 connected in series between a data reception line DRL and an impulse driving control unit 18, and pixels from the data reception line DVL. A brightness detector 24 for inputting the data stream VDi is included. The brightness detector 24 detects the brightness of an image constituted by the pixel data VDi on a frame basis included in the pixel data stream VDi and generates compensation control data Ccd according to the detected result. The compensation control data Ccd causes the luminance to be greatly compensated for as the image is darker. For example, when the brightness of an image is divided into eight sections, the compensation control data Ccd has a logic value of " 111 " which causes the largest compensation rate to be applied to the darkest image, while the compensation rate for the brightest image It will have a logical value of "000" that will make this close to "0".

프레임 지연기(20)는 데이터 수신 라인(DRL)으로부터 계조 보상부(22)에 공급될 화소 데이터 스트림(VDi)를 1 프레임 기간 지연시킨다. 이는 밝기 검출부(24)에 의하여 보상 제어 데이터(Ccd)가 화소 데이터 스트림(VDi)로부터 검출되 기 위하여 1 프레임의 기간이 소요되기 때문이다. 다시 말하여, 프레임 지연기(20)는 밝기 검출부(24)의 전파 지연 시간을 보상하는 기능을 한다.The frame delay unit 20 delays the pixel data stream VDi to be supplied from the data receiving line DRL to the gray level compensation unit 22 by one frame period. This is because a period of one frame is required for the compensation control data Ccd to be detected from the pixel data stream VDi by the brightness detector 24. In other words, the frame retarder 20 compensates for the propagation delay time of the brightness detector 24.

계조 보상부(22)는 밝기 검출부(24)로부터의 보상 제어 데이터(Ccd)의 논리 값에 따른 보상율을 선택하고 그 선택된 보상율로 프레임 지연기(20)로부터의 화소 데이터 스트림(VDi)에 포함된 화소 데이터의 계조 값을 보상한다. 어두운 화상을 구성하는 화소 데이터(VDi)는 그 계조 값을 큰 폭으로 높이는 밝은 화상을 구성하는 화소 데이터(VDi)는 그 계조 값을 작은 폭으로 높인다. 이렇게 보상된 프레임 단위의 화소 데이터(VDc)는 임펄스 구동 제어부(18)에 공급되어 라인 단위의 흑색 데이터가 주기적으로 간삽되는 임펄스 구동용 화소 데이터(VDip)로 변환된다. 화상의 밝기에 따라 다른 보상율로 화소 데이터(VDi)의 계조 값을 보상하기 위하여, 계조 보상부(22)는 보상 제어 데이터(Ccd) 및 화소 데이터(VDi)를 어드레스로 이용하여 룩-업 테이블로 구현될 수 있다. 룩-업 테이블은 보상 제어 데이터(Ccd) 및 화소 데이터(VDi)의 논리 값에 해당하는 저장 영역 상의 보상된 화소 데이터(VDc)를 임펄스 구동 제어부(18) 공급한다. 다시 말하여, 룩-업 테이블에는, 화소 데이터(VDi)가 가질 수 있는 계조 값들에 대응하는 보상된 화소 데이터들(VDc) 보상율 별로 마련되게 된다. 예를 들어, 화상의 밝기가 8 구간으로 구분된 경우, 룩-업 테이블은 8개의 보상된 화소 데이터 세트를 포함하게 된다. 8 개의 구간은 균등하게 구분되지 않고 어두운 계조 값들의 영역이 조밀하게 구분되게 할 수도 있다.The gray level compensator 22 selects a compensation rate according to a logic value of the compensation control data Ccd from the brightness detector 24 and is included in the pixel data stream VDi from the frame retarder 20 at the selected compensation rate. The gray level value of the pixel data is compensated. The pixel data VDi constituting the dark image greatly increases its gradation value. The pixel data VDi constituting the bright image increases its gradation value to a small width. The compensated pixel data VDc in the frame unit is supplied to the impulse driving control unit 18 and converted into impulse driving pixel data VDip in which black data in a line unit is interpolated periodically. In order to compensate the gradation value of the pixel data VDi at a different compensation rate according to the brightness of the image, the gradation compensator 22 uses the compensation control data Ccd and the pixel data VDi as an address to the look-up table. Can be implemented. The look-up table supplies the impulse driving controller 18 to the compensated pixel data VDc on the storage area corresponding to the logic value of the compensation control data Ccd and the pixel data VDi. In other words, the look-up table is provided for each compensation rate of the compensated pixel data VDc corresponding to the grayscale values of the pixel data VDi. For example, if the brightness of the image is divided into eight sections, the look-up table will include eight compensated pixel data sets. The eight intervals may not be evenly divided and may cause the areas of dark grayscale values to be densely divided.

이렇게 화소 데이터가 구성하는 화상이 어두울수록 화소 데이터의 계조 값을 큰 폭으로 높이는 보상이 수행됨에 따라, 어두운 화상이 액정 패널(10) 상에 선명 하게 표시될 수 있다.As the darker the image of the pixel data is, the larger the gray level value of the pixel data is compensated for, the darker the image can be clearly displayed on the liquid crystal panel 10.

도 2는 도 1에 도시된 밝기 검출부(24)를 상세하게 설명하는 상세 블럭도이다. 도 1의 밝기 검출부(24)는 데이터 수신 라인(DRL)과 도 1에서의 계조 보상부(22) 사이에 직렬 접속되는 누진기(30), 래치(32) 및 비교부(34)를 구비한다. 누진기(30)은 데이터 클럭(Dclk)이 인가될 때마다 데이터 수신 라인(DRL)로부터의 화소 데이터(VDi)를 누적-연산한다. 이 누진기(30)에 의하여 누적-연산된 값은 래치(32)에 공급된다. 또한, 누진기(30)는 수직 동기 신호(Vsync)의 블랭킹 펄스가 입력되는 동안 누적-연산된 값을 초기화 한다. 다시 말하여, 누진기(30)는 수직 동기 신호(Vsync)의 블랭킹 기간에 초기화 된 후 수직 동기 신호(Vsync)의 주사 기간에 화소 데이터(VDi)를 누적-연산한다.FIG. 2 is a detailed block diagram illustrating the brightness detector 24 shown in FIG. 1 in detail. The brightness detector 24 of FIG. 1 includes a accumulator 30, a latch 32, and a comparator 34 connected in series between the data receiving line DRL and the gradation compensator 22 in FIG. 1. . The accumulator 30 accumulates-computes the pixel data VDi from the data receiving line DRL every time the data clock Dclk is applied. The value accumulated by this accumulator 30 is supplied to the latch 32. In addition, the accumulator 30 initializes the cumulative-computed value while the blanking pulse of the vertical synchronization signal Vsync is input. In other words, the accumulator 30 is initialized in the blanking period of the vertical synchronization signal Vsync and accumulates-operates the pixel data VDi in the scanning period of the vertical synchronization signal Vsync.

래치(32)는 수직 동기 신호(Vsync)에 응답하여 수직 주사 기간에 누적-연산된 화소 데이터(VdI)의 총합을 샘플링한다. 이를 위하여, 래치(32)는 수직 동기 신호(Vsync)가 주사 기간에서 블랭킹 기간으로 진입하는 순간(즉, 수직 동기 신호(Vsync)의 상승 에지(또는 하강 에지))에서 누진기(30)으로부터의 누진된 화소 데이터(VDi)의 총합을 비교부(34) 쪽으로 래치한다. 이 래치(32)에 의해 래치된 1 프레임 분의 화소 데이터(VDi)의 총합은 1 프레임 기간 유지된다.The latch 32 samples the sum of the pixel data VdI accumulated and computed in the vertical scanning period in response to the vertical synchronization signal Vsync. To this end, the latch 32 is moved from the accumulator 30 at the moment when the vertical sync signal Vsync enters the blanking period in the scan period (ie, the rising edge (or falling edge) of the vertical sync signal Vsync). The total sum of the accumulated pixel data VDi is latched toward the comparator 34. The total sum of pixel data VDi for one frame latched by the latch 32 is held for one frame period.

비교부(34)에는 기준 값 발생기(38)로부터 기준 값 세트가 입력된다. 이 기준 값 세트는 1 프레임 분의 화소 데이터(VDi)의 총합이 가질 수 있는 최소 값에 최대 값까지의 값들을 적어도 2 이상의 구간으로 구분하기 위하여 최소 값 과 최대 값 사이의 적절한 값을 가지는 적어도 1 이상의 기준 값을 포함한다. 예를 들어, 1 프레임 분의 화소 데이터(VDi)의 누적 값이 가질 수 있는 최소 값과 최대 값 사이가 8개의 구간으로 구부되는 경우, 기준 값 세트는 7개의 기준 값들을 포함한다. 이들 기준 값 세트를 발생하기 위하여, 기준 값 발생기(38)는 레지스터 또는 키 스위치들 중 어느 하나를 포함한다.The comparison unit 34 receives a reference value set from the reference value generator 38. The set of reference values includes at least one having an appropriate value between the minimum value and the maximum value so as to divide the values up to the maximum value from the minimum value that the sum of the pixel data VDi for one frame can have into at least two or more intervals. It includes the above reference value. For example, when the value between the minimum value and the maximum value of the cumulative value of the pixel data VDi for one frame is bent in eight sections, the reference value set includes seven reference values. To generate these sets of reference values, reference value generator 38 includes either registers or key switches.

비교부(34)는 래치(32)로부터의 1 프레임 분의 화소 데이터(VDi)의 누적값을 기준 값 세트(즉, 다수의 기준 값들)과 비교하여 1 프레임 분의 화소 데이터(VDi)가 구성하는 화상의 밝기가 어느 정도인가(즉, 표시될 화상이 어느 구간에 속하는 밝기를 가지는가)를 검출한다. 이 비교부(34)에서는 기준 값 세트에 포함된 기준 값의 수에 해당하는 비교 신호들이 발생된다. 비교부(34)에서 발생된 비교 신호들은 인코더(36)에 의하여 2진 부호 형태로 부호화됨으로써, 도 1의 계조 보상부(22)에 공급될 보상 제어 데이터(Ccd)가 발생되게 한다. 예를 들어, 1 프레임 분의 화소 데이터(VDi)의 누적 값이 가질 수 있는 값들이 8개의 구간으로 구분된 경우, 보상 제어 데이터(Ccd)는 3 비트로 구성되게 된다.The comparator 34 compares the accumulated value of the pixel data VDi for one frame from the latch 32 with a reference value set (that is, a plurality of reference values) to configure the pixel data VDi for one frame. It detects how much the brightness of the image to be described (that is, which section the brightness of the image to be displayed has). The comparison unit 34 generates comparison signals corresponding to the number of reference values included in the reference value set. The comparison signals generated by the comparison unit 34 are encoded in a binary code form by the encoder 36 to generate compensation control data Ccd to be supplied to the gray level compensation unit 22 of FIG. 1. For example, when values that may be accumulated by one frame of pixel data VDi are divided into eight sections, the compensation control data Ccd is configured by three bits.

도 3은 본 발명의 다른 실시 예에 따른 액정 표시 장치를 설명하는 블럭도이다. 도 3의 액정 표시 장치는 계조 보상부(22)가 삭제되는 대신 프레임 지연기(20)가 임펄스 구동부(18)에 접속되고 밝기 검출부(24)가 임펄스 구동 제어부(18) 내의 홀드 기간 설정부(18A)에 접속되는 것을 제외하고는 도 1의 액정 표시 장치와 동일하게 구성된다. 도 1에서의 것과 동일한 명칭 및 작용 효과를 가지는 도 3의 액정 표시 장치에 포함된 구성요소들에 대한 상세한 설명은 도 1에서의 설명을 통하여 명백하게 드러나 있는 만큼 생략될 것이다. 또한, 도 1에서의 것과 동일한 명칭을 가지는 도 3에서의 구성요소들은 도 1에서와 동일한 부호로 인용될 것이다.3 is a block diagram illustrating a liquid crystal display according to another exemplary embodiment of the present invention. In the liquid crystal display of FIG. 3, the frame retarder 20 is connected to the impulse driver 18 and the brightness detector 24 is held in the impulse drive controller 18 instead of the gray level compensator 22 is deleted. It is configured similarly to the liquid crystal display of FIG. 1 except that it is connected to 18A). Detailed descriptions of components included in the liquid crystal display of FIG. 3 having the same name and operation and effect as those of FIG. 1 will be omitted as will be apparent from the description of FIG. 1. In addition, components in FIG. 3 having the same names as in FIG. 1 will be referred to by the same reference numerals as in FIG. 1.

도 3에 있어서, 임펄스 구동 제어부(18)는 프레임 지연기(20)에 의하여 1 프레임 기간 지연된 프레임 분의 화소 데이터(VDi)에 1 라인분의 흑색 데이터를 적어도 2 이상의 라인 마다 간삽하여 임펄스 구동용 화소 데이터(VDip)를 생성한다. 이 임펄스 구동용 화소 데이터(VDip)는 타이밍 제어부(16)를 경유하여 1 라인 분씩 순차적으로 데이터 드라이버(14)에 공급된다.In FIG. 3, the impulse driving control unit 18 interpolates one line of black data for at least two lines to pixel data VDi of a frame delayed by one frame period by the frame retarder 20 for at least two lines. The pixel data VDip is generated. The impulse driving pixel data VDip is sequentially supplied to the data driver 14 one line at a time via the timing controller 16.

임펄스 구동 제어부(18)에 포함된 홀드 기간 설정부(18A)는 타이밍 제어부(16)에 공급될 임펄스 주기 데이터의 홀드 기간을 밝기 검출부(24)로부터의 보상 제어 데이터(Ccd)의 논리 값에 응답하여 조절한다. 보상 제어 데이터(Ccd)의 논리 값이 표시될 화상이 어두운 것으로 지시하면, 홀드 기간 설정부(18A)는 긴 홀드 기간을 지정하는 임펄스 주기 데이터가 발생되게 한다. 예를 들어, 표시될 화상이 가장 어두운 것일 경우, 홀드 기간 설정부(18A)는 홀드 기간이 100%에 근접하는 구간을 차지하는 임펄스 주기 데이터를 발생할 수 있다. 이 경우, 액정 패널(10)에 표시되는 화상의 휘도는 손실이 방지되는 반면 모션 블러링 현상이 발생된다. 이와는 달리, 보상 제어 데이터(Ccd)의 논리 값이 표시될 화상이 밝은 것이라고 지시하면, 홀드 기간 설정부(18A)는 홀드 기간이 짧아지게 하는 임펄스 주기 데이터를 발생한다. 예를 들어, 표시될 화상이 가장 밝은 것일 경우, 홀드 기간 설정부(18A)는 홀드 기간이 50%에 근접하게 하는 임펄스 주기 데이터를 발생할 수 있다. 이에 따라, 액정 패널(10)에 표시되는 화상에서 모션 블러링 현상이 나타나지 않게 된다.The hold period setting unit 18A included in the impulse driving control unit 18 responds to the logic value of the compensation control data Ccd from the brightness detector 24 for the hold period of the impulse period data to be supplied to the timing control unit 16. To adjust. When the logic value of the compensation control data Ccd indicates that the image to be displayed is dark, the hold period setting unit 18A causes the impulse period data specifying the long hold period to be generated. For example, when the image to be displayed is the darkest, the hold period setting unit 18A may generate impulse period data that occupies a section in which the hold period is close to 100%. In this case, while the luminance of the image displayed on the liquid crystal panel 10 is prevented from being lost, a motion blur phenomenon occurs. Alternatively, if the logical value of the compensation control data Ccd indicates that the image to be displayed is bright, the hold period setting unit 18A generates impulse period data for shortening the hold period. For example, when the image to be displayed is the brightest, the hold period setting unit 18A may generate impulse period data such that the hold period approaches 50%. Accordingly, the motion blurring phenomenon does not appear in the image displayed on the liquid crystal panel 10.

이와 같이, 본 발명의 다른 실시 예의 액정 표시 장치에서는, 표시될 화상이 어두운 것일수록 홀드 기간을 길게 되는 반면 표시될 화상이 밝은 것일수록 홀드 기간이 짧아지게 한다. 이에 따라, 어두운 화상은 모션 블러링 현상이 나타나더라도 휘도의 손실이 줄어들게 하여 선명하게 표시되고, 밝은 화상은 임펄스 방식으로 액정 패널이 구동되게 하여 모션 블러링 현상이 방지되게 한다.As described above, in the liquid crystal display according to another exemplary embodiment of the present invention, the darker an image to be displayed is, the longer the hold period is, while the brighter image is to be shortened. Accordingly, the dark image is clearly displayed by reducing the loss of luminance even when the motion blur phenomenon appears, and the bright image is driven to drive the liquid crystal panel in an impulse manner to prevent the motion blur phenomenon.

도 4는 본 발명의 또 다른 실시 예에 따른 액정 표시 장치를 설명하는 블럭도이다. 도 4의 액정 표시 장치는 밝기 검출부(24)가 임펄스 구동 제어부(18)에 포함된 홀드 기간 설정부(18A)에도 접속되는 것을 제외하고는 도 1의 액정 표시 장치와 동일하게 구성된다. 도 1에서의 것과 동일한 명칭 및 작용 효과를 가지는 도 4의 액정 표시 장치에 포함된 구성요소들에 대한 상세한 설명은 도 1에서의 설명을 통하여 명백하게 드러나 있는 만큼 생략될 것이다. 또한, 도 1에서의 것과 동일한 명칭을 가지는 도 4에서의 구성요소들은 도 1에서와 동일한 부호로 인용될 것이다.4 is a block diagram illustrating a liquid crystal display according to another exemplary embodiment of the present invention. The liquid crystal display of FIG. 4 is configured in the same manner as the liquid crystal display of FIG. 1 except that the brightness detector 24 is also connected to the hold period setting unit 18A included in the impulse driving controller 18. Detailed descriptions of the components included in the liquid crystal display of FIG. 4 having the same names and working effects as those in FIG. 1 will be omitted as will be apparent from the description in FIG. 1. In addition, components in FIG. 4 that have the same names as in FIG. 1 will be referred to by the same reference numerals as in FIG. 1.

임펄스 구동 제어부(18)에 포함된 홀드 기간 설정부(18A)는 타이밍 제어부(16)에 공급될 임펄스 주기 데이터의 홀드 기간을 밝기 검출부(24)로부터의 보상 제어 데이터(Ccd)의 논리 값에 응답하여 조절한다. 다시 말하여, 홀드 기간 설정부(24)는, 보상 제어 데이터(Ccd)의 논리 값이 표시될 화상이 어두운 것으로 지시하면 홀드 기간 설정부(18A)는 긴 홀드 기간을 지정하는 임펄스 주기 데이터가 발생되게 하고, 보상 제어 데이터(Ccd)의 논리 값이 표시될 화상이 밝은 것이라고 지 시하면, 홀드 기간 설정부(18A)는 홀드 기간이 짧아지게 하는 임펄스 주기 데이터를 발생한다. 또한, 계조 보상부(24)도, 도 1에서 설명된 바와 같이, 보상 제어 데이터(Ccd)에 응답하여 어두운 화상일수록 화소 데이터의 계조가 크게 보상되게 함과 아울러 밝은 화상일수록 화소 데이터의 계조가 적게 보상되게 한다.The hold period setting unit 18A included in the impulse driving control unit 18 responds to the logic value of the compensation control data Ccd from the brightness detector 24 for the hold period of the impulse period data to be supplied to the timing control unit 16. To adjust. In other words, when the hold period setting unit 24 instructs that the image to be displayed with the logic value of the compensation control data Ccd is dark, the hold period setting unit 18A generates impulse period data specifying a long hold period. If the logic value of the compensation control data Ccd indicates that the image to be displayed is bright, the hold period setting unit 18A generates impulse period data for shortening the hold period. Also, as described with reference to FIG. 1, the gray level compensator 24 compensates for the gray level of the pixel data larger in response to the compensation control data Ccd, and the smaller the gray level of the pixel data for the bright image. To be compensated.

이와 같이, 액정 패널에서의 화소의 홀드 기간과 화소 데이터의 계조 모두가 보상됨에 따라, 본 발명의 또 다른 실시 예의 액정 표시 장치에서는 휘도의 손실을 방지되게 하면서도 어두운 화상이 임펄스 구동 방식에 의하여 표시될 수 있다. 이에 따라, 본 발명의 또 다른 실시 예의 액정 표시 장치는 어두운 화상에서도 모션 블러링 현상의 발생 및 휘도의 손실 모두를 방지할 수 있다.As such, since both the hold period of the pixel and the gray level of the pixel data in the liquid crystal panel are compensated, in the liquid crystal display according to another exemplary embodiment of the present invention, a dark image may be displayed by an impulse driving method while preventing loss of luminance. Can be. Accordingly, the liquid crystal display according to another exemplary embodiment of the present invention can prevent both the occurrence of motion blur and loss of luminance even in a dark image.

상술한 바와 같이, 본 발명에 따른 표시 장치 및 그 구동 방법에서는, 화소 데이터가 구성하는 화상이 어두울수록 화소 데이터의 계조 값을 큰 폭으로 높이는 보상이 수행됨에 따라, 어두운 화상이 홀드형 패널을 통해 선명하게 표시될 수 있다.As described above, in the display device and the driving method thereof according to the present invention, the darker the image through the hold panel as the darker the image of the pixel data, the larger the gray level value of the pixel data is compensated. It can be clearly displayed.

또한,본 발명의 표시 장치 및 그 구동 방법에서는, 표시될 화상이 어두운 것일수록 홀드 기간을 길게 되는 반면 표시될 화상이 밝은 것일수록 홀드 기간이 짧아지게 한다. 이에 따라, 어두운 화상은 모션 블러링 현상이 나타나더라도 휘도의 손실이 줄어들게 하여 선명하게 표시되고, 밝은 화상은 임펄스 방식으로 홀드 형 패널이 구동되게 하여 모션 블러링 현상이 방지되게 한다.In addition, in the display device and the driving method thereof of the present invention, the longer the hold period is, the darker the image is to be displayed, while the shorter the hold period is, the brighter the image is to be displayed. Accordingly, the dark image is displayed clearly by reducing the loss of luminance even when the motion blur phenomenon appears, and the bright image is driven by the hold panel is driven in an impulse manner to prevent the motion blur phenomenon.

나아가, 홀드형 패널에서의 화소의 홀드 기간과 화소 데이터의 계조 모두가 보상됨에 따라, 본 발명의 표시 장치 및 그 구동 방법에서는 휘도의 손실을 방지되게 하면서도 어두운 화상이 임펄스 구동 방식에 의하여 표시될 수 있다. 이에 따라, 본 발명의 표시 장치 및 그 구동 방법은 어두운 화상에서도 모션 블러링 현상의 발생 및 휘도의 손실 모두를 방지할 수 있다.Furthermore, as both the hold period of the pixel in the hold panel and the gray level of the pixel data are compensated, the display device and the driving method thereof of the present invention can display a dark image by the impulse driving method while preventing the loss of luminance. have. Accordingly, the display device and the driving method thereof of the present invention can prevent both the occurrence of motion blur and loss of luminance even in a dark image.

이상과 같이, 본 발명이 도면에 도시된 실시 예를 참고하여 설명되었으나, 이는 예시적인 것들에 불과하며, 본 발명이 속하는 기술 분야의 통상의 지식을 가진 자라면 본 발명의 요지 및 범위를 벗어나지 않으면서도 다양한 변형, 변경 및 균등한 타 실시 예들이 가능하다는 것을 명백하게 알 수 있을 것이다. 따라서, 본 발명이 보호되어야권리 범위 첨부된 특허청구의 범위에 의하여 정해져야만 할 것이다. As described above, the present invention has been described with reference to the embodiments shown in the drawings, which are merely exemplary, and a person of ordinary skill in the art without departing from the spirit and scope of the present invention. It will be apparent that various modifications, changes, and equivalent other embodiments are possible. Accordingly, the scope of the present invention to be protected should be defined by the appended claims.

Claims (7)

다수의 게이트 라인 및 다수의 데이터 라인에 의해 구분된 화소 영역에 화소들이 형성된 표시 패널; A display panel in which pixels are formed in a pixel area divided by a plurality of gate lines and a plurality of data lines; 상기 다수의 게이트 라인들을 순차적으로 인에이블시킴과 아울러 도중에 인접하는 적어도 2 이상의 게이트 라인을 이상씩 동시에 인에이블 시키는 게이트 드라이버;A gate driver enabling the plurality of gate lines sequentially and simultaneously enabling at least two or more adjacent gate lines at the same time; 상기 다수의 게이트 라인 중 적어도 하나가 인에이블 될 때 1라인 분의 화소 구동 신호를 상기 다수의 데이터 라인에 공급하는 데이터 드라이버;A data driver for supplying one line of pixel driving signals to the plurality of data lines when at least one of the plurality of gate lines is enabled; 상기 게이트 드라이버 및 데이터 드라이버의 동작 타이밍을 제어하는 타이밍 제어부;A timing controller which controls an operation timing of the gate driver and the data driver; 상기 데이터 드라이버에 공급될 비디오 데이터를 입력하기 위한 입력부;An input unit for inputting video data to be supplied to the data driver; 상기 입력부로부터 데이터 드라이버에 공급될 비디오 데이터에 1라인 분의 흑레벨 데이터를 간삽하는 임펄스 구동 제어부;An impulse driving control section for interpolating black line data for one line into video data to be supplied to the data driver from the input section; 상기 입력부로부터의 비디오 데이터로부터 화상의 밝기를 검출하기 위한 밝기 검출부;A brightness detector for detecting a brightness of an image from video data from the input unit; 상기 밝기 검출부에 의하여 검출된 밝기에 따른 보상율로 입력부로부터 상기 임펄스 구동 제어부에 공급될 비디오 데이터의 계조값을 보상하는 계조 보상부를 구비하고,A gray level compensator for compensating a gray level value of video data to be supplied from the input unit to the impulse driving controller at a compensation rate according to the brightness detected by the brightness detector; 상기 밝기 검출부는,The brightness detector, 상기 입력부로부터의 비디오 데이터를 누적하는 누진기; A accumulator for accumulating video data from the input unit; 상기 누진기에 의해 누적된 값을 샘플링하는 샘플링부; A sampling unit for sampling a value accumulated by the accumulator; 1 프레임 분의 화소 데이터의 총합이 가질 수 있는 최소 값에서 최대 값까지의 값들을 적어도 2 이상의 구간으로 구분하기 위한 상기 최소 값 과 최대 값 사이의 값을 가지는 적어도 1개 이상의 기준 값을 발생하는 기준 값 발생기; A criterion for generating at least one reference value having a value between the minimum value and the maximum value for dividing the values from the minimum value to the maximum value that the sum of the pixel data for one frame can have into at least two sections. Value generator; 상기 샘플링부에 의해 샘플링된 값을 상기 기준 값과 비교하여 그 차이값을 산출하는 비교부; 및A comparison unit comparing the value sampled by the sampling unit with the reference value and calculating a difference value; And 상기 비교부로부터의 차이값에 따른 보상율을 산출하여 상기 계조 보상부에 공급하는 인코더를 포함하는 것을 특징으로 하는 표시 장치.And an encoder for calculating a compensation rate according to the difference value from the comparison unit and supplying the compensation rate to the gray level compensation unit. 제 1 항에 있어서,The method of claim 1, 상기 밝기 검출부에서 검출된 화상의 밝기에 따라 홀드 시간을 조절하여 그 조절된 홀드 시간을 상기 타이밍 제어부에 공급하는 홀드 시간 설정부를 추가로 구비하는 것을 특징으로 하는 표시 장치.And a hold time setting unit for adjusting the hold time according to the brightness of the image detected by the brightness detector and supplying the adjusted hold time to the timing controller. 삭제delete 제 1 항에 있어서,The method of claim 1, 상기 계조 보상부가 보상율에 따른 다수의 세트의 보상 비디오 데이터가 저장된 룩-업 테이블을 포함하는 것을 특징으로 하는 표시 장치.And the look-up table storing the plurality of sets of compensation video data according to the compensation rate. 제 1 항에 있어서,The method of claim 1, 상기 누진기는 수직 동기 신호에 응답하여 누적된 값을 초기화 하는 것을 특징으로 하는 표시 장치.And the accumulator initializes the accumulated value in response to the vertical synchronization signal. 제 1 항에 있어서,The method of claim 1, 상기 표시 패널이 액정 패널을 포함하는 것을 특징으로 하는 표시 장치.And the display panel comprises a liquid crystal panel. 다수의 게이트 라인 및 다수의 데이터 라인에 의해 구분된 화소 영역에 화소들이 형성된 표시 패널; A display panel in which pixels are formed in a pixel area divided by a plurality of gate lines and a plurality of data lines; 상기 다수의 게이트 라인들을 순차적으로 인에이블시킴과 아울러 도중에 인접하는 적어도 2 이상의 게이트 라인을 이상씩 동시에 인에이블 시키는 게이트 드라이버;A gate driver enabling the plurality of gate lines sequentially and simultaneously enabling at least two or more adjacent gate lines at the same time; 상기 다수의 게이트 라인 중 적어도 하나가 인에이블 될 때 1라인 분의 화소 구동 신호를 상기 다수의 데이터 라인에 공급하는 데이터 드라이버;A data driver for supplying one line of pixel driving signals to the plurality of data lines when at least one of the plurality of gate lines is enabled; 상기 게이트 드라이버 및 데이터 드라이버의 동작 타이밍을 제어하는 타이밍 제어부;A timing controller which controls an operation timing of the gate driver and the data driver; 상기 데이터 드라이버에 공급될 비디오 데이터를 입력하기 위한 입력부;An input unit for inputting video data to be supplied to the data driver; 상기 입력부로부터 데이터 드라이버에 공급될 비디오 데이터에 1라인 분의 흑레벨 데이터를 간삽하는 임펄스 구동 제어부;An impulse driving control section for interpolating black line data for one line into video data to be supplied to the data driver from the input section; 상기 입력부로부터의 비디오 데이터로부터 화상의 밝기를 검출하기 위한 밝기 검출부; 및A brightness detector for detecting a brightness of an image from video data from the input unit; And 상기 밝기 검출부에서 검출된 화상의 밝기에 따라 홀드 시간을 조절하여 그 조절된 홀드 시간을 상기 타이밍 제어부에 공급하는 홀드 시간 설정부를 구비하고,And a hold time setting unit for adjusting the hold time according to the brightness of the image detected by the brightness detector and supplying the adjusted hold time to the timing controller. 상기 밝기 검출부는,The brightness detector, 상기 입력부로부터의 비디오 데이터를 누적하는 누진기; A accumulator for accumulating video data from the input unit; 상기 누진기에 의해 누적된 값을 샘플링하는 샘플링부; A sampling unit for sampling a value accumulated by the accumulator; 1 프레임 분의 화소 데이터의 총합이 가질 수 있는 최소 값에서 최대 값까지의 값들을 적어도 2 이상의 구간으로 구분하기 위한 상기 최소 값 과 최대 값 사이의 값을 가지는 적어도 1 개 이상의 기준 값을 발생하는 기준 값 발생기; A criterion for generating at least one reference value having a value between the minimum value and the maximum value for dividing the values from the minimum value to the maximum value that the sum of the pixel data for one frame can have into at least two sections. Value generator; 상기 샘플링부에 의해 샘플링된 값을 상기 기준 값과 비교하여 그 차이값을 산출하는 비교부; 및A comparison unit comparing the value sampled by the sampling unit with the reference value and calculating a difference value; And 상기 비교부로부터의 차이값에 따른 보상율을 산출하여 상기 계조 보상부에 공급하는 인코더를 포함하는 것을 특징으로 하는 표시 장치.And an encoder for calculating a compensation rate according to the difference value from the comparison unit and supplying the compensation rate to the gray level compensation unit.
KR1020060060755A 2006-06-30 2006-06-30 Display Device KR101330748B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060060755A KR101330748B1 (en) 2006-06-30 2006-06-30 Display Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060060755A KR101330748B1 (en) 2006-06-30 2006-06-30 Display Device

Publications (2)

Publication Number Publication Date
KR20080002128A KR20080002128A (en) 2008-01-04
KR101330748B1 true KR101330748B1 (en) 2013-11-18

Family

ID=39213968

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060060755A KR101330748B1 (en) 2006-06-30 2006-06-30 Display Device

Country Status (1)

Country Link
KR (1) KR101330748B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102568430A (en) * 2012-03-06 2012-07-11 深圳市华星光电技术有限公司 Driving method for liquid crystal panel, display driving circuit and liquid crystal display device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020005489A (en) * 2000-07-07 2002-01-17 니시무로 타이죠 Display method for liquid crystal display device
KR20030022472A (en) * 2001-09-10 2003-03-17 엘지전자 주식회사 Apparatus of driving flat display panel and driving method thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020005489A (en) * 2000-07-07 2002-01-17 니시무로 타이죠 Display method for liquid crystal display device
KR20030022472A (en) * 2001-09-10 2003-03-17 엘지전자 주식회사 Apparatus of driving flat display panel and driving method thereof

Also Published As

Publication number Publication date
KR20080002128A (en) 2008-01-04

Similar Documents

Publication Publication Date Title
US9672769B2 (en) Display apparatus and method of driving the same
US8026934B2 (en) Driving control apparatus of display apparatus, display method, display apparatus, display monitor, and television receiver
US8339423B2 (en) Display apparatus, display method, display monitor, and television receiver
US8068123B2 (en) Display and driving method thereof
US8054321B2 (en) Display and driving method thereof
KR101354269B1 (en) Liquid Crystal Display Device Gamma-error
US8242993B2 (en) Method of driving a display device
US20100171776A1 (en) Picture display device
US8339338B2 (en) Display device and driving method thereof
CN112785979B (en) Driving method and system of OLED display panel
US11183113B2 (en) Display device and driving method of the display device
KR101263533B1 (en) Display Device
US8749465B2 (en) Method and system for driving an active matrix display device
JP2005164937A (en) Image display controller and image display device
KR101330748B1 (en) Display Device
KR101361972B1 (en) Display Device and Driving Method thereof
US8519988B2 (en) Display device and drive control device thereof, scan signal line driving method, and drive circuit
KR101330737B1 (en) Display Device
JP6663460B2 (en) Video output device
KR20150080103A (en) Display Device And Driving Method Thereof
KR20080002126A (en) Display device
KR101186098B1 (en) Display and Driving Method thereof
KR101147089B1 (en) Display and Driving Method thereof
US20230410723A1 (en) Display device and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191015

Year of fee payment: 7