KR101140166B1 - Driving Driver And Liquid Crystal Display Device Including The Same - Google Patents
Driving Driver And Liquid Crystal Display Device Including The Same Download PDFInfo
- Publication number
- KR101140166B1 KR101140166B1 KR1020050016538A KR20050016538A KR101140166B1 KR 101140166 B1 KR101140166 B1 KR 101140166B1 KR 1020050016538 A KR1020050016538 A KR 1020050016538A KR 20050016538 A KR20050016538 A KR 20050016538A KR 101140166 B1 KR101140166 B1 KR 101140166B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- liquid crystal
- start pulse
- driver
- resistor
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/13306—Circuit arrangements or driving methods for the control of single liquid crystal cells
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 액정표시장치에 관한 것으로, 좀 더 상세하게는 액정표시장치 구동용 게이트 및 소스 드라이버와 이를 포함하는 액정표시장치에 관한 것이다.The present invention relates to a liquid crystal display device, and more particularly, to a liquid crystal display device including a gate and a source driver for driving the liquid crystal display device.
캐리 신호에 의해 순차적으로 구동하는 다수의 드라이버 IC를 포함하는 액정표시장치 구동용 드라이버에서, 마지막 드라이버 IC의 캐리 신호 출력단이 플로팅되어 있어 외부로부터 ESD가 유입될 경우 다른 드라이버 IC에 비해 취약하다는 단점을 개선하기 위하여, 마지막 드라이버 IC의 캐리신호 출력단을 저항을 통하여 그라운드 시킴으로써, ESD(정전기)가 유입 되더라도 그라운드(Ground)로 분산시켜 ESD(정전기) 불량을 개선한다.In the driver for driving a liquid crystal display device including a plurality of driver ICs sequentially driven by a carry signal, the carry signal output terminal of the last driver IC is floated, and thus, when ESD is introduced from the outside, it is more vulnerable than other driver ICs. In order to improve, the carry signal output terminal of the last driver IC is grounded through a resistor, so that even if ESD (electrostatic) flows in, it is distributed to ground to improve ESD (electrostatic) failure.
Description
도 1a 및 도 1b는 각각 일반적인 액정표시장치의 기본 구성을 설명하기 위한 블록도 및 액정패널을 개략적으로 도시한 도면.1A and 1B schematically show a block diagram and a liquid crystal panel for explaining a basic configuration of a general liquid crystal display device, respectively.
도 2a 및 2b는 게이트 드라이버의 구성을 설명하기 위한 도면.2A and 2B are views for explaining the structure of a gate driver.
도 3은 본 발명에 따른 액정표시장치를 설명하기 위한 도면.3 is a view for explaining a liquid crystal display device according to the present invention.
도 4는 본 발명에 따른 액정표시장치용 게이트 드라이버 구조를 설명하기 위한 도면.4 is a view for explaining a gate driver structure for a liquid crystal display according to the present invention.
도 5는 본 발명에 따른 액정표시장치용 소스 드라이버 구조를 설명하기 위한 도면.5 is a view for explaining a structure of a source driver for a liquid crystal display device according to the present invention;
<도면의 주요 부분에 대한 부호설명><Code Description of Main Parts of Drawing>
LCP: 액정패널LCP: Liquid Crystal Panel
310: 게이트 드라이버, 320: 소스 드라이버310: gate driver, 320: source driver
311: 게이트 드라이버 IC311: Gate Driver IC
321: 소스 드라이버 IC321: source driver IC
420, 520: 저항420, 520: resistance
본 발명은 액정표시장치에 관한 것으로, 좀 더 상세하게는 액정표시장치 구동용 게이트 및 소스 드라이버와 이를 포함하는 액정표시장치에 관한 것이다.The present invention relates to a liquid crystal display device, and more particularly, to a liquid crystal display device including a gate and a source driver for driving the liquid crystal display device.
액정표시장치는 소형 및 박형화가 가능하고, 저소비 전력의 장점을 가지며, 노트북 컴퓨터, 사무자동화 기기, 오디오 및 비디오 기기 등에 이용되고 있다. 이러한 액정표시장치는 스위칭 소자로 박막트랜지스터(Thin Film Transistor: 이하 TFT라 함)를 이용한 액티브 매트릭스(Active Matrix) 방식의 액정표시장치가 동적인 이미지를 표현하기에 적합하여 일반적으로 사용되고 있다.LCDs are compact and thin, have low power consumption, and are used in notebook computers, office automation equipment, audio and video equipment, and the like. Such a liquid crystal display is generally used because an active matrix liquid crystal display using a thin film transistor (hereinafter, referred to as TFT) as a switching element is suitable for representing a dynamic image.
도 1a 및 도 1b는 각각 일반적인 액정표시장치의 기본 구성을 설명하기 위한 블록도 및 액정패널을 개략적으로 도시한 도면이다.1A and 1B schematically illustrate a block diagram and a liquid crystal panel for explaining a basic configuration of a general liquid crystal display device, respectively.
도시한 바와 같이, 일반적인 액정표시장치는 액정패널(100), 게이트 및 소스 드라이버(110, 120), 타이밍 컨트롤러(130), 인터페이스(140)로 구성된다.As illustrated, a general liquid crystal display device includes a
인터페이스(140)는 구동시스템으로부터 입력되는 데이터(RGB Data) 및 제어신호(입력 클럭, 수평 및 수직 동기신호, 데이터 인에이블 신호 등)들을 입력받아 타이밍 컨트롤러(130)로 공급한다.The
구동시스템으로부터 데이터 및 제어신호 전송을 위해서 주로 LVDS(Low Voltage Differential Signal) 인터페이스와 TTL 인터페이스 등이 사용되며, 이러한 인터페이스(140) 기능을 모아서 타이밍 컨트롤러(140)와 함께 집적회로(이하 IC 라 함)로 형성하여 사용하기도 한다.Low voltage differential signal (LVDS) interface and TTL interface are mainly used for data and control signal transmission from the driving system. The functions of the
도 1b에 도시한 바와 같이 액정패널은 절연기판 상에 다수의 데이터 라인(DL1~DLm)과 다수의 게이트 라인(GL1~GLn)이 교차되어 다수의 화소영역을 형성하며, 각각의 화소영역에는 박막트랜지스터(TFT)와 액정(LC)이 구성되어 영상을 표현한다.As shown in FIG. 1B, a liquid crystal panel forms a plurality of pixel regions by crossing a plurality of data lines DL1 to DLm and a plurality of gate lines GL1 to GLn on an insulating substrate, and forming a thin film in each pixel region. The transistor TFT and the liquid crystal LC are configured to represent an image.
타이밍 컨트롤러(130)는 다수개의 드라이버 IC들로 구성되는 게이트 및 소스 드라이버(110, 120)를 구동하기 위한 제어신호를 생성하며, 인터페이스(140)를 통해 입력되는 데이터들을 데이터 드라이버(120)로 전송한다.The
데이터 드라이버(120)는 타이밍 컨트롤러(130)로부터 입력되는 제어신호에 따라 입력 데이터의 기준전압을 선택하고, 선택된 기준전압을 액정패널(100)에 공급하여 액정 분자의 회전 각도를 제어한다.The
게이트 드라이버(110)는 타이밍 컨트롤러(130)로부터 입력되는 제어신호에 따라 액정패널(100) 상에 배열된 박막트랜지스터(TFT)를 제어하며, 게이트 라인(GL1~GLn)을 1수평동기 시간씩 순차적으로 인에이블(enable) 시켜, 데이터 드라이버(120)로부터 공급되는 아날로그 영상신호들이 각 박막트랜지스터(TFT)들에 접속된 픽셀들로 인가되도록 한다.The
한편, 통상의 액정표시장치 구성에서, 게이트 드라이버(110)는 액정패널(100)의 크기에 따라 하나 이상 구성되기도 하며, 액정패널(100)의 좌우측에 각각 구성되기도 한다.Meanwhile, in the conventional liquid crystal display device configuration, one or
또한, 이러한 구성의 액정표시장치는 일반적으로 다수의 각 드라이버를 IC 형태로 형성하여 TCP 또는 COF 테잎과 같이 패널에 부착하여 사용하거나, 글라스 상에 직접 구성하고 있으며, 구동회로가 구성된 인쇄회로기판(PCB)으로부터 다수의 제어신호를 입력받아 동작된다.In addition, a liquid crystal display device having such a configuration generally uses a plurality of drivers in the form of an IC, attached to a panel such as a TCP or COF tape, or directly on a glass, and includes a printed circuit board having a driving circuit ( It is operated by receiving a plurality of control signals from the PCB).
도 2a 및 2b는 게이트 드라이버의 구성을 설명하기 위한 도면으로써, 도 2a는 게이트 드라이버 구성을 설명하기 위한 블록도이고, 도 2b는 다수의 드라이버 IC로 이루어진 게이트 드라이버를 개략적으로 도시한 도면이다.2A and 2B are diagrams for explaining the configuration of the gate driver, FIG. 2A is a block diagram for explaining the gate driver configuration, and FIG. 2B is a diagram schematically illustrating a gate driver including a plurality of driver ICs.
도시한 바와 같이 게이트 드라이버(설명의 편의를 위해 하나의 드라이버 IC(210)를 일예로 도시하였음)는 게이트 구동신호를 출력하기 위한 다수의 채널(220)을 구비하며, 각각의 채널(220)은 쉬프트 레지스터(221), 레벨쉬프터(222), 출력버퍼(223)로 구성되고, 액정 패널의 크기에 따라 하나 이상의 채널(220)을 포함하는 드라이버 IC(210)를 다수 구성하기도 한다.As shown, a gate driver (one driver IC 210 is shown as an example for convenience of description) includes a plurality of
외부로부터 첫 번째 채널의 쉬프트 레지스터(221)에 입력되는 스타트 펄스(캐리신호)를 쉬프트시켜 스캔펄스를 발생하고, 이러한 스캔펄스는 레벨 쉬프터(222)에 의해 쉬프팅 된 후 출력 버퍼(223)를 통해 게이트 라인에 공급되며, 쉬프트 레지스터(221)에 입력되는 스타트 펄스(캐리신호)는 클럭신호에 응답하여 순차적으로 각 쉬프트 레지스터(221)에 스타트 펄스(캐리신호)를 인가한다.The scan pulse is generated by shifting the start pulse (carried signal) input to the
한편, 외부로부터 입력되는 스타트 펄스는 첫 번째 채널(220)의 쉬프트 레지스터(221)로만 입력되고, 나머지 채널(220)의 쉬프트 레지스터(221)는 전단 채널(220)의 쉬프트 레지스터(221)로부터 출력되는 캐리신호를 스타트 펄스로 입력받아 구동된다.Meanwhile, the start pulse input from the outside is input only to the
또한, 도 2b에 도시한 바와 같이 첫 번째 드라이버 IC(210)로 입력되는 스타트 펄스는 타이밍 컨트롤러로부터 공급되는 게이트 스타트 펄스이고, 나머지 드라이버 IC(210)들에 입력되는 스타트 펄스는 전단 게이트 드라이버 IC(210)로부터 출력되는 캐리신호이다.Also, as shown in FIG. 2B, the start pulse input to the first driver IC 210 is a gate start pulse supplied from the timing controller, and the start pulse input to the
이 때, 마지막 드라이버 IC(210)도 캐리신호가 출력되도록 구성되어 있으며, 이와 같은 마지막 드라이버 IC(210)의 출력 캐리신호, 좀 더 정확하게는 캐리신호 출력단(212)은 일반적으로 플로팅(Floating)되어 있다.At this time, the last driver IC 210 is also configured to output a carry signal, such that the output carry signal of the last driver IC 210, more precisely the carry
이로 인해서, ESD(정전기)가 유입될 경우에 시스템이 다운되거나 드라이버 IC(210)가 파손되는 등 다른 드라이버 IC(210)에 비해 ESD(정전기)에 취약하다는 문제점이 있다.For this reason, there is a problem in that the system is vulnerable to ESD (electrostatic) compared to
따라서, 본 발명은 이러한 드라이버 IC의 문제점 개선을 목적으로 하며, 이를 위해 마지막 드라이버 IC의 캐리신호 출력단을 저항을 통하여 그라운드 시킴으로써, ESD(정전기)가 유입 되더라도 그라운드(Ground)로 분산시켜 ESD(정전기) 불량을 개선한다.Accordingly, the present invention aims to improve the problem of the driver IC. To this end, the carry signal output terminal of the last driver IC is grounded through a resistor, thereby distributing ESD to the ground even though the ESD is introduced. Improve the defect
상기와 같은 목적을 위하여 본 발명에 따른 액정표시장치 구동용 게이트 드라이버는 스타트 펄스를 입력받아 클럭신호에 응답하여 상기 스타트 펄스를 쉬프트 시켜 스캔 펄스를 출력하고, 캐리신호를 다음단에 스타트 펄스로 공급하는 쉬프트 레지스터와, 상기 스캔 펄스를 레벨 쉬프팅하는 레벨 쉬프터와, 상기 쉬프팅 된 신호를 게이트 라인에 공급하는 출력 버퍼를 포함하는 다수의 채널을 구비한 다수의 게이트 드라이버 IC와; 일 끝단은 상기 마지막 게이트 드라이버 IC의 캐리신호 출력단과 연결되고, 다른 끝단은 그라운드 되어 있는 저항을 포함한다.For the above purpose, the gate driver for driving the liquid crystal display according to the present invention receives a start pulse, shifts the start pulse in response to a clock signal, outputs a scan pulse, and supplies a carry signal as a start pulse to the next stage. A plurality of gate driver ICs having a shift register, a level shifter for level shifting the scan pulse, and a plurality of channels including an output buffer for supplying the shifted signal to a gate line; One end is connected to the carry signal output of the last gate driver IC, and the other end includes a grounded resistor.
이 때, 상기 최전단 게이트 드라이버 IC의 스타트 펄스는 타이밍 컨트롤러에서 공급되는 게이트 스타트 펄스이고, 나머지 게이트 드라이버 IC들에 입력되는 스타트 펄스는 전단 게이트 드라이버 IC로부터 출력되는 캐리신호이다.At this time, the start pulse of the foremost gate driver IC is a gate start pulse supplied from the timing controller, and the start pulses input to the remaining gate driver ICs are carry signals output from the front gate driver IC.
상기 저항은 액정표시장치의 비표시 영역에 형성한다.The resistance is formed in the non-display area of the liquid crystal display device.
상기 저항은 박막트랜지스터의 게이트 전극, 또는 소스 및 드레인 전극과 동일한 재질로, 동시에 형성한다.The resistor is formed of the same material as that of the gate electrode or the source and drain electrodes of the thin film transistor.
상기 저항은 상기 게이트 드라이버 IC의 그라운드 포인트를 사용하여 그라운드 시킨다.The resistor is grounded using the ground point of the gate driver IC.
상기와 같은 목적을 위하여 본 발명에 따른 액정표시장치 구동용 소스 드라이버는 스타트 펄스를 입력받아 클럭신호에 응답하여 상기 스타트 펄스를 쉬프트 시켜 스캔 펄스를 출력하고, 캐리신호를 다음단에 스타트 펄스로 공급하는 쉬프트 레지스터와, 상기 스캔 펄스에 응답하여 디지털 비디오 데이터를 래치하는 라인 래치와, 상기 라인 래치로부터의 디지털 비디오 데이터를 화소전압신호로 변환하는 디지털-아날로그 컨버터와, 출력버퍼를 포함하는 다수의 채널을 구비한 다수의 소스 드라이버 IC와; 일 끝단은 상기 마지막 소스 드라이버 IC의 캐리신호 출력단과 연결되고, 다른 끝단은 그라운드 되어 있는 저항을 포함한다.For the above object, the source driver for driving the liquid crystal display according to the present invention receives the start pulse, shifts the start pulse in response to a clock signal, outputs a scan pulse, and supplies a carry signal as a start pulse to the next stage. A shift register, a line latch for latching the digital video data in response to the scan pulse, a digital-analog converter for converting the digital video data from the line latch into a pixel voltage signal, and a plurality of channels including an output buffer. A plurality of source driver ICs including; One end is connected to the carry signal output of the last source driver IC, and the other end includes a grounded resistor.
이 때, 상기 라인래치에서 래치한 디지털 비디오 데이터는 모든 채널의 라인래치에서 동시에 출력되며, 최전단 소스 드라이버 IC의 스타트 펄스는 타이밍 컨트롤러에서 공급되는 게이트 스타트 펄스이고, 나머지 소스 드라이버 IC들에 입력되는 스타트 펄스는 전단 소스 드라이버 IC로부터 출력되는 캐리신호이다.At this time, the digital video data latched by the line latch is simultaneously output from the line latch of all channels, and the start pulse of the foremost source driver IC is a gate start pulse supplied from the timing controller, and is input to the remaining source driver ICs. The start pulse is a carry signal output from the front end source driver IC.
상기 저항은 상기 액정표시장치의 비표시 영역에 형성한다.The resistor is formed in a non-display area of the liquid crystal display device.
상기 저항은 박막트랜지스터의 게이트 전극, 또는 소스 및 드레인 전극과 동일한 재질로 동시에 형성한다.The resistor is simultaneously formed of the same material as the gate electrode or the source and drain electrodes of the thin film transistor.
상기 저항은 상기 게이트 드라이버 IC의 그라운드 포인트를 사용하여 그라운드 시킨다.The resistor is grounded using the ground point of the gate driver IC.
상기와 같은 목적을 위하여 본 발명에 따른 액정표시장는 다수의 화소영역이 정의되고, 각각의 화소영역에는 박막트랜지스터와, 화소전극과, 공통전극과, 액정이 구성되어 있는 액정패널과; 다수의 소스 드라이버 IC를 포함하고, 첫 번째 소스 드라이버 IC로 입력되는 스타트 펄스는 데이터 스타트 펄스이고, 나머지 소스 드라이버 IC로 입력되는 스타트 펄스는 전단 소스 드라이버 IC로부터 출력되는 캐리신호이며, 마지막 드라이버 IC의 캐리신호 출력단에는 저항이 연결되어 있고, 상기 저항의 다른 끝단은 그라운드 되도록 구성된 소스 드라이버와; 다수의 게이트 드라이버 IC를 포함하고, 첫 번째 게이트 드라이버 IC로 입력되는 스타트 펄스는 게이트 스타트 펄스이고, 나머지 게이트 드라이버 IC로 입력되는 스타트 펄스는 전단 게이트 드라이버 IC로부터 출력되는 캐리신호이며, 마지막 게이트 드라이버 IC의 캐리신호 출력단에는 저항이 연결되어 있고, 상기 저항의 다른 끝단은 그라운드 되도록 구성된 게이트 드라이버와; 구동시스템으로부터 입력되는 데이터 및 제어신호들을 입력받는 인터페이스와; 상기 인터페이스로부터 데이터 및 제어신호를 입력받아 상기 게이트 및 소스 드라이버를 구동하기위한 제어신호를 생성하여 상기 게이트 및 소스 드라이버로 공급하고, 상기 데이터를 소스 드라이버로 전송하는 타이밍 컨트롤러를 포함한다.According to the present invention, a liquid crystal display according to the present invention includes a plurality of pixel regions, each pixel region including a thin film transistor, a pixel electrode, a common electrode, and a liquid crystal panel; It includes a plurality of source driver ICs, the start pulse input to the first source driver IC is a data start pulse, the start pulse input to the remaining source driver ICs is a carry signal output from the front end source driver IC, A source driver having a resistor coupled to the carry signal output terminal, the other end of the resistor being grounded; It includes a plurality of gate driver IC, the start pulse input to the first gate driver IC is a gate start pulse, the start pulse input to the remaining gate driver IC is a carry signal output from the front gate driver IC, the last gate driver IC A gate driver configured to have a resistor connected to the carry signal output terminal of the gate, and the other end of the resistor being grounded; An interface for receiving data and control signals input from the driving system; And a timing controller configured to receive data and control signals from the interface, generate control signals for driving the gate and source drivers, supply them to the gate and source drivers, and transmit the data to the source drivers.
이 때, 상기 마지막 게이트 드라이버 IC의 캐리신호 출력단에 연결된 저항과, 상기 마지막 소스 드라이버 IC의 캐리신호 출력단에 연결된 저항은 상기 액정패널의 비표시 영역에 형성한다.In this case, a resistor connected to the carry signal output terminal of the last gate driver IC and a resistor connected to the carry signal output terminal of the last source driver IC are formed in the non-display area of the liquid crystal panel.
상기 저항은 박막트랜지스터의 게이트 전극, 또는 소스 및 드레인 전극과 동일한 재질로 동시에 형성한다.The resistor is simultaneously formed of the same material as the gate electrode or the source and drain electrodes of the thin film transistor.
상기 저항은 상기 게이트 드라이버 IC의 그라운드 포인트를 사용하여 그라운드 시킨다.The resistor is grounded using the ground point of the gate driver IC.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 3은 본 발명에 따른 액정표시장치를 설명하기 위한 도면이다.3 is a view for explaining a liquid crystal display device according to the present invention.
도시한 바와 같이, 본 발명에 따른 액정표시장치는 액정패널(LCP), 게이트 및 소스 드라이버(310, 320), 타이밍 컨트롤러(미도시), 인터페이스(미도시)로 구성된다.As shown, the liquid crystal display according to the present invention includes a liquid crystal panel LCP, gate and
인터페이스(미도시)는 구동시스템으로부터 입력되는 데이터 및 제어신호들을 입력받아 타이밍 컨트롤러(미도시)로 공급한다.The interface (not shown) receives data and control signals input from the driving system and supplies them to a timing controller (not shown).
액정패널(LCP)은 절연기판 상에 다수의 게이트 및 데이터 라인(GL, DL)이 교차되어 다수의 화소영역을 형성하고, 각각의 화소영역에는 TFT와 액정(LC)이 구성되어 있다.In the liquid crystal panel LCP, a plurality of gates and data lines GL and DL are crossed on an insulating substrate to form a plurality of pixel regions, and each pixel region includes a TFT and a liquid crystal LC.
타이밍 컨트롤러(미도시)는 게이트 및 소스 드라이버(310, 320)를 구동하기 위한 제어신호를 생성하고, 인터페이스(미도시)를 통해 입력되는 데이터들을 소스 드라이버(320)로 전송한다.The timing controller generates a control signal for driving the gate and
소스 드라이버(320)는 다수개의 소스 드라이버 IC(321)로 구성되며, 타이밍 컨트롤러(미도시)로부터 입력되는 제어신호에 따라 입력 데이터의 기준전압을 액정패널에 공급하여 액정분자의 회전 각도를 제어한다.The
게이트 드라이버(310)는 다수개의 게이트 드라이버 IC(311)로 구성되며, 타이밍 컨트롤러(미도시)로부터 입력되는 제어신호에 따라 액정패널 상에 형성된 TFT를 제어하여, 소스 드라이버로(320)부터 공급되는 영상신호들이 각 TFT들에 접속된 픽셀들로 인가되도록 한다.The
한편, 마지막 게이트 드라이버 IC(311)의 캐리신호 출력단 및 마지막 소스 드라이버 IC(312)의 캐리신호 출력단에는 각각 저항(420, 520)이 연결되어 있고, 각 저항(420, 520)의 다른 끝단은 그라운드 되어있으며, 도 4 및 도 5를 참조하여 본 발명에 따른 액정표시장치용 게이트 및 소스 드라이버(310, 320)를 좀 더 상세히 설명한다.On the other hand,
도 4는 본 발명에 따른 액정표시장치용 게이트 드라이버를 설명하기 위한 도면이다.4 is a view for explaining a gate driver for a liquid crystal display according to the present invention.
상술한 바 있듯이 액정표시장치에서 게이트 드라이버(300)는 게이트 구동신호를 출력하기 위한 다수의 채널(도 2a의 220)을 구비하고 있으며, 각각의 채널(도 2a의 220)은 쉬프트 레지스터, 레벨쉬프터, 출력버퍼로 구성되고, 액정패널의 크기에 따라 하나 이상의 채널(도 2a의 220)을 포함하는 게이트 드라이버 IC(410)를 다수 구성하기도 한다.As described above, in the liquid crystal display, the gate driver 300 includes a plurality of
도시하진 않았지만 각 채널(도 2a의 220)은 입력 스타트 펄스(캐리신호)를 쉬프트 시켜 스캔 펄스를 발생시키는 쉬프트 레지스터와, 쉬프트 레지스터로부터 입력되는 스캔 펄스를 레벨 쉬프팅하는 레벨 쉬프터와, 레벨 쉬프팅된 신호를 각 게이트 라인으로 공급하는 출력 버퍼로 구성된다.Although not shown, each
각 채널(도 2a의 220)의 쉬프트 레지스터에 입력된 스타트 펄스는 클럭신호에 응답하여 캐리신호를 출력하고, 이러한 캐리신호는 다음 채널(도 2a의 220)의 쉬프트 레지스터에 스타트 펄스로 입력된다.The start pulse input to the shift register of each channel (220 in FIG. 2A) outputs a carry signal in response to a clock signal, and this carry signal is input to the shift register of the next channel (220 in FIG. 2A) as a start pulse.
외부로부터 입력되는 스타트 펄스는 최전단 채널(도 2a의 220)의 쉬프트 레지스터로만 입력되고, 나머지 채널(도 2a의 220)의 쉬프트 레지스터는 전단 채널의 쉬프트 레지스터로부터 출력되는 캐리신호를 스타트 펄스로 입력받도록 구성한다.The start pulse input from the outside is input only to the shift register of the foremost channel (220 of FIG. 2A), and the shift register of the remaining channel (220 of FIG. 2A) is input of the carry signal output from the shift register of the front channel as the start pulse. Configure to receive.
또한, 첫 번째 게이트 드라이버 IC(410)로 입력되는 스타트 펄스는 타이밍 컨트롤러로부터 공급되는 게이트 스타트 펄스를 입력받고, 나머지 게이트 드라이버 IC(410)들에 입력되는 스타트 펄스는 전단 게이트 드라이버 IC(410)로부터 출력되는 캐리신호를 스타트 펄스로 입력받도록 구성한다.In addition, the start pulse input to the first
이처럼, 전단 게이트 드라이버 IC(410)의 마지막 쉬프트 레지스터에서 출력 되는 캐리 신호는 다음단 게이트 드라이버 IC(410)의 첫 번째 쉬프트 레지스터에 스타트 펄스로 입력된다.As such, the carry signal output from the last shift register of the front
한편, 마지막 게이트 드라이버 IC(410)의 캐리신호 출력단(412)에는 저항(420)을 연결하고, 저항(420)의 다른 끝단은 그라운드(GND) 되도록 구성한다.On the other hand, the
이 때, 저항(420)은 TFT 프로세스 공정, 좀 더 상세하게는 TFT의 게이트 전극 또는 소스 및 드레인 전극을 형성할 때 동일 물질로 액정패널의 비표시 영역에 형성하며, 마지막 게이트 드라이버 IC(410)의 캐리신호 출력단(412)과 가까운 비표시 영역에 형성하는 것이 바람직하다.In this case, the
또한, 저항(420)은 마지막 게이트 드라이버 IC(410)의 그라운드 포인트를 이용하여 그라운드 시키는 것이 바람직하며, 게이트 드라이버 IC(410)에서 출력되는 게이트 신호를 각 게이트 라인에 연결시에, 저항(420)과 마지막 게이트 드라이버 IC(410)와의 연결을 형성할 수 있다.In addition, the
이와 같이, 마지막 게이트 드라이버 IC(410)의 캐리 출력단(412)을 그라운드 시킴으로써, 종래에 마지막 캐리신호 출력단(도 2b의 212)이 플로팅 되어 있어 ESD가 유입될 경우 발생하는 불량을 개선한다.As described above, the
즉, 출력단으로의 ESD 유입을 절감하며, ESD가 유입될 경우에는 그라운드로 분산시킴으로써 ESD에 의한 불량을 개선하는 효과가 있다.That is, it reduces the inflow of the ESD to the output terminal, and when the inflow of the ESD is distributed to the ground has the effect of improving the failure by the ESD.
한편, 마지막 게이트 드라이버 IC(410)의 캐리신호 출력단(412)에 연결된 저항(420)은 TFT 프로세스(Process) 공정에서 형성함으로써 공정의 추가 없이 구성이 가능하다.On the other hand, the
또한, 마지막 게이트 드라이버 IC(410)의 그라운드 포인트를 사용하여 캐리신호 출력단(412)을 그라운드 함으로써, 그라운드 형성에 따른 추가 구성이 필요하지 않다.In addition, by using the ground point of the last
도 5는 본 발명에 따른 액정표시장치용 소스 드라이버를 설명하기 위한 도면이다.5 is a view for explaining a source driver for a liquid crystal display according to the present invention.
도시한 바와 같이, 액정표시장치에서 소스 드라이버(500)도 게이트 드라이버와 마찬가지로 액정패널의 크기에 따라 다수의 드라이버로 구성되며, 다수의 소스 드라이버를 IC 형태로 구성하기도 한다.As shown in the figure, the
또한, 도시하지는 않았지만 소스 드라이버(500)는 소스 신호를 출력하기 위한 다수의 채널을 구비하고 있으며, 각각의 채널은 스타트 펄스를 입력받아 클럭신호에 응답하여 스캔 펄스를 출력하고, 다음 채널에 캐리신호를 공급하는 쉬프트 레지스터와, 스캔 펄스에 응답하여 적색, 녹색, 청색(RGB)의 디지털 비디오 데이터를 순차적으로 래치하여 동시에 출력하는 라인 래치, 라인 래치로부터 디지털 비디오 데이터를 화소전압신호로 변환하는 디지털-아날로그 컨버터, 디지털 비디오 데이터를 완충하여 출력하는 출력 버퍼로 구성된다.In addition, although not shown, the
한편, 외부로부터 입력되는 스타트 펄스는 첫 번째 채널의 쉬프트 레지스터로만 입력되고, 나머지 채널의 쉬프트 레지스터는 전단 채널의 쉬프트 레지스터로부터 출력되는 캐리신호를 스타트 펄스로 입력받아 구동하도록 구성한다.On the other hand, the start pulse input from the outside is input only to the shift register of the first channel, the shift register of the remaining channel is configured to receive and drive the carry signal output from the shift register of the front channel as a start pulse.
또한, 타이밍 컨트롤러로부터 공급되는 데이터 스타트 펄스는 최전단 소스 드라이버 IC(510)에 스타트 펄스로 입력되고, 나머지 소스 드라이버 IC(510)들은 전단 소스 드라이버 IC(510)로부터 출력되는 캐리신호를 스타트 펄스로 입력받아 구동된다.In addition, the data start pulse supplied from the timing controller is input to the foremost
즉, 전단 소스 드라이버 IC(510)의 마지막 쉬프트 레지스터로부터 출력되는 캐리신호는 다음단 소스 드라이버 IC(510)의 첫 번째 채널의 쉬프트 레지스터에서 스타트 펄스로 입력받는다.That is, the carry signal output from the last shift register of the front end
한편, 마지막 소스 드라이버 IC(510)의 캐리신호 출력단(512)에는 저항(520)을 연결하고, 저항(520)의 다른 끝단은 그라운드(GND) 되도록 구성한다.On the other hand, the
이 때, 저항은 TFT 프로세스 공정, 좀 더 상세하게는 TFT의 게이트 전극 또는 소스 및 드레인 전극을 형성할 때, 동일 물질로 액정패널의 비표시 영역에 형성할 수 있으며, 마지막 소스 드라이버 IC(510)의 캐리신호 출력단과 가까운 비표시 영역에 형성하는 것이 바람직하다.In this case, the resistance may be formed in the non-display area of the liquid crystal panel with the same material when forming a TFT process process, more specifically, a gate electrode or a source and a drain electrode of the TFT, and the last
또한, 저항(520)은 마지막 소스 드라이버 IC(510)의 그라운드 포인트를 이용하여 그라운드 시키는 것이 바람직하며, 소스 드라이버 IC(510)에서 출력되는 디지털 비디오 신호를 각 데이터 라인에 연결시에, 저항과 마지막 소스 드라이버 IC(510)와의 연결을 형성할 수 있다.In addition, the
이와 같이, 마지막 소스 드라이버 IC(510)의 캐리신호 출력단(512)을 그라운드 시킴으로써, 종래에 마지막 캐리신호 출력단이 플로팅 되어 있어 ESD가 유입될 경우에 발생하는 불량을 개선한다.As described above, by grounding the carry
즉, 캐리신호 출력단(512)이 플로팅 되어 있으면 ESD가 쉽게 유입될 수 있으나, 저항(520)을 통하여 그라운드 시킴으로써 캐리신호 출력단(512)으로의 ESD 유 입을 절감하며, ESD가 유입될 경우에도 그라운드로 분산시켜 ESD에 의한 불량을 개선하는 효과가 있다.That is, if the carry
한편, 마지막 소스 드라이버 IC(510)의 캐리신호 출력단(512)에 연결된 저항(520)은 TFT 프로세스 공정에서 형성함으로써 추가적인 공정 없이 형성할 수 있으며, 마지막 소스 드라이버 IC(510)의 그라운드 포인트를 사용하여 그라운드 함으로써, 그라운드 형성에 따른 추가 구성을 필요로 하지 않는다.On the other hand, the
본 발명은 상술한 실시예로 한정되지 않고, 본 발명의 취지를 벗어나지 않는 한도 내에서 다양하게 변경하여 실시 할 수 있다.The present invention is not limited to the above-described embodiments, and various modifications can be made without departing from the spirit of the present invention.
이와 같이 본 발명에 따른 게이트 및 소스 드라이버는 마지막 드라이버 IC의 캐리신호 출력단을 저항을 통하여 그라운드 시킴으로써, 외부로부터 ESD가 유입되더라도 그라운드로 분산시켜 ESD에 따른 불량을 개선하는 효과가 있다.As described above, the gate and source drivers according to the present invention ground the carry signal output terminal of the last driver IC through a resistor, thereby distributing ESD to the ground even though external ESD is introduced, thereby improving defects caused by ESD.
Claims (14)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050016538A KR101140166B1 (en) | 2005-02-28 | 2005-02-28 | Driving Driver And Liquid Crystal Display Device Including The Same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050016538A KR101140166B1 (en) | 2005-02-28 | 2005-02-28 | Driving Driver And Liquid Crystal Display Device Including The Same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060095127A KR20060095127A (en) | 2006-08-31 |
KR101140166B1 true KR101140166B1 (en) | 2012-04-25 |
Family
ID=37624871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050016538A KR101140166B1 (en) | 2005-02-28 | 2005-02-28 | Driving Driver And Liquid Crystal Display Device Including The Same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101140166B1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11195449B2 (en) | 2019-10-01 | 2021-12-07 | Samsung Display Co., Ltd. | Display device |
US11626061B2 (en) | 2019-06-20 | 2023-04-11 | Samsung Display Co., Ltd. | Display device |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970059798A (en) * | 1996-01-11 | 1997-08-12 | 김주용 | Liquid crystal display |
KR19990005307A (en) * | 1997-06-30 | 1999-01-25 | 배순훈 | ESDI protection circuit for driving board of thin film type optical path controller |
-
2005
- 2005-02-28 KR KR1020050016538A patent/KR101140166B1/en active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970059798A (en) * | 1996-01-11 | 1997-08-12 | 김주용 | Liquid crystal display |
KR19990005307A (en) * | 1997-06-30 | 1999-01-25 | 배순훈 | ESDI protection circuit for driving board of thin film type optical path controller |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11626061B2 (en) | 2019-06-20 | 2023-04-11 | Samsung Display Co., Ltd. | Display device |
US11195449B2 (en) | 2019-10-01 | 2021-12-07 | Samsung Display Co., Ltd. | Display device |
US11663954B2 (en) | 2019-10-01 | 2023-05-30 | Samsung Display Co., Ltd. | Display device |
Also Published As
Publication number | Publication date |
---|---|
KR20060095127A (en) | 2006-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7193623B2 (en) | Liquid crystal display and driving method thereof | |
KR101862347B1 (en) | Display and display set having the same | |
US6552705B1 (en) | Method of driving flat-panel display device | |
US20040125068A1 (en) | Connector and apparatus of driving liquid crystal display using the same | |
KR101260838B1 (en) | Liquid crystal display device | |
KR101244773B1 (en) | Display device | |
KR101205769B1 (en) | Liquid crystal display device and gate driving circuit thereof | |
KR101329705B1 (en) | LC panel and display device and driving method thereof | |
JP2004354567A (en) | Display device | |
US20090206878A1 (en) | Level shift circuit for a driving circuit | |
KR101140166B1 (en) | Driving Driver And Liquid Crystal Display Device Including The Same | |
KR20060020075A (en) | Driving unit and display apparatus having the same | |
KR101112063B1 (en) | Gate driving IC and LCD thereof | |
KR101315500B1 (en) | Liquid crystal display panel and device | |
KR20090060042A (en) | Liquid crystal display device and driving method thereof | |
KR20070041878A (en) | Liquid crystal device | |
KR100555302B1 (en) | Liquid crystal display device unified control signal generater and driving circuit | |
KR20020057227A (en) | Lcd device and operating method using it | |
KR20060089410A (en) | Apparatus for video display | |
KR20090059217A (en) | Driving method for liquid crystal display device | |
KR20100066120A (en) | Gate start pulse signaling method for liquid crystal display device | |
KR101054328B1 (en) | Level Shifter Package for Liquid Crystal Display | |
KR20060104710A (en) | Liquid crystal display | |
KR20080067515A (en) | Driving circuit for liquid crystal display device and liquid crystal display device having the same | |
KR20050105600A (en) | The liquid crystal display device and the method for driving the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20160329 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170320 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190318 Year of fee payment: 8 |