KR101136237B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101136237B1
KR101136237B1 KR1020050036103A KR20050036103A KR101136237B1 KR 101136237 B1 KR101136237 B1 KR 101136237B1 KR 1020050036103 A KR1020050036103 A KR 1020050036103A KR 20050036103 A KR20050036103 A KR 20050036103A KR 101136237 B1 KR101136237 B1 KR 101136237B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
pixels
gate
data
line
Prior art date
Application number
KR1020050036103A
Other languages
English (en)
Other versions
KR20060113181A (ko
Inventor
우유택
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020050036103A priority Critical patent/KR101136237B1/ko
Publication of KR20060113181A publication Critical patent/KR20060113181A/ko
Application granted granted Critical
Publication of KR101136237B1 publication Critical patent/KR101136237B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

플리커 현상을 제거하여 화질을 향상시킨 액정표시장치가 개시된다.
본 발명에 따른 액정표시장치는 복수개의 게이트라인 및 데이터라인들의 교차로 마련되는 영역마다 형성되며 상기 게이트라인들 각각을 기준으로 지그재그 형태로 접속된 박막트랜지스터를 포함하는 픽셀들을 구비한 액정패널 및 상기 픽셀들에 1/2 수평기간(1/2H) 마다 극성이 반전되게 하는 라인 인버젼 방식으로 공급하여 상기 픽셀들을 도트 인버젼 방식으로 구동되게 하는 액정패널 구동부를 포함한다.
라인 인버젼 방식, 도트 인버젼 방식

Description

액정표시장치{Liquid Crystal Display device}
도 1은 종래의 액정표시장치를 나타낸 도면.
도 2a 및 도 2b는 라인 인버젼 방식의 구동방법을 나타낸 도면.
도 3은 도 1의 액정표시장치의 구동방식을 나타낸 그래프.
도 4는 본 발명에 따른 액정표시장치를 나타낸 도면.
도 5는 도 4의 액정표시장치의 구동방식을 나타낸 그래프.
도 6a 및 도 6b는 도트 인버젼 방식의 구동방법을 나타낸 도면.
<도면의 주요부분에 관한 간단한 설명>
102:액정패널 104a:제 1 게이트 드라이버
104b:제 2 게이트 드라이버 106:데이터 드라이버
108:타이밍 컨트롤러 110:공통전압 생성부
본 발명은 액정표시장치에 관한 것으로, 특히 라인 플리커 현상을 감소시켜 화질을 향상시킬 수 있는 액정표시장치에 관한 것이다.
최근 정보화 사회로 시대가 급발전함에 따라 박형화, 경량화, 저 소비전력화 등의 우수한 특성을 가지는 평판표시장치의 필요성이 대두되었다. 이중 액정표시장치(Liquid Crystal Display device)는 해상도, 컬러표시, 화질 등에서 우수하여 노트북이나 데스크탑 모니터에 활발하게 적용되고 있다.
일반적으로 액정표시장치는 전극이 각각 형성되어 있는 두 기판을 두 전극이 형성되어 있는 면이 마주 대하도록 배치하고 두 기판 사이에 액정 물질을 형성한 다음, 두 전극에 전압을 인가하여 생성되는 전기장에 의해 액정 분자를 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치이다.
도 1은 종래의 액정표시장치를 나타낸 도면이다.
도 1에 도시된 바와 같이, 상기 액정표시장치는 소정의 데이터를 표시하는 액정패널(2)과, 상기 액정패널(2)을 구동하기 위한 제 1 및 제 2 게이트 드라이버(4a, 4b)와 데이터 드라이버(6)와, 상기 제 1 및 제 2 게이트 드라이버(4a, 4b)와 데이터 드라이버(6)를 제어하기 위한 제어신호들을 생성하는 타이밍 컨트롤러(8)를 포함한다.
상기 액정패널(2)은 복수개의 게이트라인(GL1 ~ GLn+1)과 데이터라인(DL1 ~ DLm)이 배열되어 있고, 상기 복수개의 게이트라인(GL1 ~ GLn+1)과 데이터라인(DL1 ~ DLm)의 교차부에는 박막트랜지스터(TFT)가 형성된다. 상기 액정패널(2)의 하부기판(미도시) 상에는 제 1 및 제 2 게이트 드라이버(4a, 4b)가 실장되어 있다.
상기 제 1 및 제 2 게이트 드라이버(4a, 4b)는 상기 타이밍 컨트롤러(8)에서 생성된 게이트 제어신호에 따라 스캔신호를 상기 복수개의 게이트라인(GL1 ~ GLn+1)으로 순차적으로 공급한다.
상기 제 1 및 제 2 게이트 드라이버(4a, 4b) 내부에는 복수개의 쉬프트 레지스터(S/R1 ~ S/Rn+1)이 실장되어 있다. 상기 제 1 게이트 드라이버(4a)에는 기수번째 쉬프트 레지스터(S/R1, S/R3..)가 실장되고, 상기 제 2 게이트 드라이버(4b)에는 우수번째 쉬프트 레지스터(S/R2, S/R4..)가 실장된다.
상기 데이터 드라이버(6)는 상기 타이밍 컨트롤러(8)에서 생성된 데이터 제어신호에 따라 데이터 전압을 상기 복수개의 데이터라인(DL1 ~ DLm)으로 공급한다.
상기 타이밍 컨트롤러(8)는 시스템(미도시)으로부터 공급된 수직/수평 동기신호(V/H)와 클럭신호를 이용하여 게이트 제어신호와 데이터 제어신호를 생성한다. 또한, 상기 타이밍 컨트롤러(8)는 상기 시스템(미도시)으로부터 공급된 R, G, B 신호를 재정렬하여 상기 데이터 드라이버(6)로 공급한다.
이러한 구성을 가지는 액정표시장치는 상기 액정패널(2) 상의 픽셀들을 구동하기 위하여 프레임 인버젼 방식, 라인(컬럼) 인버젼 방식 또는 도트 인버젼 방식과 같은 인버젼 구동방식을 사용한다.
상기 프레임 인버젼 방식의 액정패널 구동방법은 액정열화 방지를 위하여 프레임 마다 액정패널(2) 상의 픽셀들에 공급된 데이터 전압의 극성을 반전시킨다.
상기 라인 인버젼 방식의 액정패널 구동방법은 액정패널(2)에 공급된 데이터 전압들의 극성을 도 2a 및 도 2b에 도시된 바와 같이, 상기 액정패널(2) 상의 게이트라인(GL1 ~ GLn+1)마다 그리고 프레임마다 반전시킨다. 이러한 라인 인버젼 구동방식은 수평방향 화소들간의 크로스토크가 존재함에 따라 상기 게이트라인(GL1 ~ GLn+1)들간에 줄무늬 패턴과 같은 플리커가 발생하는 문제점이 있다.
상기 컬럼 인버젼 방식의 액정패널 구동방법은 액정패널(2)에 공급된 데이터 전압들의 극성을 액정패널(2) 상의 데이터라인(DL1 ~ DLm) 및 프레임에 따라 반전시킨다. 이러한 칼럼 인버젼 구동방식은 수직방향 픽셀들간에 크로스토크가 존재함에 따라 데이터라인(DL1 ~ DLm)간에 줄무늬 패턴과 같은 플리커가 발생하는 문제점이 있다.
상기 도트 인버젼 방식의 액정패널 구동방법은 상기 액정패널(2) 상의 픽셀들 각각에 수평 및 수직 방향으로 인접하는 픽셀들 모두와 상반된 극성의 데이터 전압이 공급되게 하고 프레임마다 상기 데이터 전압의 극성이 반전되게 한다.
이러한 도트 인버젼 구동방식은 수직 및 수평 방향으로 인접한 픽셀들간에 발생된 플리커를 서로 상쇄시킴으로써 다른 인버젼 방식들에 비하여 뛰어난 화질의 화상을 제공한다.
상기 액정표시장치의 액정패널(2)은 라인 인버젼 방식으로 구동된다.
도 3은 도 1의 액정표시장치의 구동방식을 나타낸 그래프이다.
도 1 및 도 3에 도시된 바와 같이, 상기 데이터 드라이버(6)에서 출력된 데이터 전압은 1 수평기간(1H) 동안 동일한 극성을 갖는다. 또한, 도시되지 않은 공통전압 생성부에서는 상기 액정패널(2)의 상부기판에 존재하는 공통전극으로 1 수평기간(1H) 간격으로 극성이 반전되는 공통전압(Vcom)을 공급한다.
상기 복수개의 게이트라인(GL1 ~ GLn+1)으로 스캔신호 즉, 게이트 하이 전압(VGH)이 순차적으로 공급된다. 이때, 상기 제 1 및 제 2 게이트라인(GL1, GL2)으로 공급된 스캔신호의 주기는 1 수평기간(1H)이 된다.
즉, 상기 제 1 및 제 2 게이트라인(GL1, GL2)으로 게이트 하이 전압(VGH)이 순차적으로 공급되는 동안 상기 데이터 드라이버(6)는 동일한 극성을 갖는 데이터 전압을 상기 복수개의 데이터라인(DL1 ~ DLm)으로 공급하게 된다.
상기 제 1 게이트라인(GL1)으로 공급된 스캔신호(게이트 하이 전압, VGH)의 주기는 1/2 수평기간(1/2H)이 된다. 상기 제 1 게이트라인(GL1)으로 상기 스캔신호가 공급되면, 순차적으로 상기 제 2 게이트라인(GL2)으로 상기 스캔신호가 공급된다. 상기 제 1 및 제 2 게이트라인(GL1, GL2)으로 공급된 스캔신호의 주기는 1 수평기간(1H)가 된다.
상기 제 1 게이트라인(GL1)으로 주기가 1/2 수평기간(1/2H)인 스캔신호가 공급되면, 상기 제 1 게이트라인(GL1)과 연결된 박막트랜지스터(TFT)가 온된다. 그리고 상기 제 2 게이트라인(GL2)으로 주기가 1/2 수평기간(1/2H)인 스캔신호가 공급되면, 상기 제 2 게이트라인(GL2)과 연결된 박막트랜지스터(TFT)가 온된다.
상기 제 1 및 제 2 게이트라인(GL1, GL2)와 연결된 박막트랜지스터(TFT)는 상기 액정패널(2) 상의 동일한 영역을 나타낸다.
이러한 동작을 하는 동안 위에서 언급한 바와 같이, 상기 2개의 게이트 드라이버(4a, 4b)가 하부기판에 형성된 액정표시장치는 라인 인버젼 방식으로 구동되기 때문에, 수평방향 픽셀들 간의 크로스토크가 존재함에 따라 수평라인들간에 줄무늬 패턴이 형성되는 플리커가 발생한다.
본 발명은 라인 인버젼 방식으로 구동되는 것을 도트 인버젼 방식으로 구동 되도록 하여 플리커를 제거하여 화질을 향상시킬 수 있는 액정표시장치를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 실시예에 따른 액정표시장치는 복수개의 게이트라인 및 데이터라인들의 교차로 마련되는 영역마다 형성되며 상기 게이트라인들 각각을 기준으로 지그재그 형태로 접속된 박막트랜지스터를 포함하는 픽셀들을 구비한 액정패널 및 상기 픽셀들에 1/2 수평기간(1/2H) 마다 극성이 반전되게 하는 라인 인버젼 방식으로 공급하여 상기 픽셀들을 도트 인버젼 방식으로 구동되게 하는 액정패널 구동부를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 설명한다.
도 4는 본 발명에 따른 액정표시장치를 나타낸 도면이다.
도 4에 도시된 바와 같이, 상기 액정표시장치는 소정의 데이터를 표시하는 액정패널(102)과, 상기 액정패널(102)을 구동시키고 상기 액정패널(102)의 하부기판 상에 위치하는 제 1 및 제 2 게이트 드라이버(104a, 104b)와, 상기 액정패널(102)을 구동시키는 데이터 드라이버(106)와, 상기 제 1 및 제 2 게이트 드라이버(104a, 104b) 뿐만아니라 상기 데이터 드라이버(106) 까지도 제어하는 제어신호를 생성하는 타이밍 컨트롤러(108)와, 상기 액정패널(102) 상에 존재하는 공통전극(미도시)으로 공통전압(Vcom)을 공급하는 공통전압 생성부(110)를 포함한다.
상기 액정패널(102)은 복수개의 게이트라인(GL1 ~ GLn+1)과 데이터라인(DL1 ~ DLm)이 배열되고, 상기 복수개의 게이트라인(GL1 ~ GLn+1) 및 데이터라인의 교차 부에는 박막트랜지스터(TFT)가 형성된다.
상기 박막트랜지스터(TFT)는 상기 게이트라인(GL1 ~ GLn+1)을 따라 지그재그형으로 접속된다. 이에 따라, 상기 게이트라인(GL1 ~ GLn+1)에 의해 구동되는 픽셀들은 해당 게이트라인(GL1 ~ GLn+1)을 기준으로 지그재그형으로 위치하게 된다.
즉, 동일 수평라인을 구성하는 픽셀들은 데이터라인마다 교번하여 서로 다른 게이트라인(GL)에 의해 구동된다. 이에 따라 상기 게이트라인(GL1 ~ GLn+1) 각각이 구동될 때마다 인접한 두 수평라인에 지그재그형으로 배치된 픽셀들이 구동되므로 수평라인 각각은 두 게이트라인들에 의해 구동된다.
예를들면, 상기 제 1 수평라인의 픽셀들 중 기수번째 픽셀들은 제 1 게이트라인(GL1)에 의해 구동되고, 우수번째 픽셀들은 제 2 게이트라인(GL2)에 의해 구동된다.
상기 제 1 및 제 2 게이트 드라이버(104a, 104b)는 상기 타이밍 컨트롤러(108)로부터 공급된 게이트 제어신호에 따라 스캔신호 즉, 게이트 하이 전압(VGH)을 순차적으로 상기 복수개의 게이트라인(GL1 ~ GLn+1)으로 공급한다. 상기 제 1 및 제 2 게이트 드라이버(104a, 104b)는 상기 액정패널(102)의 하부기판 상에 실장된다.
상기 제 1 및 제 2 게이트 드라이버(104a, 104b) 내부에는 복수개의 쉬프트 레지스터(S/R1 ~ S/Rn+1)이 실장되어 있다. 상기 제 1 게이트 드라이버(104a)에는 기수번째 쉬프트 레지스터(S/R1, S/R3..)가 실장되고, 상기 제 2 게이트 드라이버(104b)에는 우수번째 쉬프트 레지스터(S/R2, S/R4..)가 실장된다.
상기 제 1 게이트 드라이버(104a)에 실장된 제 1 쉬프트 레지스터(S/R1)는 제 1 게이트라인(GL1)과 연결되어 있고, 상기 제 2 게이트 드라이버(104a)에 실장된 제 2 쉬프트 레지스터(S/R2)는 제 2 게이트라인(GL2)과 연결되어 있다.
상기 제 1 게이트라인(GL1)으로 공급된 스캔신호의 주기는 1/2 수평기간(1/2H)이고, 상기 제 2 게이트라인(GL2)으로 공급된 스캔신호의 주기 역시 1/2 수평기간(1/2H)이다. 따라서, 상기 복수개의 게이트라인(GL1 ~ GLn+1)으로 공급된 스캔신호의 주기는 1/2 수평기간(1/2H)이다.
상기 제 1 수평라인의 픽셀들은 상기 액정패널(102) 상에서 동일한 영역에 위치한다.
1 수평기간(1H) 동안 상기 제 1 및 제 2 게이트라인(GL1, GL2)으로 스캔신호가 1/2 수평기간(1/2H)간격으로 공급되면 상기 제 1 및 제 2 게이트라인(GL1. GL2)과 연결된 박막트랜지스터(TFT)는 상기 액정패널(102) 상의 동일한 영역에서 온된다.
상기 데이터 드라이버(106)는 상기 타이밍 컨트롤러(108)에서 생성된 데이터 제어신호에 따라 데이터 전압을 상기 복수개의 데이터라인(DL1 ~ DLm)으로 공급한다.
또한, 상기 데이터 드라이버(106)는 순차적으로 샘플링 신호를 공급하는 쉬프트 레지스터 어레이와, 상기 램플링 신호에 응답하여 화소 데이터를 래치하여 출력하는 래치 어레이와, 상기 화소 데이터를 데이터 전압으로 변환하는 디지털-아날로그 변환기 어레이와, 상기 데이터 전압을 신호완충하여 출력하는 버퍼 어레이를 구비한다.
상기 타이밍 컨트롤러(108)는 시스템(미도시)으로부터 공급된 수평 동기신호(Hsync)와 수직 동기신호(Vsync)와 클럭신호(Clock)를 이용하여 게이트 제어신호 및 데이터 제어신호를 생성한다.
또한, 상기 타이밍 컨트롤러(108)는 시스템(미도시) 및 그래픽 카드(미도시)로부터 공급된 R, G, B 데이터 신호를 재정렬하여 상기 데이터 드라이버(106)로 공급한다. 상기 타이밍 컨트롤러(108)는 Vcom 제어신호를 생성하여 상기 공통전압 생성부(110)에서 생성된 공통전압(Vcom)의 주기와 극성을 제어한다.
상기 공통전압 생성부(110)는 공통전압(Vcom)을 생성하여 상기 액정패널(102)상의 픽셀전극과 대면하는 공통전극(미도시)으로 상기 공통전압(Vcom)을 공급한다. 상기 공통전압 생성부(110)에서 생성된 공통전압(Vcom)은 주기가 1/2 수평기간(1/2H)이고 상기 1/2 수평기간(1/2H) 간격으로 극성이 반전된다.
상기 공통전압 생성부(110)에서 생성된 공통전압(Vcom)은 도 5에 도시된 바와 같이, 1/2 수평기간(1/2H) 간격으로 극성이 반전되어 상기 공통전극으로 공급된다. 상기 1/2 수평기간(1/2H)에 상기 제 1 게이트라인(GL1)으로 게이트 하이 전압(VGH)이 공급되면, 상기 제 1 게이트라인(GL1)과 연결된 박막트랜지스터(TFT)가 온된다. 동시에, 상기 공통전압 생성부(110)에서 생성된 음의 극성을 갖는 공통전압이 상기 공통전극으로 공급된다.
상기 제 1 게이트라인(GL1)과 연결된 박막트랜지스터(TFT)가 온 되면, 상기 데이터라인(DL1 ~ DLm)으로부터 데이터 전압이 상기 픽셀전극으로 공급된다. 즉, 제 1 수평라인의 픽셀들 중 기수번째 픽셀들에 양의 극성을 갖는 데이터 전압이 충전된다.
상기 데이터 전압은 1/2 수평기간(1/2H)을 주기로 극성이 반전되는 전압을 의미한다.
상기 제 2 게이트라인(GL2)으로 1/2 수평기간(1/2H)에 게이트 하이 전압(VGH)이 공급되면, 상기 제 2 게이트라인(GL1)과 연결된 박막트랜지스터(TFT)가 온 된다. 동시에, 상기 공통전압 생성부(110)는 상기 타이밍 컨트롤러(108)로부터 공급된 Vcom 제어신호에 따라 상기 음의 극성을 갖는 공통전압의 극성을 반전시켜 양의 극성을 갖는 공통전압이 상기 공통전극으로 공급된다.
상기 제 2 게이트라인(GL2)과 연결된 박막트랜지스터(TFT)가 온 되면, 상기 데이터라인(DL1 ~ DLm)으로부터 데이터 전압이 상기 픽셀전극으로 공급된다.
즉, 상기 제 1 수평라인의 픽셀들 중 우수번째 픽셀들에는 음의 극성을 갖는 데이터 전압이 충전된다.
상기 데이터 전압은 상기 제 1 게이트라인(GL1)과 연결된 박막트랜지스터(TFT)와 연결된 픽셀전극으로 공급된 데이터 전압과 극성이 다른 전압을 의미한다.
결국, 상기 제 1 게이트라인(GL1)으로 1/2 수평기간(1/2H)의 주기를 갖는 스캔신호가 공급되어 양의 극성을 갖는 데이터 전압이 제 1 수평라인의 기수번째 픽셀들에 충전된다. 순차적으로, 1/2 수평기간(1/2H)의 주기를 갖는 스캔신호가 상기 제 2 게이트라인(GL2)으로 공급되면 음의 극성을 갖는 데이터 전압이 제 1 수평라인의 우수번째 픽셀들에 충전된다.
위에서 언급한 바와 같이, 상기 복수개의 게이트라인(GL1 ~ GLn+1) 각각이 구동될때마다 인접한 두 게이트라인에 지그재그형으로 배치된 픽셀들이 구동되므로 라인 인버젼 방식으로 픽셀들에 데이터 전압을 충전하는 경우 상기 액정패널(102)은 도 6a 및 도 6b에 도시된 바와 같이, 도트 인버젼 방식으로 구동된다.
예를들면, 한 프레임기간에서 도 5에 도시된 바와 같이 상기 제 1 게이트라인(GL1)이 1/2 수평기간(1/2H)으로 구동될때 상기 제 1 수평라인의 기수번째 픽셀들에는 정극성(+)의 데이터 전압을 충전하고, 상기 제 2 게이트라인(GL2)이 1/2 수평기간(1/2H)으로 구동될때 상기 제 1 수평라인의 우수번째 픽셀들에는 부극성(-)의 데이터 전압이 충전된다. 상기 데이터 전압의 극성은 상기 1/2 수평기간(1/2H)의 주기마다 극성을 반전시키는 공통전압(Vcom)에 따라 결정된다.
이에 따라, 상기 제 1 수평라인의 기수번째 픽셀들에는 정극성(+)의 데이터전압이, 우수번째 픽셀들에는 부극성(-)의 데이터 전압이, 제 2 수평라인의 기수번째 픽셀들에는 부극성(-)의 데이터전압이, 우수번째 픽셀들에는 정극성(+)의 데이터 전압이 충전되므로, 결과적으로 상기 액정패널(102)은 도트 인버젼 방식으로 구동된다.
그 다음 프레임 기간에서 상기 제 1 게이트라인(GL1)이 구동될때, 상기 제 1 수평라인의 기수번째 픽셀들에는 부극성(-)의 데이터전압을 충전하고, 그 다음 제 2 게이트라인(GL2)이 구동될때, 상기 제 1 수평라인의 우수번째 픽셀들에는 정극성(+)의 데이터 전압이 충전된다.
이에 따라, 상기 제 1 수평라인의 기수번째 픽셀들에는 부극성(-)의 데이터 전압이, 우수번째 픽셀들에는 정극성(+)의 데이터 전압이, 제 2 수평라인의 기수번째 픽셀들에는 정극성(+)의 데이터 전압이, 우수번째 픽셀들에는 부극성(-)의 데이터 전압이 충전되므로, 결과적으로 상기 액정패널(102)은 도트 인버젼 방식으로 구동된다.
상기 타이밍 컨트롤러(108)에서 생성된 Vcom 제어신호에 따라 상기 공통전압 생성부(110)에서 생성된 1/2 수평기간(1/2H)을 주기로 하여 반전되는 공통전압은 상기 픽셀전극과 대면하는 공통전극에 공급된다.
이와 같이, 본 발명에 따른 액정표시장치는 1/2 수평기간(1/2H)을 주기로 반전되는 공통전압을 생성하고, 해당 게이트라인을 기준으로 지그재그형으로 배치된 픽셀들에 1/2 수평기간(1/2H) 마다 해당 수평기간의 기수번째(또는 우수번째) 데이터 전압과 이전 수평기간의 우수번째(또는 기수번째) 데이터 전압을 조합하여 라인 인버젼 방식으로 공급함으로써 액정패널을 도트 인버젼 방식으로 구동하게 된다.
이에 따라 본 발명에 따른 액정표시장치는 라인 인버젼 방식의 구동장치를 이용하여 액정패널을 도트 인버젼 방식으로 구동함에 따라 종래의 라인 인버젼 방식으로 구동된 액정패널에서 발생한 가로무늬 패턴 등의 플리커 현상을 상쇄시켜 극복할 수 있다.
또한 상기 플리커 현상을 극복함으로써 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.
본 발명에 따른 액정표시장치는 1/2 수평기간(1/2H)의 주기로 반전되는 공통 전압을 생성하는 공통전압 생성부를 구비하고, 해당 게이트라인을 기준으로 지그재그형으로 배치된 픽셀들에 1/2 수평기간(1/2H) 마다 해당 수평기간의 기수번째(또는 우수번째) 데이터 전압과 이전 1/2 수평기간(1/2H)의 우수번째(또는 기수번째) 데이터 전압을 조합하여 라인 인버젼 방식으로 공급함으로써, 액정패널을 도트 인버젼 방식으로 구동되게 한다. 이로 인해, 본 발명에 따른 액정표시장치는 종래 라인 인버젼 방식으로 구동되어 발생한 플리커 현상을 극복하여 화질을 향상시킬 수 있다.

Claims (6)

  1. 복수개의 게이트라인 및 데이터라인들의 교차로 마련되는 영역마다 형성되며 상기 게이트라인들 각각을 기준으로 지그재그 형태로 접속된 박막트랜지스터를 포함하는 픽셀들을 구비한 액정패널;
    상기 픽셀들의 기준전압이고 1/2 수평기간(1/2H) 마다 반전된 공통전압을 생성하는 공통전압 생성부; 및
    상기 픽셀들에 1/2 수평기간(1/2H) 마다 극성이 반전되게 하는 라인 인버젼 방식으로 공급하여 상기 픽셀들을 도트 인버젼 방식으로 구동되게 하는 액정패널 구동부를 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제 1항에 있어서,
    n번째 수평라인의 상기 픽셀들 중 기수번째 픽셀들은 n 번째 게이트라인에 접속되고, 우수번째 픽셀들은 n+1 번째 게이트라인에 접속되는 것을 특징으로 하는 액정표시장치.
  3. 제 1항에 있어서,
    n 번째 수평라인의 상기 픽셀들 중 우수번째 픽셀들은 n 번째 게이트라인에 접속되고, 기수번째 픽셀들은 n+1 번째 게이트라인에 접속된 것을 특징으로 하는 액정표시장치.
  4. 제 1항에 있어서,
    상기 액정패널 구동부는,
    상기 복수개의 게이트라인을 구동시키는 2개의 게이트 드라이버;
    상기 복수개의 데이터라인들에 데이터 전압을 공급하는 데이터 드라이버; 및
    상기 공통전압 생성부를 제어하고, 상기 게이트 드라이버 및 데이터 드라이버를 제어하고 상기 1/2 수평기간(1/2H) 마다 상기 데이터 드라이버에 현재 1/2 수평기간(1/2H)의 데이터 전압과 이전 1/2 수평기간(1/2H)의 데이터 전압을 조합하여 공급하는 타이밍 컨트롤러를 포함하는 것을 특징으로 하는 액정표시장치.
  5. 제 4항에 있어서,
    상기 2개의 게이트 드라이버는 상기 액정패널 상에 형성되는 것을 특징으로 하는 액정표시장치.
  6. 제 4항에 있어서,
    상기 타이밍 컨트롤러는 1/2 수평기간(1/2H)을 주기로 하여 반전되는 공통전압을 제어하는 공통전압 제어신호를 생성하는 것을 특징으로 하는 액정표시장치.
KR1020050036103A 2005-04-29 2005-04-29 액정표시장치 KR101136237B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050036103A KR101136237B1 (ko) 2005-04-29 2005-04-29 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050036103A KR101136237B1 (ko) 2005-04-29 2005-04-29 액정표시장치

Publications (2)

Publication Number Publication Date
KR20060113181A KR20060113181A (ko) 2006-11-02
KR101136237B1 true KR101136237B1 (ko) 2012-04-17

Family

ID=37651579

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050036103A KR101136237B1 (ko) 2005-04-29 2005-04-29 액정표시장치

Country Status (1)

Country Link
KR (1) KR101136237B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100763219B1 (ko) * 2007-07-20 2007-10-04 주식회사 토비스 소음을 줄일 수 있는 이동 통신 단말기용 액정 표시 장치및 그 구동 방법
KR101307554B1 (ko) * 2009-07-10 2013-09-12 엘지디스플레이 주식회사 액정표시장치
KR101641366B1 (ko) * 2010-04-27 2016-07-29 엘지디스플레이 주식회사 액정 표시장치의 구동장치
KR102028976B1 (ko) * 2013-01-31 2019-10-07 엘지디스플레이 주식회사 액정 표시장치 및 그 구동방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1073843A (ja) * 1996-08-30 1998-03-17 Nec Corp アクティブマトリクス型液晶表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1073843A (ja) * 1996-08-30 1998-03-17 Nec Corp アクティブマトリクス型液晶表示装置

Also Published As

Publication number Publication date
KR20060113181A (ko) 2006-11-02

Similar Documents

Publication Publication Date Title
US9548031B2 (en) Display device capable of driving at low speed
KR100859467B1 (ko) 액정표시장치 및 그 구동방법
JP4551712B2 (ja) ゲート線駆動回路
JP4566975B2 (ja) 液晶表示装置とその駆動方法
KR101234422B1 (ko) 액정표시장치 및 그의 구동방법
JP2007094404A (ja) 液晶表示装置及びその駆動方法
KR20020017340A (ko) 도트 인버젼 방식의 액정 패널 구동 방법 및 그 장치
JP4899300B2 (ja) 液晶表示装置及び液晶表示装置の駆動制御方法
KR20100055150A (ko) 액정 표시 장치 및 그의 구동 방법
KR20070109296A (ko) 액정표시장치와 그 구동방법
KR100851208B1 (ko) 액정표시장치 및 그 구동방법
KR101136237B1 (ko) 액정표시장치
KR20070068773A (ko) 액정표시장치
KR20100056318A (ko) 액정표시장치
KR101985245B1 (ko) 액정표시장치
KR20130028596A (ko) 액정표시장치의 도트 인버전 제어방법
KR20080026278A (ko) 데이터 구동 장치 및 그 구동 방법
KR101117991B1 (ko) 액정 표시장치의 구동장치
KR100477598B1 (ko) 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치
KR100361469B1 (ko) 액정표시소자 구동장치 및 그 방법
KR101246571B1 (ko) 2도트 인버젼 방식의 액정표시장치
KR101461016B1 (ko) 액정표시장치와 그 구동방법
JP2007140191A (ja) アクティブマトリクス型液晶表示装置
KR20080097530A (ko) 액정표시장치 및 그 구동방법
KR100717183B1 (ko) 2 라인 도트 인버젼 방식의 액정 패널 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170320

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190318

Year of fee payment: 8