KR101018997B1 - Plasma Display Apparatus - Google Patents

Plasma Display Apparatus Download PDF

Info

Publication number
KR101018997B1
KR101018997B1 KR1020040111116A KR20040111116A KR101018997B1 KR 101018997 B1 KR101018997 B1 KR 101018997B1 KR 1020040111116 A KR1020040111116 A KR 1020040111116A KR 20040111116 A KR20040111116 A KR 20040111116A KR 101018997 B1 KR101018997 B1 KR 101018997B1
Authority
KR
South Korea
Prior art keywords
electrode
plasma display
emi shielding
frame
substrate
Prior art date
Application number
KR1020040111116A
Other languages
Korean (ko)
Other versions
KR20060072468A (en
Inventor
정문식
문영섭
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040111116A priority Critical patent/KR101018997B1/en
Publication of KR20060072468A publication Critical patent/KR20060072468A/en
Application granted granted Critical
Publication of KR101018997B1 publication Critical patent/KR101018997B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/225Material of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/368Dummy spacers, e.g. in a non display region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/446Electromagnetic shielding means; Antistatic means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Electromagnetism (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 플라즈마 표시 장치에 관한 것으로, 더욱 상세하게는 플라즈마 표시 장치를 개선하여 플라즈마 표시 장치 구동시 발생하는 전자파장애(electromagnetic interference)를 차폐할 수 있는 플라즈마 표시 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display device, and more particularly, to a plasma display device capable of shielding electromagnetic interference generated when the plasma display device is driven by improving the plasma display device.

본 발명의 특징에 따르면, 스캔 전극과 서스테인 전극이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면기판과 상기 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극이 배열된 후면기판과 상기 전면기판과 후면기판이 합착되어 이루는 플라즈마 표시 패널을 지지하는 프레임과 상기 프레임 상에 형성되는 구동 회로 기판을 포함하는 플라즈마 표시 장치에 있어서, 상기 전면기판 또는 후면기판 중 적어도 어느 하나의 기판의 비방전 영역에 EMI 차폐 전극이 형성되는 것을 특징으로 한다.According to a feature of the present invention, a front substrate on which a plurality of sustain electrode pairs formed by pairing a scan electrode and a sustain electrode is arranged, and a rear substrate and a front substrate on which a plurality of address electrodes are arranged so as to intersect the plurality of sustain electrode pairs; A plasma display device comprising a frame supporting a plasma display panel formed by bonding a back substrate and a driving circuit board formed on the frame, wherein the EMI shielding is performed on a non-discharge area of at least one of the front substrate and the rear substrate. An electrode is formed.

Description

플라즈마 표시 장치{Plasma Display Apparatus}Plasma Display Apparatus {Plasma Display Apparatus}

도 1은 종래 플라즈마 표시 장치의 구조를 개략적으로 나타낸 구조이다. 1 is a structure schematically showing the structure of a conventional plasma display device.

도 2는 일반적인 플라즈마 표시 패널의 구조를 나타낸 도이다.2 illustrates a structure of a general plasma display panel.

도 3a 및 도 3b는 종래 플라즈마 표시 패널의 전극 구조를 설명하기 위한 도이다. 3A and 3B illustrate an electrode structure of a conventional plasma display panel.

도 4a 및 도 4b는 본 발명의 일실시예에 따른 EMI 전극 구조를 개략적으로 나타낸 도이다.4A and 4B schematically illustrate an EMI electrode structure according to an embodiment of the present invention.

도 5a 및 도 5b는 본 발명의 일실시예에 따른 EMI 차폐 전극이 그라운 전압원으로 연결되는 것을 설명하기 위한 도이다. 5A and 5B are diagrams for explaining that an EMI shielding electrode is connected to a ground voltage source according to an embodiment of the present invention.

도 6a 및 도 6b는 본 발명의 변형된 실시예에 따른 EMI 전극 구조를 개략적으로 나타낸 도이다.6A and 6B schematically illustrate an EMI electrode structure according to a modified embodiment of the present invention.

도 7a 및 도 7b는 본 발명의 변형된 실시예에 따른 EMI 차폐 전극이 그라운 전압원으로 연결되는 것을 설명하기 위한 도이다. 7A and 7B are diagrams for explaining that an EMI shielding electrode is connected to a ground voltage source according to a modified embodiment of the present invention.

***** 도면의 주요부분에 대한 부호의 설명********** Explanation of symbols for main parts of drawing *****

400A, 520, 600A; 전면기판 400B, 525, 600B; 후면기판400A, 520, 600A; Front substrates 400B, 525, 600B; Backplane

410, 610; 방전 영역 420, 620; 버스 전극410, 610; Discharge regions 420 and 620; Bus electrodes

430, 470, 630, 670; 전극 패드 460, 660; 어드레스 전극 430, 470, 630, 670; Electrode pads 460 and 660; Address electrode                 

540; FPC 550, 590; 구동 회로 기판540; FPC 550, 590; Drive circuit board

560; 보스 570; 프레임560; Boss 570; frame

450, 490, 650, 690; EMI 차폐 전극450, 490, 650, 690; EMI shielding electrode

440, 480, 530, 580, 640, 680; 필름형 소자
440, 480, 530, 580, 640, 680; Film type element

본 발명은 플라즈마 표시 장치에 관한 것으로, 더욱 상세하게는 플라즈마 표시 장치를 개선하여 플라즈마 표시 장치 구동시 발생하는 전자파장애(electromagnetic interference; 이하 'EMI'라 함.)를 차폐할 수 있는 플라즈마 표시 장치에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display device, and more particularly, to a plasma display device capable of shielding electromagnetic interference (hereinafter referred to as EMI) generated by driving a plasma display device by improving the plasma display device. It is about.

일반적으로 플라즈마 표시 패널(Plasma Display Panel)은 전면기판과 후면기판 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 표시 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.In general, a plasma display panel (Plasma Display Panel) is a partition formed between the front substrate and the rear substrate forms a unit cell, each of the Neon (Ne), helium (He) or a mixture of neon and helium ( The main discharge gas such as Ne + He) and an inert gas containing a small amount of xenon are filled. When discharged by a high frequency voltage, the inert gas generates vacuum ultraviolet rays and emits phosphors formed between the partition walls to realize an image. Such a plasma display panel has a spotlight as a next generation display device because of its thin and light structure.

도 1은 종래 플라즈마 표시 장치의 구조를 개략적으로 나타낸 구조이다. 도 시된 바와 같이, 플라즈마 표시 장치는 외형을 결정하는 프런트 캐비넷(111) 및 백 커버(Back cover,112)를 포함한 케이스(110)와, 상기 케이스 내부의 기체 방전에 의한 진공 자외선으로 형광체를 여기시켜 화상을 구현하는 플라즈마 표시 패널(120)과, 상기 플라즈마 표시 패널을 구동, 제어하기 위하여 PCB를 포함한 구동 회로 기판(130)과, 상기 구동 회로 기판과 연결되어 플라즈마 표시 장치 구동시 발생되는 열을 방출시키고 상기 플라즈마 표시 패널을 지지하기 위한 프레임(140)을 포함한다.1 is a structure schematically showing the structure of a conventional plasma display device. As shown in the drawing, the plasma display device excites a phosphor by a case 110 including a front cabinet 111 and a back cover 112 that determine an appearance, and vacuum ultraviolet rays caused by gas discharge inside the case. A plasma display panel 120 that implements an image, a driving circuit board 130 including a PCB to drive and control the plasma display panel, and a heat connected to the driving circuit board to emit heat generated when the plasma display device is driven. And a frame 140 for supporting the plasma display panel.

또한, 상기 플라즈마 표시 패널의 전면으로 소정의 간격을 갖고 투명성 유리기판(도시하지 않음.)에 필름이 부착되어 형성된 필터(Filter, 150)와 상기 필터(150)를 지지함과 동시에 금속 백 커버와 전기적으로 연결시키는 핑거 스프링 가스켓(Finger Spring Gasket, 160) 및 필터 지지대(Filter Supporter, 170)와, 상기 구동장치를 포함한 PDP를 지지하는 모듈 서포터(Module Supporter, 180)를 포함한다.In addition, the front surface of the plasma display panel has a predetermined distance therebetween to support the filter 150 and the filter 150 formed by attaching a film to a transparent glass substrate (not shown) and a metal back cover and A finger spring gasket (160) and a filter support (170) for electrically connecting and a module supporter (180) for supporting a PDP including the driving device are included.

이와 같은 구조를 갖는 종래 플라즈마 표시 장치의 제작공정은 먼저, 상기 화상을 구현하는 플라즈마 표시 패널을 제작한 후, 상기 플라즈마 표시 패널의 배면에 설치된 프레임과 구동 장치 등을 조립하여 플라즈마 표시 패널의 모듈을 제작한다. 이후, 상기 플라즈마 표시 패널의 모듈에 외형을 결정하는 케이스(110)등을 형성하여 완제품인 플라즈마 표시 장치를 제작한다.In the fabrication process of the conventional plasma display device having such a structure, first, a plasma display panel that implements the image is manufactured, and then a frame and a driving device, etc., which are installed on the rear surface of the plasma display panel are assembled to form a module of the plasma display panel. To make. Subsequently, a case 110 for determining the appearance of the plasma display panel module is formed to manufacture a plasma display device as a finished product.

여기서, 플라즈마 표시 패널의 구조를 더욱 상세히 살펴보면 다음 도 2와 같다. Herein, the structure of the plasma display panel will be described in more detail with reference to FIG. 2.                         

도 2는 일반적인 플라즈마 표시 패널의 구조를 나타낸 도이다.2 illustrates a structure of a general plasma display panel.

도 2에 도시된 바와 같이, 플라즈마 표시 패널은 화상이 표시되는 표시면인 전면 글라스(201)에 스캔 전극(202)과 서스테인 전극(203)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면기판(200) 및 배면을 이루는 후면 글라스(211) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(213)이 배열된 후면기판(110)이 일정거리를 사이에 두고 평행하게 결합된다.As shown in FIG. 2, a plasma display panel includes a front substrate on which a plurality of sustain electrode pairs formed by pairing a scan electrode 202 and a sustain electrode 203 are formed on a front glass 201, which is a display surface on which an image is displayed. The rear substrate 110 having the plurality of address electrodes 213 arranged so as to intersect the plurality of sustain electrode pairs on the back glass 211 forming the back surface 200 and the rear surface is coupled in parallel with a predetermined distance therebetween. .

전면기판(200)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(202) 및 서스테인 전극(203), 즉 투명한 ITO(Indium Thin Oxide) 물질로 형성된 투명 전극(a)과 금속 재질로 제작된 버스 전극(b)으로 구비된 스캔 전극 및 서스테인 전극(203)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 유전체층(204)에 의해 덮혀지고, 상부 유전체층(204) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(205)이 형성된다.The front substrate 200 may include a scan electrode 202 and a sustain electrode 203, that is, a transparent electrode formed of a transparent indium thin oxide (ITO) material for mutual discharge in one discharge cell and maintaining light emission of the cell. The scan electrode and the sustain electrode 203 provided with the bus electrode b made of a metal material are covered by one or more dielectric layers 204 which limit discharge current and insulate the electrode pairs, and the upper dielectric layer 204 On the upper surface, a protective layer 205 formed with magnesium oxide (MgO) is formed to facilitate discharge conditions.

후면기판(210)은 복수개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(212)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(213)이 격벽(212)에 대해 평행하게 배치된다. 후면기판(210)의 상측면에는 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(214)가 도포된다. 어드레스 전극(213)과 형광체(214) 사이에는 어드레스 전극(213)을 보호하기 위한 하부 유전체층(215)이 형성된다. The rear substrate 210 is arranged such that a plurality of discharge spaces, that is, barrier ribs 212 of a stripe type (or well type) for forming discharge cells are arranged in parallel. In addition, a plurality of address electrodes 213 that perform address discharge to generate vacuum ultraviolet rays are disposed in parallel with the partition wall 212. On the upper side of the rear substrate 210, R, G, and B phosphors 214 for emitting visible light for image display during address discharge are coated. A lower dielectric layer 215 is formed between the address electrode 213 and the phosphor 214 to protect the address electrode 213.                         

도 3a 및 도 3b는 종래 플라즈마 표시 패널의 전극 구조를 설명하기 위한 도이다. 도 3a는 종래 플라즈마 표시 패널의 전면기판을 개략적으로 도시한 것이고, 도 3b는 종래 플라즈마 표시 패널의 후면기판을 개략적으로 도시한 것이다.3A and 3B illustrate an electrode structure of a conventional plasma display panel. 3A schematically illustrates a front substrate of a conventional plasma display panel, and FIG. 3B schematically illustrates a rear substrate of a conventional plasma display panel.

도 3a에 도시된 바와 같이, 플라즈마 표시 패널의 전면기판(300A)은 방전 영역(310), 버스 전극(320), 전극 패드(330) 및 필름형 소자(340)로 구성된다.As shown in FIG. 3A, the front substrate 300A of the plasma display panel includes a discharge region 310, a bus electrode 320, an electrode pad 330, and a film type element 340.

방전 영역(310)은 실제 방전이 일어나 화상이 구현되는 영역이다.The discharge area 310 is an area where an actual discharge occurs to implement an image.

버스 전극(320)은 방전 영역(310) 내에서 방전을 수행하기 위해 형성된 금속 전극이다. 버스 전극은 하나의 단위 셀에서 스캔 전극 및 서스테인 전극으로 구분된다.The bus electrode 320 is a metal electrode formed to perform a discharge in the discharge region 310. The bus electrode is divided into a scan electrode and a sustain electrode in one unit cell.

전극 패드(330)는 방전 영역(310)의 외곽 일측에서 필름형 소자(340)와 연결하기 위하여 외부로 노출된 버스 전극(320)의 연장된 부분이다.The electrode pad 330 is an extended portion of the bus electrode 320 exposed to the outside in order to connect with the film type element 340 on the outer side of the discharge region 310.

필름형 소자(340)는 FPC(Flexible Printed Circuit, 도시하지 않음.)를 통해 구동 회로 기판에 형성된 구동 회로(130)와 연결되어 버스 전극(320)에 신호를 인가한다. 필름형 소자(340)는 연결을 위한 배선을 갖는 COF(Chip on Film) 또는 TCP(Tape Carrier Package)로 이루어 진다.The film type element 340 is connected to the driving circuit 130 formed on the driving circuit board through an FPC (Flexible Printed Circuit, not shown) to apply a signal to the bus electrode 320. The film type device 340 is formed of a chip on film (COF) or a tape carrier package (TCP) having wiring for connection.

도 3b에 도시된 바와 같이, 플라즈마 표시 패널의 후면기판(300B)은 방전 영역(310), 어드레스 전극(350), 전극 패드(360) 및 필름형 소자(370)로 구성된다.As shown in FIG. 3B, the back substrate 300B of the plasma display panel includes a discharge region 310, an address electrode 350, an electrode pad 360, and a film type device 370.

방전 영역(310)은 실제 방전이 일어나 화상이 구현되는 영역이다.The discharge area 310 is an area where an actual discharge occurs to implement an image.

어드레스 전극(350)은 방전 영역(310) 내에서 어드레스 방전을 수행하기 위해 형성된 전극이다. The address electrode 350 is an electrode formed to perform an address discharge in the discharge region 310.                         

전극 패드(360)는 방전 영역(310)의 외곽 일측에서 필름형 소자(370)와 연결하기 위하여 외부로 노출된 어드레스 전극(350)의 연장된 부분이다.The electrode pad 360 is an extended portion of the address electrode 350 that is exposed to the outside in order to connect with the film type device 370 on the outer side of the discharge region 310.

필름형 소자(370)는 FPC(도시하지 않음.)를 통해 구동 회로 기판에 형성된 구동 회로(130)와 연결되어 어드레스 전극(350)에 신호를 인가한다. 필름형 소자(370)는 연결을 위한 배선을 갖는 COF 또는 TCP로 이루어 진다.The film type device 370 is connected to the driving circuit 130 formed on the driving circuit board through an FPC (not shown) to apply a signal to the address electrode 350. The film element 370 is made of COF or TCP with wiring for connection.

이와 같은 전극 구조를 갖는 플라즈마 표시 패널은 구동시 서스테인 전극 및 스캔 전극에 흐르는 전류에 의해 EMI가 높게 발생하는 문제점이 있다.Plasma display panel having such an electrode structure has a problem that EMI is high due to the current flowing through the sustain electrode and the scan electrode during driving.

즉, 플라즈마 표시 패널의 전류는 서스테인 펄스가 인가되는 극성에 따라, 소정의 펄스 기간 동안 스캔 전극에서 서스테인 전극 방향으로 흐르고, 다음 소정의 펄스 기간 동안 서스테인 전극에서 스캔 전극 방향으로 흐른다. 이때, 발생되는 전자기장은 서로 상쇄되지 않고 동일한 방향으로 방사되므로, 플라즈마 표시 장치 구동시 EMI 발생의 주 요인이 된다.That is, the current of the plasma display panel flows from the scan electrode to the sustain electrode for a predetermined pulse period according to the polarity to which the sustain pulse is applied, and flows from the sustain electrode to the scan electrode for the next predetermined pulse period. In this case, since the generated electromagnetic fields are radiated in the same direction without canceling each other, it is a main factor of EMI generation when the plasma display device is driven.

종래에는 이러한 문제점을 해결하기 위해, 플라즈마 표시 패널의 전면에는 EMI 차단 필터를 형성하고, 후면에는 프레임으로 EMI를 차단하였다. 또한, 측면에는 전면기판 및 후면기판이 합착되는 실 라인으로 EMI를 차폐시키고자 하였다.Conventionally, in order to solve this problem, an EMI blocking filter is formed on the front surface of the plasma display panel, and EMI is blocked by a frame on the rear surface. In addition, it was intended to shield the EMI with a seal line where the front and rear substrates are bonded to the side.

하지만, 측면의 실 라인은 글라스 재질을 사용하며, 실라인에 전극 패드의 인출을 위한 공간이 형성되기 때문에 EMI를 차폐하는데는 한계가 있어 EMI가 높게 나타나는 문제점이 있다.However, the side of the seal line uses a glass material, and since the space for drawing the electrode pads is formed in the seal line, there is a limit in shielding the EMI.

본 발명은 상기와 같은 문제점들을 해결하기 위한 것으로, 플라즈마 표시 장 치의 구조를 개선하여 EMI를 차폐할 수 있는 플라즈마 표시 장치를 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object thereof is to provide a plasma display device capable of shielding EMI by improving the structure of the plasma display device.

상기의 목적을 달성하기 위하여, 본 발명의 스캔 전극과 서스테인 전극이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면기판과 상기 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극이 배열된 후면기판과 상기 전면기판과 후면기판이 합착되어 이루는 플라즈마 표시 패널을 지지하는 프레임과 상기 프레임 상에 형성되는 구동 회로 기판을 포함하는 플라즈마 표시 장치에 있어서, 상기 전면기판 또는 후면기판 중 적어도 어느 하나의 기판의 비방전 영역에 EMI 차폐 전극이 형성되는 것을 특징으로 한다.In order to achieve the above object, a front substrate having a plurality of sustain electrode pairs formed in pairs of the scan electrode and the sustain electrode of the present invention and a rear substrate having a plurality of address electrodes arranged to intersect the plurality of sustain electrode pairs; A plasma display device comprising a frame supporting a plasma display panel formed by bonding the front substrate and the rear substrate and a driving circuit substrate formed on the frame, wherein at least one of the front substrate and the rear substrate is not discharged. EMI shielding electrode is formed in the region.

본 발명의 EMI 차폐 전극의 연장선은 상기 전면기판의 스캔 또는 서스테인 전극이 연장된 전극 패드가 연결되는 필름형 소자의 일단에 연결되고, 상기 필름형 소자의 타단에서 상기 스캔 전극 또는 서스테인 구동 회로 기판으로 연결되며, 상기 스캔 전극 또는 서스테인 구동 회로 기판에서 상기 프레임으로 연결되는 것을 특징으로 한다.An extension line of the EMI shielding electrode of the present invention is connected to one end of the film type device to which the electrode pads on which the scan or sustain electrodes of the front substrate are extended are connected, and the scan electrode or the sustain driving circuit board from the other end of the film type device. And connected to the frame from the scan electrode or the sustain driving circuit board.

본 발명의 EMI 차폐 전극의 연장선은 상기 후면기판의 어드레스 전극이 연장된 전극 패드가 연결되는 필름형 소자의 일단에 연결되고, 상기 필름형 소자의 타단에서 상기 어드레스 구동 회로 기판으로 연결되며, 상기 어드레스 구동 회로 기판에서 상기 프레임으로 연결되는 것을 특징으로 한다.The extension line of the EMI shielding electrode of the present invention is connected to one end of a film element to which an electrode pad extending from the address electrode of the rear substrate is connected, and is connected to the address driving circuit board at the other end of the film element, and the address The drive circuit board is characterized in that connected to the frame.

본 발명의 EMI 차폐 전극의 연장선은 상기 프레임에 연결되는 것을 특징으로 한다.An extension line of the EMI shielding electrode of the present invention is connected to the frame.

본 발명의 프레임은 그라운드 전압원인 것을 특징으로 한다.The frame of the present invention is characterized in that it is a ground voltage source.

본 발명의 EMI 차폐 전극은 도전성 금속 재질인 것을 특징으로 한다.EMI shielding electrode of the present invention is characterized in that the conductive metal material.

본 발명의 EMI 차폐 전극은 상기 전면기판의 스캔 전극 및 서스테인 전극과 동일 재질인 것을 특징으로 한다.EMI shielding electrode of the present invention is characterized in that the same material as the scan electrode and the sustain electrode of the front substrate.

본 발명의 EMI 차폐 전극은 상기 후면기판의 어드레스 전극과 동일 재질인 것을 특징으로 한다.EMI shielding electrode of the present invention is characterized in that the same material as the address electrode of the back substrate.

본 발명의 특징에 따르면, 전면기판 또는 후면기판 상에 EMI 차폐 전극을 형성함으로써, 플라즈마 표시 패널의 측면으로 방출되는 EMI를 차폐할 수 있다. 이때, EMI 차폐 전극의 연장선은 그라운드 전압원에 연결된다. 또한, EMI 차폐 전극은 스캔 전극, 서스테인 전극 또는 어드레스 전극 형성시 동시에 형성할 수 있으며, 동일 재질은 것을 특징으로 한다.According to a feature of the present invention, by forming an EMI shielding electrode on the front substrate or the rear substrate, it is possible to shield the EMI emitted to the side of the plasma display panel. At this time, the extension line of the EMI shielding electrode is connected to the ground voltage source. In addition, the EMI shielding electrode may be formed at the same time when forming a scan electrode, a sustain electrode or an address electrode, it is characterized in that the same material.

이하에서는 본 발명에 따른 구체적인 실시예를 첨부된 도면을 참조하여 설명한다.Hereinafter, with reference to the accompanying drawings, a specific embodiment according to the present invention will be described.

도 4a 및 도 4b는 본 발명의 일실시예에 따른 EMI 전극 구조를 개략적으로 나타낸 도이다. 도 4a는 본 발명의 일실시예에 따른 전면기판을 개략적으로 나타낸 것이고, 도 4b는 본 발명의 일실시예에 따른 후면기판을 개략적으로 나타낸 것이다. 4A and 4B schematically illustrate an EMI electrode structure according to an embodiment of the present invention. 4A schematically illustrates a front substrate according to an embodiment of the present invention, and FIG. 4B schematically illustrates a rear substrate according to an embodiment of the present invention.

도 4a에 도시된 바와 같이, 플라즈마 디스플레이 패널의 전면기판(400A)은 방전 영역(410), 버스 전극(420), 전극 패드(430), 필름형 소자(440) 및 EMI 차폐 전극(450)으로 구성된다.As shown in FIG. 4A, the front substrate 400A of the plasma display panel includes a discharge region 410, a bus electrode 420, an electrode pad 430, a film type element 440, and an EMI shielding electrode 450. It is composed.

방전 영역(410)은 실제 방전이 일어나 화상이 구현되는 영역이다.The discharge area 410 is an area where an actual discharge occurs to implement an image.

버스 전극(420)은 방전 영역(410) 내에서 방전을 수행하기 위해 형성된 금속 전극이다. 버스 전극은 하나의 단위 셀에서 스캔 전극 및 서스테인 전극으로 구분된다.The bus electrode 420 is a metal electrode formed to perform a discharge in the discharge region 410. The bus electrode is divided into a scan electrode and a sustain electrode in one unit cell.

전극 패드(430)는 방전 영역(410)의 외곽 일측에서 필름형 소자(440)와 연결하기 위하여 외부로 노출된 버스 전극(420)의 연장된 부분이다.The electrode pad 430 is an extended portion of the bus electrode 420 exposed to the outside in order to connect with the film type element 440 at an outer side of the discharge region 410.

필름형 소자(440)는 FPC( Flexible Printed Circuit, 도시하지 않음.)를 통해 구동 회로 기판에 형성된 구동 회로(도시하지 않음.)와 연결되어 버스 전극(420)에 신호를 인가한다. 필름형 소자(440)는 연결을 위한 배선을 갖는 COF(Chip on Film) 또는 TCP(Tape Carrier Package)로 이루어 진다.The film type device 440 is connected to a driving circuit (not shown) formed on a driving circuit board through an FPC (Flexible Printed Circuit, not shown) to apply a signal to the bus electrode 420. The film type device 440 is formed of a Chip on Film (COF) or a Tape Carrier Package (TCP) having wiring for connection.

EMI 차폐 전극(450)은 플라즈마 표시 패널 구동시 발생하는 EMI를 차폐하기 위해 형성된 금속 전극이다. The EMI shielding electrode 450 is a metal electrode formed to shield EMI generated when the plasma display panel is driven.

본 발명의 일실시예에 따른, EMI 차폐 전극(450)은 전면기판(400A)의 비방전 영역에 형성되며, 재질은 도전성 금속이다.According to one embodiment of the present invention, the EMI shielding electrode 450 is formed in the non-discharge region of the front substrate 400A, and the material is a conductive metal.

또한, EMI 차폐 전극(405)은 EMI를 차폐하기 위해 전면기판의 필름형 소자(440)에 연결되며, 이후 그라운드(GND) 전압원으로 접지시켜 전류 메시(mesh)를 이룬다. 이에 관한 설명은 이후 보다 상세히 기술하기로 한다.In addition, the EMI shielding electrode 405 is connected to the film type element 440 of the front substrate to shield the EMI, and then grounded with a ground (GND) voltage source to form a current mesh. The description thereof will be described later in more detail.

도 4b에 도시된 바와 같이, 플라즈마 표시 패널의 후면기판(400B)은 방전 영역(410), 어드레스 전극(460), 전극 패드(470), 필름형 소자(480) 및 EMI 차폐 전 극(490)으로 구성된다.As shown in FIG. 4B, the rear substrate 400B of the plasma display panel includes a discharge region 410, an address electrode 460, an electrode pad 470, a film type element 480, and an EMI shielding electrode 490. It consists of.

방전 영역(410)은 실제 방전이 일어나 화상이 구현되는 영역이다.The discharge area 410 is an area where an actual discharge occurs to implement an image.

어드레스 전극(460)은 방전 영역(410) 내에서 어드레스 방전을 수행하기 위해 형성된 전극이다.The address electrode 460 is an electrode formed to perform an address discharge in the discharge region 410.

전극 패드(470)는 방전 영역(410)의 외곽 일측에서 필름형 소자(480)와 연결하기 위하여 외부로 노출된 어드레스 전극(460)의 연장된 부분이다.The electrode pad 470 is an extended portion of the address electrode 460 that is exposed to the outside in order to connect with the film type element 480 on the outer side of the discharge region 410.

필름형 소자(480)는 FPC(도시하지 않음.)를 통해 구동 회로 기판에 형성된 구동 회로와 연결되어 어드레스 전극(460)에 신호를 인가한다. 필름형 소자(480)는 연결을 위한 배선을 갖는 COF 또는 TCP로 이루어 진다.The film element 480 is connected to a driving circuit formed on a driving circuit board through an FPC (not shown) to apply a signal to the address electrode 460. The film element 480 is made of COF or TCP with wiring for connection.

EMI 차폐 전극(490)은 플라즈마 표시 패널 구동시 발생하는 EMI를 차폐하기 위해 형성된 금속 전극이다. The EMI shielding electrode 490 is a metal electrode formed to shield EMI generated when the plasma display panel is driven.

본 발명의 일실시예에 따른, EMI 차폐 전극(490)은 후면기판(400B)의 비방전 영역에 형성되며, 재질은 도전성 금속이다.According to an embodiment of the present invention, the EMI shielding electrode 490 is formed in the non-discharge region of the back substrate 400B, and the material is a conductive metal.

또한, EMI 차폐 전극(490)은 EMI를 차폐하기 위해 후면기판의 필름형 소자(480)에 연결되며, 이후 그라운드 전압원으로 접지시켜 전류 메시를 이룬다. In addition, the EMI shielding electrode 490 is connected to the film-like element 480 of the rear substrate to shield the EMI, and then grounded with a ground voltage source to form a current mesh.

도 5a 및 도 5b는 본 발명의 일실시예에 따른 EMI 차폐 전극이 그라운 전압원으로 연결되는 것을 설명하기 위한 도이다. 도 5a는 본 발명의 일실시예에 따른 전면기판의 EMI 차폐 전극의 연장선을 도시한 것이고, 도 5b는 본 발명의 일실시예에 따른 후면기판의 EMI 차폐 전극의 연장선을 도시한 것이다.5A and 5B are diagrams for explaining that an EMI shielding electrode is connected to a ground voltage source according to an embodiment of the present invention. FIG. 5A illustrates an extension line of an EMI shielding electrode of a front substrate according to an embodiment of the present invention, and FIG. 5B illustrates an extension line of an EMI shielding electrode of a back substrate according to an embodiment of the present invention.

도 5a에 도시된 바와 같이, EMI 차폐 전극의 연장선(510)은 전면기판(520)의 필름형 소자(530), FPC(540), 스캔 또는 서스테인 구동 회로 기판(550), 보스(560)를 통해 프레임(570)으로 연결된다.As shown in FIG. 5A, an extension line 510 of the EMI shielding electrode may include a film element 530, an FPC 540, a scan or sustain drive circuit board 550, and a boss 560 of the front substrate 520. It is connected to the frame 570 through.

EMI 차폐 전극의 연장선(510)은 전면기판(520)의 필름형 소자(530)의 일단에 연결된다.The extension line 510 of the EMI shielding electrode is connected to one end of the film type element 530 of the front substrate 520.

다음으로, 필름형 소자(530)의 타단에서 FPC(540)를 통해 스캔 또는 서스테인 구동 회로 기판(550)으로 연결된다. Next, the other end of the film type device 530 is connected to the scan or sustain driving circuit board 550 through the FPC 540.

다음으로, 스캔 또는 서스테인 구동 회로 기판(550)에서 보스(560)를 통해 프레임(570)으로 연결된다.Next, the scan or sustain drive circuit board 550 is connected to the frame 570 through the boss 560.

이때, 보스(560)는 구동 회로 기판(550)을 지지하고, 구동 회로 기판(550)과 프레임(570)을 체결한다. 또한, 구동회로 기판(550) 상에 형성된 구동 회로를 그라운드 전압원인 프레임(570)과 연결시켜 그라운드 전압으로 접지시키는 역할을 수행한다.At this time, the boss 560 supports the driving circuit board 550 and fastens the driving circuit board 550 to the frame 570. In addition, the driving circuit formed on the driving circuit board 550 is connected to the frame 570, which is a ground voltage source, to ground the ground circuit.

이와 같이, EMI 차폐 전극은 전면기판의 필름형 소자, FPC, 스캔 또는 서스테인 구동 회로 기판, 보스를 통해 그라운드 전압원인 프레임과 연결되어, 전류 메시를 이룬다. 이로써, EMI 차폐 전극을 이용하여 플라즈마 표시 패널의 측면에서 방출되는 EMI를 차폐할 수 있다.As such, the EMI shielding electrode is connected to the frame, which is the ground voltage source, through the film-like element on the front substrate, the FPC, the scan or sustain driving circuit board, and the boss to form a current mesh. Thus, the EMI shielding electrode can shield the EMI emitted from the side of the plasma display panel.

도 5b에 도시된 바와 같이, EMI 차폐 전극의 연장선(510')은 후면기판(525)의 필름형 소자(580), FPC(540), 어드레스 구동 회로 기판(590), 보스(560)를 통해 프레임(570)으로 연결된다.As shown in FIG. 5B, the extension line 510 ′ of the EMI shielding electrode is connected to the film type element 580, the FPC 540, the address driving circuit board 590, and the boss 560 of the back substrate 525. It is connected to the frame 570.

EMI 차폐 전극의 연장선(510')은 후면기판(525)의 필름형 소자(580)의 일단 에 연결된다.An extension line 510 ′ of the EMI shielding electrode is connected to one end of the film type element 580 of the back substrate 525.

다음으로, 필름형 소자(580)의 타단에서 FPC(540)를 통해 어드레스 구동 회로 기판(590)으로 연결된다. Next, at the other end of the film type device 580, the FPC 540 is connected to the address driving circuit board 590.

다음으로, 어드레스 구동 회로 기판(590)에서 보스(560)를 통해 프레임(570)으로 연결된다.Next, the address driving circuit board 590 is connected to the frame 570 through the boss 560.

이때, 보스(560)는 구동 회로 기판(590)을 지지하고, 구동회로 기판(590)과 프레임(570)을 체결한다. 또한, 구동회로 기판(590) 상에 형성된 구동 회로를 그라운드 전압원인 프레임(570)과 연결시켜 그라운드 전압으로 접지시키는 역할을 수행한다.At this time, the boss 560 supports the driving circuit board 590 and fastens the driving circuit board 590 to the frame 570. In addition, the driving circuit formed on the driving circuit board 590 is connected to the frame 570, which is a ground voltage source, to ground the ground circuit.

이와 같이, EMI 차폐 전극은 후면기판의 필름형 소자, FPC, 어드레스 구동 회로 기판, 보스를 통해 그라운드 전압원인 프레임과 연결된다. 이로써, 전류 메시를 이루며, 플라즈마 표시 패널의 측면에서 방출되는 EMI를 차폐할 수 있다.As such, the EMI shielding electrode is connected to the frame, which is the ground voltage source, through the film type element, the FPC, the address driving circuit board, and the boss of the rear substrate. As a result, it forms a current mesh and shields EMI emitted from the side of the plasma display panel.

도 6a 및 도 6b는 본 발명의 변형된 실시예에 따른 EMI 전극 구조를 개략적으로 나타낸 도이다. 도 6a는 본 발명의 변형된 실시예에 따른 전면기판을 개략적으로 나타낸 것이고, 도 6b는 본 발명의 변형된 실시예에 따른 후면기판을 개략적으로 나타낸 것이다. 6A and 6B schematically illustrate an EMI electrode structure according to a modified embodiment of the present invention. 6A schematically illustrates a front substrate according to a modified embodiment of the present invention, and FIG. 6B schematically illustrates a rear substrate according to a modified embodiment of the present invention.

도 6a에 도시된 바와 같이, 플라즈마 디스플레이 패널의 전면기판(600A)은 방전 영역(610), 버스 전극(620), 전극 패드(630), 필름형 소자(640) 및 EMI 차폐 전극(650)으로 구성된다.As shown in FIG. 6A, the front substrate 600A of the plasma display panel includes a discharge region 610, a bus electrode 620, an electrode pad 630, a film type element 640, and an EMI shielding electrode 650. It is composed.

방전 영역(610)은 실제 방전이 일어나 화상이 구현되는 영역이다. The discharge area 610 is an area where an actual discharge occurs to implement an image.                     

버스 전극(620)은 방전 영역(610) 내에서 방전을 수행하기 위해 형성된 금속 전극이다. 버스 전극은 하나의 단위 셀에서 스캔 전극 및 서스테인 전극으로 구분된다.The bus electrode 620 is a metal electrode formed to perform a discharge in the discharge region 610. The bus electrode is divided into a scan electrode and a sustain electrode in one unit cell.

전극 패드(630)는 방전 영역(610)의 외곽 일측에서 필름형 소자(640)와 연결하기 위하여 외부로 노출된 버스 전극(620)의 연장된 부분이다.The electrode pad 630 is an extended portion of the bus electrode 620 exposed to the outside in order to connect with the film type device 640 on the outer side of the discharge region 610.

필름형 소자(640)는 FPC를 통해 구동 회로 기판에 형성된 구동 회로(도시하지 않음.)와 연결되어 버스 전극(620)에 신호를 인가한다. 필름형 소자(640)는 연결을 위한 배선을 갖는 COF 또는 TCP로 이루어 진다.The film type device 640 is connected to a driving circuit (not shown) formed on the driving circuit board through the FPC to apply a signal to the bus electrode 620. The film element 640 is made of COF or TCP with wiring for connection.

EMI 차폐 전극(650)은 플라즈마 표시 패널 구동시 발생하는 EMI를 차폐하기 위해 형성된 금속 전극이다. The EMI shielding electrode 650 is a metal electrode formed to shield EMI generated when the plasma display panel is driven.

본 발명의 변형된 실시예에 따른, EMI 차폐 전극(650)은 전면기판(600A)의 비방전 영역에 형성되며, 재질은 도전성 금속이다.According to a modified embodiment of the present invention, the EMI shielding electrode 650 is formed in the non-discharge region of the front substrate 600A, and the material is a conductive metal.

또한, EMI 차폐 전극(650)은 EMI를 차폐하기 위해 그라운드 전압원으로 직접 연결되어 전류 메시를 이룬다. 이에 관한 설명은 이후 보다 상세히 기술하기로 한다.In addition, the EMI shielding electrode 650 is connected directly to a ground voltage source to shield the EMI to form a current mesh. The description thereof will be described later in more detail.

도 6b에 도시된 바와 같이, 플라즈마 표시 패널의 후면기판(600B)은 방전 영역(610), 어드레스 전극(660), 전극 패드(670), 필름형 소자(680) 및 EMI 차폐 전극(690)으로 구성된다.As illustrated in FIG. 6B, the back substrate 600B of the plasma display panel may include a discharge region 610, an address electrode 660, an electrode pad 670, a film type element 680, and an EMI shielding electrode 690. It is composed.

방전 영역(610)은 실제 방전이 일어나 화상이 구현되는 영역이다.The discharge area 610 is an area where an actual discharge occurs to implement an image.

어드레스 전극(660)은 방전 영역(610) 내에서 어드레스 방전을 수행하기 위 해 형성된 전극이다.The address electrode 660 is an electrode formed to perform an address discharge in the discharge region 610.

전극 패드(670)는 방전 영역(610)의 외곽 일측에서 필름형 소자(680)와 연결하기 위하여 외부로 노출된 어드레스 전극(670)의 연장된 부분이다.The electrode pad 670 is an extended portion of the address electrode 670 exposed to the outside in order to connect with the film type device 680 on the outer side of the discharge region 610.

필름형 소자(680)는 FPC(도시하지 않음.)를 통해 구동 회로 기판에 형성된 구동 회로와 연결되어 어드레스 전극(660)에 신호를 인가한다. 필름형 소자(680)는 연결을 위한 배선을 갖는 COF 또는 TCP로 이루어 진다.The film type device 680 is connected to a driving circuit formed on a driving circuit board through an FPC (not shown) to apply a signal to the address electrode 660. The film element 680 is made of COF or TCP with wiring for connection.

EMI 차폐 전극(690)은 플라즈마 표시 패널 구동시 발생하는 EMI를 차폐하기 위해 형성된 금속 전극이다. The EMI shielding electrode 690 is a metal electrode formed to shield EMI generated when the plasma display panel is driven.

본 발명의 일실시예에 따른, EMI 차폐 전극(690)은 후면기판의 비방전 영역에 형성되며, 재질은 도전성 금속이다.According to one embodiment of the present invention, the EMI shielding electrode 690 is formed in the non-discharge region of the back substrate, the material is a conductive metal.

또한, EMI 차폐 전극(690)은 EMI를 차폐하기 위해 그라운드 전압원으로 직접 연결시켜 전류 메시를 이룬다. EMI shielding electrode 690 also forms a current mesh by connecting directly to a ground voltage source to shield EMI.

도 7a 및 도 7b는 본 발명의 변형된 실시예에 따른 EMI 차폐 전극이 그라운 전압원으로 연결되는 것을 설명하기 위한 도이다. 도 7a는 본 발명의 변형된 실시예에 따른 전면기판의 EMI 차폐 전극의 연장선을 도시한 것이고, 도 7b는 본 발명의 변형된 실시예에 따른 후면기판의 EMI 차폐 전극의 연장선을 도시한 것이다.7A and 7B are diagrams for explaining that an EMI shielding electrode is connected to a ground voltage source according to a modified embodiment of the present invention. FIG. 7A illustrates an extension line of the EMI shielding electrode of the front substrate according to the modified embodiment of the present invention, and FIG. 7B illustrates the extension line of the EMI shielding electrode of the back substrate according to the modified embodiment of the present invention.

도 7a에 도시된 바와 같이, EMI 차폐 전극의 연장선(710)은 전면기판(720)에서 프레임(750)으로 직접 연결시키는 연결선(730)을 구비하며, 연결선(730)은 클립과 같은 체결부재(740)로 프레임(750)에 체결된다.As shown in FIG. 7A, the extension line 710 of the EMI shielding electrode has a connecting line 730 for directly connecting the front substrate 720 to the frame 750, and the connecting line 730 includes a fastening member such as a clip. 740 is fastened to the frame 750.

이때, 프레임(750)은 그라운드 전압원의 역할을 수행한다. In this case, the frame 750 serves as a ground voltage source.                     

이와 같이, EMI 차폐 전극은 그라운드 전압원인 프레임과 직접 연결되어, 전류 메시를 이룬다. 이로써, EMI 차폐 전극을 이용하여 플라즈마 표시 패널의 측면에서 방출되는 EMI를 차폐할 수 있다.As such, the EMI shielding electrode is directly connected to the frame, which is the ground voltage source, to form a current mesh. Thus, the EMI shielding electrode can shield the EMI emitted from the side of the plasma display panel.

도 7b에 도시된 바와 같이, EMI 차폐 전극의 연장선(710')은 후면기판(780)에서 프레임(750)으로 직접 연결시키는 연결선(760)을 구비하며, 연결선(760)은 클립과 같은 체결부재(770)로 프레임(750)에 체결된다.As shown in FIG. 7B, an extension line 710 ′ of the EMI shielding electrode has a connecting line 760 for directly connecting the rear substrate 780 to the frame 750, and the connecting line 760 is a fastening member such as a clip. 770 is fastened to the frame 750.

이때, 프레임(750)은 그라운드 전압원의 역할을 수행한다.In this case, the frame 750 serves as a ground voltage source.

이와 같이, EMI 차폐 전극은 그라운드 전압원인 프레임과 직접 연결되어, 전류 메시를 이룬다. 이로써, EMI 차폐 전극을 이용하여 플라즈마 표시 패널의 측면에서 방출되는 EMI를 차폐할 수 있다.As such, the EMI shielding electrode is directly connected to the frame, which is the ground voltage source, to form a current mesh. Thus, the EMI shielding electrode can shield the EMI emitted from the side of the plasma display panel.

본 발명의 일실시예에 따른, EMI 차폐 전극은 전면기판의 스캔 전극 및 서스테인 전극 형성시 형성시킬 수 있다. 즉, 에칭기법을 이용하여 스캔 전극 및 서스테인 전극의 패턴을 형성할 때, EMI 차폐 전극의 패턴도 동시에 형성하도록 한다. According to an embodiment of the present invention, the EMI shielding electrode may be formed when the scan electrode and the sustain electrode of the front substrate are formed. That is, when the pattern of the scan electrode and the sustain electrode is formed using an etching method, the pattern of the EMI shielding electrode is also formed at the same time.

이때, 은(Ag) 또는 크롬-구리-크롬(Cr-Cu-Cr)과 같은 전면기판의 스캔 전극 및 서스테인 전극과 동일한 재질의 EMI 차폐 전극이 형성된다.In this case, an EMI shielding electrode of the same material as the scan electrode and the sustain electrode of the front substrate such as silver (Ag) or chromium-copper-chromium (Cr-Cu-Cr) is formed.

또한, 본 발명의 일실시예에서는 후면기판에 어드레스 전극 형성시 EMI 차폐 전극을 형성할 수 있다. 즉, 에칭기법을 이용하여 어드레스 전극의 패턴을 형성할 때, EMI 차폐 전극의 패턴도 동시에 형성하도록 한다.In addition, in an embodiment of the present invention, an EMI shielding electrode may be formed when an address electrode is formed on a rear substrate. That is, when the pattern of the address electrode is formed using the etching technique, the pattern of the EMI shielding electrode is also formed at the same time.

이때, 은(Ag)과 같은 후면기판의 어드레스 전극과 동일한 재질의 EMI 차폐 전극이 형성된다. In this case, an EMI shielding electrode of the same material as that of the address electrode of the rear substrate such as silver (Ag) is formed.                     

이로써, 제조 공정을 간단히 할 수 있으며, 제조 단가를 낮출 수 있다.Thereby, a manufacturing process can be simplified and manufacturing cost can be reduced.

이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. As such, the technical configuration of the present invention described above can be understood by those skilled in the art that the present invention can be implemented in other specific forms without changing the technical spirit or essential features of the present invention.

그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Therefore, it should be understood that the above-described embodiments are to be considered in all respects as illustrative and not restrictive, the scope of the invention being indicated by the appended claims rather than the foregoing description, It is intended that all changes and modifications derived from the equivalent concept be included within the scope of the present invention.

이상에서와 같이 본 발명은 플라즈마 표시 장치의 구조를 개선하여 EMI를 차폐할 수 있는 효과가 있다.As described above, the present invention has the effect of shielding EMI by improving the structure of the plasma display device.

Claims (8)

스캔 전극과 서스테인 전극이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면기판과 상기 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극이 배열된 후면기판과 상기 전면기판과 후면기판이 합착되어 이루는 플라즈마 표시 패널을 지지하는 프레임과 상기 프레임 상에 형성되는 구동 회로 기판을 포함하는 플라즈마 표시 장치에 있어서,Plasma formed by bonding a front substrate on which a plurality of sustain electrode pairs formed by pairing a scan electrode and a sustain electrode and a back substrate on which a plurality of address electrodes are arranged so as to intersect the plurality of sustain electrode pairs, and the front substrate and the back substrate A plasma display device comprising a frame supporting a display panel and a driving circuit board formed on the frame. 상기 전면기판 또는 후면기판 중 적어도 어느 하나의 기판의 비방전 영역에 EMI(electromagnetic interference) 차폐 전극이 형성되는 것을 특징으로 하는 플라즈마 표시 장치.Electromagnetic interference (EMI) shielding electrode is formed in the non-discharge area of at least one of the front substrate and the rear substrate. 제1항에 있어서,The method of claim 1, 상기 EMI 차폐 전극의 연장선은 The extension line of the EMI shielding electrode 상기 전면기판의 스캔 전극 또는 서스테인 전극이 연장된 전극 패드가 연결되는 필름형 소자의 일단에 연결되고, A scan electrode or a sustain electrode of the front substrate is connected to one end of a film type element to which an electrode pad is extended; 상기 필름형 소자의 타단에서 상기 스캔 또는 서스테인 구동 회로 기판으로 연결되며, The other end of the film type device is connected to the scan or sustain drive circuit board, 상기 스캔 또는 서스테인 구동 회로 기판에서 상기 프레임으로 연결되는 것을 특징으로 하는 플라즈마 표시 장치.And a frame connected to the frame from the scan or sustain drive circuit board. 제1항에 있어서,The method of claim 1, 상기 EMI 차폐 전극의 연장선은 The extension line of the EMI shielding electrode 상기 후면기판의 어드레스 전극이 연장된 전극 패드가 연결되는 필름형 소자의 일단에 연결되고, An address electrode of the rear substrate is connected to one end of a film type element to which an extended electrode pad is connected; 상기 필름형 소자의 타단에서 상기 어드레스 구동 회로 기판으로 연결되며,Connected to the address driving circuit board at the other end of the film type device, 상기 어드레스 구동 회로 기판에서 상기 프레임으로 연결되는 것을 특징으로 하는 플라즈마 표시 장치.And a frame connected to the frame from the address driving circuit board. 제1항에 있어서,The method of claim 1, 상기 EMI 차폐 전극의 연장선은 상기 프레임에 연결되는 것을 특징으로 하는 플라즈마 표시 장치.And an extension line of the EMI shielding electrode is connected to the frame. 제1항 내지 제4항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 4, 상기 프레임은 그라운드 전압원인 것을 특징으로 하는 플라즈마 표시 장치.And the frame is a ground voltage source. 제1항에 있어서,The method of claim 1, 상기 EMI 차폐 전극은 도전성 금속 재질인 것을 특징으로 하는 플라즈마 표시 장치.And the EMI shielding electrode is made of a conductive metal material. 제1항에 있어서,The method of claim 1, 상기 EMI 차폐 전극은 상기 전면기판의 스캔 전극 및 서스테인 전극과 동일 재질인 것을 특징으로 하는 플라즈마 표시 장치.And wherein the EMI shielding electrode is made of the same material as the scan electrode and the sustain electrode of the front substrate. 제1항에 있어서,The method of claim 1, 상기 EMI 차폐 전극은 상기 후면기판의 어드레스 전극과 동일 재질인 것을 특징으로 하는 플라즈마 표시 장치.And the EMI shielding electrode is made of the same material as the address electrode of the rear substrate.
KR1020040111116A 2004-12-23 2004-12-23 Plasma Display Apparatus KR101018997B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040111116A KR101018997B1 (en) 2004-12-23 2004-12-23 Plasma Display Apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040111116A KR101018997B1 (en) 2004-12-23 2004-12-23 Plasma Display Apparatus

Publications (2)

Publication Number Publication Date
KR20060072468A KR20060072468A (en) 2006-06-28
KR101018997B1 true KR101018997B1 (en) 2011-03-07

Family

ID=37165650

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040111116A KR101018997B1 (en) 2004-12-23 2004-12-23 Plasma Display Apparatus

Country Status (1)

Country Link
KR (1) KR101018997B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010098113A (en) * 2000-04-28 2001-11-08 김순택 Plasma display apparatus where electromagenetic interference is reduced

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010098113A (en) * 2000-04-28 2001-11-08 김순택 Plasma display apparatus where electromagenetic interference is reduced

Also Published As

Publication number Publication date
KR20060072468A (en) 2006-06-28

Similar Documents

Publication Publication Date Title
KR100522696B1 (en) Filter holder and display apparatus comprising the same
US8634040B2 (en) Multi display device
US7791277B2 (en) Plasma display panel provided with grounding units for the assembly of the display panel and an electromagnetic interference shielding flim
US7687995B2 (en) Display apparatus
KR101018997B1 (en) Plasma Display Apparatus
JP3953362B2 (en) Electrical equipment with cable
KR100701943B1 (en) Plasma display panel and method of fabricating the same
KR100533423B1 (en) Plasma display panel
KR100737187B1 (en) Plasma Display Appratus
KR20110125831A (en) Flexible substrate, display apparatus, plasma display apparatus, multi display apparatus and multi plasma display apparatus using this
KR100837164B1 (en) Image Display Apparatus
KR100774959B1 (en) Plasma Display Equipment
KR20070009018A (en) Apparatus of plasma display panel
KR100811592B1 (en) Plasma Display Apparatus
KR20070080128A (en) Plasma display apparatus
KR20060109783A (en) Plasma display device
CN1971665A (en) Plasma display device
KR20050106623A (en) Plasma display equipment
KR20060065379A (en) Flat display device
KR20060061162A (en) Plasma display panel
EP1635320A2 (en) Plasma display apparatus and manufacturing method thereof
KR20060061450A (en) Plasma display device
KR20060027051A (en) Plasma display panel and apparatus thereof
KR20060112820A (en) Plasma display device, and apparatus and method for fabricating the same
KR20080042283A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee