KR100995626B1 - 액정표시장치의 구동회로 - Google Patents

액정표시장치의 구동회로 Download PDF

Info

Publication number
KR100995626B1
KR100995626B1 KR1020030100059A KR20030100059A KR100995626B1 KR 100995626 B1 KR100995626 B1 KR 100995626B1 KR 1020030100059 A KR1020030100059 A KR 1020030100059A KR 20030100059 A KR20030100059 A KR 20030100059A KR 100995626 B1 KR100995626 B1 KR 100995626B1
Authority
KR
South Korea
Prior art keywords
clock signal
liquid crystal
circuit board
printed circuit
crystal display
Prior art date
Application number
KR1020030100059A
Other languages
English (en)
Other versions
KR20050068534A (ko
Inventor
김장환
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020030100059A priority Critical patent/KR100995626B1/ko
Publication of KR20050068534A publication Critical patent/KR20050068534A/ko
Application granted granted Critical
Publication of KR100995626B1 publication Critical patent/KR100995626B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 전자파 장애를 줄일 수 있는 액정표시장치의 구동회로에 관한 것으로, 서로 수직교차하는 다수개의 게이트 라인 및 데이터 라인이 구비된 액정표시패널을 구동하기 위한 액정표시장치의 구동회로에 있어서, 클럭신호를 출력하는 타이밍 콘트롤러 및 상기 타이밍 콘트롤러로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 감쇄시켜 출력하는 신호 감쇄회로가 구비된 콘트롤 인쇄회로기판과; 상기 콘트롤 인쇄회로기판과 케이블을 통해 연결되어, 상기 케이블을 통해 상기 감쇄회로로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 복원하여 출력하는 신호 복원회로를 구비한 데이터 인쇄회로기판을 포함하여 구성되는 것이다.
액정표시장치, 콘트롤 인쇄회로기판, 게이트 인쇄회로기판, 데이터 인쇄회로기판, EMI, 전자파 장애, 케이블

Description

액정표시장치의 구동회로{The driving circuit of the liquid crystal display device}
도 1은 종래의 액정표시장치에 대한 개략적인 구성도
도 2는 타이밍 콘트롤러로부터 출력된 클럭신호의 이동을 설명하기 위한 블록도
도 3은 타이밍 콘트롤러로부터 출력되는 클럭신호에 대한 파형도
도 4는 본 발명의 실시예에 따른 액정표시장치의 구동회로의 개략적인 구성도
도 5는 도 4의 타이밍 콘트롤러로부터 출력된 클럭신호의 이동을 설명하기 위한 블록도
도 6은 신호 감쇄회로 및 신호 복원회로를 통과한 클럭신호에 대한 파형도
*도면의 주요부에 대한 부호 설명
10 : 타이밍 콘트롤러 20 : 케이블
40 : 액정표시패널 46 : 데이터 인쇄회로기판
44 : 테이프 캐리어 패키지 60 : 데이터 드라이버
48 : 게이트 인쇄회로기판 70 : 게이트 드라이버
본 발명은 액정표시장치에 관한 것으로, 특히 전자파 장애(EMI : electro-magnetic interference)를 줄일 수 있는 액정표시장치에 대한 것이다.
정보화 사회가 발전함에 따라 표시장치에 대한 요구도 다양한 형태로 점증하고 있으며, 이에 부응하여 근래에는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel), ELD(Electro Luminescent Display), VFD(Vacuum Fluorescent Display)등 여러 가지 평판 표시 장치가 연구되어 왔고, 일부는 이미 여러 장비에서 표시장치로 활용되고 있다.
그 중에, 현재 화질이 우수하고 경량, 박형, 저소비 전력의 장점으로 인하여 이동형 화상 표시장치의 용도로 CRT(Cathode Ray Tube)를 대체하면서 LCD가 가장 많이 사용되고 있으며, 노트북 컴퓨터의 모니터와 같은 이동형의 용도 이외에도 방송신호를 수신하여 디스플레이하는 텔레비전, 및 컴퓨터의 모니터 등으로 다양하게 개발되고 있다.
이와 같이 액정표시장치가 여러 분야에서 화면 표시장치로서의 역할을 하기 위해 여러 가지 기술적인 발전이 이루어 졌음에도 불구하고 화면 표시장치로서 화상의 품질을 높이는 작업은 상기 장점과 배치되는 면이 많이 있다.
따라서, 액정표시장치가 일반적인 화면 표시장치로서 다양한 부분에 사용되기 위해서는 경량, 박형, 저 소비전력의 특징을 유지하면서도 고정세, 고휘도, 대면적 등 고 품위 화상을 얼마나 구현할 수 있는가에 발전의 관건이 걸려 있다고 할 수 있다.
이하, 도면을 첨부하여 종래의 액정표시장치를 상세히 설명하면 다음과 같다.
도 1은 종래의 액정표시장치에 대한 개략적인 구성도이고, 도 2는 타이밍 콘트롤러로부터 출력된 클럭신호의 이동을 설명하기 위한 블록도이며, 도 3은 타이밍 콘트롤러로부터 출력되는 클럭신호에 대한 파형이다.
이와 같은 액정표시장치는, 도 1에 도시된 바와 같이, 실제로 화상이 표시되는 표시 영역(41a) 및 화상이 표시되지 않는 비표시 영역(41b)으로 정의되는 액정표시패널(41)과, 상기 액정표시패널(41)에 구동 신호와 데이터 신호를 공급하는 구동회로부로 구분된다.
여기서, 상기 액정표시패널(41)은 공간을 갖고 합착된 제 1, 제 2 기판과, 상기 제 1, 제 2 기판 사이에 주입된 액정층으로 이루어진 것으로, 상기 제 1 기판(TFT 어레이 기판)에는, 일정 간격을 갖고 일방향으로 배열되는 복수개의 게이트 라인과, 상기 각 게이트 라인과 수직한 방향으로 일정한 간격으로 배열되는 복수개의 데이터 라인과, 상기 각 게이트 라인과 데이터 라인이 교차되어 정의된 각 화소 영역에 매트릭스 형태로 형성되는 복수개의 화소 전극과 상기 게이트 라인의 신호에 의해 스위칭되어 상기 데이터 라인의 신호를 상기 각 화소전극에 전달하는 복수개의 박막 트랜지스터가 형성되어 있다.
그리고, 제 2 기판(컬러필터 기판)에는, 상기 화소 영역을 제외한 부분의 빛을 차단하기 위한 블랙매트릭스층과, 컬러 색상을 표현하기 위한 R, G, B 칼라필터 층과 화상을 구현하기 위한 공통 전극이 형성되어 있다.
이와 같은 상기 제 1, 제 2 기판은 스페이서(spacer)에 의해 일정 공간을 갖고 시일재(sealant)에 의해 합착되고 상기 두 기판 사이에 액정층이 형성된다.
그리고, 상기 구동회로부는, 상기 액정표시패널(41)의 각 데이터 라인에 데이터 신호를 입력하는 데이터 드라이버(60)와 상기 액정표시패널(41)의 각 게이트 라인에 게이트 구동 펼스를 인가하는 게이트 드라이버(70)와, 액정 패널의 구동 시스템으로부터 입력되는 디스플레이 데이터(R, G, B)와 수직 및 수평 동기신호(Vsync, Hsync) 그리고 클럭신호(DCLK) 등 제어신호(DTEN)를 입력받아 상기 액정 패널(21)의 각 데이터 드라이버(60)(21b)와 게이트 드라이버(70)(21a)가 화면을 재생하기에 적합한 타이밍으로 각 디스플레이 데이터와 클럭 및 제어신호를 포맷하여 출력하는 타이밍 콘트롤러(10)와, 상기 액정표시패널(41) 및 각부에 필요한 전압을 공급하는 전원 공급부와, 상기 전원 공급부로부터 전원을 인가 받아 상기 데이터 드라이버(60)에서 입력되는 디지털 데이터를 아날로그 데이터로 변환할 때 필요한 기준전압을 공급하는 감마 기준전압부와, 상기 전원 공급부로부터 출력된 전압을 이용하여 액정 패널에 사용되는 정전압(Vdd), 게이트 고전압(VGH), 게이트 저전압(VGL), 기준전압(Vref) 및 공통전압(Vcom) 등을 출력하는 DC/DC 변환부와, 상기 백 라이트를 구동하는 인버터를 구비하여 구성된다.
이와 같은 구동회로부의 각 구성 요소들은 게이트 인쇄회로기판(48), 데이터 인쇄회로기판(46) 및 콘트롤 인쇄회로기판(50)에 나뉘어 배치되게 된다.
여기서, 상기 게이트 인쇄회로기판(48)은 상기 게이트 드라이버(70)가 실장 되는 테이프 캐리어 패키지(44)에 의해서 상기 액정표시패널(41)의 비표시 영역(41a)의 일측에 연결되고, 상기 데이터 인쇄회로기판(46)은 상기 데이터 드라이버(60)가 실장되는 테이프 캐리어 패키지(44)에 의해서 상기 액정표시패널(41)의 비표시 영역(41a)의 타측에 연결되며, 상기 콘트롤 인쇄회로기판(50)은 제 1 케이블(20)(FPC; Flexible Printed Circuit)을 통해 상기 데이터 인쇄회로기판(46)에 연결된다.
또한, 상기 게이트 인쇄회로기판(48) 및 데이터 인쇄회로기판(46)은 제 2 케이블(54)에 의해 서로 전기적으로 연결되게 된다.
한편, 상기 타이밍 콘트롤러(10)는 상기 콘트롤 인쇄회로기판(50)에 형성되며, 도 2에 도시된 바와 같이, 상기 타이밍 콘트롤러(10)로부터 출력되는 클럭신호는 상기 제 1 케이블(20)을 통해 상기 데이터 드라이버(60)에 입력된다.
그러나, 상기 타이밍 콘트롤러(10)로부터 출력되는 클럭신호는, 도 3에 도시된 바와 같이, 약 3.3V의 피크치를 가지는 높은 전압으로서, 상기와 같은 클럭신호가 제 1 케이블(20)을 통과하게 되면서 전자파 장애(EMI : electro-magnetic interference)가 발생하게 된다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 콘트롤 인쇄회로기판과 데이터 콘트롤 인쇄회로기판 사이에 연결된 케이블의 일측에 상기 콘트롤 인쇄회로기판에 구비된 타이밍 콘트롤러로부터 입력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 감쇄시키는 신호 감쇄회로를 구비하고, 상기 케이블의 타 측에 상기 신호 감쇄회로로부터 출력된 클럭신호의 피크치를 복원하여 데이터 드라이버에 출력하는 신호 복원회로를 구비하여 상기 케이블을 통과하는 클럭신호의 피크치를 감소시킴으로써, 전자파 장애를 줄일 수 있는 액정표시장를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 서로 수직교차하는 다수개의 게이트 라인 및 데이터 라인이 구비된 액정표시패널을 구동하기 위한 액정표시장치의 구동회로에 있어서, 클럭신호를 출력하는 타이밍 콘트롤러 및 상기 타이밍 콘트롤러로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 감쇄시켜 출력하는 신호 감쇄회로가 구비된 콘트롤 인쇄회로기판과; 상기 콘트롤 인쇄회로기판과 케이블을 통해 연결되어, 상기 케이블을 통해 상기 감쇄회로로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 복원하여 출력하는 신호 복원회로를 구비한 데이터 인쇄회로기판을 포함하여 구성되는 것을 그 특징으로 한다.
여기서, 상기 신호 감쇄회로는, 저주파 필터를 사용하는 것을 특징으로 한다.
상기 신호 복원회로는, 비드를 사용하는 것을 특징으로 한다.
상기 게이트 라인을 구동하기 위한 게이트 드라이버가 구비된 게이트 인쇄회로기판을 더 포함하여 구비되는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치의 구 동회로를 상세히 설명하면 다음과 같다.
도 4는 본 발명의 실시예에 따른 액정표시장치의 구동회로의 개략적인 구성도이고, 도 5는 타이밍 콘트롤러로부터 출력된 클럭신호의 이동을 설명하기 위한 블록도이고, 도 6은 신호 감쇄회로 및 신호 복원회로를 통과한 클럭신호에 대한 파형도이다.
본 발명의 실시예에 따른 액정표시장치의 구동회로는, 도 4에 도시된 바와 같이, 클럭신호를 출력하는 타이밍 콘트롤러(110) 및 상기 타이밍 콘트롤러(110)로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 감쇄시켜 출력하는 신호 감쇄회로(120)가 구비된 콘트롤 인쇄회로기판(150)과; 상기 콘트롤 인쇄회로기판(150)과 제 1 케이블(130)을 통해 연결되어, 상기 제 1 케이블(130)을 통해 상기 신호 감쇄회로(120)로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 복원하여 출력하는 신호 복원회로(140)를 구비한 데이터 인쇄회로기판(146)으로 구성되어 있다.
여기서, 상기 데이터 인쇄회로기판(146)은 데이터 드라이버(160)가 실장된 테이프 캐리어 패키지(144)에 의해서 액정표시패널(141)의 비표시 영역(141b)의 일측에 연결된다.
또한, 상기 액정표시패널(141)의 비표시 영역(141b)의 타측에는 게이트 드라이버(170)가 실장된 테이프 캐리어 패키지(144)에 의해서 게이트 인쇄회로기판(148)이 연결되며, 상기 게이트 인쇄회로기판(148)과 상기 데이터 인쇄회로기판(146)은 제 2 케이블(154)에 의해서 서로 전기적으로 연결된다.
여기서, 상기 액정표시패널(141)에는 다수개의 게이트 라인과 다수개의 데이터 라인이 서로 수직교차하는 형태로 배열되며, 각 게이트 라인은 상기 게이트 드라이버(170)에 연결되어 상기 게이트 드라이버(170)의 게이트 신호를 인가받게 되고, 상기 각 데이터 라인은 상기 데이터 드라이버(160)에 연결되어 상기 데이터 드라이버(160)의 데이터 신호를 인가받게 된다.
한편, 상기 콘트롤 인쇄회로기판(150)은, 상기 액정표시패널(141) 및 각부에 필요한 전압을 공급하는 전원 공급부와, 상기 전원 공급부로부터 전원을 인가 받아 상기 데이터 드라이버(160)에서 입력되는 디지털 데이터를 아날로그 데이터로 변환할 때 필요한 기준전압을 공급하는 감마 기준전압부와, 상기 전원 공급부로부터 출력된 전압을 이용하여 액정표시패널(141)에 사용되는 정전압(Vdd), 게이트 고전압(VGH), 게이트 저전압(VGL), 기준전압(Vref) 및 공통전압(Vcom) 등을 출력하는 DC/DC 변환부를 더 구비한다.
여기서, 상기 신호 감쇄회로(120)는, 도 5에 도시된 바와 같이, 저항(R) 및 커패시터(C1, C2)로 이루어진 저주파 필터로 구성할 수 있으며, 상기 신호 복원회로(140)는 페라이트 비드(Ferrite Bead)로 구성할 수 있다.
상기 페라이트 비드는 저주파에서는 인덕터의 특성을 나타내며, 고주파로 갈수록 저항의 특성을 나타낸다.
이와 같이 구성된 본 발명에 따른 액정표시장치의 구동회로의 동작을 상세히 설명하면 다음과 같다.
먼저, 콘트롤 인쇄회로기판(150)에 구비된 타이밍 콘트롤러(110)가 클럭신호(A)를 출력한다.
여기서, 상기 클럭신호(A)는, 도 6에 도시된 바와 같이, 약 3.3V의 피크치의 전압을 가진다.
이후, 상기 타이밍 콘트롤러(110)로부터 출력된 클럭신호(A)는, 상기 콘트롤 인쇄회로기판(150)에 구비된 저주파 필터로 구성된 신호 감쇄회로(120)로 입력된다.
그러면, 상기 신호 감쇄회로(120)는 상기 입력된 클럭신호(A)를 감쇄시켜, 약 1V 내지 1.2V의 피크치를 갖는 클럭신호(B)를 출력한다.
이어서, 상기 신호 감쇄회로(120)로부터 출력된 클럭신호(B)는 제 1 케이블(130)을 지나 데이터 인쇄회로기판(146)의 신호 복원회로(140)에 입력된다.
여기서, 상기 제 1 케이블(130)을 통과하는 클럭신호(B)는 타이밍 콘트롤러(110)에서 출력된 클럭신호(A)보다 낮은 피크치를 가지므로, 상기 제 1 케이블(130)에서는 전자파 장애의 발생이 현저하게 줄어든다.
이후, 상기 신호 복원회로(140)는 상기 클럭신호(B)의 피크치를 복원하여 약 3.3V의 피크치를 갖는 클럭신호(D)를 출력한다.
다음으로, 상기 복원된 클럭신호(D)는 상기 데이터 인쇄회로기판(146)의 각 데이터 드라이버(160)에 출력된다.
결국, 상기 타이밍 콘트롤러(110)로부터 출력된 클럭신호(A)는 상기 제 1 케이블(130)을 지나면서 감소되고, 상기 제 1 케이블(130)을 통과한후 다시 정상 피크치의 클럭신호(D)로 복원되므로, 상기 제 1 케이블(130)에서의 전자파 장애를 방 지할 수 있으면서도, 상기 각 데이터 드라이버(160)에는 정상의 피크치를 가지는 클럭신호(D)를 인가할 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 본 발명에 따른 액정표시장치의 구동회로에는 다음과 같은 효과가 있다.
본 발명에 따른 액정표시장치의 구동회로는 타이밍 콘트롤러로부터 출력된 클럭신호의 피크치를 감소시킬수 있는 신호 감쇄회로와, 상기 신호 감쇄회로의 클럭신호를 복원할 수 있는 신호 복원회로를 케이블의 일측 및 타측에 구비하고 있다.
따라서, 상기 케이블에는 피크치가 감쇄된 클럭신호가 통과하게 되므로, 상기 케이블에서의 전자파 장애를 방지할 수 있다.
물론, 상기 케이블에서 감쇄된 피크치를 갖는 클럭신호는 이후 상기 신호 복원회로에 인가되어 다시 정상의 피크치를 갖도록 복원되므로, 상기 클럭신호를 인가받는 데이터 드라이버에는 정상의 피크치의 클럭신호가 인가된다.

Claims (3)

  1. 서로 수직교차하는 다수개의 게이트 라인 및 데이터 라인이 구비된 액정표시패널을 구동하기 위한 액정표시장치의 구동회로에 있어서,
    클럭신호를 출력하는 타이밍 콘트롤러 및 상기 타이밍 콘트롤러로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 감쇄시켜 출력하는 신호 감쇄회로가 구비된 콘트롤 인쇄회로기판과;
    상기 콘트롤 인쇄회로기판과 케이블을 통해 연결되어, 상기 케이블을 통해 상기 감쇄 회로로부터 출력된 클럭신호를 입력받아 상기 클럭신호의 피크치를 복원하여 출력하는 신호 복원회로를 구비한 데이터 인쇄회로기판을 포함하여 구성되며;
    상기 신호 감쇄회로는, 저주파 필터를 사용하며;
    상기 신호 복원회로는, 비드를 사용하는 것을 특징으로 하는 액정표시장치의 구동회로.
  2. 삭제
  3. 삭제
KR1020030100059A 2003-12-30 2003-12-30 액정표시장치의 구동회로 KR100995626B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030100059A KR100995626B1 (ko) 2003-12-30 2003-12-30 액정표시장치의 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030100059A KR100995626B1 (ko) 2003-12-30 2003-12-30 액정표시장치의 구동회로

Publications (2)

Publication Number Publication Date
KR20050068534A KR20050068534A (ko) 2005-07-05
KR100995626B1 true KR100995626B1 (ko) 2010-11-19

Family

ID=37259086

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030100059A KR100995626B1 (ko) 2003-12-30 2003-12-30 액정표시장치의 구동회로

Country Status (1)

Country Link
KR (1) KR100995626B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102089249B1 (ko) * 2013-10-10 2020-03-16 엘지디스플레이 주식회사 디스플레이 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11194737A (ja) * 1997-10-31 1999-07-21 Sharp Corp インターフェース回路及び液晶駆動回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11194737A (ja) * 1997-10-31 1999-07-21 Sharp Corp インターフェース回路及び液晶駆動回路

Also Published As

Publication number Publication date
KR20050068534A (ko) 2005-07-05

Similar Documents

Publication Publication Date Title
KR101363136B1 (ko) 액정표시장치
GB2432708A (en) Liquid crystal display device and method of driving the same
KR101361956B1 (ko) 액정표시장치
KR101549260B1 (ko) 액정표시장치
US20140375627A1 (en) Display device and driving method thereof
KR20120134238A (ko) 액정표시장치 및 그 구동방법
KR20080003036A (ko) 액정표시장치
KR101137844B1 (ko) 액정표시장치
KR20160130894A (ko) 액정 표시 장치 및 그 구동 방법
US8803871B2 (en) Display device, driving method thereof, and signal controller therefor
KR100995626B1 (ko) 액정표시장치의 구동회로
KR100954327B1 (ko) 액정표시장치 및 그 구동방법
KR100577300B1 (ko) 액정표시장치의 구동방법
KR20050066720A (ko) 액정표시장치 및 이의 구동방법
KR101035925B1 (ko) 시분할 방식 칼라 액정표시장치 및 그의 구동방법
KR101311685B1 (ko) 표시장치
KR100504544B1 (ko) 액정표시장치의 구동회로
KR102016566B1 (ko) 액정표시장치
KR20040061513A (ko) 와이드 모드 액정표시장치에서 노말 모드 구동 방법
KR100909055B1 (ko) 액정표시장치의 구동 회로
KR20090040541A (ko) 액정표시장치의 플리커 방지장치 및 방법
KR20050033731A (ko) 액정표시장치 및 그의 구동방법
KR20050095994A (ko) 쉬프트 레지스터의 구동 회로
KR100937845B1 (ko) 소오스 드라이버
KR20060000284A (ko) 액정표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20141021

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20151028

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee