KR100966433B1 - Liquid crystal display panel - Google Patents

Liquid crystal display panel Download PDF

Info

Publication number
KR100966433B1
KR100966433B1 KR1020030097972A KR20030097972A KR100966433B1 KR 100966433 B1 KR100966433 B1 KR 100966433B1 KR 1020030097972 A KR1020030097972 A KR 1020030097972A KR 20030097972 A KR20030097972 A KR 20030097972A KR 100966433 B1 KR100966433 B1 KR 100966433B1
Authority
KR
South Korea
Prior art keywords
substrate
line
liquid crystal
silver dot
glass wiring
Prior art date
Application number
KR1020030097972A
Other languages
Korean (ko)
Other versions
KR20050066662A (en
Inventor
곽동영
길왕섭
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020030097972A priority Critical patent/KR100966433B1/en
Priority to US11/020,174 priority patent/US7394515B2/en
Publication of KR20050066662A publication Critical patent/KR20050066662A/en
Application granted granted Critical
Publication of KR100966433B1 publication Critical patent/KR100966433B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 액정패널에 관한 것으로서, 본 발명의 액정패널은 일정한 셀-갭이 유지되도록 서로 대향하여 합착되는 제 1기판 및 제 2기판; 상기 제 1기판 및 제 2기판 사이의 셀-갭에 충진되는 액정층; 상기 제 1기판 상에 복수의 화소가 매트릭스 형태로 배열되며, 실제로 화상이 표시되는 화상표시부; 상기 액정층을 저장하며, 상기 화상표시부의 외곽을 따라 형성되는 실패턴; 상기 실패턴의 외곽에 형성되며, 상기 제 1기판 및 제 2기판에 전기적으로 접속되는 은도트; 상기 은도트 외곽의 상기 제 1기판 상에 형성되는 적어도 하나의 제 1 라인-온-글래스 배선; 및 상기 화상표시부와 상기 은도트 사이의 상기 제 1기판 상에 형성되며, 상기 실패턴을 경유하는 적어도 하나의 제 2 라인-온-글래스 배선을 포함하여 구성된 것을 특징으로 한다.The present invention relates to a liquid crystal panel, wherein the liquid crystal panel of the present invention comprises: a first substrate and a second substrate bonded to each other to maintain a constant cell gap; A liquid crystal layer filled in the cell gap between the first substrate and the second substrate; An image display unit in which a plurality of pixels are arranged in a matrix form on the first substrate, and an image is actually displayed; A failure turn which stores the liquid crystal layer and is formed along an outer edge of the image display unit; A silver dot formed at an outer side of the failure turn and electrically connected to the first substrate and the second substrate; At least one first line-on-glass interconnection formed on the first substrate outside the silver dot; And at least one second line-on-glass wiring formed on the first substrate between the image display unit and the silver dot and passing through the failure turn.

라인-온-글래스, 주사신호, 공통전압, 배선저항, 실패턴Line-on-glass, scan signal, common voltage, wiring resistance, and failure turn

Description

액정패널{LIQUID CRYSTAL DISPLAY PANEL}LCD panel {LIQUID CRYSTAL DISPLAY PANEL}

도1은 일반적인 액정표시장치를 간략하게 나타낸 도면.1 is a schematic view showing a general liquid crystal display device.

도2는 종래의 액정패널의 일부를 확대하여 보인 도면.2 is an enlarged view of a part of a conventional liquid crystal panel;

도3a는 액정패널의 적층구조를 간략하게 나타낸 도면.Figure 3a is a schematic diagram showing the laminated structure of the liquid crystal panel.

도3b는 실패턴과 라인-온-글래스 배선이 오버랩된 영역의 일부를 확대하여 나타낸 도면.FIG. 3B is an enlarged view of a portion of a region in which a fail turn and line-on-glass wiring overlap;

도4는 본 발명에 따른 액정패널을 간략하게 나타낸 도면.4 is a schematic view of a liquid crystal panel according to the present invention;

*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***

211: 제 1기판 213: 화상표시부211: first substrate 213: image display unit

250: 은도트 260: 실패턴250: Silver Dot 260: Failure Turn

L1: 제 1 라인-온-글래스 배선L1: first line-on-glass wiring

L2: 제 2 라인-온-글래스 배선L2: second line-on-glass wiring

본 발명은 액정패널(liquid crystal display panel)에 관한 것으로서, 보다 자세하게는 게이트 구동회로에 인가되는 신호들의 중요도에 따라 라인-온-글래스 배선을 형성함으로써, 신호 감쇄에 따른 화질 저하를 최대한 억제할 수 있는 액정패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal panel, and more particularly, by forming line-on-glass wiring according to the importance of signals applied to a gate driving circuit, it is possible to suppress the deterioration of image quality due to signal attenuation as much as possible. It relates to a liquid crystal panel.

일반적으로, 액정표시장치는 서로 대향하는 박막트랜지스터 어레이(thin film transistor array) 기판 및 컬러필터(color filter) 기판이 일정한 셀-갭으로 합착되고, 그 합착된 셀-갭 공간에 액정층이 충진되어 형성된 액정패널(liquid crystal display panel)과, 그 액정패널에 주사신호와 화상정보를 인가하여 화상을 표시하기 위한 구동부와, 상기 액정패널에 광을 공급하는 백라이트 유닛으로 구성된다.In general, a liquid crystal display device includes a thin film transistor array substrate and a color filter substrate facing each other with a predetermined cell gap, and a liquid crystal layer is filled in the cell gap gap. A liquid crystal panel is formed, a driver for displaying an image by applying scan signals and image information to the liquid crystal panel, and a backlight unit for supplying light to the liquid crystal panel.

상기 액정패널의 박막트랜지스터 어레이 기판에는 횡으로 일정하게 이격되어 배열되는 복수의 게이트라인과, 종으로 일정하게 이격되어 배열되는 복수의 데이터라인이 서로 교차하며, 상기 게이트라인과 데이터라인이 교차하여 구획하는 영역은 화소로 정의된다. 상기 화소에는 박막트랜지스터와 같은 스위칭소자가 구비되어 화소를 구획하는 데이터라인 및 게이트라인과 전기적으로 연결된다. 또한, 상기 화소에는 컬러필터 기판의 공통전극과 함께 액정층에 전계를 형성하기 위한 화소전극이 구비되어 상기 스위칭소자와 개별적으로 연결된다. 한편, 상기 화소들이 상기 박막트랜지스터 어레이 기판상에 매트릭스(matrix) 형태로 배열되어 실제적으로 화상을 표시하는 영역을 화상표시부라 한다.In the thin film transistor array substrate of the liquid crystal panel, a plurality of gate lines that are regularly spaced apart laterally and a plurality of data lines that are regularly spaced apart longitudinally intersect each other, and the gate lines and the data lines intersect each other. The area to be defined is defined as a pixel. The pixel includes a switching element such as a thin film transistor and is electrically connected to a data line and a gate line that partition the pixel. In addition, the pixel is provided with a pixel electrode for forming an electric field in the liquid crystal layer together with the common electrode of the color filter substrate, and is individually connected to the switching element. Meanwhile, an image display unit is an area in which the pixels are arranged in a matrix form on the thin film transistor array substrate to actually display an image.

그리고, 상기 액정패널의 컬러필터 기판에는 상기 백라이트 유닛으로부터 공급되는 광을 통과시켜 다양한 색을 조합하기 위한 적색, 녹색 및 청색의 컬러필터층이 형성되고, 그 컬러필터층의 외곽에는 빛이 새어나가는 것을 방지하기 위한 블 랙 매트릭스(black matrix)층이 그물형태로 형성된다. 그리고, 상기 컬러필터 기판에는 공통전극이 기판 전면에 걸쳐 형성되며, 상기 공통전극에 인가되는 공통전압과 상기 박막트랜지스터 어레이 기판의 화소전극에 인가되는 화상정보의 전압과의 전압차에 의해 액정층에 전계를 걸어줌으로써, 액정들의 배열상태를 변화시켜 상기 백라이트 유닛으로부터 공급되는 빛의 투과율을 조절하여 화상을 표시하게 된다.In addition, a color filter layer of red, green, and blue is formed on the color filter substrate of the liquid crystal panel to combine various colors by passing the light supplied from the backlight unit, and light is prevented from leaking outside of the color filter layer. A black matrix layer is formed in a net shape. A common electrode is formed over the entire surface of the color filter substrate, and a voltage difference between a common voltage applied to the common electrode and a voltage of image information applied to the pixel electrode of the thin film transistor array substrate is applied to the liquid crystal layer. By applying an electric field, the arrangement of the liquid crystals is changed to adjust the transmittance of light supplied from the backlight unit to display an image.

상기한 바와 같은 종래의 액정표시장치를 첨부된 도면을 참조하여 상세하게 설명하면 다음과 같다.Referring to the conventional liquid crystal display as described above in detail with reference to the accompanying drawings as follows.

도1은 일반적인 액정표시장치를 간략하게 나타낸 도면이다.1 is a view schematically showing a general liquid crystal display device.

도1을 참조하면, 액정패널(10)과, 상기 액정패널(10)의 일측 단변과 게이트 인쇄회로기판(21)에 접속된 복수의 게이트TCP(22)와, 상기 게이트TCP(22)에 각각 실장된 복수의 게이트 구동회로(23)와, 상기 액정패널(10)의 일측 장변과 데이터인쇄회로기판(31)에 접속된 복수의 데이터 TCP(32)와, 상기 데이터TCP(32)에 각각 실장된 복수의 데이터 구동회로(33)를 포함하여 구성된다.1, a plurality of gate TCPs 22 connected to a liquid crystal panel 10, one side of the liquid crystal panel 10 and a gate printed circuit board 21, and the gate TCP 22, respectively. A plurality of mounted gate driving circuits 23, a plurality of data TCPs 32 connected to one side of the liquid crystal panel 10 and a data printed circuit board 31, and a plurality of data TCPs 32, respectively. And a plurality of data driving circuits 33.

상기 액정패널(10)은 박막트랜지스터 어레이 기판(11)과 컬러필터 기판(12)이 일정한 셀-갭(cell-gap)을 갖도록 대향하여 합착되고, 그 셀-갭에 액정층이 형성되어 구성된다.The liquid crystal panel 10 is bonded to the thin film transistor array substrate 11 and the color filter substrate 12 so as to have a constant cell-gap, and a liquid crystal layer is formed at the cell-gap. .

상기 박막트랜지스터 어레이 기판(11)의 일측단변 및 일측장변은 상기 칼라필터 기판(12)에 비해 돌출되며, 그 박막트랜지스터 어레이 기판(11)의 돌출된 영역에는 게이트 패드부와 데이터 패드부가 구비된다. 또한, 상기 박막트랜지스터 어레이 기판(11)과 칼라필터 기판(12)이 대향하여 합착된 영역에는 실제로 화상이 표 시되는 화상표시부(13)가 구비된다.One side short side and one side long side of the thin film transistor array substrate 11 protrude from the color filter substrate 12, and the gate pad portion and the data pad portion are provided in the protruding region of the thin film transistor array substrate 11. Also, an image display unit 13 in which an image is actually displayed is provided in an area where the thin film transistor array substrate 11 and the color filter substrate 12 face each other.

상기 화상표시부(13)에는 복수의 게이트라인(20)이 횡방향으로 배열되어 상기 게이트 패드부에 접속되고, 복수의 데이터라인(30)이 종방향으로 배열되어 상기 데이터 패드부에 접속된다. 또한, 상기 게이트라인(20)과 데이터라인(30)은 서로 교차하며, 그 교차하여 형성되는 영역들에는 상기 스위칭소자와 화소전극을 구비하는 화소들이 형성된다.In the image display unit 13, a plurality of gate lines 20 are arranged in the horizontal direction and connected to the gate pad unit, and a plurality of data lines 30 are arranged in the longitudinal direction and connected to the data pad unit. In addition, the gate line 20 and the data line 30 cross each other, and pixels including the switching element and the pixel electrode are formed in the intersecting regions.

상기 칼라필터 기판(12)의 화상표시부(13)에는 블랙 매트릭스에 의해 화소별로 분리되어 도포된 적색, 녹색 및 청색의 칼라필터와, 상기 박막 트랜지스터 어레이 기판(11)에 구비된 화소전극과 함께 액정층에 전계를 인가하는 공통전극이 구비된다.The image display part 13 of the color filter substrate 12 includes a red, green, and blue color filter that is separated and applied to each pixel by a black matrix, and a pixel electrode provided in the thin film transistor array substrate 11. A common electrode for applying an electric field to the layer is provided.

상기 데이터TCP(32)는 상기 데이터인쇄회로기판(31)의 일부와 데이터 패드부의 일부에 부착되어 전기적으로 연결된다. 또한, 상기 데이터TCP(32)에는 데이터구동회로(33)가 개별적으로 실장된다. 상기 데이터TCP(31) 상에는 TCP입력라인(34)과 TCP출력라인(35)이 형성되는데, 상기 데이터인쇄회로기판(31)로부터 공급되는 화상정보는 상기 TCP입력라인(34)을 통해 상기 데이터 구동회로(33)에 인가되고, 상기 데이터 구동회로(33)에서 디지털-아날로그 변환된 화상정보는 상기 TCP출력라인을 통해 출력되어 데이터라인에 인가된다.The data TCP 32 is attached to and electrically connected to a portion of the data printed circuit board 31 and a portion of the data pad portion. In addition, the data driving circuit 33 is separately mounted on the data TCP 32. The TCP input line 34 and the TCP output line 35 are formed on the data TCP 31, and the image information supplied from the data printed circuit board 31 is transferred to the data driving circuit through the TCP input line 34. Image information, which is applied to the furnace 33 and digital-analog converted by the data driving circuit 33, is outputted through the TCP output line and applied to the data line.

상기 게이트TCP(22)는 상기 게이트 인쇄회로기판(21)의 일부와 게이트 패드부의 일부에 부착되어 전기적으로 연결된다. 상기 게이트TCP(22)에는 게이트 구동회로(23)가 개별적으로 실장되며, 상기 게이트 구동회로(23)는 상기 게이트 인쇄회 로기판(21)로부터 인가받는 각종 제어신호 및 구동전압들에 대응하여, 주사신호를 상기 게이트라인(30)에 출력한다.The gate TCP 22 is attached to and electrically connected to a portion of the gate printed circuit board 21 and a portion of the gate pad portion. The gate driving circuit 23 is separately mounted on the gate TCP 22, and the gate driving circuit 23 corresponds to various control signals and driving voltages applied from the gate printed circuit board 21. The scan signal is output to the gate line 30.

상기 게이트 구동회로(23)는 주사신호를 매 프레임주기로 상기 게이트라인(20)에 순차적으로 인가한다. 즉, 하나의 게이트라인(20)에만 고전위 주사신호가 인가되며, 나머지 게이트라인(20)에는 저전위 주사신호가 인가된다. 이와 같이, 고전위 주사신호가 게이트라인(20)에 인가되면, 상기 게이트라인(20)에 전기적으로 접속된 스위칭소자(미도시)들은 턴-온상태가 되고, 상기 스위칭소자들을 통해 상기 데이터라인(30)으로부터 공급되는 화상정보가 화소전극에 인가된다. 이 때, 인가된 화상정보의 전압크기에 따라 화소전극과 상기 컬러필터의 공통전극 사이에는 전계가 형성되며, 이 전계에 의해 액정을 구동시켜 화상을 표시하게 된다.The gate driving circuit 23 sequentially applies a scan signal to the gate line 20 every frame period. That is, the high potential scan signal is applied only to one gate line 20, and the low potential scan signal is applied to the other gate line 20. As such, when a high potential scan signal is applied to the gate line 20, switching devices (not shown) electrically connected to the gate line 20 are turned on, and the data line is connected to the data line through the switching devices. Image information supplied from 30 is applied to the pixel electrode. At this time, an electric field is formed between the pixel electrode and the common electrode of the color filter according to the voltage size of the applied image information, and the liquid crystal is driven by the electric field to display an image.

최근, 액정표시장치는 더욱 박형화 및 경량화되고 있으며, 이러한 박형화 및 경량화를 이루기 위해 종래의 게이트 인쇄회로기판 및 데이터 인쇄회로기판을 제거한 형태의 액정표시장치가 주로 사용되고 있다. 즉, 상기 게이트 인쇄회로기판 및 데이터 인쇄회로기판에 각종 신호를 인가하는 시간제어부(미도시)로부터 각종 제어신호, 구동전압 및 화상정보를 박막트랜지스터 어레이 기판에 인가받는다. 그리고, 상기 박막트랜지스터 어레이 기판 상에는 각종 제어신호와 구동전압을 인가하는 라인-온-글래스(line-on-glass) 배선을 형성하여, 상기 각종 제어신호와 구동전압을 각 게이트 구동회로에 개별적으로 인가함과 아울러, 화상정보를 인가하는 라인-온-글래스 배선을 형성하여, 상기 화상정보를 데이터 구동회로에 개별적으로 인가한다. In recent years, liquid crystal display devices have become thinner and lighter, and in order to achieve such a thinner and lighter weight, liquid crystal display devices in which a conventional gate printed circuit board and a data printed circuit board are removed are mainly used. That is, various control signals, driving voltages, and image information are applied to the thin film transistor array substrate from a time controller (not shown) for applying various signals to the gate printed circuit board and the data printed circuit board. In addition, a line-on-glass wiring for applying various control signals and driving voltages is formed on the thin film transistor array substrate, and the various control signals and driving voltages are individually applied to each gate driving circuit. In addition, line-on-glass wiring for applying image information is formed, and the image information is individually applied to the data driving circuit.                         

상기 시간제어부로부터 인가되는 각종 신호들은 보통 데이터 패드부를 통해 인가받으며, 상기 데이터 패드부와 게이트 패드부 사이에 형성되는 라인-온-글래스 배선을 통해 게이트 패드부에 각종 제어신호 및 구동전압을 전달한다.The various signals applied from the time control unit are generally applied through the data pad unit, and transmit various control signals and driving voltages to the gate pad unit through a line-on-glass wiring formed between the data pad unit and the gate pad unit. .

상기 데이터 패드부와 게이트 패드부 사이를 연결하는 라인-온-글래스 배선은 액정패널의 화상표시부 외곽에 위치하며, 일반적으로 데이터 패드부와 게이트 패드부를 최단거리로 연결하게 된다.The line-on-glass wiring connecting the data pad part and the gate pad part is located outside the image display part of the liquid crystal panel, and generally connects the data pad part and the gate pad part at the shortest distance.

상기와 같은 액정패널을 첨부된 도면을 참조하여 자세히 설명하도록 한다.The liquid crystal panel as described above will be described in detail with reference to the accompanying drawings.

도2는 종래의 액정패널의 일부를 확대하여 보인 도면이다.2 is an enlarged view of a part of a conventional liquid crystal panel.

도2를 참조하면, 액정패널은 일정한 셀-갭이 유지되도록 서로 대향하여 합착된 제 1기판(111) 및 제 2기판(미도시)와, 상기 제 1기판(111) 및 제 2기판 사이의 셀-갭에 충진되는 액정층(미도시)과, 상기 1기판(111)에 종횡으로 배열되어 형성되는 복수의 게이트라인(미도시) 및 복수의 데이트라인(미도시)와, 상기 게이트라인과 데이터라인이 서로 교차하여, 구획하는 영역에 정의되는 복수의 화소가 매트릭스 형태로 배열되는 화상표시부(113)과, 상기 화상표시부(113) 외곽에 형성되어 상기 액정층의 누설을 방지하는 실패턴(160)과, 상기 실패턴(160) 외곽에 형성되어 상기 제 1기판(111) 및 제 2기판을 전기적으로 연결하는 은도트(150)와, 상기 화상표시부(113)과 상기 은도트(150)의 중간 영역에 형성되는 복수의 라인-온-글래스 배선(140)을 포함하여 구성된다.Referring to FIG. 2, the liquid crystal panel includes a first substrate 111 and a second substrate (not shown) bonded to each other so that a constant cell gap is maintained, and between the first substrate 111 and the second substrate. A liquid crystal layer (not shown) filled in a cell-gap, a plurality of gate lines (not shown) and a plurality of data lines (not shown) formed vertically and horizontally arranged on the first substrate 111, and the gate lines; An image display unit 113 in which a plurality of pixels defined in an area to be divided so that data lines cross each other and are arranged in a matrix form, and a failure turn formed outside the image display unit 113 to prevent leakage of the liquid crystal layer ( 160, a silver dot 150 formed around the failure turn 160 to electrically connect the first substrate 111 and the second substrate, the image display unit 113, and the silver dot 150. It comprises a plurality of line-on-glass wiring 140 formed in the middle region of the.

상기 제 1기판(111) 상에는 게이트 패드부와 데이터 패드부를 연결하는 라인-온-글래스 배선(140)이 형성된다. 상기 라인-온-글래스 배선(140)은 시간제어 부(미도시)로부터 상기 데이터 패드부에 공급된 각종 신호들을 상기 데이터 패드부에서 상기 게이트 패드부에 형성된 게이트 구동회로에 인가해준다.The line-on-glass wiring 140 connecting the gate pad part and the data pad part is formed on the first substrate 111. The line-on-glass wiring 140 applies various signals supplied from the time control unit (not shown) to the data pad unit from the data pad unit to the gate driving circuit formed in the gate pad unit.

상기 라인-온-글래스 배선(140)은 기판 상에 형성되어 각 게이트 구동회로 및 각 데이터 구동회로에 순차적으로 신호를 인가하게 되므로, 상기 라인-온-글래스 배선(140)의 길이를 최대한 짧게 형성하고, 배선 폭을 최대한 넓게 확보함으로써, 배선 저항을 감소시켜 상기 라인-온-글래스 배선(140)을 통해 인가되는 신호의 감쇄를 줄여야 한다. 따라서, 상기 라인-온-글래스 배선(140)은 상기 제 1기판(111)의 외곽 영역을 따라 형성되지 않고, 상기 화상표시부(113)와 상기 은도트(140) 사이의 중간 영역에 형성된다. 이와 같이, 형성되는 라인-온-글래스 배선(140)은 상기 게이트 패드부와 데이터 패드부를 최단거리로 연결할 수 있기 때문에 상기 라인-온-글래스 배선(140)을 통해 공급되는 신호들의 감쇄를 최소한으로 방지할 수 있다.Since the line-on-glass wiring 140 is formed on a substrate to sequentially apply signals to each gate driving circuit and each data driving circuit, the length of the line-on-glass wiring 140 is formed to be as short as possible. In addition, by ensuring the wiring width as wide as possible, the wiring resistance should be reduced to reduce the attenuation of the signal applied through the line-on-glass wiring 140. Therefore, the line-on-glass wiring 140 is not formed along the outer region of the first substrate 111, but is formed in the middle region between the image display unit 113 and the silver dot 140. As such, since the formed line-on-glass wiring 140 may connect the gate pad portion and the data pad portion with the shortest distance, the attenuation of signals supplied through the line-on-glass wiring 140 is minimized. It can prevent.

상기 라인-온-글래스 배선(140)은 상기 게이트라인 또는 데이터라인이 형성되는 공정에서 함께 형성되며, 그 라인-온-글래스 배선(140) 상에는 절연층과 보호막이 적층된다.The line-on-glass wiring 140 is formed together in the process of forming the gate line or the data line, and an insulating layer and a protective film are stacked on the line-on-glass wiring 140.

한편, 상기 제 1기판(111)의 실패턴(160)은 상기 화상표시부(113)의 외곽을 따라 점착성을 가진 액체인 실런트(sealant)로 형성되며, 상기 제 1기판(111)과 제 2기판을 합착한 후에 자외선으로 상기 실패턴(160)을 경화시킨다. 그런데, 상기 제 2기판 상부에서 자외선을 조사할 경우 상기 제 2기판에 형성된 블랙 매트릭스에 의해 자외선이 차단되어 상기 실패턴(160)을 경화시키기 어렵다. 따라서, 상기 제 1 기판의 하부에서 자외선을 조사하게 되는데, 이때에는 상기 실패턴(160)과 상기 실패턴(160)의 하부에 형성된 라인-온-글래스 배선(140)이 오버랩(over-lap)된 영역에는 자외선이 조사되지 않게 된다.On the other hand, the failure turn 160 of the first substrate 111 is formed of a sealant, which is a tacky liquid along the periphery of the image display unit 113, the first substrate 111 and the second substrate. After bonding to the curing the failure turn 160 with ultraviolet light. However, when ultraviolet rays are irradiated from the upper portion of the second substrate, the ultraviolet rays are blocked by the black matrix formed on the second substrate, and thus, the failure turn 160 is hardly cured. Accordingly, ultraviolet rays are irradiated from the lower portion of the first substrate, and at this time, the failure turn 160 and the line-on-glass wiring 140 formed under the failure turn 160 are overlapped. Ultraviolet rays are not irradiated to the areas of interest.

상기와 같은 자외선 조사시의 문제를 해결하기 위해 라인-온-글래스 배선(140)에 홀(hole)을 형성하게 되었는데, 도3a 및 도3b를 참조하여 상세하게 설명하면 다음과 같다.Holes are formed in the line-on-glass wiring 140 to solve the problem of ultraviolet irradiation as described above, which will be described in detail with reference to FIGS. 3A and 3B.

도3a는 액정패널의 적층구조를 간략하게 나타낸 도면이고, 도3b는 실패턴과 라인-온-글래스 배선이 오버랩된 영역의 일부를 확대하여 나타낸 도면이다.FIG. 3A is a diagram schematically illustrating a stacked structure of a liquid crystal panel, and FIG. 3B is an enlarged view of a portion of a region in which a fail turn and line-on-glass wiring overlap.

도면에 도시된 바와 같이, 액정패널은 제 1기판(111), 라인-온-글래스 배선(140), 실패턴(160), 블랙 매트릭스(165) 및 제 2기판(112)을 포함하여 구성된다.As shown in the drawing, the liquid crystal panel includes a first substrate 111, a line-on-glass wiring 140, a failure turn 160, a black matrix 165, and a second substrate 112. .

상기 제 1기판(111) 상에는 상기 라인-온-글래스 배선(140)이 형성되며, 그 라인-온-글래스 배선(140)에는 복수의 홀(175)이 구비되어 상기 제 1기판(111) 하부에서 조사되는 자외선의 일정량을 통과시킨다.The line-on-glass wiring 140 is formed on the first substrate 111, and a plurality of holes 175 are provided in the line-on-glass wiring 140 to lower the first substrate 111. Pass a certain amount of ultraviolet light emitted from

상기 라인-온-글래스 배선(140) 상에는 도면에는 도시되지 않았지만, 절연층 및 보호막이 형성되어 상기 라인-온-글래스 배선(140)의 상부층과 전기적으로 절연시킨다. 상기 라인-온-글래스 배선(140) 상에는 실패턴(160)이 형성되어 상기 제 1기판(111) 및 제 2기판(112)을 합착하며, 그 합착된 공간에 액정이 충진된다.Although not shown in the drawing, an insulating layer and a protective film are formed on the line-on-glass wiring 140 to electrically insulate the upper layer of the line-on-glass wiring 140. A failure turn 160 is formed on the line-on-glass wiring 140 to bond the first substrate 111 and the second substrate 112, and the liquid crystal is filled in the bonded space.

상기 실패턴(160) 상에는 블랙 매트릭스(165)가 형성되어 외부의 빛이 통과되지 못한다. 그리고, 상기 블랙 매트릭스(165) 상에는 상기 제 2기판(112)이 구비 된다.The black matrix 165 is formed on the failure turn 160 so that external light does not pass. In addition, the second substrate 112 is provided on the black matrix 165.

상기 라인-온-글래스 배선(140)에 형성된 홀(175)을 상세히 설명하면 다음과 같다.The hole 175 formed in the line-on-glass wiring 140 will be described in detail as follows.

상기 라인-온-글래스 배선(140)은 상기 제 1기판(111)에서 상기 실패턴(160)의 하부에 적층되므로, 상기 라인-온-글래스 배선(140)과 상기 실패턴(160)은 서로 오버랩되는 영역이 발생한다. 상기 제 1기판(111)의 하부에서 조사되는 자외선은 이와 같이 오버랩된 영역에서 불투명한 금속재질로 된 라인-온-글래스 배선(140)을 통과하지 못하여, 실패턴(160)의 경화가 어려워진다.Since the line-on-glass wiring 140 is stacked below the failure turn 160 on the first substrate 111, the line-on-glass wiring 140 and the failure turn 160 are mutually different. An overlapping area occurs. Ultraviolet rays irradiated from the lower portion of the first substrate 111 do not pass through the line-on-glass wiring 140 made of an opaque metal material in such an overlapped region, making it difficult to cure the failure turn 160. .

따라서, 도시된 바와 같이, 상기 라인-온-글래스 배선(140)과 실패턴(160)이 오버랩되는 영역에 대응하는 라인-온-글래스 배선(140)에 복수개의 홀(175)을 형성하여, 상기 홀(175)을 통해 자외선이 조사되도록 한다.Thus, as shown in the drawing, a plurality of holes 175 are formed in the line-on-glass wiring 140 corresponding to a region where the line-on-glass wiring 140 and the failure turn 160 overlap each other. Ultraviolet rays are irradiated through the holes 175.

그런데, 상기 라인-온-글래스 배선(140)에 복수개의 홀(175)을 통해 조사되는 자외선으로 상기 실패턴(160)을 경화시키게 되었지만, 복수개의 홀(175)이 형성된 라인-온-글래스 배선(140)은 배선면적의 감소로 인해 배선 저항이 증가하게 된다. 즉, 라인-온-글래스 배선(140)을 통해 인가되는 각종 제어신호 및 구동전압들이 감쇄되어 액정표시장치의 화질저하를 발생시킬 수 있다.By the way, although the failure turn 160 is cured by ultraviolet rays irradiated to the line-on-glass wiring 140 through the plurality of holes 175, the line-on-glass wiring on which the plurality of holes 175 is formed. 140, the wiring resistance is increased due to the reduction in the wiring area. That is, various control signals and driving voltages applied through the line-on-glass wiring 140 may be attenuated to generate a deterioration in image quality of the liquid crystal display.

따라서, 상기한 바와 같은 종래의 문제점을 해결하기 위해 본 발명이 안출되었으며, 본 발명의 목적은 라인-온-글래스 배선을 은도트 외곽에 형성함으로써, 라인-온-글래스 배선의 배선 면적 감소를 방지하고, 배선 저항에 의한 신호의 감쇄를 억제하여 액정표시장치의 화질저하를 개선하는 액정패널을 제공하는데 있다.Accordingly, the present invention has been devised to solve the above-mentioned conventional problems, and an object of the present invention is to form line-on-glass wiring on the outer side of the silver dot, thereby preventing a reduction in wiring area of the line-on-glass wiring. The present invention provides a liquid crystal panel which suppresses attenuation of a signal due to wiring resistance to improve image quality deterioration of a liquid crystal display device.

상기한 바와 같은 본 발명의 목적을 달성하기 위한 액정패널은 일정한 셀-갭이 유지되도록 서로 대향하여 합착되는 제 1기판 및 제 2기판; 상기 제 1기판 및 제 2기판 사이의 셀-갭에 충진되는 액정층; 상기 제 1기판 상에 복수의 화소가 매트릭스 형태로 배열되며, 실제로 화상이 표시되는 화상표시부; 상기 액정층을 저장하며, 상기 화상표시부의 외곽을 따라 형성되는 실패턴; 상기 실패턴의 외곽에 형성되며, 상기 제 1기판 및 제 2기판에 전기적으로 접속되는 은도트; 상기 은도트 외곽의 상기 제 1기판 상에 형성되는 적어도 하나의 제 1 라인-온-글래스 배선; 및 상기 화상표시부와 상기 은도트 사이의 상기 제 1기판 상에 형성되며, 상기 실패턴을 경유하는 적어도 하나의 제 2 라인-온-글래스 배선을 포함하여 구성된 것을 특징으로 한다.The liquid crystal panel for achieving the object of the present invention as described above comprises: a first substrate and a second substrate bonded to each other to maintain a constant cell-gap; A liquid crystal layer filled in the cell gap between the first substrate and the second substrate; An image display unit in which a plurality of pixels are arranged in a matrix form on the first substrate, and an image is actually displayed; A failure turn which stores the liquid crystal layer and is formed along an outer edge of the image display unit; A silver dot formed at an outer side of the failure turn and electrically connected to the first substrate and the second substrate; At least one first line-on-glass interconnection formed on the first substrate outside the silver dot; And at least one second line-on-glass wiring formed on the first substrate between the image display unit and the silver dot and passing through the failure turn.

상기와 같이 구성된 본 발명의 특징은 라인-온-글래스 배선을 은도트 외곽의 확보영역에 따라 배선 저항 및 인가되는 신호의 중요도를 고려한 배선 순서대로 최적화시켜 형성함으로써, 액정패널의 구동에 중요한 신호의 감쇄를 최대한 방지하여 다양한 면적의 액정패널에서 최적화된 화질을 표시할 수 있다는 것이다.According to the present invention, the line-on-glass wiring is formed by optimizing the wiring resistance in consideration of the wiring resistance and the importance of the applied signal according to the area secured to the outer edge of the silver dot. By preventing attenuation as much as possible, it is possible to display optimized image quality in liquid crystal panels of various areas.

상기와 같은 본 발명의 액정패널을 첨부된 도면을 참조하여 자세하게 설명하면 다음과 같다.Referring to the liquid crystal panel of the present invention as described above in detail with reference to the accompanying drawings as follows.

도4는 본 발명에 따른 액정패널을 간략하게 나타낸 도면이다.4 is a view schematically showing a liquid crystal panel according to the present invention.

도4를 참조하면, 액정패널은 서로 대향하며, 일정한 셀-갭이 유지되도록 합착된 제 1기판(211) 및 제 2기판(미도시)과, 상기 제 1기판(211) 및 제 2기판의 셀-갭에 구비된 액정층과, 상기 제 1기판(211)에 종횡으로 배열된 복수의 게이트라인 및 복수의 데이터라인과, 상기 게이트라인 및 데이터라인이 서로 교차하는 영역 에 구비된 복수의 화소(미도시)와, 상기 화소가 매트릭스 형태로 배열되고, 실제로 화상이 표시되는 영역인 화상표시부(213)와, 상기 화상표시부(213) 외곽을 따라 형성되며, 상기 액정층을 담는 실패턴(260)과, 상기 실패턴(260) 외곽에 형성되어 상기 제 1기판(211) 및 제 2기판에 전기적으로 접속되는 은도트(250)와, 상기 실패턴(260)과 상기 은도트(250) 사이에 적어도 하나가 형성되는 제 2 라인-온-글래스 배선(L2)과, 상기 은도트(250) 외곽 더미 영역에 적어도 하나가 형성되는 제 1 라인-온-글래스 배선(L1)을 구비하여 구성된다.Referring to FIG. 4, the liquid crystal panels face each other, and the first and second substrates 211 and 2 (not shown) bonded to each other to maintain a constant cell-gap, and the first and second substrates 211 and 2, respectively. A plurality of pixels provided in a liquid crystal layer provided in a cell gap, a plurality of gate lines and a plurality of data lines arranged longitudinally and horizontally on the first substrate 211, and an area where the gate lines and the data lines cross each other (Not shown), an image display unit 213 which is an area where the pixels are arranged in a matrix form, and an image is actually displayed, and a failure turn 260 which is formed along the periphery of the image display unit 213 and contains the liquid crystal layer. And a silver dot 250 formed outside the fail turn 260 and electrically connected to the first substrate 211 and the second substrate, and between the fail turn 260 and the silver dot 250. At least one second line-on-glass wiring L2 formed on the second dummy region outside the silver dot 250 Further included is a glass wiring (L1) - a first line which at least one is formed-on.

최근, 액정표시장치는 점점 박형화 및 경량화되고 있는 추세이다. 이와 같은, 박형화 및 경량화된 액정표시장치에서 중요한 것은 각종 회로, 배선 등이 형성되는 구동부 영역을 최대한 줄이고, 화상을 표시할 화상표시부의 면적을 최대한 확보하는 것이다. 그런데, 화상표시부의 면적을 넓게 확보할수록 액정패널의 게이트 패드부 영역과 데이터 패드부 영역은 줄어들게 되므로, 각종 신호라인, 정전기 방지회로 등을 형성하기 위한 공간 확보가 곤란해진다.Recently, liquid crystal displays have become increasingly thinner and lighter. In such a thinner and lighter liquid crystal display device, it is important to minimize the area of the driving unit where various circuits and wirings are formed, and to secure the maximum area of the image display unit to display an image. However, the larger the area of the image display unit is, the smaller the gate pad area and the data pad area of the liquid crystal panel become. Therefore, it becomes difficult to secure space for forming various signal lines, antistatic circuits, and the like.

따라서, 한정된 패드부 영역에 구비될 각종 신호라인, 정전기 방지회로 등을 최적화시켜 배열함으로써, 해당 액정패널의 면적에서 얻을 수 있는 최적화된 화질을 구현할 수 있을 것이다.Accordingly, by optimizing and arranging various signal lines, antistatic circuits, etc. to be provided in the limited pad area, an optimized image quality obtained in the area of the liquid crystal panel may be realized.

상기 제 1 라인-온-글래스 배선(L1) 및 제 2 라인-온-글래스 배선(L2)도 상기 화상표시부(213)의 외곽의 한정된 공간에 최적화시켜 배치하여야 한다.The first line-on-glass wiring L1 and the second line-on-glass wiring L2 should also be optimally arranged in a limited space outside the image display unit 213.

상기 제 1 라인-온-글래스 배선(L1) 및 제 2 라인-온-글래스 배선(L2)은 상기 은도트(250) 외곽의 패드부 영역에 모두 형성되는게 가장 바람직하다. 즉, 종래 의 문제점에서와 같이, 상기 은도트(250)와 상기 화상표시부(213) 사이에 형성되는 제 2 라인-온-글래스 배선(L2)은 일부는 상기 은도트(250)와 상기 실패턴(260) 사이의 협소한 영역에 형성될 수도 있으나, 대부분의 제 2 라인-온-글래스 배선(L2)은 상기 실패턴(260)을 경유하여 형성되므로, 상기 제 2 라인-온-글래스 배선(L2)에 의해 차단되는 실패턴(260) 영역에 자외선이 조사될 수 있도록 제 2 라인-온-글래스 배선(L2)에 홀을 형성해준다. 그런데, 제 2 라인-온-글래스 배선(L2)은 홀이 생성된 면적만큼 배선저항이 증가하게 되므로, 제 2 라인-온-글래스 배선(L2)을 통해 전달되는 신호의 감쇄을 일으킨다.The first line-on-glass wiring L1 and the second line-on-glass wiring L2 are most preferably formed in the pad region outside the silver dot 250. That is, as in the conventional problem, a part of the second line-on-glass wiring L2 formed between the silver dot 250 and the image display unit 213 may be partially formed by the silver dot 250 and the failure turn. The second line-on-glass wiring L2 may be formed in the narrow region between the 260, but the second line-on-glass wiring L2 is formed via the failure turn 260. A hole is formed in the second line-on-glass wiring L2 so that ultraviolet rays can be irradiated to the region of the failure turn 260 blocked by L2). However, since the wiring resistance of the second line-on-glass wiring L2 is increased by the area where holes are generated, the second line-on-glass wiring L2 causes attenuation of the signal transmitted through the second line-on-glass wiring L2.

따라서, 상기 은도트(250) 외곽의 패드부 영역에 상기 제 1 라인-온-글래스 배선(L1) 및 제 2 라인-온-글래스 배선(L2)을 최대한 형성하여야 한다.Therefore, the first line-on-glass wiring L1 and the second line-on-glass wiring L2 should be formed as much as possible in the pad region outside the silver dot 250.

상기 제 1 라인-온-글래스 배선(L1) 및 제 2 라인-온-글래스 배선(L2)은 상기 은도트(250) 및 상기 화상표시부(213) 사이의 영역과 상기 은도트(250)의 외곽패드부 영역에 각각 적어도 하나가 형성될 수 있다. 그리고, 상기 제 1 라인-온-글래스 배선(L1) 및 제 2 라인-온-글래스 배선(L2)은 상기 은도트(250) 외곽 영역에 모두 형성될 수도 있다.The first line-on-glass wiring L1 and the second line-on-glass wiring L2 are an area between the silver dot 250 and the image display unit 213 and an outer edge of the silver dot 250. At least one may be formed in each of the pad region. In addition, the first line-on-glass wiring L1 and the second line-on-glass wiring L2 may be formed in an outer region of the silver dot 250.

상기 은도트(250)의 외곽 영역에 모든 제 1 라인-온-글래스 배선(L1) 및 제 2 라인-온-글래스 배선(L2)을 형성할 수 있는 공간이 부족할 때는 상기와 같이, 제 1 라인-온-글래스 배선(L1)과 제 2 라인-온-글래스 배선(L2)이 각각 상기 은도트(250) 및 상기 화상표시부(213) 사이의 영역과 상기 은도트(250)의 외곽패드부 영역에 형성하게 된다. 이때, 액정패널의 구동에 관여하는 신호들 중 배선 면적 감소에 따른 배선 저항의 증가에 민감하게 변화하고, 그 배선 저항에 따른 신호 감쇄가 액정패널의 구동에 큰 영향을 주게되는 신호들부터 우선 순위를 고려하여, 해당 신호를 공급하는 라인들부터 패드영역이 확보되는대로 라인-온-글래스 배선으로 형성하면 된다.When there is not enough space to form all the first line-on-glass wiring L1 and the second line-on-glass wiring L2 in the outer region of the silver dot 250 as described above, the first line The on-glass wiring L1 and the second line-on-glass wiring L2 are respectively an area between the silver dot 250 and the image display unit 213 and an outer pad portion area of the silver dot 250. To form. At this time, among signals involved in driving of the liquid crystal panel, the sensitivity is changed sensitively to an increase in wiring resistance due to a decrease in wiring area, and a priority is given to signals whose signal attenuation due to the wiring resistance greatly affects driving of the liquid crystal panel. In consideration of this, the line-on-glass wiring may be formed as long as the pad region is secured from the lines supplying the corresponding signal.

상기 액정패널의 게이트 구동회로에 인가되는 각종 제어신호 및 구동전압들 중 게이트라인에 인가되어 스위칭소자를 구동시키고, 화질에 직접적인 영향을 주는 주사신호와, 화상정보와의 전압차에 의해 화소의 충전량을 결정하는 공통전압 및 액정패널의 접지전압 등은 저항에 의해 감쇄된 신호가 액정패널의 화질에 치명적인 영향을 줄 수도 있다.Among the various control signals and driving voltages applied to the gate driving circuit of the liquid crystal panel, the switching element is driven to drive the switching element, and the amount of charge of the pixel due to the voltage difference between the scan signal and the image information directly affects the image quality. The common voltage and the ground voltage of the liquid crystal panel may determine the signal attenuated by the resistor and may have a fatal effect on the image quality of the liquid crystal panel.

따라서, 자외선 조사영역의 확보를 위한 홀형성이 불필요한 상기 은도트(250) 외곽 영역에는 주사신호 공급라인, 공통전압 공급라인 및 접지라인을 우선적으로 형성하여야 할 것이다. 상기 주사신호 공급라인, 공통전압 공급라인 및 접지라인 중에서 가장 중요한 라인은 주사신호 공급라인으로서, 상기 은도트(250) 외곽 영역에 하나의 라인을 형성할 공간만 확보된다면, 상기 주사신호 공급라인을 우선적으로 형성하여야 할 것이다. 그 다음으로는 상기 공통전압 공급라인 또는 접지라인을 형성할 수 있다.Therefore, the scan signal supply line, the common voltage supply line, and the ground line should be preferentially formed in the area around the silver dot 250 where hole formation is unnecessary for securing the ultraviolet irradiation area. The most important line among the scan signal supply line, the common voltage supply line, and the ground line is the scan signal supply line. If only a space for forming one line in the outer area of the silver dot 250 is secured, the scan signal supply line It should be formed first. Next, the common voltage supply line or the ground line may be formed.

한편, 상기 주사신호 공급라인, 공통전압 공급라인 및 접지라인을 상기 은도트(250) 외곽 영역에 동시에 라인-온-글래스 배선으로 형성하게 되면, 상기 은도트(250)에서 가장 가까운 라인-온-글래스 배선을 공통전압 공급라인으로 형성할 수 있다. 즉, 상기 은도트(250)에서 가장 가까운 라인-온-글래스 배선으로 공통 전압 공급라인을 형성함으로써, 상기 공통전압 공급라인을 통해 상기 은도트(250)에 공통전압이 용이하게 인가되어 제 2기판까지 공급되도록 할 수 있다.Meanwhile, when the scan signal supply line, the common voltage supply line, and the ground line are simultaneously formed in the outer area of the silver dot 250 with line-on-glass wiring, the line-on- nearest to the silver dot 250 is formed. The glass wiring can be formed as a common voltage supply line. That is, by forming a common voltage supply line with the line-on-glass wiring closest to the silver dot 250, a common voltage is easily applied to the silver dot 250 through the common voltage supply line, thereby providing a second substrate. It can be supplied until.

상술한 바와 같이, 본 발명에 따른 액정패널은 라인-온-글래스 배선을 게이트 구동회로에 인가되는 신호들의 중요도에 따른 우선순위와 은도트 외곽 영역의 확보에 따라 은도트의 외곽 영역에 라인-온-글래스 배선을 형성함으로써, 신호들의 감쇄를 최대한 억제하고, 화질저하를 개선할 수 있다.As described above, the liquid crystal panel according to the present invention is a line-on-glass wiring line-on in the outer region of the silver dot according to the priority according to the importance of the signals applied to the gate driving circuit and to secure the outer region of the silver dot. By forming the glass wiring, it is possible to suppress attenuation of signals as much as possible and to improve image quality deterioration.

Claims (7)

일정한 셀-갭이 유지되도록 서로 대향하여 합착되는 제 1기판 및 제 2기판;A first substrate and a second substrate bonded to each other so as to maintain a constant cell-gap; 상기 제 1기판 및 제 2기판 사이의 셀-갭에 충진되는 액정층;A liquid crystal layer filled in the cell gap between the first substrate and the second substrate; 상기 제 1기판 상에 복수의 화소가 매트릭스 형태로 배열되며, 실제로 화상이 표시되는 화상표시부;An image display unit in which a plurality of pixels are arranged in a matrix form on the first substrate, and an image is actually displayed; 상기 액정층을 저장하며, 상기 화상표시부의 외곽을 따라 형성되는 실패턴;A failure turn which stores the liquid crystal layer and is formed along an outer edge of the image display unit; 상기 실패턴의 외곽에 형성되며, 상기 제 1기판 및 제 2기판에 전기적으로 접속되는 은도트;A silver dot formed at an outer side of the failure turn and electrically connected to the first substrate and the second substrate; 상기 은도트 외곽의 상기 제 1기판 상에 형성되는 적어도 하나의 제 1 라인-온-글래스 배선; 및 At least one first line-on-glass interconnection formed on the first substrate outside the silver dot; And 상기 화상표시부와 상기 은도트 사이의 상기 제 1기판 상에 형성되며, 상기 실패턴을 경유하는 적어도 하나의 제 2 라인-온-글래스 배선을 포함하여 구성된 것을 특징으로 하는 액정패널.And at least one second line-on-glass interconnection formed on the first substrate between the image display unit and the silver dot and passing through the failure turn. 제 1 항에 있어서, 상기 은도트를 통해 상기 제 1기판에서 제 2기판으로 공통전압이 인가되는 것을 특징으로 하는 액정패널.The liquid crystal panel of claim 1, wherein a common voltage is applied from the first substrate to the second substrate through the silver dot. 제 1 항에 있어서, 자외선 조사영역의 확보를 위한 홀 형성이 불필요한 상기 은도트 외곽의 상기 제 1 라인-온-글래스 배선은 주사신호 공급라인, 공통전압 공급라인 및 접지라인으로 구성되는 것을 특징으로 하는 액정패널.The method of claim 1, wherein the first line-on-glass wiring outside the silver dot, which does not need to form a hole for securing an ultraviolet irradiation region, is configured of a scan signal supply line, a common voltage supply line, and a ground line. Liquid crystal panel. 제 1 항에 있어서, 상기 실패턴을 경유하는 상기 제 2 라인-온-글래스 배선에는 자외선 조사영역의 확보를 위한 홀이 형성되는 것을 특징으로 하는 액정패널.The liquid crystal panel according to claim 1, wherein a hole for securing an ultraviolet ray irradiation area is formed in the second line-on-glass wiring via the failure turn. 삭제delete 삭제delete 제 1 항에 있어서, 상기 은도트 외곽에 형성된 제 1 라인-온-글래스 배선 중 상기 은도트에 가장 가까운 제 1 라인-온-글래스 배선은 공통전압 공급라인인 것을 특징으로 하는 액정패널.The liquid crystal panel according to claim 1, wherein the first line-on-glass wiring closest to the silver dot among the first line-on-glass wiring formed outside the silver dot is a common voltage supply line.
KR1020030097972A 2003-12-26 2003-12-26 Liquid crystal display panel KR100966433B1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020030097972A KR100966433B1 (en) 2003-12-26 2003-12-26 Liquid crystal display panel
US11/020,174 US7394515B2 (en) 2003-12-26 2004-12-27 Liquid crystal display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030097972A KR100966433B1 (en) 2003-12-26 2003-12-26 Liquid crystal display panel

Publications (2)

Publication Number Publication Date
KR20050066662A KR20050066662A (en) 2005-06-30
KR100966433B1 true KR100966433B1 (en) 2010-06-28

Family

ID=34698568

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030097972A KR100966433B1 (en) 2003-12-26 2003-12-26 Liquid crystal display panel

Country Status (2)

Country Link
US (1) US7394515B2 (en)
KR (1) KR100966433B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4851817B2 (en) * 2006-03-15 2012-01-11 シチズンホールディングス株式会社 Display device and manufacturing method thereof
JP4553401B2 (en) * 2008-03-14 2010-09-29 東芝モバイルディスプレイ株式会社 Liquid crystal display

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030051922A (en) * 2001-12-20 2003-06-26 엘지.필립스 엘시디 주식회사 Liquid crystal dispaly panel of line on glass type

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6175394B1 (en) * 1996-12-03 2001-01-16 Chung-Cheng Wu Capacitively coupled field effect transistors for electrostatic discharge protection in flat panel displays
TWI259308B (en) * 2001-04-17 2006-08-01 Nec Lcd Technologies Ltd Liquid-crystal display device and method of fabricating same
KR100855810B1 (en) * 2002-07-29 2008-09-01 비오이 하이디스 테크놀로지 주식회사 Liquid crystal display

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030051922A (en) * 2001-12-20 2003-06-26 엘지.필립스 엘시디 주식회사 Liquid crystal dispaly panel of line on glass type

Also Published As

Publication number Publication date
US20050140910A1 (en) 2005-06-30
US7394515B2 (en) 2008-07-01
KR20050066662A (en) 2005-06-30

Similar Documents

Publication Publication Date Title
US10185195B2 (en) Horizontal stripe liquid crystal display device
US7436473B2 (en) Liquid crystal display and manufacturing method thereof
KR100661826B1 (en) liquid crystal display device
KR100925455B1 (en) A liquid crystal display including the panel
KR20040060619A (en) Liquid crystal display
KR20060074854A (en) Display device
KR101650197B1 (en) Liquid Crystal Display Device and Manufacturing Method thereof
US20180239210A1 (en) Display device
US11009758B2 (en) Display panel and display device
KR100950228B1 (en) Liquid crystal display having multiple seal line and black matrix
KR101181244B1 (en) Liquid crystal display device
KR100854378B1 (en) Liquid crystal display panel and fabricating method thereof
KR100966433B1 (en) Liquid crystal display panel
KR101157961B1 (en) Liquid Crystal Display Device
KR20160141368A (en) Narrow bezel display device
KR20070048376A (en) Liquid crystal display device
KR100983753B1 (en) Liquid crystal display device
US20050088582A1 (en) Liquid crystal display
JP2020091335A (en) Thin-film transistor substrate and display panel
KR20070107948A (en) Liquid crystal display device and method for manufacturing the same
KR100654217B1 (en) Liquid crystal display panel and liquid crystal display apparatus having the same
KR20080057410A (en) Liquid crystal display device
KR20050068162A (en) Liquid crystal display
KR100469340B1 (en) LCD Display
KR20070096422A (en) Liquid crystal display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150528

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160530

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 10