KR100944266B1 - A method and system for estimating phase angle - Google Patents
A method and system for estimating phase angle Download PDFInfo
- Publication number
- KR100944266B1 KR100944266B1 KR1020070135271A KR20070135271A KR100944266B1 KR 100944266 B1 KR100944266 B1 KR 100944266B1 KR 1020070135271 A KR1020070135271 A KR 1020070135271A KR 20070135271 A KR20070135271 A KR 20070135271A KR 100944266 B1 KR100944266 B1 KR 100944266B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- synchronous
- axis
- estimated
- phase
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R21/00—Arrangements for measuring electric power or power factor
- G01R21/06—Arrangements for measuring electric power or power factor by measuring current and voltage
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/10—Measuring sum, difference or ratio
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/25—Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
- G01R19/252—Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques using analogue/digital converters of the type with conversion of voltage or current into frequency and measuring of this frequency
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R25/00—Arrangements for measuring phase angle between a voltage and a current or between voltages or currents
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Inverter Devices (AREA)
Abstract
본 발명은 입력전압에 불평형이 있는 경우 입력전압의 위상각을 추정하는 위상각 추정 방법 및 시스템에 관한 것으로, 구체적으로 삼상 정현파 전압인 입력 전압을 입력받는 단계; 입력 전압의 위상각으로 추정되는 값으로 설정된 추정각 및 입력 전압으로부터 입력전압이 추정각으로 회전하는 DQ 동기좌표계를 이용하여 표현되도록 좌표변환된 값인 동기좌표전압을 출력하는 단계; 동기좌표전압으로부터 정상분 D축 전압을 추출하는 단계; 추정각이 입력전압의 위상각과 동일한 경우에 DQ 동기좌표계로 표현되는 전압의 정상분 D축 전압으로 설정된 설정전압 및 정상분 D축 전압으로부터 설정전압과 추출된 정상분 D축 전압의 차이에 해당하는 오차전압을 출력하는 단계; 오차전압으로부터 비례적분제어를 통해 제어주파수를 출력하는 단계; 제어주파수 및 소정의 설정주파수를 합산하여 추정주파수를 출력하는 단계; 및 추정주파수를 시간에 대하여 적분하여 추정각을 설정하는 단계;를 포함하는 것을 특징으로 하는 위상각 추정 방법 및 이를 구현한 시스템에 관한 것이다. 본 발명에 따르면 불평형 전원전압 조건에 민감하지 않고 전원전압의 위상각을 정확하게 추정할 수 있다.The present invention relates to a phase angle estimating method and system for estimating a phase angle of an input voltage when an input voltage is unbalanced, and specifically, receiving an input voltage that is a three-phase sinusoidal voltage; Outputting a synchronous coordinate voltage which is a value converted from the estimated angle set to a value estimated as a phase angle of the input voltage and a value converted from the input voltage using a DQ synchronous coordinate system in which the input voltage rotates at the estimated angle; Extracting the normal D-axis voltage from the synchronous coordinate voltage; When the estimated angle is equal to the phase angle of the input voltage, it corresponds to the difference between the set voltage extracted from the set voltage and the normal D axis voltage set from the normal voltage D axis voltage of the voltage represented by the DQ synchronous coordinate system. Outputting an error voltage; Outputting a control frequency from the error voltage through proportional integral control; Summing a control frequency and a predetermined set frequency to output an estimated frequency; And setting an estimated angle by integrating the estimated frequency with respect to time. The present invention relates to a phase angle estimation method and a system implementing the same. According to the present invention, the phase angle of the power supply voltage can be accurately estimated without being sensitive to an unbalanced power supply condition.
위상각, 추정, 동기좌표계, 정상분전압 Phase angle, estimation, synchronous coordinate system, normal voltage
Description
본 발명은 입력전압에 불평형이 있는 경우 입력전압의 위상각을 추정하는 위상각 추정 방법 및 시스템에 관한 것으로, 구체적으로는 여러 가지 왜곡 전압이 발생하는 불평형 전원 전압의 정상분 전압을 동기 좌표계에서 추출하여 전원 전압의 위상각을 추정하는 방법 및 시스템에 관한 것이다.The present invention relates to a phase angle estimation method and system for estimating a phase angle of an input voltage when an input voltage is unbalanced. Specifically, a normal voltage of an unbalanced power supply voltage generating various distortion voltages is extracted from a synchronous coordinate system. The present invention relates to a method and system for estimating the phase angle of a power supply voltage.
분산 전원 시스템이나 무정전 전원 공급장치(Uninterruptible Power Supply; UPS) 등과 같은 상용 입력 전압과 연계하는 시스템의 제어를 위해서는 입력 전압의 주파수와 동기된 기준 전압을 얻는 것이 중요하다. It is important to obtain a reference voltage synchronized with the frequency of the input voltage for the control of a system in conjunction with a commercial input voltage such as a distributed power system or an uninterruptible power supply (UPS).
그래서 시스템의 제어에 있어서 입력 전압의 위상각에 대한 정보는 매우 중요한 정보가 된다. 역률 제어나 유효 전력 또는 무효 전력의 제어 등에서 전류나 전압의 지령치는 전원 전압의 위상각과 동기화가 되어야만 의미가 있기 때문이다.Therefore, the information about the phase angle of the input voltage becomes very important information in the control of the system. This is because the command value of the current or voltage in power factor control, active power or reactive power control is only meaningful when it is synchronized with the phase angle of the power supply voltage.
종래에는 평형 3상 전원 전압 조건에서 전원 전압의 위상각을 추정하는 방법으로는 V.Kaura 가 제한한 동기 좌표계를 이용하는 위상 고정 루프(Phase Locked Loop;PLL)를 이용해 위상각을 추정하는 방법(Synchronous d-q frame PLL)이 가장 널리 사용되고 있었다.Conventionally, as a method of estimating the phase angle of the power supply voltage under the balanced three-phase power supply voltage condition, a phase angle estimation method using a phase locked loop (PLL) using a synchronous coordinate system limited by V.Kaura (Synchronous dq frame PLL) was the most widely used.
도 8은 이러한 종래의 방법의 위상 고정 루프 블록을 나타낸 것이다. 도 8의 위상 고정 루프 블록은 입력 전압(Va, Vb, Vc)을 입력을 받고 DQ 변환을 이용하여 고정 좌표계의 전압 Eds, Eqs 로 변환한다. 그리고 다시 θε로 회전하는 회전좌표계의 전압 Ede, Eqe 로 변환한다.Figure 8 shows a phase locked loop block of this conventional method. The phase locked loop block of FIG. 8 receives an input voltage (V a , V b , V c ) and converts it into voltages E ds and E qs of a fixed coordinate system using a DQ transform. Then, the voltage is converted again to the voltages E de and E qe of the rotating coordinate system rotating at θ ε .
이 때, θε의 값은 비례적분(Proportional Integrate;PI) 제어기(PI Controller)의 출력에 피드 포워드(Feed Forward) 성분인 주파수 Wff를 더하여 얻은 주파수값 W*을 적분하여 얻을 수 있다.In this case, the value of θ ε can be obtained by integrating the frequency value W * obtained by adding the frequency W ff , which is a feed forward component, to the output of a proportional integral (PI) controller.
비례적분 제어기의 출력 부분의 주파수 W*이 입력 전압의 주파수와 동일하다면 θε로 회전하는 회전좌표계의 전압 Ede, Eqe 값은 직류(Direct Current;DC) 값을 갖게 된다. If the frequency W * of the output portion of the proportional integral controller is equal to the frequency of the input voltage, the voltages E de and E qe of the rotating coordinate system rotating in θ ε will have a direct current (DC) value.
즉, 비례적분 제어기의 의해 피드백 전압 Ede 를 0이 되게 제어하여 θε가 입력 전압의 위상각과 같은 값을 갖도록 제어한다. 그래서 위상 고정 루프의 출력 위상각을 입력 전압의 위상각에 고정시켜서 입력 전압의 위상각을 검출하는 원리이다.That is, the feedback voltage E de is controlled to be 0 by the proportional integration controller so that θ ε is equal to the phase angle of the input voltage. Therefore, the phase angle of the input voltage is detected by fixing the output phase angle of the phase locked loop to the phase angle of the input voltage.
이러한 종래의 방식은 매우 간단하고 입력 전압에서의 새그(Sag)나 노치(Notch), 주파수 변동과 같은 왜곡 상황에서도 안정적으로 위상각을 검출한다. 또한 고차의 고조파를 차단하도록 동기좌표계의 위상고정루프의 대역폭(Band Width)을 설계하여 입력 전압에 고차 고조파가 있는 경우에도 비교적 정확하게 위상각을 찾아낼 수 있다.This conventional method is very simple and stably detects the phase angle even under distortion conditions such as sag, notch, and frequency variation in the input voltage. In addition, the band width of the phase lock loop of the synchronous coordinate system can be designed to block higher harmonics so that the phase angle can be found relatively accurately even when the input voltage has higher harmonics.
그러나 종래의 방식에 의하면 입력 전압원에서의 사고에 의한 전원 전압 불평형으로 생기는 3차, 5차, 7차의 저차 고조파는 차단하지 못하여 검출한 위상각에 오차가 생길 수밖에 없다는 문제점이 있었다. 따라서, 종래의 방식은 여러 종류의 왜곡 전압이 발생하는 전원 전압 조건에는 적용되기에 적합하지 못한 문제점이 있었다.However, according to the conventional method, the low-order harmonics of the 3rd, 5th, and 7th orders caused by an unbalanced power supply voltage due to an accident in the input voltage source cannot be blocked, thereby causing an error in the detected phase angle. Therefore, the conventional method has a problem in that it is not suitable to be applied to a power supply voltage condition that generates various kinds of distortion voltages.
상기한 문제를 해결하기 위해 본 발명은 전원전압의 불평형에 의한 영향을 제거하기 위해 전원 전압의 정상분 전압을 추출하여 위상각을 추정하는 위상각 추정 방법 및 시스템을 제공하는 것을 목적으로 한다.In order to solve the above problems, an object of the present invention is to provide a phase angle estimation method and system for estimating the phase angle by extracting the normal voltage of the power supply voltage in order to remove the effect of unbalance of the power supply voltage.
상기한 목적을 달성하기 위해 본 발명은 삼상 정현파 전압인 입력 전압을 입력받는 단계; 입력 전압의 위상각으로 추정되는 값으로 설정된 추정각 및 입력 전압으로부터 입력전압이 추정각으로 회전하는 DQ 동기좌표계를 이용하여 표현되도록 좌표변환된 값인 동기좌표전압을 출력하는 단계; 동기좌표전압으로부터 정상분 D축 전압을 추출하는 단계; 추정각이 입력전압의 위상각과 동일한 경우에 DQ 동기좌표계로 표현되는 전압의 정상분 전압으로 설정된 설정전압 및 정상분 D축 전압으로부터 설정전압과 추출된 정상분 D축 전압의 차이에 해당하는 오차전압을 출력하는 단계; 오차전압으로부터 비례적분제어를 통해 제어주파수를 출력하는 단계; 제어주파수 및 소정의 설정주파수를 합산하여 추정주파수를 출력하는 단계; 및 추정주파수를 시간에 대하여 적분하여 추정각을 설정하는 단계;를 포함하고, 상기 동기좌표전압은 동기 D축 전압과 동기 Q축 전압을 포함하고, 상기 정상분 D축 전압을 추출하는 단계는, 상기 동기 D축 전압의 위상을 90도 지연시킨 전압인 제1전압을 출력하는 단계; 상기 동기 Q축 전압의 위상을 90도 지연시킨 전압인 제2전압을 출력하는 단계; 및 상기 동기 D축 전압, 상기 동기 Q축 전압, 상기 제1전압 및 상기 제2전압을 입력받아 소정의 연산을 통해 상기 정상분 D축 전압을 산출하는 단계;를 포함하는 것을 특징으로 하는 위상각 추정 방법 및 이를 구현한 시스템을 제공한다.In order to achieve the above object, the present invention comprises the steps of receiving an input voltage which is a three-phase sinusoidal voltage; Outputting a synchronous coordinate voltage which is a value converted from the estimated angle set to a value estimated as a phase angle of the input voltage and a value converted from the input voltage using a DQ synchronous coordinate system in which the input voltage rotates at the estimated angle; Extracting the normal D-axis voltage from the synchronous coordinate voltage; If the estimated angle is equal to the phase angle of the input voltage, the error voltage corresponding to the difference between the set voltage and the extracted normal D-axis voltage from the set voltage and the normal D-axis voltage set to the normal voltage of the voltage represented by the DQ synchronous coordinate system. Outputting; Outputting a control frequency from the error voltage through proportional integral control; Summing a control frequency and a predetermined set frequency to output an estimated frequency; And setting an estimated angle by integrating an estimated frequency with respect to time, wherein the synchronous coordinate voltage includes a synchronous D-axis voltage and a synchronous Q-axis voltage, and extracting the normal D-axis voltage, Outputting a first voltage which is a voltage obtained by delaying the phase of the synchronous D-axis voltage by 90 degrees; Outputting a second voltage which is a voltage obtained by delaying the phase of the synchronous Q-axis voltage by 90 degrees; And receiving the synchronous D-axis voltage, the synchronous Q-axis voltage, the first voltage, and the second voltage and calculating the normal D-axis voltage through a predetermined operation. An estimation method and a system implementing the same are provided.
한편, 상기한 목적을 달성하기 위해서 본 발명은 상기한 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공한다.On the other hand, in order to achieve the above object, the present invention provides a computer readable recording medium having recorded thereon a program for realizing the above method.
본 발명에 따르면 입력 전압의 정상성분을 검출하여 위상고정루프에 입력함으로써 전압 불평형이나 저차 고조파에 의한 위상각의 왜곡을 막을 수 있다. 즉, 본 발명에 따르면 불평형의 입력 전압에서 역상 성분이 제거되고 정상 성분만이 검출되므로 불평형 상황에서도 정확한 위상각 정보가 검출된다.According to the present invention, the normal component of the input voltage is detected and input to the phase locked loop, thereby preventing distortion of the phase angle caused by voltage unbalance or lower harmonics. That is, according to the present invention, since the inverse component is removed from the unbalanced input voltage and only the normal component is detected, accurate phase angle information is detected even in an unbalanced situation.
이하 본 발명의 바람직한 실시예를 도면을 참조하여 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 1은 본 발명에 따른 일실시예의 구성을 도시한 블록선도이다.1 is a block diagram showing the configuration of an embodiment according to the present invention.
본 발명의 위상각 추정 시스템(100)은 동기좌표전압출력수단(110), 정상분전압추출수단(120), 오차전압출력수단(130), 제어주파수출력수단(140), 추정주파수출력수단(150) 및 추정각출력수단(160)을 포함하여 구성된다.Phase
동기좌표전압출력수단(110)은 입력전압 및 추정각을 입력받아 입력전압이 추정각으로 회전하는 DQ 동기좌표계를 이용하여 표현되도록 좌표변환된 값인 동기좌표전압을 출력한다.The synchronous coordinate voltage output means 110 receives an input voltage and an estimated angle and outputs a synchronous coordinate voltage that is a coordinate converted value so that the input voltage is represented using a DQ synchronous coordinate system in which the input voltage rotates at the estimated angle.
입력전압은 대칭 좌표계를 이용하여 표현될 수 있는 삼상 정현파 전압이다. 추정각은 입력전압의 위상각으로 추정되는 값이다. 추정각은 추정각출력수단(160)에서 출력되어 동기좌표전압출력수단(110)에 입력된다.The input voltage is a three phase sinusoidal voltage that can be represented using a symmetrical coordinate system. The estimated angle is a value estimated by the phase angle of the input voltage. The estimated angle is output from the estimated angle output means 160 and input to the synchronous coordinate voltage output means 110.
동기좌표전압출력수단(110)은 도 2에서와 같이 구현될 수 있다. 도 2에서 동기좌표전압출력수단(110)은 정지좌표변환수단(111) 및 동기좌표변환수단(112)을 포함한다.Synchronous coordinate voltage output means 110 may be implemented as shown in FIG. In FIG. 2, the synchronous coordinate voltage output means 110 includes a stationary coordinate converting means 111 and a synchronous coordinate converting means 112.
정지좌표변환수단(111)은 입력전압을 입력받게 된다. 이러한 입력전압은 va(113), vb(114) 및 vc(115)의 세 전압으로 표현된다. 입력전압이 각 주파수 w를 가지는 평형 3상 정현파 전압인 경우 입력전압은 수학식 1 내지 수학식 3과 같이 표현된다. 여기서 V는 상전압의 최고치를 말한다.The stop coordinate converting means 111 receives an input voltage. This input voltage is represented by three voltages,
입력전압이 사고 등에 의해 나타나게 되는 불평형 3상 전압인 경우 입력전압은 수학식 4와 같이 정상분과 역상분의 2개의 평형된 3상 전압으로 분리하여 표현될 수 있다. When the input voltage is an unbalanced three-phase voltage that appears due to an accident, the input voltage may be expressed by dividing into two balanced three-phase voltages of normal and inverse phase, as shown in Equation (4).
윗첨자 +1과 -1은 각각 정상분, 역상분 변수를 의미한다. 수학식 4에서는 3상 3선식을 가정하여 영상분의 전압은 고려하지 않았다. 중성점이 없는 3상 전원에 서 영상분은 0이 되기 때문이다. φ+ 1는 정상분 전압의 초기 위상각을, φ-1은 역상분 전압의 초기 위상각을 나타낸다. Superscripts +1 and -1 mean normal and inverse phase variables, respectively. In Equation 4, the voltage of the image portion is not considered assuming a three-phase three-wire equation. This is because the image is zero in a three-phase power supply without a neutral point. φ + 1 represents the initial phase angle of the normal voltage, and φ −1 represents the initial phase angle of the reverse phase voltage.
수학식 4에서의 불평형 전압은 공간벡터를 표현하는 전압 복소수 형태로 수학식 5와 같이 나타낼 수 있다. The unbalanced voltage in Equation 4 may be expressed as Equation 5 in the form of a voltage complex representing a space vector.
정지좌표변환수단(111)은 이러한 평형 또는 불평형 입력전압의 세 전압 va(113), vb(114) 및 vc(115)를 입력받아 DQ 정지좌표계로 좌표변환하여 정지좌표전압 vds(116)와 vqs(117)를 출력한다. 정지좌표변환수단(111)에서의 좌표변환은 수학식 6에 의해 이루어질 수 있다.The stationary
입력 전압이 평형 3상 정현파 전압인 경우, 수학식 1 내지 수학식 3의 입력전압을 수학식 6을 이용해 좌표변환하면 vds(116)와 vqs(117)는 각각 수학식 7과 수학식 8과 같이 된다.Input voltages are balanced three-phase if a sine wave voltage is, if the coordinate conversion of the input voltage of Equation 1 to Equation (3) using the following equation 6 v ds (116) and v qs (117) are each equation 7 and equation (8) Becomes
동기좌표변환수단(112)은 추정각을 입력받고 이와 함께 vds(116)와 vqs(117)을 입력받아 DQ 동기좌표계로 좌표변환하여 동기좌표전압을 vde(118)와 vqe(119)를 출력한다. 동기좌표변환수단(112)에서의 좌표변환은 수학식 9에 의해 이루어질 수 있다.The synchronous
수학식 1 내지 수학식 3에서와 같이 입력전압이 평형 3상 정현파 전압인 경우 vde(118)와 vqe(119)는 추정각이 θe 이고, 입력전원의 실제 위상각이 θ이면, 수학식 7의 정지좌표전압을 입력받은 동기좌표변환수단(112)이 출력하는 동기좌표전압 vde(118)은 수학식 10과 같이 표현된다.When the input voltage is a balanced three-phase sinusoidal voltage as shown in Equations 1 to 3, v de (118) and v qe (119) have an estimated angle of θ e , and if the actual phase angle of the input power source is θ, The synchronous coordinate voltage v de (118) output by the synchronous
만일, 추정각 θe가 입력전원의 실제 위상각 θ와 거의 동일하다면 동기좌표변환수단(112)이 출력하는 동기좌표전압 vde(118)은 수학식 11과 같이 표현된다.If the estimated angle θ e is approximately equal to the actual phase angle θ of the input power source, the synchronous coordinate voltage v de 118 output by the synchronous
만일, 추정각 θe가 입력전원의 실제 위상각 θ와 일치한다면 동기좌표변환수단(112)이 출력하는 동기좌표전압 vde(118)와 vqe(119)는 수학식 12와 같이 표현된다.If the estimated angle θ e coincides with the actual phase angle θ of the input power source, the synchronous coordinate voltages v de 118 and
이는 동기좌표계의 D축 전원전압인 vde(118)의 값이 0이 되도록 추정각 θe를 수정한다면 실제 위상각과 추정각을 일치시킬 수 있음을 보여준다. This shows that if the estimated angle θ e is corrected so that the value of v de (118), which is the D axis power supply voltage of the synchronous coordinate system, becomes 0, the actual phase angle can be matched with the estimated angle.
수학식 4에서와 같이 입력전압이 불평형 3상 정현파 전압인 경우 동기좌표 변환수단(112)에서 출력하는 동기좌표계의 D축과 Q축 전압인 동기좌표전압 vde(118)와 vqe(119)는 수학식 13과 수학식 14에 의해 각각 수학식 15 및 수학식 16과 같이 표현된다.As shown in Equation 4, when the input voltage is an unbalanced three-phase sine wave voltage, the synchronous coordinate voltages v de (118) and v qe (119) which are the D-axis and Q-axis voltages of the synchronous coordinate system output from the synchronous coordinate converting means 112. Is represented by Equations 15 and 16 by Equations 13 and 14, respectively.
이 경우, 추정각이 위상각과 일치하는 경우 θe=ωt가 되므로 수학식 19의 조건 하에서 수학식 15와 수학식 16은 각각 수학식 17 및 수학식 18과 같이 나타낼 수 있다.In this case, when the estimated angle coincides with the phase angle, θ e = ωt, and thus, under Equation 19, Equations 15 and 16 may be represented by Equations 17 and 18, respectively.
정상분전압출력수단(120)은 동기좌표전압을 입력받아 동기좌표전압으로부터 동기좌표전압의 정상분 D축 전압을 추출한다. 입력전압이 사고 등에 의해 불평형 성분을 갖게 되어 수학식 4에서와 같이 불평형 3상 전압인 경우에 정상분전압출력수단(120)은 중요한 기능을 수행한다.The normal divided voltage output means 120 receives the synchronous coordinate voltage and extracts the normal divided D-axis voltage of the synchronous coordinate voltage from the synchronous coordinate voltage. In the case where the input voltage has an unbalanced component due to an accident and the like, as shown in Equation 4, the normal voltage output means 120 performs an important function.
정상분전압출력수단(120)은 도 3에서와 같이 구현될 수 있다. 도 3에서 정상분전압출력수단(120)은 제1위상지연부(121), 제2위상지연부(122) 및 연산부(123)를 포함한다.The normal voltage output means 120 may be implemented as shown in FIG. 3. In FIG. 3, the normal
정상분전압출력수단(120)에 입력되는 동기좌표전압은 동기좌표계의 D축의 전압인 동기 D축전압(124)과 동기좌표계의 Q축 전압인 동기 Q축 전압(125)을 포함할 수 있다. The synchronous coordinate voltage input to the normal divided voltage output means 120 may include a synchronous D-
동기 D축 전압(124)은 동기좌표 변환수단(112)에서 출력하는 동기좌표전압 중 vde(118)와 일치하고, 동기 Q축 전압(125)은 vqe(119)와 일치하는 것이다. The synchronous D-
제1위상지연부(121)는 동기 D축 전압 vde(124)를 입력받아 vde(124)의 위상을 90도 지연시킨 전압인 제1전압을 출력한다. 제2위상지연부(122)는 동기 Q축 전압 vqe(125)를 입력받아 vqe(125)의 위상을 90도 지연시킨 전압인 제2전압을 출력한다. 제1전압 와 제2전압 는 각각 수학식 20 및 수학식 21과 같이 표현된다.The first
제1위상지연부(121)와 제2위상지연부(122)로 전역 통과 필터(All Pass Filter;APF)를 사용할 수 있다. 전역 통과 필터를 사용하는 경우 전역 통과 필터의 차단 주파수(cut-off frequency)가 입력전원의 주파수의 2배(2ω)로 설정된다. 따라서, 정지 좌표계에서 전역 통과 필터를 사용하는 경우보다 필터의 차단 주파수가 2배로 크게 되므로 동특성 성능이 개선된다.An all pass filter (APF) may be used as the first
연산부(123)는 동기 D축 전압 vde(124), 동기 Q축 전압 vqe(125), 제1전압 및 제2전압을 입력받아 소정의 연산을 통해 정상분 D축 전압(126)을 산출한다.The
예를 들어, 이러한 소정의 연산은 동기 D축 전압 vde(124), 동기 Q축 전압 vqe(125) 및 제1전압을 합산하고, 이를 합산한 값에서 제2전압을 감산하고, 감산한 값을 반으로 나누는 연산일 수 있다. For example, such a predetermined operation adds the synchronous D-axis voltage v de (124), the synchronous Q-
동기 D축 전압 vde(124), 동기 Q축 전압 vqe(125), 제1전압 및 제2전압 을 이용하여 정상분 D축 전압(126) 및 정상분 Q축 전압을 산출하는 소정의 연산의 예는 수학식 22 내지 수학식 25에 나타나 있다. 여기서 vde +1 및 vqe +1은 각각 정상분 D축 전압(126) 및 정상분 Q축 전압에 해당한다.Synchronous D-axis voltage v de (124), Synchronous Q-axis voltage v qe (125), First voltage And second voltage An example of a predetermined operation for calculating the normal D-
위 수학식 22 내지 수학식 25의 연산을 이용한 정상분전압추출수단(120)의 구조는 도 4에 도시되어 있다. 도 4에서 정상분전압추출수단(120)은 제1위상지연부(121), 제2위상지연부(122) 및 연산부(123)를 포함한다. 도 4에서 연산부(123)는 제1합산부(1231), 제2합산부(1232), 제1감산부(1233), 제2감산부(1234), 제1곱셈부(1235) 및 제2곱셈부(1236)를 포함한다.The structure of the normal voltage extracting means 120 using the operation of Equations 22 to 25 is shown in FIG. 4. In FIG. 4, the normal voltage extracting means 120 includes a first
제1합산부(1231)는 동기 D축 전압 vde(124), 동기 Q축 전압 vqe(125), 제1전압 을 입력받아 이들을 합산한 값을 출력한다. 제1감산부(1233)는 제1합산부(1231)의 출력값 및 제2전압 를 입력받아 제1합산부(1231)의 출력값에서 제2전압 를 뺀 값을 출력한다. 제1곱셈부(1235)는 제1감산부(1233)의 출력값을 입력받아 이를 2로 나눈 값인 정상분 D축 전압(126)을 출력한다.The
제2합산부(1232)는 동기 Q축 전압 vqe(125), 제1전압 및 제2전압 를 입력받아 이들을 합산한 값을 출력한다. 제2감산부(1234)는 동기 D축 전압 vde(124) 및 제2합산부(1232)의 출력값을 입력받아 제2합산부(1232)의 출력값에서 동기 D축 전압 vde(124)을 뺀 값을 출력한다. 제2곱셈부(1236)는 제2감산부(1236)의 출력값을 입력받아 이를 2로 나눈 값인 정상분 Q축 전압을 출력한다.The
오차전압출력수단은 정상분전압출력수단(120)이 추출한 정상분 D축 전압 및 설정전압을 입력받아 오차전압을 출력한다. The error voltage output unit receives the normal D-axis voltage and the set voltage extracted by the normal
설정전압은 추정각 θe가 입력전압의 위상각 θ와 동일한 경우에 DQ 동기좌표계로 표현되는 전압의 정상분 D축 전압으로 설정된 전압이다. 즉, 설정전압 vd *는 수학식 12에 나타난 바와 같이 0일 것이다. The set voltage is a voltage set to the normal portion D-axis voltage of the voltage represented by the DQ synchronous coordinate system when the estimated angle θ e is equal to the phase angle θ of the input voltage. That is, the set voltage v d * will be 0 as shown in Equation 12.
오차전압은 설정전압 vd *와 정상분 D축 전압의 차이에 해당하는 전압이다. 오차전압은 설정전압 vd *에서 정상분 D축 전압을 뺀 값에 해당하는 것이 바람직하다.The error voltage is the voltage corresponding to the difference between the set voltage v d * and the normal D-axis voltage. Error voltage preferably corresponds to the set voltage v d * minus the normal D axis voltage.
오차전압출력수단(130)은 저역통과필터(Low Pass Filter;LPF)를 포함할 수 있다. 이 경우 저역통과필터는 위상각추정시스템(100)의 출력값인 추정각 θe의 맥동을 방지하기 위해 사용된다. The error voltage output means 130 may include a low pass filter (LPF). In this case, the low pass filter is used to prevent the pulsation of the estimated angle θ e which is the output value of the phase
오차전압출력수단(130)은 정상분 D축 전압을 저역통과필터에 통과시켜 얻은 값과 설정전압을 비교하여 얻은 값을 오차전압으로 출력할 수도 있다. 또한, 오차전압출력수단(130)은 설정전압과 정상분 D축 전압을 비교하여 얻은 값을 저역통과에 통과시켜서 얻은 값을 오차전압으로 출력할 수도 있다. The error voltage output means 130 may output the value obtained by comparing the set voltage with the value obtained by passing the normal D-axis voltage through the low pass filter as an error voltage. In addition, the error voltage output means 130 may output a value obtained by passing a value obtained by comparing the set voltage and the normal D-axis voltage through a low pass, as an error voltage.
이와 같은 저역통과필터의 사용여부 및 필터링 순서는 위상각추정시스템(100)의 사용자 또는 설계자의 선택에 따른다.The use of such a low pass filter and the filtering order depend on the user or designer's selection of the phase
제어주파수출력수단(140)은 오차전압출력수단(130)이 출력한 오차전압을 입력받아 오차전압으로부터 비례적분제어를 통해 제어주파수를 출력한다. The control frequency output means 140 receives the error voltage output from the error voltage output means 130 and outputs the control frequency through proportional integral control from the error voltage.
비례적분제어(Proportional Integral Control;PI Control)는 제어 변수인 설정전압 vd *와 기준 입력에 해당하는 정상분 D축 전압의 오차인 오차전압에 근거하여 정상분 D축 전압이 설정전압 vd *에 추종하도록 제어주파수를 출력하여 주파수 및 위상을 제어하는 것을 말한다.PI control (Proportional Integral Control; PI Control) is the control variable the setting voltage v d * and on the basis of the error of the error voltage of the normal minute D-axis voltage corresponding to a reference input normal minutes D-axis voltage setting voltage v d * Control frequency and phase by outputting control frequency to follow
비례적분제어는 비례제어(P 제어) 및 적분제어(I 제어)를 조합한 것이다. 비례제어는 오차 신호에 적당한 비례 이득(Proportional Gain) Kp를 곱하여 제어신호를 만드는 것이다. Proportional integral control is a combination of proportional control (P control) and integral control (I control). Proportional control creates a control signal by multiplying the error signal by the appropriate proportional gain K p .
적분제어는 오차 신호를 적분하여 제어신호를 만드는 것이다. 비례적분제어는 비례제어에 적분제어를 병렬로 연결해 사용하는 것이다. 적분이득(Integral Gain) Ki는 얼마나 자주 적분할 것인가를 나타낸다. 즉, 적분이득의 역수는 적분시정수(Integral Time Constant) Ti가 된다.Integral control is to integrate the error signal to create a control signal. Proportional integral control uses integral control in parallel with proportional control. Integral Gain K i indicates how often to integrate. In other words, the inverse of the integral gain is the integral time constant T i .
또한, 제어주파수출력수단(140)은 비례적분제어 대신에 비례미적분 제어(Proportional Integral Derivative Control;PID Control)를 이용해 제어주파수를 출력할 수도 있다. 미분제어(D 제어)는 오차 신호를 미분하여 제어 신호를 만드는 것이다. 비례 미적분제어는 비례적분제어에 미분제어를 병렬로 연결해 사용한다.In addition, the control
비례적분제어 또는 비례미적분제어는 그 구조에 따라 적절한 안티와인드업(anti-windup) 기법이 사용될 수도 있다. 이러한 비례적분제어 또는 비례미적분제어는 본 발명이 속하는 기술분야에서 일반적으로 사용되는 기술이므로 더 이상의 상세한 설명은 생략하도록 한다. Proper anti-windup technique may be used for the proportional integral control or the proportional calculus control depending on the structure thereof. Such proportional integral control or proportional calculus control is a technique generally used in the art to which the present invention pertains, and thus further detailed description thereof will be omitted.
제어주파수출력수단(140)에서 제어주파수를 출력하는데 비례적분제어나 비례미적분제어 중 어느 것을 선택할지는 본 시스템의 사용자 또는 설계자의 선택에 의해 결정될 수 있다. 이하에서는 비례적분제어를 사용하는 것을 가정하여 설명한다.The control frequency output means 140 may determine whether to select the proportional integral control or the proportional calculus control to output the control frequency by the user or the designer of the present system. The following description assumes the use of proportional integral control.
오차전압출력수단(130)에서 저역통과필터를 사용하였고, 추정각 θe와 입력전압의 위상각 θ의 오차가 작은 경우 저역통과필터 및 제어주파수출력수단(140)의 전달함수는 수학식 26 및 수학식 27과 같다. 여기서 Kp는 비례이득, Ki는 적분이득을 말한다.When the low pass filter is used in the error voltage output means 130 and the error between the estimated angle θ e and the phase angle θ of the input voltage is small, the transfer function of the low pass filter and the control frequency output means 140 is represented by Equation 26 and Equation 27 is shown. Where K p is proportional gain and K i is integral gain.
수학식 26 및 수학식 27의 전달함수는 표준의 2차 전달함수와 표현이 유사함을 알 수 있다. 이를 이용하여 비례적분제어기의 비례이득과 적분이득을 설정할 수 있다. It can be seen that the transfer function of Equations 26 and 27 is similar in expression to the second order transfer function of the standard. By using this, the proportional gain and the integral gain of the proportional integral controller can be set.
위상각추정시스템(100)의 성능은 수학식 26과 수학식 27의 대역폭(ωn)과 감쇠비()의 설정에 따라 결정된다. 즉, 위상각추정시스템(100)의 동특성은 대역폭(ωn)과 감쇠비()의 설정에 따라 결정되며, 고차의 고조파 전압의 효과를 줄이기 위하여는 대역폭(ωn)을 줄이는 것이 바람직하다. 즉, 시스템의 동특성과 고조파의 필터링 성능을 고려해 비례적분제어기의 비례이득과 적분이득이 설정되어야 할 것이다. The performance of the phase
추정주파수출력수단(150)은 제어주파수출력수단(140)이 출력한 제어주파수 및 소정의 설정주파수를 입력받아 제어주파수와 설정주파수의 합에 해당하는 추정주파수를 출력한다.The estimated frequency output means 150 receives the control frequency and the predetermined set frequency output by the control frequency output means 140 and outputs an estimated frequency corresponding to the sum of the control frequency and the set frequency.
설정주파수는 시스템의 설계자 또는 사용자에 의해 미리 설정되는 주파수를 말한다. 설정주파수의 값은 정격주파수인 것이 바람직하다. 즉, 설정주파수는 60 Hz로 설정되는 것이 바람직하다. 추정주파수는 입력전압의 주파수로 추정되는 주파수이다.The set frequency refers to a frequency preset by the designer or user of the system. The value of the set frequency is preferably a rated frequency. That is, the set frequency is preferably set to 60 Hz. The estimated frequency is a frequency estimated by the frequency of the input voltage.
추정각출력수단(160)은 추정주파수출력수단(150)이 출력한 추정주파수를 입력받아 추정주파수를 시간에 대하여 적분하여 추정각을 출력한다. 출력된 추정각은 다시 동기좌표전압출력수단(110)에 입력된다.The estimated
추정각출력수단(160)이 출력하는 추정각의 초기값은 위상각추정시스템(100)의 사용자 또는 설계자에 의해 임의로 설정될 수 있다. 이러한 추정각의 초기값은 동기좌표전압출력수단(110)에 입력전압과 함께 처음에 입력되는 값을 말한다. The initial value of the estimated angle output by the estimated angle output means 160 may be arbitrarily set by a user or a designer of the phase
이와 같이 정상분 D축 전압을 추출하여 비례적분 제어의 입력으로 이용하면 입력전압이 불평형 3상 정현파 전압에 해당하더라도 입력전압의 위상각을 올바르게 추정할 수 있게 된다.In this way, if the normal D-axis voltage is extracted and used as an input for proportional integral control, the phase angle of the input voltage can be correctly estimated even if the input voltage corresponds to an unbalanced three-phase sinusoidal voltage.
도 5와 도 6은 전력 계통의 1선 지락, 선간 단락 사고에 의해 발생하는 입력전압의 불평형 전원전압 조건의 경우에 본 발명의 위상각추정시스템(100)을 이용하여 시뮬레이션한 결과를 나타내는 그래프이다.5 and 6 are graphs showing the results of simulation using the phase
도 5와 도 6에는 입력전압 va(511, 611), vb(512, 612) 및 vc(513, 613)에 대한 그래프(51, 61), 추정각 θe 에 대한 그래프(52, 62), 제어주파수출력수단(140)이 출력하는 제어주파수와 설정주파수의 오차에 대한 그래프(53, 63) 및 정상분 D축 전압이 저역통과필터를 통과한 값(542, 642)과 정상분 Q축 전압(541, 641)에 대한 그래프(64)가 도시되어 있다.5 and 6
도 5와 도 6은 정상분과 역상분 전압의 크기가 각각 정격전압의 70%, 30%인 불평형 전원전압이 입력전압으로 위상각추정시스템(100)에 입력되어도 정상분 D축 전압이 맥동 없이 제어됨을 볼 수 있다. 또한, 위상각추정시스템(100)이 입력전압의 위상각 θ를 위상각 추정시스템이 정확하게 추정하고 빠른 동특성을 보이는 것은 제어주파수와 설정주파수의 오차에 대한 그래프(53, 63)를 통해 확인할 수 있다.5 and 6 show that the normal D-axis voltage is controlled without pulsation even when an unbalanced power supply voltage having normal and reverse phase voltages of 70% and 30% of the rated voltage is input to the phase
도 7은 본 발명의 일실시예에서의 위상각 추정 방법의 흐름을 도시한 흐름도이다.7 is a flowchart illustrating a flow of a phase angle estimation method according to an embodiment of the present invention.
동기좌표전압출력수단(110)은 삼상 정현파 전압인 입력 전압을 입력받는다(S71). 입력전압은 주파수 ω를 갖는 평형 3상 정현파 전압인 경우에는 수학식 1 내지 수학식 3과 같이 표현될 수 있으며, 불평형 3상 전압인 경우 수학식 4와 같이 표현될 수 있다.Synchronous coordinate voltage output means 110 receives an input voltage that is a three-phase sine wave voltage (S71). The input voltage may be represented by Equations 1 to 3 in the case of a balanced three-phase sinusoidal voltage having a frequency ω, and may be represented by Equation 4 in the case of an unbalanced three-phase voltage.
동기좌표전압출력수단(110)은 추정각 및 입력전압으로부터 입력전압이 추정각으로 회전하는 DQ 동기좌표계를 이용하여 표현되도록 좌표변환된 값인 동기좌표전압을 출력한다(72). 동기좌표전압을 출력하는 것은 정지좌표변환 및 동기좌표변환에 의해 이루어질 수 있음은 앞서 설명한 바와 같다.The synchronous coordinate voltage output means 110 outputs a synchronous coordinate voltage, which is a value converted from coordinates such that the input voltage is expressed using the DQ synchronous coordinate system in which the input voltage rotates at the estimated angle from the estimated angle and the input voltage (72). As described above, the outputting of the synchronous coordinate voltage may be performed by the stop coordinate transformation and the synchronous coordinate transformation.
추정각은 입력전압의 위상각으로 추정되는 것으로 설정된 값이다. 이러한 추정각은 추정각출력수단(160)에서 출력되어 동기좌표전압출력수단(110)에 입력된다.The estimated angle is a value set to be estimated as the phase angle of the input voltage. The estimated angle is output from the estimated angle output means 160 and input to the synchronous coordinate voltage output means 110.
정상분전압추출수단(120)은 동기좌표전압으로부터 정상분 D축 전압을 추출한다(S73). 정상분전압추출수단(120)이 정상분 D축 전압을 추출하는 것은 다음의 예와 같이 이루어질 수 있다.The normal voltage extracting means 120 extracts the normal D-axis voltage from the synchronous coordinate voltage (S73). Extracting the normal D-axis voltage by the normal voltage extracting means 120 may be performed as in the following example.
동기좌표전압출력수단(110)이 출력하는 동기좌표전압은 동기좌표계의 D축의 전압인 동기 D축전압과 동기좌표계의 Q축 전압인 동기 Q축 전압을 포함한다. The synchronous coordinate voltage output by the synchronous coordinate voltage output means 110 includes a synchronous D-axis voltage that is a voltage of the D-axis of the synchronous coordinate system and a synchronous Q-axis voltage that is a Q-axis voltage of the synchronous coordinate system.
제1위상지연부(121)는 이 중 동기 D축 전압의 위상을 90도 지연시킨 전압인 제1전압을 출력한다. 제2위상지연부(122)는 동기 Q축 전압의 위상을 90도 지연시킨 전압인 제2전압을 출력한다.The first
이러한 제1전압을 출력하는 단계 및 상기 제2전압을 출력하는 단계에서는 전역통과필터일 수 있다. 즉, 제1위상지연부와 제2위상지연부가 전역통과필터일 수 있음은 앞서 살펴본 바와 동일하다.The outputting of the first voltage and the outputting of the second voltage may be global pass filters. That is, the first phase delay unit and the second phase delay unit may be the global pass filter as described above.
연산부(123)는 동기 D축 전압, 동기 Q축 전압, 제1전압 및 제2전압을 입력받아 소정의 연산을 통해 정상분 D축 전압을 산출한다. The
소정의 연산은 동기 D축 전압, 동기 Q축 전압 및 제1전압을 합산하고, 합산한 값에서 제2전압을 감산하고, 감산한 값을 반으로 나누는 연산인 것일 수 있다. The predetermined operation may be an operation of adding the synchronous D-axis voltage, the synchronous Q-axis voltage, and the first voltage, subtracting the second voltage from the sum, and dividing the subtracted value in half.
즉, 동기 D축 전압 vde, 동기 Q축 전압 vqe, 제1전압 및 제2전압 을 이용하여 정상분 D축 전압 및 정상분 Q축 전압을 산출하는 소정의 연산의 예는 수학식 22 내지 수학식 25와 같음은 앞서 살펴본 바와 같다.That is, the synchronous D-axis voltage v de , the synchronous Q-axis voltage v qe , the first voltage And second voltage An example of a predetermined operation of calculating the normal D-axis voltage and the normal Q-axis voltage by using Equations 22 to 25 is as described above.
위에서 설명한 예 외에도 동기좌표전압으로부터 정상분 D축 전압을 추출하는 방식에는 여러 가지가 있을 수 있으며, 입력전압을 동기좌표전압으로 좌표변환시키고 그로부터 정상분 D축 전압을 추출하여 추정각을 설정하는 것은 모두 본 발명의 범위에 속한다 할 것이다.In addition to the examples described above, there are a number of ways to extract the normal D-axis voltage from the synchronous coordinate voltage.Coordinate transformation of the input voltage to the synchronous coordinate voltage and extracting the normal D-axis voltage from it set the estimated angle. All will be within the scope of the present invention.
오차전압출력수단(130)은 설정전압 및 정상분 D축 전압으로부터 오차전압을 출력한다(S74). 설정전압은 추정각이 입력전압의 위상각과 동일한 경우에 DQ 동기좌표계로 표현되는 전압의 정상분 D축 전압으로 설정된 것이다. The error voltage output means 130 outputs an error voltage from the set voltage and the normal D-axis voltage (S74). The set voltage is set to the normal D-axis voltage of the voltage represented by the DQ synchronous coordinate system when the estimated angle is equal to the phase angle of the input voltage.
오차전압은 설정전압과 정상분 D축 전압의 차이에 해당하는 것이다. 오차전압출력수단(130)이 오차전압을 출력하는 과정에서 저역통과필터가 사용될 수 있음은 앞서 설명한 바와 같다.The error voltage corresponds to the difference between the set voltage and the normal D-axis voltage. As described above, the low pass filter may be used in the process of outputting the error voltage by the error voltage output means 130.
제어주파수출력수단(140)은 오차전압으로부터 비례적분제어를 통해 제어주파 수를 출력한다(S75). 앞서 살펴본 바와 같이 제어주파수출력수단(140)은 제어주파수를 출력하기 위해 비례적분제어에 미분제어도 추가로 포함시킬 수 있다.The control frequency output means 140 outputs the control frequency through the proportional integral control from the error voltage (S75). As described above, the control
추정주파수출력수단(150)은 제어주파수 및 소정의 설정주파수를 합산하여 추정주파수를 출력한다(S76). 설정주파수는 시스템의 설계자 또는 사용자에 의해 미리 설정되는 주파수를 말한다. 설정주파수의 값은 정격주파수 60 Hz로 설정되는 것이 바람직하다. 추정주파수는 입력전압의 주파수로 추정되는 주파수이다.The estimated frequency output means 150 outputs the estimated frequency by summing the control frequency and the predetermined set frequency (S76). The set frequency refers to a frequency preset by the designer or user of the system. The value of the set frequency is preferably set to the rated frequency 60 Hz. The estimated frequency is a frequency estimated by the frequency of the input voltage.
추정각출력수단(160)은 추정주파수를 시간에 대하여 적분하여 추정각을 설정한다(S77). 이렇게 설정된 추정각은 다시 새로운 추정각의 설정을 위해 동기좌표전압을 출력하는데 피드백 입력으로 이용될 것이다.The estimated angle output means 160 sets the estimated angle by integrating the estimated frequency with respect to time (S77). The estimated angle thus set will be used as a feedback input to output the synchronous coordinate voltage to set a new estimated angle.
본 발명의 상기 방법은 또한 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로 구현하는 것이 가능하다. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의하여 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록장치를 포함한다. 컴퓨터가 읽을 수 있는 기록매체의 예로는, ROM, RAM, CD-ROM, 자기 테이프, 플로피 디스크, 광데이터 저장장치 등이 있으며, 또한 캐리어 웨이브(예를 들어 인터넷을 통한 전송)의 형태로 구현되는 것도 포함한다. 또한 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장되고 실행될 수 있다.The method of the present invention can also be embodied in computer readable code on a computer readable recording medium. The computer-readable recording medium includes all kinds of recording devices in which data that can be read by a computer system is stored. Examples of computer-readable recording media include ROM, RAM, CD-ROM, magnetic tape, floppy disk, optical data storage, and the like, which are also implemented in the form of a carrier wave (for example, transmission over the Internet). It also includes. The computer readable recording medium can also be distributed over network coupled computer systems so that the computer readable code is stored and executed in a distributed fashion.
이상에서 실시예를 통해 설명한 본 발명의 기술적 범위는 상기 기재된 실시예에 한정되는 것은 아니고 본 발명의 사상 및 범위를 벗어나지 않는 범위에서 다양하게 수정 및 변형될 수 있음은 본 발명이 속한 기술 분야에서 통상의 지식을 가 진 자에게 명백하다. 따라서 그러한 변형예 또는 수정예들은 본 발명의 특허청구범위에 기재된 발명의 범위에 속한다 해야 할 것이다.The technical scope of the present invention described above through the embodiments is not limited to the above-described embodiments, and various modifications and changes may be made without departing from the spirit and scope of the present invention. It is evident to those who have knowledge. Therefore, such modifications or variations will have to be belong to the scope of the invention described in the claims of the present invention.
도 1은 본 발명에 따른 일실시예의 위상각 추정 시스템의 구성을 도시한 블록선도.1 is a block diagram showing the configuration of a phase angle estimation system according to an embodiment of the present invention.
도 2는 본 발명에 따른 일실시예에서 동기좌표전압출력수단의 일 예의 구성을 도시한 블록선도.Figure 2 is a block diagram showing an example of the configuration of the synchronous coordinate voltage output means in one embodiment according to the present invention.
도 3은 본 발명에 따른 일실시예에서 정상분전압출력수단의 일 예의 구성을 도시한 블록선도.Figure 3 is a block diagram showing an example of the configuration of the normal voltage output means in one embodiment according to the present invention.
도 4는 본 발명에 따른 일실시예에서 정상분전압출력수단의 일 예의 구성을 도시한 블록선도.Figure 4 is a block diagram showing the configuration of an example of the normal voltage output means in one embodiment according to the present invention.
도 5는 본 발명의 위상각 추정 시스템을 이용하여 시뮬레이션한 결과의 그래프.5 is a graph of simulation results using the phase angle estimation system of the present invention.
도 6은 본 발명의 위상각 추정 시스템을 이용하여 시뮬레이션한 결과의 그래프.6 is a graph of simulation results using the phase angle estimation system of the present invention.
도 7은 본 발명에 따른 일실시예의 위상각 추정 방법의 흐름을 도시한 흐름도.7 is a flowchart illustrating a flow of a phase angle estimation method according to an embodiment of the present invention.
도 8은 종래의 PLL에 의한 위상각 추정 방법의 제어 블록도.8 is a control block diagram of a phase angle estimation method using a conventional PLL.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070135271A KR100944266B1 (en) | 2007-12-21 | 2007-12-21 | A method and system for estimating phase angle |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070135271A KR100944266B1 (en) | 2007-12-21 | 2007-12-21 | A method and system for estimating phase angle |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090067570A KR20090067570A (en) | 2009-06-25 |
KR100944266B1 true KR100944266B1 (en) | 2010-02-24 |
Family
ID=40995273
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070135271A KR100944266B1 (en) | 2007-12-21 | 2007-12-21 | A method and system for estimating phase angle |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100944266B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101451008B1 (en) * | 2013-03-08 | 2014-10-15 | 주식회사 엘지유플러스 | Controller, controlling method, and recording medium for grid synchronization |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012138340A1 (en) * | 2011-04-07 | 2012-10-11 | Hewlett-Packard Development Company, L.P. | Systems and methods for determining a power phase and/or a phase rotation |
KR101357777B1 (en) * | 2013-06-17 | 2014-02-04 | 주식회사 이온 | Method for controling input power factor of uninterruptible power system |
KR101426527B1 (en) * | 2013-07-23 | 2014-08-13 | 한국해양과학기술원 | phase tracking apparatus for 3-phase power |
KR102200554B1 (en) | 2019-05-28 | 2021-01-08 | 효성중공업 주식회사 | Phase detecting device of system voltage |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980015077A (en) * | 1996-08-19 | 1998-05-25 | 김광호 | Phase angle detection circuit of three-phase alternating current |
KR20010064014A (en) * | 1999-12-24 | 2001-07-09 | 이구택 | Three phase pwm rectifing apparatus and method |
KR20050070648A (en) * | 2003-12-30 | 2005-07-07 | 한국전력공사 | The robust thyrister firing control device for the unbalanced voltage and its method |
JP2007209164A (en) * | 2006-02-03 | 2007-08-16 | Ebara Densan Ltd | Method for detecting phase angle and inverter |
-
2007
- 2007-12-21 KR KR1020070135271A patent/KR100944266B1/en active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980015077A (en) * | 1996-08-19 | 1998-05-25 | 김광호 | Phase angle detection circuit of three-phase alternating current |
KR20010064014A (en) * | 1999-12-24 | 2001-07-09 | 이구택 | Three phase pwm rectifing apparatus and method |
KR20050070648A (en) * | 2003-12-30 | 2005-07-07 | 한국전력공사 | The robust thyrister firing control device for the unbalanced voltage and its method |
JP2007209164A (en) * | 2006-02-03 | 2007-08-16 | Ebara Densan Ltd | Method for detecting phase angle and inverter |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101451008B1 (en) * | 2013-03-08 | 2014-10-15 | 주식회사 엘지유플러스 | Controller, controlling method, and recording medium for grid synchronization |
Also Published As
Publication number | Publication date |
---|---|
KR20090067570A (en) | 2009-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Golestan et al. | Single-phase PLLs: A review of recent advances | |
CN106655276B (en) | Phase locking method suitable for three-phase power grid voltage | |
Karimi-Ghartemani | A novel three-phase magnitude-phase-locked loop system | |
CN109617550B (en) | Control method of single-phase-locked loop based on second-order generalized integrator | |
CN110557118B (en) | Phase locking device and phase locking method | |
KR100944266B1 (en) | A method and system for estimating phase angle | |
JP6406268B2 (en) | Periodic disturbance suppression control device | |
Ahmad et al. | A new simple structure PLL for both single and three phase applications | |
KR101213333B1 (en) | Apparatus and method of controlling output of a single phase grid connected inverter | |
CN109358228B (en) | Power grid voltage positive and negative sequence component real-time estimation method based on double enhanced phase-locked loops | |
WO2021152788A1 (en) | System frequency detector | |
KR100930955B1 (en) | Phase Tracking System Using FFT in Power System and Its Method | |
KR102200554B1 (en) | Phase detecting device of system voltage | |
JP3184125B2 (en) | Three-phase AC phase angle detection circuit | |
KR20140041100A (en) | Method for minimizing non-characteristic harmonics using observer pll of hvdc system | |
CN116191425A (en) | Distributed power supply harmonic compensation control method and related equipment | |
Mojdehipoor et al. | Performance comparison of synchronous reference frame-based PLLs topologies under power quality disturbances | |
CN112415266B (en) | Active power filter load harmonic current extraction method | |
WO2021152789A1 (en) | System frequency detector | |
KR102182594B1 (en) | Synchronous reference frame pahse locked loop, method and system for dc offset compensation of single phase grid connected inverter | |
Shi et al. | Adaptive quadrant filter based phase locked loop system | |
JP2005003530A (en) | Phase detector | |
Jorge et al. | Sequences detection of an unbalanced sinusoidal voltage of unknown frequency using a reduced-order observer | |
KR101451008B1 (en) | Controller, controlling method, and recording medium for grid synchronization | |
JP4191582B2 (en) | AC voltage drop detection device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130117 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20151231 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20170202 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20180206 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20190104 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20200214 Year of fee payment: 11 |