KR100839894B1 - 반도체 장치 및 그 제조 방법 - Google Patents
반도체 장치 및 그 제조 방법 Download PDFInfo
- Publication number
- KR100839894B1 KR100839894B1 KR1020027012265A KR20027012265A KR100839894B1 KR 100839894 B1 KR100839894 B1 KR 100839894B1 KR 1020027012265 A KR1020027012265 A KR 1020027012265A KR 20027012265 A KR20027012265 A KR 20027012265A KR 100839894 B1 KR100839894 B1 KR 100839894B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- region
- semiconductor layer
- soi
- oxide film
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 68
- 238000000034 method Methods 0.000 title claims abstract description 44
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 9
- 238000002955 isolation Methods 0.000 claims abstract description 49
- 238000000926 separation method Methods 0.000 claims abstract description 25
- 229910052814 silicon oxide Inorganic materials 0.000 claims abstract description 16
- 230000003647 oxidation Effects 0.000 claims abstract description 12
- 238000007254 oxidation reaction Methods 0.000 claims abstract description 12
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 7
- 238000005121 nitriding Methods 0.000 claims abstract description 7
- 239000000758 substrate Substances 0.000 claims description 39
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 26
- 239000012535 impurity Substances 0.000 claims description 19
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 14
- 229910052757 nitrogen Inorganic materials 0.000 claims description 14
- 229910052710 silicon Inorganic materials 0.000 claims description 14
- 239000010703 silicon Substances 0.000 claims description 14
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 4
- 125000004433 nitrogen atom Chemical group N* 0.000 claims description 4
- 238000009413 insulation Methods 0.000 claims description 2
- 229910004298 SiO 2 Inorganic materials 0.000 abstract description 16
- 150000004767 nitrides Chemical class 0.000 abstract description 12
- 230000003071 parasitic effect Effects 0.000 abstract description 6
- 238000005530 etching Methods 0.000 description 10
- 239000007789 gas Substances 0.000 description 8
- 238000009792 diffusion process Methods 0.000 description 7
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 238000005498 polishing Methods 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 4
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 4
- 238000000137 annealing Methods 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 235000012431 wafers Nutrition 0.000 description 3
- 238000010306 acid treatment Methods 0.000 description 2
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 241000293849 Cordylanthus Species 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- -1 Si 3 N 4 Chemical class 0.000 description 1
- 229910020177 SiOF Inorganic materials 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910021485 fumed silica Inorganic materials 0.000 description 1
- 239000012774 insulation material Substances 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- WQGWDDDVZFFDIG-UHFFFAOYSA-N pyrogallol Chemical compound OC1=CC=CC(O)=C1O WQGWDDDVZFFDIG-UHFFFAOYSA-N 0.000 description 1
- 239000002002 slurry Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
- H01L29/66772—Monocristalline silicon transistors on insulating substrates, e.g. quartz substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42384—Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4908—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78603—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
- H01L21/76283—Lateral isolation by refilling of trenches with dielectric material
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Thin Film Transistor (AREA)
- Element Separation (AREA)
Abstract
SIO층에 MOSFET를 형성하기 위해 메사(Mesa)형 분리 기술, 또는 STI 분리법을 적용한 경우에도, SOI 활성층에서의 농도 저하를 방지하는 동시에, 기생 MOSFET가 형성되지 않도록 개량된 반도체 장치, 및 그 제조 방법을 제공한다. 복수의 소자 영역을 분리 형성하는 소자 분리 공정에 있어서, 질화막(Si3N4)과 산화막(SiO
2)과의 적층막을 소자 분리 마스크로 하여, 소자 분리 영역으로부터 반도체층(SOI층)을 에칭에 의해 제거한다. 다음에, 질화 산화 처리에 의해 SOI층(3)의 측벽면에 SiON막(7)을 형성하고, 그 후, STI법으로 소자 분리를 실행하고, 최후에 산화막(9) 및 전극(10)을 형성하여 MOSFET가 완성된다.
SOI층, 반도체층, 산화막, 전극, 질화막.
Description
본 발명은 소자 분리 영역에 의해 구분된 소자 영역에 MOS 트랜지스터를 형성하는 반도체 장치 및 그 제조 방법에 관한 것이며, 특히, SOI형 반도체 장치로 SOI 활성층의 단부에서의 절연 기판에 대한 불순물 확산을 억제하는 신규 방법에 관한 것이다.
최근, 반도체 집적 회로의 미세화가 진전되어, 실리콘 기판과 MOS 트랜지스터 사이에 절연체를 배치함으로써, 기판과 접합부(junction) 간의 접합 용량을 저감하여 소비 전력을 낮추도록 한 SOI(Silicon On Insulator) 구조가 주목되고 있다. 이러한 SOI형 반도체 장치에서는, 실리콘 산화막을 절연막으로 하는 소자 간의 분리가 실행되기 때문에, 집적도가 높은 SOI형 반도체 장치에서도 용이하게 소프트 에러 및 래치 업이 억제되어, 높은 신뢰성을 확보할 수 있다. 또, SOI 구조의 집적 회로 장치에서는, 소자 영역에서의 불순물 확산층에서의 접합 용량을 줄일 수 있으므로, 스위칭에 따르는 충방전 전류가 적어져 고속화, 저소비 전력화를 도모하는 데에도 유리하게 된다.
SOI형 반도체 장치에서는, 소자 영역에 트랜지스터를 형성할 때, 게이트 구 조 및 배선 공정 등에는 통상의 벌크 실리콘 웨이퍼에 트랜지스터를 형성하는 것과 동일한 프로세스를 적용할 수 있다. 그러나, 종래부터 잘 알려져 있는 LOCOS(Local Oxidation of Silicon)법을 적용하여 SOI형 반도체 장치의 소자 간 분리를 실행하는 경우에는, 필드 산화 속도에 패턴 의존성이 있기 때문에, 통상의 벌크 실리콘 웨이퍼에 적용되는 프로세스를 사용하면 다음과 같은 문제가 있었다.
이하, 종래의 소자 분리법에 대하여 도면을 참조하면서 설명한다.
도 6은 LOCOS법에 의한 종래의 SOI형 반도체 장치의 소자 간 분리를 설명하는 반도체 장치의 단면도이다. LOCOS 산화막(111)은 패턴화된 질화막을 마스크로 선택 산화에 의해 형성된다. 좁은 소자 분리 영역에서 LOCOS 산화막이 매입(埋入) 산화막에 도달하고, 소자 사이가 완전히 분리될 때까지 산화를 진행하면, 도 6에 나타내는 것과 같이, 넓은 소자 분리 영역의 LOCOS 산화막(111)에서는, SOI층(112)이 매입 산화막(113)으로부터의 순환에 의한 산화의 영향을 받아, 소자 분리 영역에 접하는 부분(114)에서 새의 부리 형상으로 변형된다. (115)는 실리콘 기판이다. SOI층(112)이 변형되면, 변형 부분(114)으로부터의 응력 비틀림(스트레스)이 조장되고, SOI층(112)의 소자 영역에 결정(結晶) 결함이 형성되어 소스, 드레인 간의 리크를 초래한다고 하는 문제가 있었다. 또, 회로의 미세화에 따라, 통상의 벌크 실리콘 웨이퍼와 동일하게 LOCOS 단부에서의 치수 변환차도 문제가 된다.
그래서, LOCOS법에서의 스트레스의 문제, 또는 치수 변환차의 문제를 경감하는 SOI형 반도체 장치의 소자 분리 방법으로서, STI(Shallow Trench Isolation)법, 및 메사(Mesa)형 분리 기술에 의한 소자 간 분리 방법이 유력시되고 있다.
도 7은 STI 분리된 SOI형 반도체 장치의 단면 구조를 나타내는 도면이다. STI 분리법에서는, SOI층(112)을 가공하여 섬 모양의 소자 형성 영역을 형성한 후, 소자 분리 영역을 STI 절연막(116)으로 메운 다음 화학 기계 연마(CMP)에 의해 표면을 평탄화한다. 그 후, 소자 분리 마스크를 제거한다. (117)은 게이트 산화막, (118)은 게이트 전극이다. 이 STI 분리법은 SOI층(112)이 50nm 이상으로 두껍게 형성된 SOI형 반도체 장치에 적용되는 것이 많다.
도 8은 메사형 분리된 SOI형 반도체 장치의 단면 구조를 나타내는 도면이다. 메사형 분리 기술에서는, SOI층(112)을 가공하여 실리콘의 섬을 형성하고, 측벽을 산화한 후, 소자 분리 마스크를 제거한다. 그 후, 불순물을 도입하여 게이트 산화를 실행하고, 다시 게이트 전극(118)의 형성 공정으로 진행한다. 메사형 분리는 SOI층(112)을 선택적으로 분리 가공하는 것만으로 소자 영역의 분리가 가능하며, SOI층(112)이 얇은 SOI형 반도체 장치에 적용된다.
그러나, 도 7, 도 8에 나타내는 어느 분리 방법을 적용한 경우에도, SOI층(112) 내에 확산된 불순물이 그 아래의 매입 산화막(113) 중에도 확산되는 영향으로, SOI 활성층에서의 불순물 농도가 저하된다. 또, 열 산화막을 통해 게이트 전극이 SOI층과 접해 있는 부분(112a)에서는, 가로 방향이나 경사 방향에서의 확산도 생기기 때문에 활성층의 농도 프로파일이 변화되어 불균일하게 되고, 거기에 임계값 전압이 낮은 기생(寄生) MOSFET가 형성된다. 그 결과, 트랜지스터 전체의 서브임계값 특성에 험프가 발생하여, 우수한 턴 오프 특성이 얻어지지 않는다고 하는 문제가 있었다.
본 발명의 목적은 메사형 분리 기술, 또는 STI 분리법을 적용하여 MOSFET를 형성하는 경우, SOI 활성층에서의 농도 저하를 방지하는 동시에, 기생 MOSFET가 형성되지 않도록 개량된 SOI 구조의 반도체 장치 및 그 제조 방법을 제공하는 것에 있다.
상기 목적을 달성하기 위해, 소자 분리 영역에 의해 구분된 소자 영역에 MOS 트랜지스터를 형성하는 반도체 장치가 제공된다. 이 반도체 장치는 절연 기판과, 상기 절연 기판 상의 소자 영역에 형성된 반도체층과, 상기 반도체층의 측벽면을 덮도록 형성된 절연층을 구비하고, 상기 절연 기판의 표면 일부, 및 상기 절연층에 질소 원자가 도입되어 있는 것을 특징으로 한다.
또, 절연 기판 상의 소자 분리 영역에 의해 구분된 소자 영역에 MOS 트랜지스터를 형성하는 반도체 장치의 제조 방법을 제공할 수 있다. 이 반도체 장치의 제조 방법은 상기 절연 기판 상의 반도체층 중 소자 분리 영역으로부터 반도체층을 제거하는 소자 분리용 마스크를 형성하는 마스크 공정과, 상기 소자 분리용 마스크를 사용하여 소자 분리 영역으로부터 반도체층을 제거하는 제거 공정과, 상기 절연 기판에 대하여 질화 산화 처리를 실행하여, 상기 소자 영역의 반도체층 측벽면 및 상기 절연 기판 상의 반도체층과 접하는 부분에 질소 원자를 도입하는 질소 도입 공정과, 상기 소자 영역의 반도체층에 불순물을 도입하여 활성층 영역을 형성하는 소자 형성 공정과, 상기 소자 영역에 산화막 및 전극을 형성하는 게이트 형성 공정으로 구성된다.
본 발명에 의하면, SOI형 반도체 장치로 SOI 활성층의 단부에서의 절연 기판에 대한 불순물 확산을 억제할 수 있다.
도 1은 제1 실시 형태에서의 소자 분리 공정을 설명하는 반도체 장치의 단면도이다.
도 2는 제1 실시 형태에서의 질소 도입 공정을 설명하는 반도체 장치의 단면도이다.
도 3은 제1 실시 형태에서의 절연층 매입 공정, 소자 형성 공정, 및 게이트 형성 공정을 설명하는 반도체 장치의 단면도이다.
도 4는 메사형 분리된 SOI형 반도체 장치의 단면 구조를 나타내는 도면이다.
도 5는 SOI층의 측벽면에 Si3N4에 의한 사이드 월이 형성된 SOI형 반도체 장치의 단면 구조를 나타내는 도면이다.
도 6은 LOCOS법에 의한 종래의 SOI형 반도체 장치의 소자 간 분리를 설명하는 반도체 장치의 단면도이다.
도 7은 종래의 STI형 분리법에 의한 SOI형 반도체 장치의 소자 간 분리를 설명하는 반도체 장치의 단면도이다.
도 8은 종래의 메사형 분리법에 의한 SOI형 반도체 장치의 소자 간 분리를 설명하는 반도체 장치의 단면도이다.
이하, 본 발명의 실시 형태에 대하여, 도면을 참조하여 설명한다.
(제1 실시 형태)
제1 실시 형태에서는, STI법에 의해 복수의 소자 영역이 분리 형성된다. 이 소자 분리 공정에서는, 먼저 질화막(Si3N4)과 산화막(SiO2)과의 적층막을 소자 분리 마스크로 하여, 소자 분리 영역으로부터 반도체층(SOI층)을 에칭에 의해 제거한다. 다음에, 질화 산화 처리에 의해 SOI층 측벽면에 SiON막이 형성된다. 그 후, STI법으로 소자 분리를 실행하고, 최후에 산화막 및 전극을 형성하여 MOSFET가 완성된다.
도 1 내지 도 3은 제1 실시 형태를 설명하는 공정도이다.
(a) 소자 분리 공정(도 1)
최초에, 실리콘 기판(1) 상에 매입 산화막(SiO2)(2)을 절연 기판으로 하는 SOI층(3)을 원하는 두께, 예를 들면 150nm까지 박막화한다. 그 후, SOI층(3)의 표면에 열 산화막(SiO2)(4)을 6nm의 두께로 형성하고, 그 위에 감압 화학적 기상 성장(LP-CVD)법에 의해, 예를 들면, 150nm의 질화막(Si3N4)(5)을 성막한다.
LP-CVD법에 의한 Si3N4 성막의 조건은 다음과 같다.
가스 : SiH2Cl2/NH3/N2(=50/200/200sccm)
압력 : 70Pa
기판 가열 온도 : 760℃
다음에, 리소그래피와 드라이 에칭 공정에 의해, 소자 분리 영역(6)의 질화막(5)과 열 산화막(4)을 에칭 제거하여, SOI층(3)을 노출시킨다. Si3N4/SiO
2 적층막의 에칭 조건은 다음과 같다.
가스 : CF4/Ar(=100/900sccm)
압력 : 105Pa
기판 온도 : 10℃
RF 파워 : 600W
그 후, 포토레지스트는 제거된다. 또한, 질화막(5)을 마스크로 하는 에칭에 의해 소자 분리 영역(6)의 SOI층(3)을 제거한다. SOI층의 에칭 조건은 다음과 같다.
가스 : C4F8/O2/Ar(=5/4/100sccm)
압력 : 5.3Pa
기판 온도 : 10℃
RF 파워 : 400W
(b) 질소 도입 공정(도 2)
질화 산화 처리에 의해 SOI층(3)의 측벽면에 SiON막(7)을 4nm의 두께로 성막한다. 이 때, SOI층(3)의 주변부에 접하는 매입 산화막(SiO2)(2) 중에도 질소가 도입된다(도면에서는 × 표시로 나타냄). 여기에서, SiON막(7)의 성막 조건은 다음과 같다.
제1 스텝(Pyro Ox.)
온도 : 800℃
제2 스텝(질화)
가스 : NO/N2(=200/3800sccm)
온도 : 900℃
(c) 절연층 매입 공정(도 3)
소자 분리 영역(6)을 포함한 전면(全面)에 LP-CVD법에 의한 산화막(SiO2)을, 예를 들면 300nm 성막하여 어닐링한다. 이에 따라, SOI층(3)이 제거된 소자 분리 영역이 STI 절연층(8)으로 메워지고, 소자 분리 영역 이외의 CVD 산화막은 화학적 기계 연마(CMP)에 의해 제거된다. 다음에, HOT 인산에 의한 웨트 에칭 처리에 의해, 소자 영역의 LP-CVD에 의한 질화막(5)을 제거한다. LP-CVD에 의한 SiO2 성막의 조건은 다음과 같다.
가스 : SiH4/O2/N2(=250/250/100sccm)
압력 : 13.3Pa
기판 가열 온도 : 520℃
또, SiO2의 어닐링 조건은 다음과 같다.
어닐링 온도 : 1000℃
어닐링 시간 : 30min
또한, SiO2의 CMP 조건은 다음과 같다.
연마 압력 : 300g/㎠
정반(定盤) 회전수 : 30rpm
연마 헤드 회전수 : 30rpm
연마 패드 : IC-100(상품명)
슬러리 : NH4OH 베이스(흄드 실리카 함유)
유량 : 100cc/min
온도 : 25∼30℃
(d) Vth 조정 공정(도 3)
소자 영역의 SOI층(3)에 각종 불순물을 도입하여, MOSFET 보디부에서의 임계값 전압 Vth의 조정이 실행된다. 그 후에 희불산(希弗酸) 처리를 실행하여, SOI 활성층 영역에 남겨진 열 산화막(4)을 제거한다.
(e) 게이트 형성 공정(도 3)
소자 영역의 SOI층(3)에 소정 패턴으로 게이트 산화막(9)을 형성한 후, 폴리실리콘을 성막하고, 다시 에칭 가공에 의해 소정 형상의 게이트 전극(10)을 형성한다. 그 후에 필요한 불순물을 도입하고, 소스, 드레인이 형성되어 SOI형 MOSFET가 완성된다. 폴리실리콘의 성막 조건은 다음과 같다.
가스 : SiH4/N2/He(=100/200/400sccm)
압력 : 70Pa
기판 가열 온도 : 610℃
또, 폴리실리콘의 에칭 조건은 다음과 같다.
가스 : C2Cl3F3/SF6(=60/10sccm)
압력 : 1.3Pa
기판 온도 : 20℃
RF 파워 : 150W
이상과 같은 공정 (a) 내지 (e)로 이루어지는 제1 실시 형태에서는, 150nm 정도의 두꺼운 SOI층(3)에 STI 소자 분리 기술을 적용한 경우에, SOI층(3)의 측벽면에 접하는 부분, 및 SOI층(3) 주변에 접하는 매입 산화막(2)에 질소를 도입하여 SiON막(7)을 형성했으므로, 게이트 전극(10)이 SOI 활성층 영역으로부터 소자 분리 영역에 이르는 경계 영역에서, SOI 활성층 단부에서의 불순물이 매입 산화막(2) 중에 확산되는 것을 회피할 수 있다. 그러므로, 불순물 농도의 저하에 의한 임계값 전압이 낮은 기생 MOS를 억제할 수 있다.
(제2 실시 형태)
제2 실시 형태에서는, 메사형 분리법으로 소자 분리를 실행하여, 복수의 소자 영역이 분리 형성된다. 이 소자 분리 공정에서는, 질화막(Si3N4)과 산화막(SiO2)과의 적층막을 소자 분리 마스크로 하여, 소자 분리 영역으로부터 반도체층(SOI층)을 에칭에 의해 제거하고, 메사형으로 분리한다. 다음에, 질화 산화 처리에 의해 SOI층 측벽면에 SiON막이 형성된다. 최후에 산화막 및 전극을 형성하 여 MOSFET가 완성된다.
도 4는 메사형 분리된 SOI형 반도체 장치의 단면 구조를 나타내는 도면이다.
(a) 소자 분리 공정(도 4)
최초에, 실리콘 기판(11) 상에 매입 산화막(SiO2)(12)을 절연 기판으로 하는 SOI층(13)을 원하는 두께, 예를 들면 30nm까지 박막화한다. 그 후, SOI층(13)의 표면에 열 산화막(SiO2)을 6nm의 두께로 형성하고, 그 위에 감압 화학적 기상 성장(LP-CVD)법에 의해, 예를 들면, 100nm의 질화막(Si3N4)을 성막한다. LP-CVD법에 의한 Si3N4 성막의 조건은 제1 실시 형태의 경우와 동일하다.
또한, STI법의 경우와 동일하게, 소자 분리 영역(6)의 질화막(5)과 열 산화막(4)을 에칭 제거하고, SOI층(3)을 노출시켜 소자 분리 영역(6)의 SOI층(3)을 제거한다.
(b) 질소 도입 공정(도 4)
질화 산화 처리에 의해 SOI층(13)의 측벽면에 SiON막(14)을 4nm의 두께로 성막한다. 이 때, SOI층(13)의 주변부에 접하는 매입 산화막(SiO2)(12) 중에도 질소가 도입된다(도면에서는 × 표시로 나타냄). 여기에서, SiON막(14)의 성막 조건은 제1 스텝, 제2 스텝 모두 제1 실시 형태의 경우와 동일하다. 그 후, 소자 영역의 Si3N4막(14)은 HOT 인산에 의한 웨트 에칭 처리에 의해 제거된다.
(c) Vth 조정 공정(도 4)
소자 영역의 SOI층(13)에 각종 불순물을 도입하여, MOSFET 보디부에서의 임계값 전압 Vth의 조정이 실행된다. 그 후에 희(稀)불화 수소산 처리를 실행하여, SOI 활성층 영역에 남겨진 열 산화막을 제거한다.
(d) 게이트 형성 공정(도 4)
소자 영역의 SOI층(13)에, 소정 패턴으로 게이트 산화막(15)을 형성한 후, 폴리실리콘을 성막하고, 추가로 에칭 가공에 의해 소정 형상의 게이트 전극(16)을 형성한다. 그 후에 필요한 불순물을 도입하여, 소스, 드레인이 형성되어 SOI형 MOSFET가 완성된다. 폴리실리콘의 성막 조건, 및 에칭 조건은 제1 실시 형태와 동일하다.
도 5는 소자 분리 마스크의 제거 전에, SOI층의 측벽면에 Si3N4에 의한 사이드 월을 형성한 것을 나타낸다.
여기에서는, 전술한 (b) 질소 도입 공정 후에 있어서, LP-CVD법에 의해 50nm의 질화막(Si3N4)을 성막하여 에칭 처리를 실행한다. 이에 따라, SOI층(13) 측벽면의 SiON막(14)을 덮도록 Si3N4 사이드 월(17)이 형성된다. 여기에서, Si3
N4막의 에치 백 조건은 다음과 같다.
가스 : CF4/Ar(=50/950sccm)
압력 : 105Pa
기판 온도 : 10℃
RF 파워 : 200W
이상과 같은 공정 (a) 내지 (d)로 이루어지는 제2 실시 형태에서는, 얇은 SOI층에 메사형 소자 분리 기술을 적용한 경우에도, SOI층(13)의 측벽면에 접하는 부분, 및 SOI층 주변에 접하는 매입 산화막(12)에 질소를 도입하여 SiON막(14)을 형성했으므로, 게이트 전극(16)이 SOI 활성층 영역으로부터 소자 분리 영역에 이르는 경계 영역에서, SOI 활성층 단부에서의 불순물이 매입 산화막 중에 확산되는 것을 회피할 수 있다. 그러므로, 불순물 농도의 저하에 의한 임계값 전압이 낮은 기생 MOS를 억제할 수 있다.
그리고, SOI형 반도체 장치의 기판, 소자 분리 마스크, 각종 절연층 등은 전술한 실시 형태에서 설명한 재료에 한정되지 않는다. 예를 들면, 기판에는 전술한 실시 형태에서 사용한 실리콘 기판에 한정되지 않고, 각종 반도체 기판을 사용할 수 있다. 또, SOI 구조의 절연 기판을 구성하는 절연층으로서, 여기에서는 SiO2에 의한 매입 산화막을 사용하고 있지만, Si3N4, SiN, 또는 이들의 적층막, 또는 SiO
2, SiON, SiOF 등의 화합물인 절연 재료를 부가한 적층막을 사용할 수도 있다.
이상 설명한 것과 같이, 본 발명의 반도체 장치 제조 방법에 의하면, SOI형 반도체 장치로 SOI 활성층의 단부에서의 절연 기판에 대한 불순물 확산을 억제할 수 있으므로, 트랜지스터 에지부에서의 불순물 농도의 저하에 의한 임계값 전압이 낮은 기생 MOS의 발생을 억제함으로써, 트랜지스터 전체의 서브임계값 특성이 개선되어, 턴 오프 특성이 우수한 반도체 장치를 제공할 수 있다.
본 발명에 의하면, SOI형 반도체 장치에서 SOI 활성층의 단부에서의 절연 기판에 대한 불순물 확산을 억제할 수 있다.
Claims (9)
- 소자 분리 영역에 의해 구분된 소자 영역에 MOS 트랜지스터를 형성하는 반도체 장치에 있어서,절연 기판과,상기 절연 기판 상의 소자 영역에 형성된 반도체층과,상기 반도체층의 측벽면을 덮도록 형성된 절연층을 구비하고,상기 절연 기판의 표면 일부 및 상기 절연층에 질소 원자가 도입되어 있는, 반도체 장치.
- 제1항에 있어서,상기 반도체층은 실리콘인, 반도체 장치.
- 제1항에 있어서,상기 절연층은 SiON막을 포함하는, 반도체 장치.
- 제1항에 있어서,상기 절연 기판은 실리콘 기판 상에 형성된 실리콘 산화막인, 반도체 장치.
- 제1항에 있어서,상기 절연층에는 실리콘 산화막이 포함되어 있는, 반도체 장치.
- 절연 기판 상의 소자 분리 영역에 의해 구분된 소자 영역에 MOS 트랜지스터를 형성하는 반도체 장치의 제조 방법에 있어서,상기 절연 기판 상의 반도체층 중 소자 분리 영역으로부터 반도체층을 제거하는 소자 분리용 마스크를 형성하는 마스크 공정과,상기 소자 분리용 마스크를 사용하여 소자 분리 영역으로부터 반도체층을 제거하는 제거 공정과,상기 절연 기판에 대하여 질화 산화 처리를 실행하여, 상기 소자 영역의 반도체층 측벽면 및 상기 절연 기판 상의 반도체층과 접하는 부분에 질소 원자를 도입하는 질소 도입 공정과,상기 소자 영역의 반도체층에 불순물을 도입하여 활성층 영역을 형성하는 소자 형성 공정 및,상기 소자 영역에 산화막 및 전극을 형성하는 게이트 형성 공정을 포함하는 반도체 장치의 제조 방법.
- 제6항에 있어서,상기 절연 기판 상의 반도체층은 실리콘이며, 상기 소자 영역의 반도체층 측벽면에 SiON막을 형성하는 공정을 포함하고 있는, 반도체 장치의 제조 방법.
- 제6항에 있어서,상기 질소 도입 공정 후에, 상기 반도체층이 제거된 소자 분리 영역을 절연층으로 메워 평탄화 처리를 실시하는, 반도체 장치의 제조 방법.
- 제6항에 있어서,상기 질소 도입 공정 후에, 상기 소자 분리용 마스크를 제거하여 메사(Mesa)형 소자 분리를 실행하는, 반도체 장치의 제조 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2001-00025273 | 2001-02-01 | ||
JP2001025273A JP5194328B2 (ja) | 2001-02-01 | 2001-02-01 | 半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020081462A KR20020081462A (ko) | 2002-10-26 |
KR100839894B1 true KR100839894B1 (ko) | 2008-06-20 |
Family
ID=18890298
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020027012265A KR100839894B1 (ko) | 2001-02-01 | 2002-01-31 | 반도체 장치 및 그 제조 방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US6664165B2 (ko) |
JP (1) | JP5194328B2 (ko) |
KR (1) | KR100839894B1 (ko) |
TW (1) | TW522516B (ko) |
WO (1) | WO2002061846A1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4907839B2 (ja) * | 2003-03-26 | 2012-04-04 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP4397248B2 (ja) * | 2004-02-20 | 2010-01-13 | Okiセミコンダクタ株式会社 | 半導体装置及びその製造方法 |
FR2872958B1 (fr) * | 2004-07-12 | 2008-05-02 | Commissariat Energie Atomique | Procede de fabrication d'un film mince structure et film mince obtenu par un tel procede |
JP4499623B2 (ja) * | 2005-06-28 | 2010-07-07 | Okiセミコンダクタ株式会社 | 半導体素子の製造方法 |
JP5428121B2 (ja) * | 2005-09-30 | 2014-02-26 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05206421A (ja) * | 1992-01-24 | 1993-08-13 | Nippon Telegr & Teleph Corp <Ntt> | Soi型半導体装置の製造方法 |
JPH07273188A (ja) * | 1994-03-31 | 1995-10-20 | Canon Inc | 半導体装置及びその製造方法 |
JPH11135615A (ja) | 1997-10-31 | 1999-05-21 | Nec Corp | 半導体装置及びその製造方法 |
US5972777A (en) | 1997-07-23 | 1999-10-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming isolation by nitrogen implant to reduce bird's beak |
JP2000269320A (ja) * | 1999-03-18 | 2000-09-29 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
US6225151B1 (en) | 1997-06-09 | 2001-05-01 | Advanced Micro Devices, Inc. | Nitrogen liner beneath transistor source/drain regions to retard dopant diffusion |
US6229184B1 (en) | 1999-02-16 | 2001-05-08 | Advanced Micro Devices, Inc. | Semiconductor device with a modulated gate oxide thickness |
US6528434B2 (en) | 2001-03-09 | 2003-03-04 | Macronix International Co. Ltd. | Method of forming a silicon oxide layer using pulsed nitrogen plasma implantation |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0905789A4 (en) * | 1996-06-14 | 1999-08-25 | Mitsubishi Electric Corp | SEMICONDUCTOR COMPONENT HAVING SILICON-ON-INSULATION STRUCTURE AND METHOD OF MANUFACTURING SAME |
-
2001
- 2001-02-01 JP JP2001025273A patent/JP5194328B2/ja not_active Expired - Lifetime
-
2002
- 2002-01-24 TW TW091101152A patent/TW522516B/zh not_active IP Right Cessation
- 2002-01-31 WO PCT/JP2002/000791 patent/WO2002061846A1/ja active Application Filing
- 2002-01-31 KR KR1020027012265A patent/KR100839894B1/ko active IP Right Grant
- 2002-01-31 US US10/240,347 patent/US6664165B2/en not_active Expired - Lifetime
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05206421A (ja) * | 1992-01-24 | 1993-08-13 | Nippon Telegr & Teleph Corp <Ntt> | Soi型半導体装置の製造方法 |
JPH07273188A (ja) * | 1994-03-31 | 1995-10-20 | Canon Inc | 半導体装置及びその製造方法 |
US6225151B1 (en) | 1997-06-09 | 2001-05-01 | Advanced Micro Devices, Inc. | Nitrogen liner beneath transistor source/drain regions to retard dopant diffusion |
US5972777A (en) | 1997-07-23 | 1999-10-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming isolation by nitrogen implant to reduce bird's beak |
JPH11135615A (ja) | 1997-10-31 | 1999-05-21 | Nec Corp | 半導体装置及びその製造方法 |
US6229184B1 (en) | 1999-02-16 | 2001-05-08 | Advanced Micro Devices, Inc. | Semiconductor device with a modulated gate oxide thickness |
JP2000269320A (ja) * | 1999-03-18 | 2000-09-29 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
US6528434B2 (en) | 2001-03-09 | 2003-03-04 | Macronix International Co. Ltd. | Method of forming a silicon oxide layer using pulsed nitrogen plasma implantation |
Also Published As
Publication number | Publication date |
---|---|
JP5194328B2 (ja) | 2013-05-08 |
KR20020081462A (ko) | 2002-10-26 |
JP2002231957A (ja) | 2002-08-16 |
US20030104661A1 (en) | 2003-06-05 |
US6664165B2 (en) | 2003-12-16 |
WO2002061846A1 (fr) | 2002-08-08 |
TW522516B (en) | 2003-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4001866B2 (ja) | 浅溝分離(sti)プロセス後のディボット形成を制限する方法 | |
US6140242A (en) | Method of forming an isolation trench in a semiconductor device including annealing at an increased temperature | |
KR0169275B1 (ko) | 소자분리영역용의 트렌치구조를 갖춘 반도체장치 | |
CN111933689B (zh) | 一种半导体结构及其制造方法 | |
KR100224700B1 (ko) | 반도체장치의 소자분리방법 | |
JPH09129721A (ja) | 半導体装置の製造方法 | |
US7611950B2 (en) | Method for forming shallow trench isolation in semiconductor device | |
US5963819A (en) | Method of fabricating shallow trench isolation | |
US6331472B1 (en) | Method for forming shallow trench isolation | |
US6355540B2 (en) | Stress-free shallow trench isolation | |
US6501148B2 (en) | Trench isolation for semiconductor device with lateral projections above substrate | |
US20030209760A1 (en) | Semiconductor integrated circuit and method of fabricating the same | |
JPH11145273A (ja) | 半導体装置の製造方法 | |
KR19980063317A (ko) | 반도체장치의 소자분리방법 | |
KR100839894B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US5851901A (en) | Method of manufacturing an isolation region of a semiconductor device with advanced planarization | |
US6720235B2 (en) | Method of forming shallow trench isolation in a semiconductor substrate | |
JP2004152851A (ja) | 半導体装置の製造方法 | |
JP2003229577A (ja) | 半導体装置の製造方法。 | |
JP3053009B2 (ja) | 半導体装置の製造方法 | |
KR100691016B1 (ko) | 반도체 소자의 소자분리막 형성방법 | |
JP2002222956A (ja) | 半導体装置の製造方法 | |
JP2002100670A (ja) | 半導体装置及びその製造方法 | |
KR19990013335A (ko) | 반도체 소자와 반도체 소자 제조 방법 | |
KR100734088B1 (ko) | 트랜지스터의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130531 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20140610 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20150605 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20160603 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20170602 Year of fee payment: 10 |