KR100819267B1 - 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법 - Google Patents

통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법 Download PDF

Info

Publication number
KR100819267B1
KR100819267B1 KR1020010068964A KR20010068964A KR100819267B1 KR 100819267 B1 KR100819267 B1 KR 100819267B1 KR 1020010068964 A KR1020010068964 A KR 1020010068964A KR 20010068964 A KR20010068964 A KR 20010068964A KR 100819267 B1 KR100819267 B1 KR 100819267B1
Authority
KR
South Korea
Prior art keywords
packet data
length
symbols
slots
transmitting
Prior art date
Application number
KR1020010068964A
Other languages
English (en)
Other versions
KR20030037872A (ko
Inventor
권환준
최호규
김동희
김윤선
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020010068964A priority Critical patent/KR100819267B1/ko
Priority to US10/288,806 priority patent/US7346020B2/en
Publication of KR20030037872A publication Critical patent/KR20030037872A/ko
Application granted granted Critical
Publication of KR100819267B1 publication Critical patent/KR100819267B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • H04B7/2628Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA]
    • H04B7/2637Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA] for logical channel control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Error Detection And Correction (AREA)

Abstract

본 발명은 이동통신 시스템에서 데이터 송수신 장치 및 방법에 관한 기술로, 패킷 데이터 제어 정보를 송수신하는 장치 및 방법에 관한 기술이다.
패킷 데이터 서비스를 위한 통신시스템에서 효율적인 패킷 데이터 전송을 위한 패킷 데이터 제어 채널의 송수신 장치 및 방법이 개시되어 있다. 이러한 본 발명은 패킷 데이터의 전송이 TDM/CDM, TDM만을 사용하는 형태가 가능하도록 하기 위하여 이를 지원하는 패킷 데이터 제어 채널을 제안하고 있다. 본 발명에서 제안하고 있는 패킷 데이터 제어 채널의 특징은 전송되는 패킷 데이터 채널의 CDM 형태에 따라 다시 말해 동시에 전송되는 패킷 데이터의 사용자 수에 따라 서로 다른 형태의 패킷 데이터 채널인 패킷 데이터 제어 채널 포맷 1과 패킷 데이터 제어 채널 포맷 2를 달리 전송하도록 하는 것이며, 수신기에서는 상기의 패킷 데이터 제어 채널의 포맷을 알아내기 위하여 BSD(Blind Slot Detection)의 구조를 가진다.
Figure R1020010068964
패킷 데이터 제어 채널, SPDCCH

Description

통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법{APPARATUS AND METHOD FOR TRANSMITTING OF DATA VIA PACKET DATA CONTROL CHANNEL IN COMMUNICATION SYSTEM}
도 1은 종래 기술에 따른 패킷 데이터 제어 채널의 구성을 도시하는 도면,
도 2는 종래 기술에 따른 패킷 데이터 제어 채널 수신기의 블록 구성도,
도 3은 상기 도 2에 도시된 수신기에 의해 패킷 데이터 제어 채널을 검출할 시 각 수신 방식에 따라 사용되는 슬롯의 길이와 위치를 도시한 타이밍도,
도 4는 본 발명의 바람직한 실시 예에 따라 패킷 데이터 제어 채널에 대한 송신기의 구성의 블록 구성도,
도 5는 본 발명의 바람직한 실시 예에 따른 패킷 데이터 제어 채널 수신기의 블록 구성도.
본 발명은 통신 시스템에서 패킷 데이터 서비스를 위한 장치 및 방법에 관한 것으로, 특히 패킷 데이터의 송수신 방식을 검출하기 위한 패킷 데이터 송수신 장 치 및 방법에 관한 것이다.
전형적인 이동 통신시스템은 음성 서비스만을 지원하는 형태이었다. 그러나, 사용자 요구와 함께 기술이 발전함에 따라 이동 통신시스템은 데이터 서비스를 지원하는 형태로도 발전하고 있는 추세이다.
음성 및 데이터 서비스를 포함하는 멀티미디어 서비스를 지원하는 이동 통신시스템은 동일한 주파수대역을 사용하여 복수의 사용자에게 음성 서비스를 지원하며, 또한 시분할(TDM: Time Division Multiplexing)방식 또는 시분할/부호분할(TDM/CDM: Time Division Multiplexing/Code Division Multiplexing)방식에 의해 데이터 서비스를 지원한다. 상기 TDM방식은 특정 사용자에게 할당된 시간 슬롯(slot)내에서 하나의 부호를 할당하는 방식이다. 상기 TDM/CDM방식은 소정의 시간을 몇 슬롯으로 구분하고, 상기 구분된 슬롯들마다 복수의 사용자들을 할당하여 복수의 사용자들이 동시에 하나의 시간 슬롯을 사용하는 방식이다. 이때 사용자의 구분은 각 사용자에게 할당된 고유 부호 예를 들어 왈시부호와 같은 직교부호를 통해 이루어진다.
이하의 설명에서 F-PDCH(Forward Packet Data Channel)의 전송 방법에 있어서 TDM 만 사용되었는지 혹은 TDM/CDM 방식이 사용되었는지에 대한 구분을 하고 있다. TDM만 사용되었다고 하는 것은 특정 시간구간동안 한 명의 사용자에 대한 데이터만이 전송되는 것을 의미한다. 이때 패킷 데이터 채널에 확산 코드로 사용되는 월시 함수는 해당 시점에서 데이터 채널에서 사용 가능한 모든 월시 함수들을 사용하는 것을 원칙으로 한다.
한편, TDM/CDM 방식이 사용되었다고 하는 것은 특정 시간 구간동안 패킷 데이터 채널을 통해 전송되는 데이터가 한 사용자만을 위한 것이 아니라, 두 명 혹은 그 이상의 사용자를 위한 데이터 전송임을 의미하는 것으로 이때 패킷 데이터 채널에서 사용 가능한 모든 월시 함수 중 일부분을 각 사용자들의 데이터 확산에 사용하도록 한다. 이를 통해 각 사용자들이 자신의 데이터를 구분할 수 있도록 한다. 각 사용자 데이터 채널의 확산에 사용되어진 월시함수 정보는 따로 패킷 데이터 제어 채널을 통해 알려 주어야 하는 것이다.
한편 상기 이동 통신시스템은 패킷 데이터 전송을 위한 패킷 데이터 채널(PDCH : Packet Data Channel)과, 패킷 데이터의 효율적인 전송을 위해 세컨더리 패킷 데이터 제어 채널(Secondary Packet Data Control Channel)과 같은 패킷 데이터 제어 채널(PDCCH : Packet Data Control Channel)을 포함한다. 상기 패킷 데이터 채널을 통해서는 패킷 데이터가 전송된다. 이때 패킷 데이터의 전송은 물리계층패킷(PLP : Physical Layer Packet) 단위로 이루어지며, 상기 물리계층패킷의 길이는 전송 시마다 가변된다. 상기 패킷 데이터 제어 채널을 통해서는 수신기에서 패킷 데이터를 효율적으로 수신할 수 있도록 하기 위해 필요한 정보를 실은 제어 정보 프레임(preamble)이 부가되어 전송된다.
패킷 데이터 채널이 CDM/TDM을 지원하는 형태로 전송될 경우, 즉 하나의 슬롯 또는 여러 슬롯에 걸쳐 동시에 여러 명의 사용자에게 CDM 방식으로 전송될 경우 상기 제어 정보 프레임로 전송되는 제어 정보의 양은 CDM 되는 사용자의 수에 따라 가변적이다. 또한 상기 제어 정보 프레임의 길이는 패킷 데이터의 길이에 따라 변 화한다. 따라서 수신기가 제어 정보 프레임의 길이를 추정하면 가변하는 패킷 데이터의 길이를 판단할 수 있다. 상기 제어 정보 프레임의 길이 추정은 소위 "블라인드 슬롯 디텍션(BSD : Blind Slot Detection : 이하 'BSD'라 칭함)"을 통하여 이루어진다.
도 1은 종래 기술에 따른 패킷 데이터 제어 채널의 구성을 도시하는 도면이다. 상기 도 1은 패킷 데이터 채널에 대한 TDM 방식만을 지원하는 형태를 취하고 있다. 그러면 이하에서 도 1에 도시된 종래 기술에 대하여 상세히 살펴본다.
패킷 데이터 제어 채널을 통하여 전송되는 제어 정보인 패킷 데이터 제어채널 입력 시퀀스(Packet Data Control Channel Input Sequence)의 비트 수는 N슬롯 당(여기서, N은 1, 2 or 4) 13비트인 것으로 가정하였다. 여기서 상기 제어정보의 비트 수는 제어 정보 프레임의 길이와 상관이 없으며, 13비트로 제한되는 것도 아니라는 사실에 유의하여야 한다. 상기 제어 채널을 통하여 전송되는 제어 정보 프레임의 길이는 패킷 데이터의 길이에 따라 변하게 된다. 예를 들어, 패킷 데이터가 1, 2, 4, 8 슬롯 중 하나의 길이를 가지도록 전송된다면, 제어 정보 프레임은 1, 2, 4 슬롯의 길이 중 대응하는 하나의 길이를 가지도록 선택되어 전송된다. 패킷 데이터의 길이가 1슬롯이면 1슬롯 길이를 가지는 제어 정보 프레임이 전송되고, 패킷 데이터의 길이가 2슬롯이면 2슬롯 길이를 가지는 제어 정보 프레임이 전송된다. 이와 마찬가지로 패킷 데이터의 길이가 4슬롯이면 4슬롯의 길이를 가지는 제어 정보 프레임이 전송된다. 그런데, 패킷 데이터의 길이가 8슬롯이면 4슬롯의 길이를 가지는 제어 정보 프레임이 전송된다. 이와 같이 패킷 데이터의 길이가 8슬롯일 때 4슬롯의 길이를 가지는 제어 정보 프레임이 전송되도록 하는 것은 과도하게 제어 정보 프레임의 길이가 증가되는 비효율성을 피하기 위해서이다.
상기 제어 채널을 통하여 전송되는 제어 정보는 오류 검출 비트 부가부(101)에 의해 부호화된다. 상기 오류 검출 비트 부가부(101)는 상기 제어 정보에 대한 전송 오류를 감지할 수 있도록 하기 위해 상기 제어 정보를 부호화하고 상기 제어 정보에 오류 검출 비트가 부가된 정보를 발생한다. 예를 들어, 상기 오류 검출 비트 부가부(101)는 13비트의 제어 정보를 CRC(Cyclic Redundancy Code)를 사용하여 부호화한다. 즉, 상기 제어 정보에 8비트의 오류 검출 비트를 부가하여 21비트의 제어 정보를 발생한다. 상기 CRC에 의해 발생하는 부가 비트(Redundancy Bit)의 수를 크게 하면 전송 오류를 검출하는 성능은 증가할 것이지만, 전송되는 제어 정보에 비해 상대적으로 많은 양의 부가 비트는 전력 효율을 감소시키게 된다. 따라서 상기 오류 검출 비트로는 통상 8비트의 부가 비트가 사용된다.
테일 비트 부가부(102)는 상기 오류 검출 비트 부가부(101)의 출력 제어 정보에 테일 비트(tail bits)를 부가하여 길쌈 부호기(Convolutional Encoder)(103)로 출력한다. 상기 길쌈 부호기(103)는 상기 테일 비트 부가부(102)의 출력을 길쌈 부호화하고, 부호화된 심볼을 심볼 반복기(104)로 출력한다. 상기 테일 비트 부가부(102)는 상기 길쌈 부호기(103)에 의한 길쌈 부호화를 위해 모두 "0"으로 구성된 8비트의 테일 비트를 부가한다. 이와 같이 테일 비트가 부가된 출력은 상기 길쌈 부호기(103)에 의해 1슬롯 길이의 제어 정보 프레임은 1/2의 부호율로 길쌈 부호화되고, 2슬롯 길이의 제어 정보 프레임 및 4슬롯 길이의 제어 정보 프레임은 1/4의 부호화율로 길쌈 부호화된다. 이하에서는 설명의 편의를 위하여 모든 도면에서 N을 슬롯의 길이를 나타내는 기호로 사용한다. 1/4의 부호율로 길쌈 부호화된 제어 정보 프레임의 길이는 1/2의 부호율로 길쌈 부호화된 제어 정보 프레임에 비해 출력 심볼의 수가 2배가 된다. 4슬롯 길이의 제어 정보 프레임은 2슬롯 길이의 제어 정보 프레임에 비해 2배의 길이를 가지도록 할 필요가 있다. 그러므로 심볼 반복기(Symbol Repeater)(104)는 4슬롯 길이의 제어 정보 프레임을 2 슬롯 길이의 제어 정보 프레임보다 2배의 길이를 가지도록 반복한다. 따라서 심볼 반복기(104)는 슬롯의 길이에 따라 1회 또는 2회 또는 4회의 반복을 수행한다. 즉, 상기 심볼 반복기(104)를 통과한 후 결과적으로 58N(N = 1, 2 or 4)개의 심볼들이 얻어진다. 이와 같이 얻어진 심볼들은 천공기(Puncturer)(105)로 출력된다.
천공기(105)는 성능 저하를 최소화하며 적절한 전송율에 정합되도록 하기 위해 상기 심볼 반복기(104)의 출력 심볼들 중에서 10N개의 심볼들을 천공(puncturing)하여 인터리버(Interleaver)(106)로 출력한다. 따라서 천공기(105)에서 출력되는 심볼의 숫자는 48N개가 된다. 이와 같이 천공기(105)로부터 출력된 심볼들은 인터리버(106)에서 인터리빙 된다. 이러한 인터리버(106)를 사용하는 이유는 길쌈 부호화를 한 경우 연집 오류(burst error)에 취약하기 때문에 이러한 취약점을 해소하는 측면으로 심볼의 순서를 섞어주어 연집 오류 확률을 줄여주기 위한 것이다. 상기 인터리버(106)로는 블록 인터리버의 일종인 비트 역변환 인터리버(Bit Reverse Interleaver : 이하 'BRI'라 칭함)가 사용될 수 있다. 상기 BRI는 인접하는 각 심볼들간의 간격을 최대한 떨어뜨리고, 인터리빙 후 전체 심볼열의 전반부 반은 짝수 번째 심볼들로 구성하고, 후반부 반은 홀수 번째 심볼들로 구성한다. 변조기(Modulator)(107)는 상기 인터리버(106)에 의해 인터리빙된 심볼들을 QPSK(Quadrature Phase Shift Keying)와 같은 변조 방식으로 변조하고, 전송을 위한 변조 심볼들을 발생한다.
도 2는 종래 기술에 따른 패킷 데이터 제어 채널 수신기의 블록 구성도이다. 이하 도 2를 참조하여 종래 기술에 따른 패킷 데이터 제어 채널 수신기의 구성 및 동작을 살펴본다.
수신기는 송신기로부터 전송된 패킷 데이터의 길이를 알아내기 위해 4가지 종류의 제1 내지 제4수신 처리 블록들(210∼240)을 포함한다. 상기 제1 내지 제4수신 처리 블록들(210∼240)은 수신 신호를 입력받아 CRC를 이용하여 오류 존재 여부를 검출함으로써 패킷 데이터의 길이를 검출한다. 상기 제1수신 처리 블록(210)은 1슬롯 길이의 패킷 데이터에 대응하는 1슬롯 길이의 제어 정보 프레임을 처리하기 위한 블록이고, 상기 제2수신 처리 블록(220)은 2슬롯 길이의 패킷 데이터에 대응하는 2슬롯 길이의 제어 정보 프레임을 처리하기 위한 블록이며, 상기 제3수신 처리 블록(230)은 4슬롯 길이의 패킷 데이터에 대응하는 4슬롯 길이의 제어 정보 프레임을 처리하기 위한 블록이고, 상기 제4수신 처리 블록(240)은 8슬롯 길이의 패킷 데이터에 대응하는 4슬롯 길이의 제어 정보 프레임을 처리하기 위한 블록이다.
상기 제1 내지 제4수신 처리 블록들(210∼240)에서는 각각 디인터리버(deinterleaver)들 (212, 222, 232, 242)에 의해 슬롯 길이만큼의 디인터리빙(deinterleaving) 동작이 수행된다. 그리고, 역천공기(depuncturer)들(214, 224, 234, 244)에 의해 각 슬롯 길이에 맞는 역천공(depuncturing) 동작이 수행된다. 4슬롯 길이의 제어 정보 프레임에 대응하는 상기 제3 및 제4수신 처리 블록들(230, 240)에서는 도 1에 도시된 심볼 반복기(104)의 역과정에 해당하는 인접한 2개의 심볼들에 대한 심볼 결합(symbol combining) 동작이 심볼 결합기(symbol combiner)들(235, 245)에 의해 수행된다.
상기 제1 및 제2수신 처리 블록들(210, 220)의 역천공기들(214, 224)에서 역천공 동작이 수행된 데이터들 및 상기 제3 및 제4수신 처리 블록들(230, 240)의 심볼 결합기(235, 245)에서 심볼 결합 동작이 수행된 데이터들은 각각 길쌈 복호기(convolutional decoder)들(216, 226, 236, 246)에 의해 길쌈 복호화 동작이 수행된다. 1슬롯 길이의 제어 정보 프레임에 대응하는 길쌈 복호기(216)는 역천공기(214)의 출력을 부호율 1/2로 길쌈 복호화한다. 또한 2슬롯 길이의 제어 정보 프레임에 대응하는 길쌈 복호기(226)는 역천공기(224)의 출력을 부호율 1/4로 길쌈 복호화한다. 이와 마찬가지로, 4슬롯 길이의 제어 정보 프레임에 대응하는 길쌈 복호기들(236, 246)은 각각 심볼 결합기들(235, 245)의 출력을 부호율 1/4로 길쌈 복호화한다.
상술한 바와 같이 길쌈 복호화된 각각의 데이터들은 상기 수신 처리 블록들(210∼240) 각각의 마지막 단에 구비된 CRC 검사기((checker)들(218, 228, 238, 248)에 의해 CRC 검사를 수행한다. 상기 CRC 검사기들(218, 228, 238, 248)은 각각 대응하는 길쌈 복호기들(216, 226, 236, 246)에 의해 길쌈 복호화된 심볼들에 CRC 검사 동작을 수행한다. 이에 따라 오류 존재 유무가 검출된다. 상기 CRC 검사기들(218, 228, 238, 248)에 의한 CRC 검사 동작 시, 미리 결정된 초기 값들을 사용한다. 패킷 길이 검출기(250)는 상기 수신 처리 블록들(210~240) 각각에 의한 수 신 처리 결과를 입력받아 패킷 데이터의 길이를 검출한다. 여기서, 상기 4개의 수신 처리 블록들(210∼240)은 물리적으로 서로 다른 수신 처리 블록들로 구성될 수도 있고, 하나의 수신 처리 블록에 수신 파라메터를 다르게 적용함으로써 구성될 수도 있다.
도 3은 상기 도 2에 도시된 수신기에 의해 패킷 데이터 제어 채널을 검출할 시 각 수신 방식에 따라 사용되는 슬롯의 길이와 위치를 도시한 타이밍도이다. 상기 도 3은 상기 도 2의 수신 과정을 좀 더 상세히 설명하기 위한 도면으로 도 2의 제1 내지 제4수신 처리 블록들(210, 220, 230, 240)로 입력되는 심볼들에 대한 시간 구간을 N = 1, 2, 4인 경우에 대해 나타내고 있다.
전술한 바와 같이 상기 종래의 패킷 데이터 제어 채널은 패킷 데이터 채널이 TDM 형태로 전송되는 경우에 대해서만 가능한 구조이다. 따라서 패킷 데이터 채널이 CDM/TDM 형태로 전송될 경우 이를 지원하기 위한 패킷 데이터 제어 채널이 요구된다.
따라서 본 발명은 TDM/CDM 형태로 패킷 데이터 채널이 전송될 경우 이를 지원하기 위해 패킷 데이터 채널의 전송 형태에 따라 달라지는 필요한 제어 정보의 양에 따라 패킷 데이터 제어 채널의 형태를 달리 하여 송신하는 송신기의 장치 및 방법을 제공한다. 또한 본 발명은 상기 패킷 데이터를 수신하는 수신기에서는 가능한 모든 송신 형태에 대하여 패킷 데이터 제어 채널을 복조하여 오류 검출 부호 비트를 검사하여 송신기에서 송신한 패킷 데이터 제어 채널의 형태와 정보를 얻어내도록 하는 패킷 데이터 제어 채널의 수신 장치 및 방법을 제공한다.
이를 위해, 본 발명은 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 기지국 송신장치에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보의 송신 방법에 있어서, 둘 이상의 단말로 패킷 데이터를 동시에 전송할 시 각 단말로 전송할 패킷 데이터에 사용되는 직교부호들의 상기 직교부호 공간 위치 정보들과 패킷 데이터를 복호하기 위해 필요한 각 정보들을 포함하는 패킷 데이터 제어 채널 정보 심볼들을 출력하는 심볼 출력 과정과, 상기 출력된 패킷 데이터 제어 채널의 정보 심볼들을 패킷 데이터의 길이에 맞춰 송신하기 위한 심볼들로 변환하는 제어를 수행하는 변환 제어 과정을 포함한다.
또한, 본 발명은 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 기지국 송신장치에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보를 송신하는 장치에 있어서, 둘 이상의 단말로 패킷 데이터를 동시에 전송할 시 각 단말로 전송할 패킷 데이터에 사용되는 직교부호들의 상기 직교부호 공간 위치 정보들과 각 직교부호들에 의해 확산된 패킷 데이터를 수신하는 단말을 지정하는 각 정보들을 포함하는 패킷 데이터 제어 채널 정보 심볼들을 출력하는 제어기와, 상기 출력된 패킷 데이터 제어 채널의 정보 심볼들을 패킷 데이터 채널의 전송 슬롯에 따라 송신하기 위한 심볼들로 변환하는 제어를 수행하는 파라미터 제어기와, 상기 파라미터 제어기의 제어에 의해 송신 심볼들을 변환하여 송신하는 송신기를 포함한다.
또한, 본 발명은 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 기지국 송신장치에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보를 송신하는 장치에 있어서, 하나의 단말로 패킷 데이터를 전송할 시 상기 단말로 전송할 패킷 데이터에 사용되는 직교부호들의 상기 직교부호 공간 위치 정보와 직교부호들에 의해 확산된 패킷 데이터를 수신하는 단말을 지정하는 정보를 포함하는 패킷 데이터 제어 채널 정보 심볼들을 출력하는 제어기와, 상기 출력된 패킷 데이터 제어 채널의 정보 심볼들을 패킷 데이터 채널의 전송 슬롯에 따라 송신하기 위한 심볼들로 변환하는 제어를 수행하는 파라미터 제어기와, 상기 파라미터 제어기의 제어에 의해 송신 심볼들을 변환하여 송신하는 송신기를 포함한다.
또한, 본 발명은 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 이동통신 시스템에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보를 수신하는 수신 장치에 있어서, 하나의 슬롯에 하나의 사용자만 할당되어 1 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제1수신부와, 하나의 슬롯에 두 사용자가 할당되어 1 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제2수신부와, 두 슬롯에 하나의 사용자가 할당되어 2 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제3수신부와, 두 슬롯에 두 사용자가 할당되어 2 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제4수신부와, 상기 패킷 데이터의 길이가 4 슬롯이며, 4 슬롯에 하나의 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제5수신부와, 상기 패킷 데이터의 길이가 4 슬롯이며, 4 슬롯에 두 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제6수신부와, 상기 패킷 데이터의 길이가 8 슬롯이며, 4 슬롯에 하나의 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제7수신부와, 상기 패킷 데이터의 길이가 8 슬롯이며, 4 슬롯에 두 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제8수신부와, 상기 제1 내지 제8 수신부들의 오류 검출 신호를 검사하여 상기 패킷 데이터의 길이를 결정하는 제어부를 포함한다.
이하 본 발명의 바람직한 실시예의 상세한 설명이 첨부된 도면들을 참조하여 설명될 것이다. 도면들 중 참조번호들 및 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 참조번호들 및 부호들로 나타내고 있음에 유의해야 한다. 하기에서 본 발명을 설명함에 있어, 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다.
하기에서는 패킷 데이터의 전송을 위한 이동 통신시스템에서 상기 패킷 데이터의 제어 정보를 송수신하는 본 발명의 실시 예에 따른 패킷 데이터 제어 채널 송신기 및 수신기가 설명될 것이다. 상기 제어 정보는 전송되는 패킷 데이터의 길이를 나타내는 정보를 포함하는 제어 정보 프레임(preamble)으로서 설명될 것이고, 패킷 데이터 제어 채널은 소위 세컨더리 패킷 데이터 제어 채널(Secondary Packet Data Control Channel : 이하 'SPDCCH'라 칭함)로서 설명될 것이다. 본 발명의 실시 예에 따른 송신기는 상기 제어 정보가 전송되어 수신기에서 정상적으로 수신되었는지 유무를 검출할 수 있도록 하기 위해 상기 제어 정보에 오류 검출을 위한 정보를 부가시키는 부가 정보 발생 장치인 CRC(Cyclic Redundancy Code) 발생기를 포함한다. 본 발명의 실시 예에 따른 수신기는 송신기로부터 전송된 제어 정보를 수신하여 패킷 데이터의 길이와 제어 정보를 판단할 수 있도록 하기 위한 BSD(Blind Slot Detection) 방식에 따른 수신기이다. 이러한 본 발명의 실시 예에 따른 송신기 및 수신기는 이동 통신시스템 뿐만 아니라 패킷 데이터를 전송하고 또한 이러한 패킷 데이터의 효율적인 전송을 위해 제어 정보를 전송하는 통신시스템에서도 동일하게 적용될 수 있다는 사실에 유의하여야 한다.
본 발명의 바람직한 실시 예에서는 전술한 바와 같이 종래 기술에 따른 패킷 데이터 제어 채널의 구조적 문제로 인하여 CDM/TDM 방식의 패킷 데이터 채널을 지원할 수 없었던 점을 해결하기 위하여 송/신단에서 CDM의 사용유무 및 몇 명의 사용자가 CDM으로 구분되어 사용되어 지는 지에 따라 달리 정의되는 패킷 데이터 제어 채널의 송신 구조를 설명할 것이다. 본 발명에서는 패킷 데이터 채널에 사용되는 CDM의 형태로 두 명의 사용자에 대한 패킷 데이터가 전송되는 경우 이를 지원할 수 있는 패킷 데이터 제어 채널을 설명하고 있으며 비슷한 방법으로 세 명, 네 명... 등으로 확장되어 질 수 있다.
본 발명에서 제안하고 있는 패킷 데이터 제어 채널의 특징은 패킷 데이터 채널의 TDM/CDM의 사용 유무에 따라 서로 다른 양의 정보를 다른 전송율을 통해 전송하는 것이다. 또한 어떤 전송율을 가지더라도 확산 코드로 길이 32의 월시 코드를 사용하는 것을 특징으로 한다. 도 4에서 보여 주고 있는 길쌈 부호의 Code Slot, 심볼 반복 횟수, 천공되는 심볼 횟수 등의 숫자들은 모두 길이 32의 월시 함수를 사용하는 것을 기준으로 제시된 값들이다. 또한 이하의 설명 및 도면에 도시한 N은 슬롯의 수로 사용하며, R은 부호화율로 설명한다.
도 4의 참조 부호를 참조하면 파라미터 제어기(408)는 패킷 데이터 채널 스케쥴러(409)로부터 해당 시점에서 전송되는 패킷 데이터 채널에 대한 CDM 사용 유무의 결과를 입력으로 받아 참조부호 401 ~ 407의 각 블록들의 파라미터 세팅 값들을 제어하게 된다. TDM만 사용되는 경우의 입력 시퀀스는 도 4에 도시된 바와 같이 한 명의 사용자(one user)에 대한 정보 시퀀스를 가지며, TDM/CDM이 사용되는 경우의 입력 시퀀스는 도 4에 도시된 바와 같이 두 번째 사용자(two user)에 대한 정보가 부가된 시퀀스가 입력된다. 본 발명의 실시 예에서는 2명의 사용자까지만을 설명하기로 하였다. 그러므로 상기 도 4에는 2명까지의 사용자에 대한 정보들을 도시하였다. TDM/CDM이 사용되면 2명의 사용자에 대한 제어 정보의 전송이 필요하므로 18 비트의 2배에 해당하는 36 비트의 입력 시퀀스가 존재하게 되며 파라미터 제어기(408)는 이러한 입력 시퀀스의 양에 따라 각 블록들을 제어하게 되는 것이다.
구체적인 파라미터 값들에 대한 구체적인 예들은 각 블록의 아래 부분에 도시되어 있다.
도 4는 본 발명의 바람직한 실시 예에 따라 패킷 데이터 제어 채널 포맷 1에 대한 송신기의 구성의 블록 구성도이다. 이하 도 4를 참조하여 본 발명에 따른 패킷 데이터 제어 채널의 송신기 구조 및 동작에 대하여 상세히 설명한다.
본 발명에 따른 패킷 데이터 제어 채널의 특징은 패킷 데이터 채널의 TDM/CDM의 사용 유무에 따라 서로 다른 양의 정보를 다른 전송율을 통해 전송하는 것이다. 또한 어떤 전송율을 가지더라도 확산 코드로 길이 32의 월시 코드를 사용한다. 종래의 패킷 데이터 제어 채널에서는 CDM/TDM이 사용되는 경우 길이 64 월시코드를 확산 코드로 사용하는 두 개의채널을 별도로 전송하는 반면 본 발명에서는 패킷 데이터 제어 채널에 길이 32 월시코드를 확산 코드로 하여 하나의 채널에 두 사용자에 대한 정보를 함께 전송하도록 한다. 이를 통해 64 월시 코드를 사용하는 경우보다 이득을 많이 얻을 수 있다는 점이다. 예를 들어 N = 1인 경우, 모두 길쌈 부호기의 부호화율로 1/2를 사용하지만, 심볼 천공기에서 심볼을 천공함으로써 최종적인 부호화율은 1/2보다 크게 된다. 종래 방식의 경우 N=1인 경우 최종 부호화율은 34/48 = 0.7083 이지만, 본 발명에서 제안하고 있는 방식에서는 52/96 = 0.5417 이 되므로 보다 낮은 보호화율을 얻을 수 있어 결과적으로 채널 보호화 관점에서 이득을 얻을 수 있다.
도 4에 도시한 길쌈 부호의 Code Slot, 심볼 반복 횟수, 천공되는 심볼 횟수 등의 숫자들은 모두 길이 32의 월시 함수를 사용하는 것을 기준으로 제시된 값들이다. 또한 상기 도 4에 도시된 각 부호화율은 위에 표시된 부분 예를 들어 길쌈 부호기(403)의 경우 R=1/3 for N=1과 R=1/4 for N = 2, 4의 경우는 하나의 사용자(one user)만 즉, TDM만이 사용되는 경우이며, R=1/2 for N=1 R=1/4 for N = 2, 4는 두 사용자(two user)만 즉 CDM/TDM이 사용된 경우이다.
전술한 바와 같이 파라미터 제어기(408)는 패킷 데이터 채널 스케줄러(409)로부터 해당 시점에서 전송되는 패킷 데이터 채널에 대한 CDM 사용 유무의 결과를 수신하여 참조부호 401~407의 각 블록들의 파라미터 세팅 값들을 제어한다. 상기 도 4에서 입력 값은 TDM만 사용되는 경우의 입력 시퀀스와 CDM/TDM이 함께 사용되는 경우의 입력 시퀀스가 입력 신호로 도시되어 있다. 즉, 한 사용자(one user)만 사용되는 경우 패킷 데이터 제어 채널의 입력 시퀀스는 6비트의 맥 식별자(MAC ID)와 2비트의 서브패킷 식별자(SPID : Sub-Packet ID)와 2비트의 2ㅏ동 재전송 식별자(ARQ ID) 및 5비트의 월시 코드 위치 정보(Walsh code allocation information)를 포함한다. 상기 5비트의 월시 코드 위치 정보는 단말에서 사용 가능한 월시 코드의 위치 정보가 된다. 그리고 두 사용자 즉, TDM/CDM이 사용되는 경우 상기 한 사용자의 정보가 두 번 사용된다. 따라서 2명의 사용자에게 TDM/CDM이 사용될 때, 패킷 데이터 채어 채널로 입력되는 정보는 12비트의 맥 식별자(MAC ID)와 4비트의 서브패킷 식별자(SPID : Sub-Packet ID)와 4비트의 자동 재전송 식별자(ARQ ID)와 6비트의 부하 크기(Payload Size) 및 10비트의 월시 코드 위치 정보(Walsh code allocation information)가 된다. 즉, 패킷 데이터 제어 채널의 입력 정보가 상기 한 사용자일 때에 비해 2배가 된다. 2명의 사용자에게 월시 코드 위치 정보를 제공하는 경우에 각각 월시 코드 위치 정보를 제공하므로 10비트의 월시 코드 위치 정보가 사용된다.
그러면 패킷 데이터 채널이 TDM 방식으로 전송되는 경우 즉, 특정 시간 구간 동안에 한 명의 데이터만을 전송하는 경우에 사용되어 지는 패킷 데이터 제어 채널에 대하여 살펴본다. 또한 패킷 데이터 채널이 TDM/CDM 방식으로 전송되는 경우 즉, 특정 시간 구간동안에 두 명의 데이터를 전송하는 경우에 사용되는 패킷 데이터 제어 채널에 대하여도 살펴본다.
본 발명의 실시 예에서는 패킷 데이터 제어 채널을 통하여 전송되는 제어 정보인 패킷 데이터 제어채널 입력 시퀀스(Packet Data Control Channel Input Sequence)의 비트 수를 N슬롯 당(여기서, N은 1, 2 or 4) 18비트인 것으로 가정하였다. 여기서 18비트는 각 사용자마다 할당되는 것이다. 따라서 사용자가 두 명인 TDM/CDM의 경우 36비트가 사용된다. 또한 여기서 상기 제어정보의 비트 수는 제어 정보 프레임의 길이와 상관없이 결정되며, 한 사용자당 18비트로 제한되는 것도 아니라는 사실에 유의하여야 한다. 또한 도 1에 도시된 종래의 패킷 데이터 제어 채널의 입력 시퀀스에 비하여 추가된 정보인 5 비트의 월시 코드 배치 정보(Walsh Code Allocation Information)는 해당 사용자의 패킷 데이터 채널에 사용된 월시 코드 정보를 알려 주는 정보이다. 상기 패킷 데이터 제어 채널을 통하여 전송되는 제어 정보 프레임의 길이는 패킷 데이터의 길이에 따라 변하게 된다. 예를 들어, 패킷 데이터가 1, 2, 4, 8 슬롯 중 하나의 길이를 가지도록 전송된다면, 제어 정보 프레임은 1, 2, 4 슬롯의 길이 중 대응하는 하나의 길이를 가지도록 선택되어 전송된다. 패킷 데이터의 길이가 1슬롯이면 1슬롯 길이를 가지는 제어 정보 프레임이 전송되고, 패킷 데이터의 길이가 2슬롯이면 2슬롯 길이를 가지는 제어 정보 프레임이 전송되며, 패킷 데이터의 길이가 4슬롯이면 4슬롯의 길이를 가지는 제어 정보 프레임이 전송된다. 또한 패킷 데이터의 길이가 8슬롯이면 4슬롯의 길이를 가지는 제어 정보 프레임이 전송된다. 상기한 바와 같이 패킷 데이터의 길이가 8슬롯일 때 4슬롯의 길이를 가지는 제어 정보 프레임이 전송되도록 하는 것은 과도하게 제어 정보 프레임의 길이가 증가되는 비효율성을 피하기 위해서이다.
그러면 상기 도 4를 참조하여 한 사용자 즉, TDM 방식으로 전송되는 경우와 두 사용자 즉, TDM/CDM으로 사용되는 경우 송신기와 각 블록들의 동작에 대하여 살펴본다. 상기 제어 채널을 통하여 전송되는 한 사용자 또는 두 사용자의 제어 정보는 오류 검출 비트 부가부(401)에 의해 부호화된다. 상기 오류 검출 비트 부가부(401)는 상기 제어 정보에 대한 전송 오류를 감지할 수 있도록 하기 위해 상기 제어 정보를 부호화하고 상기 제어 정보에 오류 검출 비트가 부가된 정보를 발생한다. 예를 들어, 상기 오류 검출 비트 부가부(401)는 18비트의 제어 정보를 8비트의 CRC(Cyclic Redundancy Code)를 사용하여 부호화한다. 즉, 상기 제어 정보에 8비트의 오류 검출 비트를 부가하여 26비트의 제어 정보를 발생하여 테일 비트 부가부(402)로 출력한다. 또한 두 명의 사용자에게 할당되는 경우 즉, 입력 정보비트가 36비트인 경우 8비트의 CRC를 사용하여 부호화 한다. 따라서 오류 검출 비트 부가부(401)는 두 사용자의 정보가 입력되는 경우 44비트의 제어 정보를 발생하여 테이비트 부가부(402)로 출력한다.
테일 비트 부가부(402)는 상기 오류 검출 비트 부가부(401)의 출력 제어 정보에 테일 비트(tail bits)를 부가하여 길쌈 부호기(Convolutional Encoder)(403)로 출력한다. 이때 상기 테일 비트 부가부(402)는 상기 길쌈 부호기(403)에 의한 길쌈 부호화를 용이하게 하기 위해 모두 "0"으로 구성된 8비트의 테일 비트를 부가한다. 그러면 길쌈 부호기(403)는 상기 테일 비트 부가부(402)의 출력을 길쌈 부호화하고, 부호화된 심볼을 심볼 반복기(404)로 출력한다.
상기 길쌈 부호기(403)와 심볼 반복기(404)는 하기와 같이 구분되어 동작한다.
먼저 TDM만 사용되는 경우 즉, 하나의 사용자에 대하여 입력 시퀀스가 존재하는 경우를 살펴본다. 1슬롯 길이의 제어 정보 프레임은 상기 길쌈 부호기(403)에 의해 1/3의 부호율로 길쌈 부호화된다. 따라서 1 슬롯 길이의 제어 정보 프레임은 102개의 심볼을 출력한다. 그리고 2슬롯 길이의 제어 정보 프레임 및 4슬롯 길이의 제어 정보 프레임은 상기 길쌈 부호기(403)에 의해 1/4의 부호화율로 길쌈 부호화된다. 따라서 2 슬롯 길이의 제어 정보 프레임 및 4 슬롯의 제어 정보 프레임은 136개의 심볼을 출력한다. 이와 같은 심볼들은 심볼 반복기(404)로 입력된다. 심볼 반복기(Symbol Repeater)(404)는 1 슬롯 길이의 제어 정보 프레임에 대하여 1회 반복 즉, 그대로 출력하고, 2슬롯 길이의 제어 정보 프레임에 대해 길쌈 부호화된 심볼을 2회 반복하고, 4슬롯 길이의 제어 정보 프레임에 대해 길쌈 부호화된 심볼을 4회 반복한다. 따라서 상기 심볼 반복기(404)를 통과한 후의 심볼들은 N = 1, 2, 4에 대해 각각 102, 272, 544 개의 심볼들이 얻어진다.
다음으로 TDM/CDM이 사용되는 경우 즉, 두 명의 사용자에 대하여 입력 시퀀스가 존재하는 경우를 살펴본다. 상기 길쌈 부호기(403)에 의해 1슬롯 길이의 제어 정보 프레임은 1/2의 부호율로 길쌈 부호화되고, 2슬롯 길이의 제어 정보 프레임 및 4슬롯 길이의 제어 정보 프레임은 1/4의 부호화율로 길쌈 부호화된다. 따라서 1 슬롯 길이의 제어 정보 프레임은 104 심볼이 되어 출력되며, 2 슬롯 및 4 슬롯 길이의 제어 정보 프레임은 208 심볼이 되어 출력된다. 상기한 개수의 심볼을 가지는 제어 정보 프레임은 심볼 반복기(404)로 입력된다. 그리고, 심볼 반복기(Symbol Repeater)(404)는 1 슬롯 길이의 제어 정보 프레임과 2 슬롯 길이의 제어 정보 프레임에 대하여는 1회 반복하여 즉, 반복 없이 그대로 출력하여 104 심볼(N=1)과 208 심볼(N=2)을 출력한다. 그리고 4 슬롯 길이의 제어 정보 프레임에 대하여는 2회 반복하여 416개의 심볼을 생성하여 출력한다. 결과적으로 상기 심볼 반복기(404)를 통과한 후 각 슬롯 N = 1, 2, 4에 대해 출력되는 심볼들은 각각 104, 208, 416개의 심볼들이 얻어진다.
상술한 바에 따라 심볼 반복기(404)에서 얻어진 심볼들은 천공기(Puncturer)(405)로 입력된다. 그러면 상기 천공기(Puncturer)(405)는 성능 저하를 최소화하며 적절한 전송율에 정합되도록 하기 위해 상기 심볼들을 전송 슬롯의 수(N)에 따라 적절히 심볼들을 천공하여 출력한다. 이를 한 사용자만 존재하는 TDM 방식이 적용되는 경우를 예를 들어 설명하면, 상기 심볼 반복기(404)의 출력 심볼들 중에서 N = 1, 2, 4에 대하여 각각 6개, 80개, 160 개의 심볼들을 천공(puncturing)하여 인터리버(Interleaver)(406)로 출력한다. 상기 인터리버(406)는 상기 천공기(405)의 출력 심볼들을 인터리빙하여 변조기(Modulator)(407)로 출력한다. 상기 변조기(407)는 상기 인터리버(306)에 의해 인터리빙된 심볼들을 QPSK(Quadrature Phase Shift Keying)와 같은 변조 방식으로 변조하고, 전송을 위한 변조 심볼들을 발생한다.
도 5는 본 발명의 바람직한 실시 예에 따른 패킷 데이터 제어 채널 수신기의 블록 구성도이다. 이하 도 5를 참조하여 본 발명에 따른 패킷 데이터 채널 수신기의 구성 및 동작에 대하여 상세히 설명한다.
수신기는 송신기로부터 전송된 패킷 데이터의 길이 및 패킷 데이터 제어 채널 포맷을 알아내기 위해 8가지 종류의 제1 내지 제8수신 처리 블록들(510∼580)을 구비한다. 상기 제1 내지 제8수신 처리 블록들(510∼580)은 수신 신호를 입력한 후 CRC를 이용하여 오류 존재 여부를 검출함으로써 패킷 데이터의 길이 및 패킷 데이터 제어 채널 포맷을 알아낸다. 상기 제1 내지 제8수신 처리 블록들(510 ~ 580)로 입력되는 신호는 복조된 연성 결정 값으로 1 슬롯당 96 심볼이 된다. 상기 제1수신 처리 블록 (510)은 1슬롯 길이의 패킷 데이터에 대응하는 1슬롯 길이의 제어 정보 프레임이 포맷 1로 전송되는 경우를 처리하기 위한 블록이고, 상기 제2수신 처리 블록(520)은 1슬롯 길이의 패킷 데이터에 대응하는 1슬롯 길이의 제어 정보 프레임이 포맷 2로 전송되는 경우를 처리하기 위한 블록이다. 그리고 상기 제3수신 처리 블록(530)은 2슬롯 길이의 패킷 데이터에 대응하는 2슬롯 길이의 제어 정보 프레임이 포맷 1로 전송되는 경우를 처리하기 위한 블록이고, 상기 제4수신 처리 블록(540)은 2슬롯 길이의 패킷 데이터에 대응하는 2슬롯 길이의 제어 정보 프레임이 포맷 2로 전송되는 경우를 처리하기 위한 블록이다. 또한 상기 제5수신 처리 블록(550)은 4슬롯 길이의 패킷 데이터에 대응하는 4슬롯 길이의 제어 정보 프레임이 포맷 1로 전송되는 경우를 처리하기 위한 블록이고, 상기 제6수신 처리 블록(560)은 4슬롯 길이의 패킷 데이터에 대응하는 4슬롯 길이의 제어 정보 프레임이 포맷 2로 전송되는 경우를 처리하기 위한 블록이다. 마지막으로 상기 제7수신 처리 블록(570)은 8슬롯 길이의 패킷 데이터에 대응하는 4슬롯 길이의 제어 정보 프레임이 포맷 1로 전송되는 경우를 처리하기 위한 블록이고, 상기 제8수신 처리 블록(580)은 8슬롯 길이의 패킷 데이터에 대응하는 4슬롯 길이의 제어 정보 프레임이 포맷 2로 전송되는 경우를 처리하기 위한 블록이다. 여기서 포맷 1은 하나의 사용자에게 패킷 데이터 채널이 할당되어 패킷 데이터 제어 채널에도 한 사용자에 대한 정보만을 전송하는 경우 즉, TDM만이 사용되는 경우이다. 또한 포맷 2는 두 사용자에게 패킷 데이터 채널이 할당되어 패킷 데이터 제어 채널에도 두 사용자에 대한 정보를 전송하는 경우 즉, TDM/CDM이 사용되는 경우이다.
이와 같이 한 슬롯동안 입력되는 96칩의 심볼들은 상기 제1 내지 제8수신 처리 블록들(610∼680)의 각 디인터리버(deinterleaver)들(512, 522, 532, 542, 552, 562, 572, 582)에 의해 디인터리빙(deinterleaving)된다. 이때 각 디인터리버들(512,522, 532, 542, 552, 562, 572, 582)은 각 수신 처리 블록들에서 수신하는 슬롯의 길이만큼 데이터를 수신하여 인터리빙을 수행한다. 상기 디인터리빙 된 심볼들은 역천공기(depuncturer)들(514, 524, 534, 544, 554, 564, 574, 584)에 의해 각 슬롯 길이에 맞춰 역천공(depuncturing) 된다. 그리고, 상기 제3 및 제5 내지 제8 수신 처리 블록들(530, 550, 560, 570, 580)에 구비되는 심볼 결합기들(535, 555, 565, 575, 585)은 상기 도 4에 도시된 심볼 반복기(404)의 역과정에 해당한다. 즉, 심볼 결합기들(535, 555, 565, 575, 585)은 인접한 2개의 심볼들에 대한 심볼 결합(symbol combining)을 수행한다. 상기 제1 내지 제8수신 처리 블록들(510∼580)의 각 길쌈 복호기(convolutional decoder)들(516, 526, 536, 546, 556, 566, 576, 586)은 상기 역천공된 심볼들 또는 상기 심볼 결합된 심볼들의 길쌈 복호화를 수행한다. 이를 상술하면, 1슬롯 길이의 제어 정보 프레임에 대응하는 제1 및 제2길쌈 복호기들(516, 526)은 입력 심볼들을 각각 부호율 1/3과 1/2로 길쌈 복호화 한다. 그리고 2슬롯 길이의 제어 정보 프레임에 대응하는 제3 및 제4길쌈 복호기들(536, 546)은 입력 심볼들을 각각 부호율 1/4로 길쌈 복호화한다. 이와 마찬가지로, 4슬롯 길이의 제어 정보 프레임에 대응하는 제4 내지 제8길쌈 복호기들(556, 566, 576, 586)은 각각 입력 심볼들을 부호율 1/4로 길쌈 복호화한다.
상기 제1 내지 제8수신 처리 블록들(510∼580) 각각의 마지막 단에는 CRC 검사기(checker)들(518, 528, 538, 548, 558, 568, 578, 588)이 구비된다. 상기 CRC 검사기들(518, 528, 538, 548, 558, 568, 578, 588)은 각각 대응하는 길쌈 복호기들에 의해 길쌈 복호화된 심볼들에 CRC 검사 동작을 수행한다. 이에 따라 오류 존재 유무가 검출된다. 상기 CRC 검사기들에 의한 CRC 검사 동작 시, 미리 결정된 초기 값들을 사용한다. 패킷 길이 및 포맷 검출기(590)는 상기 제1 내지 제8수신 처리 블록들(510∼580) 각각에 의한 수신 처리 결과를 입력하여 패킷 데이터의 길이와 패킷 데이터 제어 채널 포맷을 검출한다. 여기서, 상기 8개의 수신 처리 블록들(510∼580)은 물리적으로 서로 다른 수신 처리 블록들로 구성될 수도 있고, 하나의 수신 처리 블록에 수신 파라메터를 다르게 적용함으로써 구성될 수도 있다.
한편 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 안되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.
상술한 바와 같이 본 발명은 패킷 데이터의 전송을 위한 이동 통신시스템에서 본 발명에서 제안하고 있는 패킷 데이터 제어 채널을 사용함으로써 TDM만을 사용하는 형태 뿐 아니라 TDM/CDM 형태의 패킷 데이터 전송을 수행할 수 있는 이점이 있다.

Claims (23)

  1. 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 기지국 송신장치에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보의 송신 방법에 있어서,
    둘 이상의 단말로 패킷 데이터를 동시에 전송할 시 각 단말로 전송할 패킷 데이터에 사용되는 직교부호들의 상기 직교부호 공간 위치 정보들과 패킷 데이터를 복호하기 위해 필요한 각 정보들을 포함하는 패킷 데이터 제어 채널 정보 심볼들을 출력하는 심볼 출력 과정과,
    상기 출력된 패킷 데이터 제어 채널의 정보 심볼들을 패킷 데이터의 길이에 맞춰 송신하기 위한 심볼들로 변환하는 제어를 수행하는 변환 제어 과정을 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  2. 제1항에 있어서, 상기 심볼 출력 과정에서 상기 단말을 지정하는 정보가,
    사용자 정보, 서브패킷 식별자와, 자동 재전송 식별자와, 부하의 크기를 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  3. 제1항에 있어서,
    각 단말로 제공되는 상기 직교부호 할당 정보는 각 단말로 전송될 패킷 데이터의 마지막 할당 정보임을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  4. 제1항에 있어서, 상기 변환 제어 과정은,
    상기 출력 심볼들에 미리 결정된 개수로 오류 검출 비트를 부가하여 부호화 하는 과정과,
    상기 부호화된 심볼들에 미리 결정된 개수의 테일 비트를 부가하는 과정과,
    상기 테일 비트가 부가된 심볼을 전송 슬롯의 길이에 따라 결정된 부호화율로 길쌈 부호화하는 과정과,
    상기 부호화된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 횟수만큼 반복하는 과정과,
    상기 반복된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 심볼만큼 천공하는 과정을 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  5. 제1항에 있어서,
    상기 패킷 데이터 제어 채널의 심볼들이 길이 32를 가지는 월시 확산 코드에 의해 확산함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  6. 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 기지국 송신장치에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보의 송신 방법에 있어서,
    하나의 단말로 패킷 데이터를 전송할 시 상기 단말로 전송할 패킷 데이터에 사용되는 직교부호들의 상기 직교부호 공간 위치 정보와 직교부호들에 의해 확산된 패킷 데이터를 수신하는 단말을 지정하는 정보를 포함하는 패킷 데이터 제어 채널 정보 심볼들을 출력하는 심볼 출력 과정과,
    상기 출력된 패킷 데이터 제어 채널의 정보 심볼들을 패킷 데이터의 길이에 맞춰 송신하기 위한 심볼들로 변환하는 제어를 수행하는 변환 제어 과정과,
    상기 변환 제어된 심볼들을 길이 32를 가지는 월시 확산 코드에 의해 확산하는 과정을 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  7. 제6항에 있어서, 상기 변환 제어 과정은,
    상기 출력 심볼들에 미리 결정된 개수로 오류 검출 비트를 부가하여 부호화 하는 과정과,
    상기 부호화된 심볼들에 미리 결정된 개수의 테일 비트를 부가하는 과정과,
    상기 테일 비트가 부가된 심볼을 전송 슬롯의 길이에 따라 결정된 부호화율로 길쌈 부호화하는 과정과,
    상기 부호화된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 횟수만큼 반복하는 과정과,
    상기 반복된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 심볼만큼 천공하는 과정을 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  8. 제7항에 있어서, 상기 길쌈 부호화하는 과정이,
    상기 전송 슬롯의 길이가 1 슬롯인 경우 1/3 부호화율로 심볼들을 부호화함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  9. 제7항에 있어서, 상기 길쌈 부호화하는 과정이,
    상기 전송 슬롯의 길이가 2 슬롯 이상인 경우 1/4 부호화율로 심볼들을 부호화함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  10. 제7항에 있어서, 상기 반복 과정이,
    상기 전송 슬롯의 길이가 1 슬롯인 경우 1회 반복함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  11. 제7항에 있어서, 상기 반복 과정이,
    상기 전송 슬롯의 길이가 2 슬롯인 경우 2회 반복함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  12. 제7항에 있어서, 상기 반복 과정이,
    상기 전송 슬롯의 길이가 4 슬롯인 경우 4회 반복함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  13. 제7항에 있어서, 상기 천공 과정이,
    상기 입력 심볼들을 "96 X 상기 전송 슬롯의 수"가 되도록 천공함을 특징으로 하는 패킷 데이터 제어 정보의 송신 방법.
  14. 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 기지국 송신장치에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보를 송신하는 장치에 있어서,
    둘 이상의 단말로 패킷 데이터를 동시에 전송할 시 각 단말로 전송할 패킷 데이터에 사용되는 직교부호들의 상기 직교부호 공간 위치 정보들과 각 직교부호들에 의해 확산된 패킷 데이터를 수신하는 단말을 지정하는 각 정보들을 포함하는 패킷 데이터 제어 채널 정보 심볼들을 출력하는 제어기와,
    상기 출력된 패킷 데이터 제어 채널의 정보 심볼들을 패킷 데이터 채널의 전송 슬롯에 따라 송신하기 위한 심볼들로 변환하는 제어를 수행하는 파라미터 제어기와,
    상기 파라미터 제어기의 제어에 의해 송신 심볼들을 변환하여 송신하는 송신기를 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  15. 제14항에 있어서, 상기 송신 장치가,
    상기 출력 심볼들에 미리 결정된 개수로 오류 검출 비트를 부가하여 부호화 하여 출력하는 오류 검출 비트 부가기와,
    상기 부호화된 심볼들에 미리 결정된 개수의 테일 비트를 부가하여 출력하는 테일 비트 부가부와,
    상기 테일 비트가 부가된 심볼을 전송 슬롯의 길이에 따라 결정된 부호화율로 길쌈 부호화하여 출력하는 길쌈 부호화기와,
    상기 부호화된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 횟수만큼 반복하여 출력하는 심볼 반복기와,
    상기 반복된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 심볼만큼 천공하여 출력하는 천공기를 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  16. 제15항에 있어서, 상기 파라미터 제어기는,
    상기 전송 슬롯의 길이가 1 슬롯인 경우 1/2 부호화율로, 상기 전송 슬롯의 길이가 2 슬롯 이상인 경우 1/4 부호화율로 제어함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  17. 제15항에 있어서, 상기 파라미터 제어기는,
    상기 전송 슬롯의 길이가 2 슬롯 이하인 경우 1회 반복하고, 상기 전송 슬롯의 길이가 4 슬롯인 경우 2회 반복하도록 제어함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  18. 제15항에 있어서, 상기 파라미터 제어기는,
    출력 심볼들이 "96 X 상기 전송 슬롯의 수"가 되도록 천공함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  19. 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 기지국 송신장치에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보를 송신하는 장치에 있어서,
    하나의 단말로 패킷 데이터를 전송할 시 상기 단말로 전송할 패킷 데이터에 사용되는 직교부호들의 상기 직교부호 공간 위치 정보와 직교부호들에 의해 확산된 패킷 데이터를 수신하는 단말을 지정하는 정보를 포함하는 패킷 데이터 제어 채널 정보 심볼들을 출력하는 제어기와,
    상기 출력된 패킷 데이터 제어 채널의 정보 심볼들을 패킷 데이터 채널의 전송 슬롯에 따라 송신하기 위한 심볼들로 변환하는 제어를 수행하는 파라미터 제어기와,
    상기 파라미터 제어기의 제어에 의해 송신 심볼들을 변환하여 송신하는 송신기를 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  20. 제19항에 있어서, 상기 송신기가,
    상기 출력 심볼들에 미리 결정된 개수로 오류 검출 비트를 부가하여 부호화하여 출력하는 오류 검출 비트 부가부와,
    상기 부호화된 심볼들에 미리 결정된 개수의 테일 비트를 부가하여 출력하는 테일 비트 부가부와,
    상기 테일 비트가 부가된 심볼을 전송 슬롯의 길이에 따라 결정된 부호화율로 길쌈 부호화하여 출력하는 길쌈 부호화기와,
    상기 부호화된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 횟수만큼 반복하여 출력하는 심볼 반복기와,
    상기 반복된 심볼들을 상기 전송 슬롯의 길이에 따라 결정된 심볼만큼 천공하여 출력하는 천공기를 포함함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  21. 제20항에 있어서, 상기 파라미터 제어기가,
    상기 전송 슬롯의 길이가 1 슬롯인 경우 1/3 부호화율로, 상기 전송 슬롯의 길이가 2 슬롯 이상인 경우 1/4 부호화율로 심볼들을 부호화하도록 제어함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  22. 제20항에 있어서, 상기 파라미터 제어기가,
    상기 전송 슬롯의 길이가 1 슬롯인 경우 1회 반복하고, 상기 전송 슬롯의 길이가 2 슬롯인 경우 2회 반복하며, 상기 전송 슬롯의 길이가 4 슬롯인 경우 4회 반복하도록 제어함을 특징으로 하는 패킷 데이터 제어 정보의 송신 장치.
  23. 복수의 직교부호들이 배열된 직교부호 공간을 가지며 하나의 단말로 상기 직교부호들로 확산된 패킷 데이터를 전송하거나 또는 둘 이상의 단말들에게 상기 직교부호 공간내의 서로 다른 직교부호들로 확산된 패킷 데이터를 동시에 송신할 수 있는 이동통신 시스템에서, 패킷 데이터의 길이에 따라 가변하는 패킷 데이터 제어 정보를 수신하는 수신 장치에 있어서,
    하나의 슬롯에 하나의 사용자만 할당되어 1 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제1수신부와,
    하나의 슬롯에 두 사용자가 할당되어 1 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제2수신부와,
    두 슬롯에 하나의 사용자가 할당되어 2 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제3수신부와,
    두 슬롯에 두 사용자가 할당되어 2 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제4수신부와,
    상기 패킷 데이터의 길이가 4 슬롯이며, 4 슬롯에 하나의 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제5수신부와,
    상기 패킷 데이터의 길이가 4 슬롯이며, 4 슬롯에 두 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제6수신부와,
    상기 패킷 데이터의 길이가 8 슬롯이며, 4 슬롯에 하나의 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제7수신부와,
    상기 패킷 데이터의 길이가 8 슬롯이며, 4 슬롯에 두 사용자가 할당되어 4 슬롯 분량으로 상기 패킷 데이터 제어 정보가 수신하여 복호 및 오류 검출 신호를 출력하는 제8수신부와,
    상기 제1 내지 제8 수신부들의 오류 검출 신호를 검사하여 상기 패킷 데이터의 길이를 결정하는 제어부를 포함함을 특징으로 하는 패킷 데이터 제어 정보의 수신 장치.
KR1020010068964A 2001-11-06 2001-11-06 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법 KR100819267B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020010068964A KR100819267B1 (ko) 2001-11-06 2001-11-06 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법
US10/288,806 US7346020B2 (en) 2001-11-06 2002-11-06 Apparatus for transmitting/receiving data on a packet data control channel in a communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010068964A KR100819267B1 (ko) 2001-11-06 2001-11-06 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20030037872A KR20030037872A (ko) 2003-05-16
KR100819267B1 true KR100819267B1 (ko) 2008-04-03

Family

ID=19715754

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010068964A KR100819267B1 (ko) 2001-11-06 2001-11-06 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법

Country Status (2)

Country Link
US (1) US7346020B2 (ko)
KR (1) KR100819267B1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100450952B1 (ko) * 2002-10-09 2004-10-06 삼성전자주식회사 다중화된 패킷데이터제어 채널의 수신 방법 및 장치
KR100520159B1 (ko) * 2003-11-12 2005-10-10 삼성전자주식회사 다중 안테나를 사용하는 직교주파수분할다중 시스템에서간섭신호 제거 장치 및 방법
ATE535062T1 (de) 2005-08-05 2011-12-15 Nokia Corp Präambellänge für diskontinuierliche steuerkanalübertragung
AP2008004563A0 (en) * 2006-02-13 2008-08-31 Nokia Corp Adaptive preamble length for continuing connectivity transmission
US20080043681A1 (en) * 2006-08-21 2008-02-21 Nokia Corporation Gap and preamble parameters for control channel transmission
EP1944896A1 (en) 2007-01-09 2008-07-16 Matsushita Electric Industrial Co., Ltd. Configuration of control channels in a mobile communication system
US20080209302A1 (en) * 2007-01-30 2008-08-28 Via Telecom Inc. System and method for f-scch and r-odcch performance improvement
KR101448309B1 (ko) * 2007-09-28 2014-10-08 엘지전자 주식회사 무선통신 시스템에서 하향링크 제어채널 모니터링 방법
CN103414533B (zh) 2007-09-28 2016-08-10 Lg电子株式会社 在无线通信***中检测控制信息的方法及设备
US8739013B2 (en) * 2007-09-28 2014-05-27 Lg Electronics Inc. Method for detecting control information in wireless communication system
US9001791B2 (en) * 2008-01-31 2015-04-07 Telefonaktiebolaget L M Ericsson (Publ) Detection of time division duplex downlink/uplink configuration
KR101487553B1 (ko) * 2008-03-20 2015-01-30 엘지전자 주식회사 무선 통신 시스템에서 제어채널 모니터링 방법
JP5178908B2 (ja) 2008-03-26 2013-04-10 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ モバイルシステムにおいて通信するための方法
EP2446685B1 (en) 2009-06-25 2018-10-24 Koninklijke Philips N.V. A method for communicating in a mobile network
JP5423799B2 (ja) * 2009-08-27 2014-02-19 富士通株式会社 通信装置、基地局装置、移動局装置、通信システム及び通信方法
JP5666709B2 (ja) * 2010-09-13 2015-02-12 クゥアルコム・インコーポレイテッドQualcomm Incorporated ピア・ツー・ピア通信のためlteチャネライゼーション構造および波形の使用を容易にするための方法、装置およびコンピュータ・プログラム製品
ES2760478T3 (es) 2012-10-30 2020-05-14 Huawei Tech Co Ltd Método para procesar un canal de control de enlace descendente físico mejorado y equipo de usuario
US9877233B1 (en) * 2013-07-02 2018-01-23 Sprint Spectrum L.P. Common air-interface control channel

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10210002A (ja) * 1997-01-17 1998-08-07 Victor Co Of Japan Ltd 移動通信方式
JP2001156748A (ja) * 1999-11-29 2001-06-08 Toshiba Corp パケット伝送システム
KR20030027607A (ko) * 2001-09-29 2003-04-07 엘지전자 주식회사 통신 시스템에서 패킷 데이터 전송 방법
KR20030028352A (ko) * 2001-10-13 2003-04-08 엘지전자 주식회사 통신 시스템에서 패킷 데이터 전송 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6804220B2 (en) * 2001-05-07 2004-10-12 Qualcomm Incorporated Method and apparatus for generating control information for packet data
US7688899B2 (en) * 2001-05-17 2010-03-30 Qualcomm Incorporated Method and apparatus for processing data for transmission in a multi-channel communication system using selective channel inversion
US7167461B2 (en) * 2001-10-15 2007-01-23 Qualcomm Incorporated Method and apparatus for processing shared subpackets in a communication system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10210002A (ja) * 1997-01-17 1998-08-07 Victor Co Of Japan Ltd 移動通信方式
JP2001156748A (ja) * 1999-11-29 2001-06-08 Toshiba Corp パケット伝送システム
KR20030027607A (ko) * 2001-09-29 2003-04-07 엘지전자 주식회사 통신 시스템에서 패킷 데이터 전송 방법
KR20030028352A (ko) * 2001-10-13 2003-04-08 엘지전자 주식회사 통신 시스템에서 패킷 데이터 전송 방법

Also Published As

Publication number Publication date
US7346020B2 (en) 2008-03-18
US20030086384A1 (en) 2003-05-08
KR20030037872A (ko) 2003-05-16

Similar Documents

Publication Publication Date Title
KR100770897B1 (ko) 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및방법
KR100819267B1 (ko) 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법
KR100433908B1 (ko) 통신시스템의 오류 검출 정보 송수신 장치 및 방법
KR100754552B1 (ko) 고속 순방향 패킷 접속 방식을 사용하는 통신 시스템에서고속 공통 제어 채널 송수신 장치 및 방법
KR100474691B1 (ko) 패킷 데이터 제어채널의 데이터 송수신 장치 및 방법
US7324578B2 (en) Method and apparatus for transmitting and receiving information about spreading codes used for a packet data channel in a communication system
CN101106418A (zh) 无线通信***中的接收装置和数据接收方法
TWI389487B (zh) 通信站及無線通信方法
AU2004220995A1 (en) Power control method and apparatus using control information in mobile communication system
KR100819290B1 (ko) 고속 순방향 패킷 접속 방식을 사용하는 통신 시스템에서고속 공통 제어 채널 송수신 장치 및 방법
JP4008884B2 (ja) 通信システムの符号化/復号装置及び方法
KR100416987B1 (ko) 통신시스템의부가정보삽입장치및방법
KR100856198B1 (ko) 패킷데이터 전송 시스템의 제어정보 송수신 장치 및 방법
KR100594027B1 (ko) 통신시스템에서 패킷데이터채널의 확산부호 정보 송수신 방법 및 장치
KR20010073237A (ko) 최적의 전송 포맷 조합 식별자 전송 방법
KR100869501B1 (ko) 물리채널 전송 포맷 검출 방법
AU2004222832B2 (en) Apparatus and method for transmitting/receiving error detection information in a communication system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150226

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee