KR100766948B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100766948B1
KR100766948B1 KR1020060056467A KR20060056467A KR100766948B1 KR 100766948 B1 KR100766948 B1 KR 100766948B1 KR 1020060056467 A KR1020060056467 A KR 1020060056467A KR 20060056467 A KR20060056467 A KR 20060056467A KR 100766948 B1 KR100766948 B1 KR 100766948B1
Authority
KR
South Korea
Prior art keywords
electrode
substrate
discharge
partition
metal film
Prior art date
Application number
KR1020060056467A
Other languages
English (en)
Inventor
김현
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060056467A priority Critical patent/KR100766948B1/ko
Application granted granted Critical
Publication of KR100766948B1 publication Critical patent/KR100766948B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2201/00Electrodes common to discharge tubes
    • H01J2201/32Secondary emission electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/225Material of electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은, 방전셀 내에서 이차전자의 방출량을 증가시켜 낮은 전계에서 방전을 활성화시키는 것으로서, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극, 상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극, 상기 제1 전극과 상기 제2 전극을 덮으면서 상기 제2 기판에 형성되는 유전층, 및 상기 유전층을 덮는 보호막을 포함하며, 상기 보호막은, 상기 방전셀 내에 노출되어 형성되는 금속막을 포함한다.
유전층, 격벽, 보호막, 금속막

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이다.
도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이다.
도3은 본 발명의 일 실시예에서 방전셀과 전극의 배치 관계를 도시한 평면도이다.
도4는 방전셀 패턴과 보호막 패턴을 분해하여 도시한 사시도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 제1 기판(배면기판) 11 : 어드레스전극
13, 21 : 유전층 16 : 격벽
16a : 제1 격벽부재 16b : 제2 격벽부재
17 : 방전셀 19 : 형광체층
20 : 제2 기판(전면기판) 23 : 보호막
24 : 투명막 24a, 24b : 제1, 제2 투명막
25 : 금속막 25a, 25b : 제1, 제2 금속막
31 : 제1 전극(유지전극) 31a, 32a : 투명전극
31b, 32b : 버스전극 32 : 제2 전극(주사전극)
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 방전셀 내에서 이차전자의 방출량을 증가시켜 낮은 전계에서 방전을 활성화시키는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)을 이용하여 형광체를 여기시킴으로서 발생되는 적색(R), 녹색(G) 및 청색(B)의 가시광으로 영상을 구현하는 디스플레이 소자이다.
일례로서, 교류형 플라즈마 디스플레이 패널은 배면기판 상에 어드레스전극들을 형성하고, 어드레스전극들을 유전층으로 덮고 있다. 격벽들은 유전층 위의 각 어드레스전극들 사이에 배치되어 스트라이프(stripe) 모양으로 형성되고, 적색(R), 녹색(G) 및 청색(B)의 형광체층은 격벽들에 형성된다. 이 배면기판에 대향하는 전면기판에는 어드레스전극들과 교차하는 방향을 따라 한 쌍의 유지전극과 주사전극으로 구성되는 표시전극들이 형성되고, 유전층과 MgO 보호막이 이 표시전극들을 덮고 있다. 배면기판 상의 어드레스전극들과 전면기판 상의 표시전극들 쌍이 교차하는 지점에 방전셀이 형성된다. 이 플라즈마 디스플레이 패널의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열된다.
이와 같은 플라즈마 디스플레이 패널의 방전셀들을 구동시키는 데 기억특성 이 이용된다. 보다 자세히 설명하면, 한 쌍의 표시전극을 구성하는 유지전극과 주사전극 사이에서 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다. 스캔전압과 어드레스전압을 주사전극과 어드레스전극에 각각 인가하면 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마의 전자와 이온은 반대 극성을 갖는 전극 쪽으로 이동하게 된다.
한편, 이 플라즈마 디스플레이 패널의 각 전극에는 유전층이 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층 위에 쌓이며, 결국 주사전극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 낮아져 방전은 약해지고 어드레스 방전은 소멸된다. 이 때, 유지전극에는 상대적으로 적은 양의 전자가 쌓이며, 주사전극에는 상대적으로 많은 양의 이온이 쌓이게 되는데, 이들 유지전극 및 주사전극을 덮고 있는 유전층 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 유지전극 및 주사전극 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서, 유지전극과 주사전극에 방전유지전압(Vs)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀 내에서 유지 방전이 일어나게 된다. 이 때 발생하는 진공 자외선(VUV)은 해당 형광체를 여기시켜 투명한 전면 기판을 통하여 가시광을 방출한다.
그러나, 주사전극과 어드레스전극 사이의 어드레스 방전이 없을 경우(즉, 어드레스전압(Va)이 인가되지 않았을 경우)에는 유지전극과 주사전극 사이에는 벽전 하가 쌓이지 않게 되며, 결과적으로 유지전극과 주사전극 사이의 벽전압도 존재하지 않게 된다. 이 때에는 유지전극과 주사전극에 가해 준 방전유지전압(Vs)만이 방전셀 내에 형성되며, 이 방전유지전압는 방전개시전압(Vf)보다 낮기 때문에 유지전극과 주사전극 사이의 기체공간을 방전시키지 못한다.
이 플라즈마 디스플레이 패널에서, 유지전극과 주사전극을 덮는 유전층 상에 형성되는 MgO 보호막은 방전시 방전셀 내에 형성되는 이온과 전자 및 중성자에 의하여 충돌되면서, 이차전자를 방출시킨다. 이 MgO 보호막은 가시광을 통과시키는 전면기판에 투명 MgO로 형성되므로 이차전자의 방출량을 증가시키는데 한계를 가진다.
이와 같이 방전시, 이차전자의 적은 방출은 원활한 방전을 위하여 높은 전계를 요구한다. 따라서 유지 방전 전압이 높아지고, 방전셀 선택의 지연(addressing delay)이 길어지며, 발광효율이 저하된다.
본 발명의 목적은 방전셀 내에서 이차전자의 방출량을 증가시켜 낮은 전계에서 방전을 활성화시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극, 상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극, 상기 제1 전극과 상기 제2 전극을 덮으면서 상기 제2 기판에 형성되는 유전층, 및 상기 유전층을 덮는 보호막을 포함하며, 상기 보호막은, 상기 방전셀 내에 노출되어 형성되는 금속막을 포함할 수 있다.
상기 금속막은 텅스텐 또는 텅스텐 합금으로 형성될 수 있다.
상기 제1 기판 및 상기 제2 기판의 평면 방향에서, 상기 금속막은, 상기 제1 전극과의 사이에 상기 제1 방향으로 이격되는 제1 간격을 형성할 수 있다.
상기 제1 기판 및 상기 제2 기판의 평면 방향에서, 상기 금속막은, 상기 제2 전극과의 사이에 상기 제1 방향으로 이격되는 제2 간격을 형성할 수 있다.
상기 보호막은 상기 금속막을 둘러싸는 투명막을 포함할 수 있다. 상기 투명막은 투명 MgO로 형성될 수 있다.
상기 격벽은, 상기 제1 방향을 따라 길게 형성되고, 상기 제2 방향을 따라 기설정된 간격을 유지하면서 서로 나란하게 배치되는 제1 격벽부재들, 및 상기 제1 격벽부재들 사이에서 상기 제2 방향을 따라 길게 형성되고, 상기 제1 방향을 따라 기설정된 간격을 유지하면서 서로 나란하게 배치되는 제2 격벽부재들을 포함할 수 있다.
상기 금속막은, 1쌍의 상기 제1 격벽부재들과 1쌍의 제2 격벽부재들에 의하여 구획되는 1개의 방전셀에서, 상기 제2 격벽부재에 인접하는 위치에 형성될 수 있다.
1개의 상기 방전셀에서, 상기 금속막은, 상기 제1 전극 측 상기 제2 격벽부 재에 인접하여 형성되는 제1 금속막과, 상기 제2 전극 측 상기 제2 격벽부재에 인접하여 형성되는 제2 금속막을 포함할 수 있다.
또한, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극, 상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극, 상기 제1 전극과 상기 제2 전극을 덮으면서 상기 제2 기판에 형성되는 유전층, 및 상기 유전층을 덮어 형성되며, 적어도 2가지의 이차전자방출계수를 가지는 보호막을 포함할 수 있다.
상기 보호막에서, 상기 제1 전극 및 상기 제2 전극과 마주하는 부분은, 제1 이차전자방출계수를 가지고, 상기 제1 전극과 이에 나란한 격벽 사이에 마주하는 부분, 및 상기 제2 전극과 이에 나란한 격벽 사이에 마주하는 부분은, 상기 제1 이차전자방출계수보다 큰 제2 이차전자방출계수를 가질 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개 략적으로 도시한 사시도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이다.
이 도면들을 참조하면, 일 실시예에 따른 플라즈마 디스플레이 패널은 기설정된 간격을 두고 서로 마주 배치되어 봉착(封着)되는 제1 기판(이하, "배면기판"이라 한다)(10)과 제2 기판(이하, "전면기판"이라 한다)(20) 및 이 기판들(10, 20) 사이에 구비되는 격벽(16)을 포함한다. 이 격벽(16)은 배면기판(10)과 전면기판(20) 사이에서 소정의 높이로 형성되어 다수의 방전셀들(17)을 구획한다. 이 방전셀들(17)은 기체방전으로 진공자외선을 발생시킬 수 있도록 방전가스(일례로 네온(Ne)과 제논(Xe)을 포함하는 혼합가스)를 충전하고 있으며, 이 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)을 구비하고 있다.
이 플라즈마 디스플레이 패널은 기체방전으로 화상을 구현하기 위하여, 배면기판(10)과 전면기판(20) 사이에서 각 방전셀(17)에 대응하도록 어드레스전극(11)과 제1 전극(이하 "유지전극"이라 한다)(31), 및 제2 전극(이하 "주사전극"이라 한다)(32)을 구비하고 있다.
일례로서, 어드레스전극(11)은 배면기판(10)의 내부 표면에 제1 방향(도면의 y축 방향)을 따라 신장(伸長) 형성되어, y축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다. 또한 다수의 어드레스전극들(11)은 y축 방향과 교차하는 제2 방향(도면의 x축 방향)을 따라 인접하는 방전셀들(17)에 대응하도록 나란하게 배치된다.
이 어드레스전극들(11)은 상기한 바와 같이 배면기판(10)의 내부 표면을 덮어 이루어지는 유전층(13)으로 덮여진다. 이 유전층(13)은 방전시, 양이온 또는 전 자가 어드레스전극(11)에 직접 충돌하는 것을 방지하여 어드레스전극(11)의 손상을 방지하고, 또한 벽전하를 형성 및 축적한다. 이 어드레스전극(11)은 배면기판(10)에 배치되어 가시광이 전방으로 조사되는 것을 방해하지 않으므로 불투명한 전극으로 형성될 수 있다. 즉 어드레스전극(11)은 우수한 통전성을 가지는 금속 전극으로 형성될 수 있다.
이 격벽(16)은 실제로 유전층(13) 상에 구비되어 방전셀들(17)을 구획한다. 이 격벽(16)은 y축 방향으로 신장 형성되는 제1 격벽부재들(16a)과, 이 제1 격벽부재들(16a) 사이에서 x축 방향으로 신장 형성되는 제2 격벽부재들(16b)을 포함하여, 방전셀들(17)을 매트릭스(matrix) 구조로 형성하고 있다.
또한, 격벽은 y축 방향으로 신장 형성되는 제1 격벽부재들로 형성되어, 방전셀들을 스트라이프(stripe) 구조로 형성할 수 있다(미도시). 즉 방전셀들은 y축 방향을 따라 개방되는 구조를 형성하게 된다.
이 실시예에는 방전셀(17)을 매트릭스 구조로 형성하는 격벽(16)이 예시되어 있으며, 이 상태에서 제2 격벽부재들(16b)가 제거되면 제1 격벽부재들(16a)에 의하여 스트라이프 구조의 방전셀이 형성된다. 따라서 여기서 스트라이프 구조의 방전셀에 대한 별도 도시를 생략한다.
이 방전셀들(17) 각각에 형성되는 형광체층(19)은 격벽(16)의 측면과, 격벽들(16) 사이에 위치하는 유전층(13)의 표면에 형광체 페이스트를 도포하고, 이를 건조 및 소성함으로써 형성된다.
이 형광체층(19)은 y축 방향을 따라 형성되는 방전셀들(17)에서 동일 색상의 형광체로 형성된다. 또한 형광체층(19)은 x축 방향을 따라 반복적으로 배치되는 방전셀들(17)에 적색(R), 녹색(G) 및 청색(B)의 형광체에 의하여 반복적으로 형성된다.
한편, 도3을 참조하면, 유지전극(31)과 주사전극(32)은 전면기판(20)의 내부 표면에 구비되어, 방전셀들(17)에서 기체방전을 일으키도록 각 방전셀(17)에 대응하여 면방전 구조를 형성한다. 이 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 x축 방향을 따라 신장 형성된다.
또한, 유지전극 및 주사전극은 전면기판과 배면기판 사이에 구비되어, 방전셀들에 대응하여 대향방전 구조를 형성할 수 있다(미도시).
이 유지전극(31)과 주사전극(32) 각각은 방전을 일으키는 투명전극(31a, 32a)과, 이 투명전극(31a, 32a)에 전압 신호를 각각 인가하는 버스전극(31b, 32b)을 포함하여 형성된다. 이 투명전극들(31a, 32a)은 방전셀(17) 내부에서 면방전을 일으키는 부분으로서, 방전셀(17)의 개구율 확보를 위하여 투명한 소재(일례로서 ITO: Indium Tin Oxide)로 형성된다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a)의 높은 전기 저항을 보상하도록 통전성이 우수한 금속 소재로 형성된다.
투명전극들(31a, 32a)은 y축 방향을 따라 방전셀(17)의 외곽에서 중심으로 각 폭(W31, W32)을 가지고 서로 면방전 구조를 형성하며, 각 방전셀(17)의 중심 부분에서 방전갭(G)을 형성한다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a) 상에 각각 배치되고 방전셀(17)의 외곽에서 x축 방향으로 신장 형성된다. 따라서 버스전극들(31b, 32b)에 전압 신호를 인가하게 되면 각 버스전극들(31b, 32b)에 연결되는 투명전극들(31a, 32a) 각각에 전압 신호가 인가된다.
또한, 투명전극은 x축 방향을 따라 하나로 연결되어 각 방전셀들에서 방전을 일으킬 수 있다(미도시).
다시 도1 및 도2를 참조하면, 유지전극(31) 및 주사전극(32)은 어드레스전극들(11)과 교차하는 상태로 방전셀(17)에 대응하고, 서로 마주하면서 유전층(21)으로 덮여진다. 이 유전층(21)은 유지전극(31) 및 주사전극(32)을 기체방전으로부터 보호하면서 방전시 벽전하를 형성 및 축적한다.
이 유전층(21)은 보호막(23)으로 덮여진다. 예를 들면, 보호막(23)은 유전층(21)을 보호하며, 방전시 이차전자의 방출량을 증가시킨다.
이 플라즈마 디스플레이 패널 구동시, 리셋 기간에서는 주사전극(31)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 어드레싱 기간에서는 주사전극(32)에 인가되는 스캔 펄스와 어드레스전극(11)에 인가되는 어드레스 펄스에 의하여 어드레스 방전이 일어나며, 그 후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지 방전이 일어난다.
이 유지전극(31)과 주사전극(32)은 유지 방전에 필요한 유지 펄스를 인가하는 전극의 역할을 하고, 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하는 전극의 역할을 하며, 어드레스전극(11)은 어드레스 펄스를 인가하는 전극의 역할을 한다. 이 유지전극(32), 주사전극(32), 및 어드레스전극(11)은 각각에 인가되는 전압 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)의 상호 작용으로 인한 어드레스 방전에 의하여 켜질 방전셀(17)을 선택하고, 유지전극(31)과 주사전극(32)의 상호 작용으로 인한 유지 방전에 의하여 상기 선택된 방전셀(17)을 구동시켜, 화상을 구현한다.
한편, 본 실시예의 플라즈마 디스플레이 패널은 이차전자의 방출량을 증가시켜, 낮은 전계에서 원활한 방전이 가능하도록 형성된다. 이를 위하여, 플라즈마 디스플레이 패널은 적어도 2가지의 이차전자방출계수를 가지는 보호막(23)을 적용한다.
도4를 참조하여 예로서 설명하면, 보호막(23)은 투명막(24)과 금속막(25)으로 구분 형성된다. 이 보호막(23)은 전면기판(20) 측에서 방전셀(17)의 1면을 형성한다. 이 보호막(23)의 대부분의 영역은 투명막(24)으로 형성되고, 투명막(24)을 제외한 영역은 금속막(25)으로 형성된다.
투명막(24)은 방전셀(17)에 마주하여 제1 투명막(24a)과 격벽(16)에 대응하는 제2 투명막(24)을 포함한다. 제1 투명막(24a)은 방전셀(17)에 직접 노출되어 방전시 이차전자를 방출시킨다. 이 투명막(24)은 가시광의 전방 투과를 방해하지 않도록 투명 MgO로 형성될 수 있다.
제1 투명막(24a)은 부분적으로 유지전극(31) 및 주사전극(32)과 마주하며, 이 부분은 제1 이차전자방출계수를 가진다. 제1 투명막(24a)은 이차전자 방출에 대하여 다소 불리하지만 가시광의 전방 투과를 위하여 사용된다. 제2 투명막(24b)은 방전시 직접적으로 이차전자를 방출하지 않으며, 제조 공정만 가능하다면 제거될 수 있는 부분이다.
금속막(25)은 제1 이차전자방출계수보다 큰 제2 이차전자방출계수를 가진다. 이차전자방출계수가 클 수록 방전시 이차전자 방출을 증대시킨다. 이와 같이 이차전자방출계수가 높은 금속막(25)은 불투명재로 이루어지므로 가시광의 전방 투과 방해를 최소로 하면서 이차전자 방출을 증대시키는 구조로 형성된다.
일례로, 금속막(25)은 유지전극(31)과 주사전극(32) 측에 형성되며, 각각 제1 금속막(25a)과 제2 금속막(25b)을 포함한다. 이 금속막(25)은 방전시 이차전자 방출을 증대시킬 수 있는 소재로 형성되며, 그 일례로 텅스텐 또는 텅스텐 합금으로 형성될 수 있다.
제1 금속막(25a)은 유지전극(31)과 이에 나란한 제2 격벽부재(16b) 사이에 마주하는 부분에 형성된다. 제2 금속막(25b)은 주사전극(32)과 이에 나란한 제2 격벽부재(16b) 사이에 마주하는 부분에 형성된다. 이 제1 금속막(25a) 및 제2 금속막(25b)은 방전셀(17)에서 y축 방향 양 끝에 각각 구비되어, 가시광의 차단을 최소화하면서 방전시 이차전자의 방출을 증대시킨다.
제1 금속막(25a)은 xy 평면에 대하여 유지전극(31)과의 사이에 제1 간격(G1)을 형성한다. 이 제1 간격(G1)은 제1 금속막(25a)과 유지전극(31)에 의한 플로팅 구조 형성를 방지한다. 따라서 제1 간격(G1)은 유지전극(31)에 인가되는 유지 펄스에 의하여 제1 금속막(25a)의 플로팅 전극화를 방지할 수 있다.
제2 금속막(25b)은 xy 평면에 대하여 주사전극(32)과의 사이에 제2 간격(G2)을 형성한다. 이 제2 간격(G2)은 제2 금속막(25b)과 주사전극(32)에 의한 플로팅 구조 형성를 방지한다. 따라서 제2 간격(G2)은 주사전극(32)에 인가되는 유지 펄스에 의하여 제2 금속막(25b)의 플로팅 전극화를 방지할 수 있다.
여기서 제1 간격(G1)이 유지전극(31)에서의 작용과, 제2 간격(G2)이 주사전극(32)에서의 작용은 서로 동일하다. 따라서 유지전극(31)을 예로 들어 설명하면, 플로팅 전극화라는 것은 유지전극(31)에 전압을 인가할 때 유지전극(31)과 이격되어 있는 제1 금속막(25a)에 보다 낮은 전압이 형성되는 것을 의미한다. 이와 같이 제1 금속막(25a)이 유지전극(31)의 플로팅 전극으로 작용하는 것을 제1 간격(G1)이 방지한다.
보호막(23)에서 금속막(25)은 투명막(24)에 비하여 높은 이차전자방출계수를 가지므로 방전시 이차전자의 방출을 더욱 증대시킬 수 있다.
물론, 금속막(25)에 의하여 가시광이 미소하게나마 차단되지만, 금속막(25)에 의하여 이차전자 방출 증대로 인하여, 1개의 방전셀(17) 내에서 전체적으로 보면, 유지 방전시 이차전자가 더욱 증대된다. 따라서 가시광이 더욱 증대되고 발광효율이 향상된다.
이와 같이 이차전자가 증대됨에 따라 원활한 방전을 위하여 요구되는 전계는 더욱 낮아질 수 있다. 따라서 보호막(25)에 대한 금속막(25)의 점유율은 금속막(25)에 소재를 다양하게 하고 그 위치를 다양하게 하는 실험을 통하여 최적화될 수 있다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 보호막에 금속막을 구비하고 이 금속막을 방전셀 내에 노출시켜, 방전시 이온과 전자 및 중성자들을 금속막에 충돌시킴으로써, 이차전자의 방출량을 증가시키는 효과가 있다. 이차전자의 방출 증가는 원활한 방전을 위하여 낮은 전계를 가능하게 한다. 따라서 유지 방전 전압이 낮아지고, 방전셀 선택의 지연(addressing delay)이 단축되며, 또한 발광효율이 향상된다.

Claims (11)

  1. 서로 마주하여 이격 배치되는 제1 기판과 제2 기판;
    상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층;
    상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극;
    상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극;
    상기 제1 전극과 상기 제2 전극을 덮으면서 상기 제2 기판에 형성되는 유전층; 및
    상기 유전층을 덮는 보호막을 포함하며,
    상기 보호막은 상기 방전셀 내에 노출되어 형성되는 금속막을 포함하며,
    상기 금속막은,
    상기 제1 전극 및 상기 제2 전극 중 적어도 어느 하나의 전극 및
    상기 전극과 나란하게 배치되는 상기 격벽 사이에 마주하는 부분에 형성되는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 금속막은 텅스텐 또는 텅스텐 합금으로 형성되는 플라즈마 디스플레이 패널.
  3. 제1 항에 있어서,
    상기 제1 기판 및 상기 제2 기판의 평면 방향에서,
    상기 금속막은, 상기 제1 전극과의 사이에 상기 제1 방향으로 이격되는 제1 간격을 형성하는 플라즈마 디스플레이 패널.
  4. 제1 항에 있어서,
    상기 제1 기판 및 상기 제2 기판의 평면 방향에서,
    상기 금속막은, 상기 제2 전극과의 사이에 상기 제1 방향으로 이격되는 제2 간격을 형성하는 플라즈마 디스플레이 패널.
  5. 제1 항에 있어서,
    상기 보호막은, 상기 금속막을 둘러싸는 투명막을 포함하는 플라즈마 디스플레이 패널.
  6. 제5 항에 있어서,
    상기 투명막은 투명 MgO로 형성되는 플라즈마 디스플레이 패널.
  7. 제1 항에 있어서,
    상기 격벽은,
    상기 제1 방향을 따라 길게 형성되고, 상기 제2 방향을 따라 기설정된 간격을 유지하면서 서로 나란하게 배치되는 제1 격벽부재들; 및
    상기 제1 격벽부재들 사이에서 상기 제2 방향을 따라 길게 형성되고, 상기 제1 방향을 따라 기설정된 간격을 유지하면서 서로 나란하게 배치되는 제2 격벽부재들을 포함하는 플라즈마 디스플레이 패널.
  8. 제7 항에 있어서,
    상기 금속막은,
    1쌍의 상기 제1 격벽부재들과 1쌍의 제2 격벽부재들에 의하여 구획되는 1개의 방전셀에서,
    상기 제2 격벽부재에 인접하는 상기 방전셀의 외곽 측에 대응하여 형성되는 플라즈마 디스플레이 패널.
  9. 제7 항에 있어서,
    1개의 상기 방전셀에서
    상기 금속막은,
    상기 제1 전극 측 상기 제2 격벽부재에 인접하여 형성되는 제1 금속막과,
    상기 제2 전극 측 상기 제2 격벽부재에 인접하여 형성되는 제2 금속막을 포함하는 플라즈마 디스플레이 패널.
  10. 서로 마주하여 이격 배치되는 제1 기판과 제2 기판;
    상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽;
    상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극;
    상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극;
    상기 제1 전극과 상기 제2 전극을 덮으면서 상기 제2 기판에 형성되는 유전층; 및
    상기 유전층을 덮어 형성되며, 적어도 2가지의 이차전자방출계수를 가지는 보호막을 포함하며,
    상기 2가지의 이차전자방출계수 중 한 가지의 이차전자방출계수를 가지는 보호막은,
    상기 제1 전극 및 상기 제2 전극 중 적어도 어느 하나의 전극 및,
    상기 전극과 나란하게 배치되는 상기 격벽 사이에 마주하는 부분에 형성되는 플라즈마 디스플레이 패널.
  11. 제10 항에 있어서,
    상기 보호막에서,
    상기 제1 전극 및 상기 제2 전극과 마주하는 부분은, 제1 이차전자방출계수를 가지고,
    상기 제1 전극과 이에 나란한 격벽 사이에 마주하는 부분, 및 상기 제2 전극과 이에 나란한 격벽 사이에 마주하는 부분은, 상기 제1 이차전자방출계수보다 큰 제2 이차전자방출계수를 가지는 플라즈마 디스플레이 패널.
KR1020060056467A 2006-06-22 2006-06-22 플라즈마 디스플레이 패널 KR100766948B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060056467A KR100766948B1 (ko) 2006-06-22 2006-06-22 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060056467A KR100766948B1 (ko) 2006-06-22 2006-06-22 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR100766948B1 true KR100766948B1 (ko) 2007-10-17

Family

ID=38814764

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060056467A KR100766948B1 (ko) 2006-06-22 2006-06-22 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100766948B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060066362A (ko) * 2004-12-13 2006-06-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널용 보호막, 이의 제조 방법 및상기 보호막을 구비한 플라즈마 디스플레이 패널

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060066362A (ko) * 2004-12-13 2006-06-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널용 보호막, 이의 제조 방법 및상기 보호막을 구비한 플라즈마 디스플레이 패널

Similar Documents

Publication Publication Date Title
KR100927717B1 (ko) 플라즈마 디스플레이 패널
KR100766948B1 (ko) 플라즈마 디스플레이 패널
KR100971032B1 (ko) 플라즈마 디스플레이 패널
KR100927716B1 (ko) 플라즈마 디스플레이 패널
KR100927715B1 (ko) 플라즈마 디스플레이 패널
KR100739600B1 (ko) 플라즈마 디스플레이 패널
KR100766900B1 (ko) 플라즈마 디스플레이 패널
KR20080000866A (ko) 플라즈마 디스플레이 패널
KR20080038642A (ko) 플라즈마 디스플레이 패널
KR20080003590A (ko) 플라즈마 디스플레이 패널
KR20070101586A (ko) 플라즈마 디스플레이 패널
KR20070078512A (ko) 플라즈마 디스플레이 패널
KR20080003589A (ko) 플라즈마 디스플레이 패널
KR20070104726A (ko) 플라즈마 디스플레이 패널
KR20070119906A (ko) 플라즈마 디스플레이 패널
KR20070104724A (ko) 플라즈마 디스플레이 패널
KR20070105467A (ko) 플라즈마 디스플레이 패널
KR20080010828A (ko) 플라즈마 디스플레이 패널
KR20080038976A (ko) 플라즈마 디스플레이 패널
KR20070121155A (ko) 플라즈마 디스플레이 패널
KR20070105469A (ko) 플라즈마 디스플레이 패널
KR20080003588A (ko) 플라즈마 디스플레이 패널
KR20070097702A (ko) 플라즈마 디스플레이 패널
KR20080035831A (ko) 플라즈마 디스플레이 패널
KR20080035120A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee