KR100750740B1 - Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof - Google Patents

Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof Download PDF

Info

Publication number
KR100750740B1
KR100750740B1 KR1020060077845A KR20060077845A KR100750740B1 KR 100750740 B1 KR100750740 B1 KR 100750740B1 KR 1020060077845 A KR1020060077845 A KR 1020060077845A KR 20060077845 A KR20060077845 A KR 20060077845A KR 100750740 B1 KR100750740 B1 KR 100750740B1
Authority
KR
South Korea
Prior art keywords
fec
fec block
unit
start point
signal
Prior art date
Application number
KR1020060077845A
Other languages
Korean (ko)
Inventor
박찬섭
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060077845A priority Critical patent/KR100750740B1/en
Application granted granted Critical
Publication of KR100750740B1 publication Critical patent/KR100750740B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2668Details of algorithms
    • H04L27/2673Details of algorithms characterised by synchronisation parameters
    • H04L27/2675Pilot or known symbols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

A multi-carrier receiver with improved receiving performance and a signal processing method thereof are provided to perform the error correction process of a signal by determining the start point of an FEC(Forward Error Correction) block stably. A multi-carrier receiver with improved receiving performance includes a tuner(210), an analog-digital converter(220), a demodulation unit(230), a DFT(Discrete Fourier Transform) unit(240), an equalization unit(250), an FEC unit(260), and a descrambler(270). The FEC unit(260) includes an FEC block start point determining unit(261), an FEC block rearranging unit(262), and an FEC decoding unit(263). The FEC block start point determining unit(261) determines whether a timing of a TDS-OFDM(Time Domain Synchronous-Orthogonal Frequency Division Multiplexing) symbol is a start point of an FEC block. The FEC block rearranging unit(262) rearranges the FEC block of a signal including synchronization information based on the determination result of the FEC block start point determining unit(261). The FEC decoding unit(263) decodes the rearranged FEC block.

Description

수신성능이 개선된 다중반송파 수신기 및 그 신호처리방법{Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof} Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method

도 1은 종래기술에 따른 다중반송파 수신기의 개략적인 블록도.1 is a schematic block diagram of a multicarrier receiver in accordance with the prior art;

도 2는 FEC 블록으로 구성되는 주파수 영역의 TDS-OFDM 1 심볼을 나타낸 도면.2 shows a TDS-OFDM 1 symbol in a frequency domain composed of FEC blocks.

도 3은 본 발명의 일실시예에 따른 다중반송파 수신기의 개략적인 블록도.3 is a schematic block diagram of a multicarrier receiver in accordance with an embodiment of the present invention.

도 4는 본 발명의 또 다른 실시예에 따른 FEC부의 개략적인 블록도.4 is a schematic block diagram of an FEC unit according to another embodiment of the present invention;

도 5는 본 발명의 일실시예에 따른 다중반송파 수신기의 신호처리방법에 대한 흐름도.5 is a flowchart illustrating a signal processing method of a multicarrier receiver according to an embodiment of the present invention.

*도면 중 주요부분의 설명* Description of the main parts of the drawings

210: 튜너 220: 아날로그 디지털 변환기210: tuner 220: analog to digital converter

230: 복조부 240: 이산 퓨리에 변환부230: demodulation unit 240: discrete Fourier transform unit

250: 등화부 260: FEC부250: lighting unit 260: FEC unit

261: FEC 블록 시작점 판단부 262: FEC 블록 재배열부261: FEC block start point determination unit 262: FEC block rearrangement unit

263: FEC 디코딩부 270: 디스크램블러263: FEC decoding unit 270: descrambler

본 발명은 수신성능이 개선된 다중반송파 수신기 및 그 신호처리방법에 관한 것으로, 더 상세하게는 안정적으로 신호의 오류정정 과정이 수행되도록 FEC 블록의 시작점을 정확히 판단할 수 있도록 한 다중반송파 수신기 및 그 신호처리방법에 관련된다.The present invention relates to a multicarrier receiver having improved reception performance and a signal processing method thereof, and more particularly, to a multicarrier receiver capable of accurately determining a starting point of an FEC block so that an error correction process of a signal can be stably performed. It relates to a signal processing method.

디지털방송 시스템은 막대한 양의 데이터 전송을 위해 신호원을 압축하여 전송해야 하므로, 채널에서 발생한 적은 오류라 하더라도 전체 시스템에는 매우 큰 영향을 미치게 된다. 따라서 채널에서 발생한 오류를 줄이는 것이 무엇보다 중요하다. 오류를 줄이기 위해서는 전력을 증가시켜 SNR을 크게 하면 되지만, 전력이 증가되면 전력의 손실과 전송장치의 고출력화로 인한 비용상승, 채널간의 간섭 등의 문제가 발생하게 된다. Since digital broadcasting systems need to compress and transmit signal sources for huge amounts of data transmission, even a small error in a channel has a great effect on the whole system. Therefore, it is important to reduce the error in the channel. In order to reduce the error, the power may be increased to increase the SNR. However, when the power is increased, problems such as power loss, cost increase due to high output of the transmission apparatus, and interference between channels occur.

이러한 문제를 극복하기 위해, 디지털방송 시스템에서는 전력을 증가시키지 않고도 채널에서 발생하는 오류를 정정하기 위해 오류정정 부호를 사용한다. 오류정정부호는 전력을 증가시키지 않고도 채널에서 발생한 오류를 정정할 수 있으며, 수신장치에서 오류가 발생할 확률을 낮출 수 있다.To overcome this problem, digital broadcasting systems use error correction codes to correct errors occurring in channels without increasing power. The error correcting code can correct an error occurring in a channel without increasing power, and can reduce the probability of an error occurring in a receiver.

오류정정부호는 크게 ARQ(Automatic Repeat Request)와 FEC(Forward Error Correction)로 나눌 수 있다. ARQ는 수신측에서 오류가 검출되면 그 데이터를 다시 전송하라는 신호를 전송측에 보내면, 전송측에서 데이터를 재전송하는 방식이다. 이러한 방식은 수신측에서 전송측에 재전송하라는 신호를 보낼 수 있는 Return Channel이 필요하기 때문에 디지털방송에는 적합하지 않다. 반면에 FEC는 신호에 부가적인 심볼을 덧붙여서 전송하여, 채널에서 오류가 발생하면 수신측에서 대수학적 성질을 이용하여 채널 오류를 검출하거나 정정하는 것이다. FEC는 소정 길이의 비트 또는 바이트 단위로 오류정정부호화를 수행하며, 오류정정을 위해 부가되는 패리티의 개수는 전송방식에 따라 차이가 있다.Error correction code can be largely divided into ARQ (Automatic Repeat Request) and FEC (Forward Error Correction). ARQ is a method in which the transmitting side retransmits data when an error is detected at the receiving side, when the transmitting side sends a signal to transmit the data again. This method is not suitable for digital broadcasting because the receiver needs a return channel that can send a signal to the transmitter to retransmit. On the other hand, FEC attaches an additional symbol to a signal and transmits it, and when an error occurs in a channel, the receiver uses algebraic properties to detect or correct a channel error. The FEC performs error correcting coding in units of bits or bytes of a predetermined length, and the number of parities added for error correction differs depending on a transmission scheme.

한편, FEC 코딩된 데이터는 여러가지 전송방식으로 전송될 수 있는데, 현재 표준으로 제시되어 있는 디지털방송 전송시스템은 8-VSB(Vestigial Side Band)를 사용하는 미국의 ATSC(Advanced Television Systems Committee)시스템, COFDM(Coded Orthogonal Frequency Modulation)에 기초한 유럽의 DVB-T 시스템, 그리고 BST-OFDM(Bandwidth Segmented Transmission-OFDM)에 기초한 일본의 ISDB-T 시스템의 3개이다. 더불어 최근 중국에서는 DMB-T(Terrestrial Digital Multimedia Television Broadcasting), ADTB-T(Advanced Digital Television Broadcast-Terrestrial), BDB-T, CDTB-T, SMCC(Synchronized multi-Carrier CDMA) 등 여러가지 전송방식이 제안되고 있다. On the other hand, FEC coded data can be transmitted in various transmission schemes, and the digital broadcasting transmission system currently proposed as a standard is a US Advanced Television Systems Committee (ATSC) system using 8-VSB (Vestigial Side Band) system, COFDM Three of Europe's DVB-T systems based on Coded Orthogonal Frequency Modulation (ISB) and Japan's ISDB-T systems based on Bandwidth Segmented Transmission-OFDM (BST-OFDM). Recently, various transmission methods such as Terrestrial Digital Multimedia Television Broadcasting (DMB-T), Advanced Digital Television Broadcast-Terrestrial (ADTB-T), BDB-T, CDTB-T, and Synchronized Multi-Carrier CDMA (SMCC) have been proposed. have.

이 가운데 DMB-T 시스템은 이동수신과 데이터방송에 유리한 특성을 가지며 TDS-OFDM(Time Domain Synchronous-Orthogonal Frequency Division Multiplexing) 전송방식을 사용한다. DMB-T시스템에 따르면, FEC 코딩된 데이터는 인터리빙과 심 볼매핑을 거쳐 역 이산퓨리에 변환되어 시간영역의 신호로 변조되고, 동기정보가 삽입되어 필터링후 수신기로 전송된다.Among them, DMB-T system has advantages for mobile reception and data broadcasting and uses TDS-OFDM (Time Domain Synchronous-Orthogonal Frequency Division Multiplexing) transmission method. According to the DMB-T system, the FEC coded data is transformed into an inverse discrete Fourier through interleaving and symbol mapping, modulated into a signal in a time domain, and after synchronization information is inserted, filtered and transmitted to a receiver.

도 1은 종래기술에 따른 다중반송파 수신기의 개략적인 블록도이다. 도면을 참조하면, 다중반송파 수신기는 다중반송파 변조 신호를 수신하기 위한 튜너(110), 튜너(110)로부터의 출력신호를 디지털신호로 변환하는 아날로그 디지털 변환기(ADC)(120); 아날로그 디지털 변환기(120)로부터의 다중반송파 변조 신호를 복조하기 위한 복조부(130); 복조부(130)로부터의 출력신호를 이산 퓨리에 변환하기 위한 이산 퓨리에 변환(Discrete Fourier Transform:DFT)기(140); 이산 퓨리에 변환기(140)로부터의 출력신호를 등화하기 위한 등화기(150); 등화기(150)로부터의 출력신호상에서의 순방향 오류정정을 수행하는 FEC(Forward Error Correction)부(160); 및 MPEG 스트림을 얻기 위해 순방향 오류정정기(160)로부터의 출력 신호를 디스크램블하는 디스크램블러(170)를 포함한다. 1 is a schematic block diagram of a multicarrier receiver according to the prior art. Referring to the drawings, a multicarrier receiver comprises: a tuner 110 for receiving a multicarrier modulated signal, an analog-to-digital converter (ADC) 120 for converting an output signal from the tuner 110 into a digital signal; A demodulator 130 for demodulating a multicarrier modulated signal from the analog to digital converter 120; A Discrete Fourier Transform (DFT) unit 140 for discrete Fourier transforming the output signal from the demodulator 130; An equalizer 150 for equalizing the output signal from the discrete Fourier transformer 140; A Forward Error Correction (FEC) unit 160 for performing forward error correction on the output signal from the equalizer 150; And a descrambler 170 that descrambles the output signal from the forward error corrector 160 to obtain an MPEG stream.

국제공개공보 WO 02/17615 A2에서는 오류정정부호화를 위한 FEC 코딩으로 RS 인코딩을 사용하며, RS 코드로 RS(208, 188), RS(208, 200) 등이 이용될 수 있음이 개시된다. International Publication WO 02/17615 A2 discloses that RS encoding is used as the FEC coding for error correction coding, and that RS 208, 188, RS 208, 200, and the like can be used as the RS code.

이와 같이 소정 개수의 비트 또는 바이트에 대하여 오류정정부호화가 이루어진 블록(이하, L(L=정수)개 비트 또는 바이트의 주파수 영역의 정보데이터에 대하여 FFC 오류정정부호화가 이루어진 블록을 'FEC 블록'이라 한다)은 주파수 영역의 TDS-OFDM1 심볼을 구성하게 된다.As described above, a block in which error correction encoding is performed on a predetermined number of bits or bytes (hereinafter, a block in which FFC error correction encoding is performed on information data in a frequency domain of L (L = integer) bits or bytes is called an 'FEC block'). ) Constitutes a TDS-OFDM1 symbol in the frequency domain.

그러나 전송방식에 따라 TDS-OFDM 1 심볼은 FEC 블록을 소수배로 포함하도록 구성될 수 있다. 도 2는 TDS-OFDM 1 심볼이 FEC 블록의 소수배로 구성된 신호의 예를 나타낸 것으로, 도 2의 (a)는 FEC 블록이 L개의 비트(또는 바이트)단위로 형성되고 TDS-OFDM 1 심볼은 2.5L개의 비트(또는 바이트)로 구성되어 있다. 이때, 수신단에서의 FEC 디코딩 시작점은 a, b, c, d 등의 지점이 되어야 한다. 그러나 TDS-OFDM 1 심볼이 2.5L개로 형성되기 때문에 하나의 FEC 블록의 중간지점(M)부터 FEC 디코딩이 시작될 수가 있다. However, depending on the transmission scheme, the TDS-OFDM 1 symbol may be configured to include a FEC block in small multiples. FIG. 2 shows an example of a signal in which a TDS-OFDM 1 symbol is composed of a decimal multiple of an FEC block. In FIG. 2 (a), an FEC block is formed in L bit (or byte) units and a TDS-OFDM 1 symbol is 2.5. It consists of L bits (or bytes). At this time, the FEC decoding start point at the receiving end should be a, b, c, d and so on. However, since 2.5 L TDS-OFDM symbols are formed, FEC decoding can be started from the middle point M of one FEC block.

또한 도 2의 (b)는 FEC 블록이 L개의 비트(또는 바이트)단위로 형성되고 TDS-OFDM 1 심볼은 0.5L개의 비트(또는 바이트)로 구성되어 있다. 이때, 수신단에서의 FEC 디코딩 시작점은 a, b 등의 지점이 되어야 한다. 그러나 TDS-OFDM 1 심볼이 0.5L개 비트(또는 바이트)로 구성되기 때문에 하나의 FEC 블록의 중간지점(M)부터 FEC 디코딩이 시작될 수 있다.In addition, in FIG. 2B, an FEC block is formed in L bit (or byte) units, and a TDS-OFDM 1 symbol is composed of 0.5L bits (or byte). At this time, the FEC decoding start point at the receiving end should be a, b, or the like. However, since the TDS-OFDM 1 symbol is composed of 0.5L bits (or bytes), FEC decoding can be started from the middle point M of one FEC block.

이러한 경우, 수신단에서 오류정정 과정을 수행할 시작점을 정확히 판단할 수 없어 시스템의 오작동으로 이어진다. In this case, the receiver cannot accurately determine the starting point for performing the error correction process, leading to a malfunction of the system.

본 발명은 상기한 문제점을 해결하기 위한 것으로, 안정적으로 신호의 오류정정 과정이 수행되도록 FEC 블록의 시작점을 정확히 판단할 수 있도록 한 다중반송파 수신기 및 그 신호처리방법을 제공하기 위한 것이다.The present invention has been made to solve the above problems, and to provide a multi-carrier receiver and a signal processing method for accurately determining the starting point of the FEC block so that the error correction process of the signal can be stably performed.

상기한 목적을 달성하기 위하여 본 발명은 FEC 블록으로 구성된 TDS-OFDM 심볼과 동기정보를 포함한 신호를 수신하여 처리하는 다중반송파 수신기에 있어서, 상기 TDS-OFDM 심볼의 시점이 상기 FEC 블록의 시작점인지를 판단하는 FEC 블록 시작점 판단부; 상기 FEC 블록 시작점 판단부의 판단결과를 기초로 상기 신호의 FEC 블록을 재배열하는 FEC 블록 재배열부; 및 상기 재배열된 FEC 블록을 디코딩하는 FEC 디코딩부를 포함하는 다중반송파 수신기를 제공한다.In order to achieve the above object, the present invention provides a multicarrier receiver for receiving and processing a signal including a TDS-OFDM symbol composed of FEC blocks and synchronization information, and determines whether the starting point of the TDS-OFDM symbol is a starting point of the FEC block. FEC block start point determination unit to determine; An FEC block rearrangement unit that rearranges the FEC blocks of the signal based on a determination result of the FEC block start point determination unit; And an FEC decoding unit for decoding the rearranged FEC block.

바람직하게, 상기 FEC 블록의 시작점 정보는 상기 동기정보에 포함되어 있는 PN 시퀀스로부터 획득되며, 상기 신호에 포함된 반전신호로부터도 획득될 수 있다.Preferably, the starting point information of the FEC block is obtained from a PN sequence included in the synchronization information, and may also be obtained from an inverted signal included in the signal.

바람직하게, 상기 FEC 블록 시작점 정보는 상기 신호를 FEC 디코딩한 결과를 이용하여 획득된다.Preferably, the FEC block start point information is obtained using the result of FEC decoding the signal.

또한 본 발명은 FEC 블록으로 구성된 TDS-OFDM 심볼과 동기정보를 포함한 신호를 수신하여 처리하는 다중반송파 수신기의 신호처리방법에 있어서, 상기 TDS-OFDM 심볼의 시점이 상기 FEC 블록의 시작점인지를 판단하는 단계; 상기 판단결과를 기초로 상기 신호의 FEC 블록을 재배열하는 단계; 및 상기 재배열된 FEC 블록을 디코딩하는 단계를 포함하는 다중반송파 수신기의 신호처리방법을 제공한다.In addition, the present invention is a signal processing method of a multi-carrier receiver for receiving and processing a signal including a TDS-OFDM symbol consisting of FEC block and the synchronization information, determining whether the starting point of the TDS-OFDM symbol is the starting point of the FEC block step; Rearranging the FEC blocks of the signal based on the determination result; And it provides a signal processing method of a multi-carrier receiver comprising the step of decoding the rearranged FEC block.

이하, 도면을 참조하여 본 발명을 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명의 일실시예에 따른 다중반송파 수신기를 개략적으로 도시한 블록도로서, 튜너(210), 아날로그 디지털 변환기(220), 복조부(230), 이산 퓨리에 변환(Discrete Fourier Transform:DFT)부(240), 등화부(250), FEC부(260), 디스크램블러(270)로 이루어져 있다.3 is a block diagram schematically illustrating a multicarrier receiver according to an exemplary embodiment of the present invention, wherein a tuner 210, an analog-digital converter 220, a demodulator 230, and a discrete Fourier transform (DFT) are shown. ) 240, the equalizer 250, the FEC unit 260, the descrambler 270.

튜너(210)는 다중반송파 변조 신호를 수신하며, 아날로그 디지털 변환기(220)는 튜너(110)로부터의 출력신호를 디지털신호로 변환하며, 복조부(230)는 아날로그 디지털 변환기(120)로부터의 다중반송파 변조 신호를 복조하며, 이산 퓨리에 변환(Discrete Fourier Transform:FFT)부(240)는 복조부(230)로부터의 출력신호를 이산 퓨리에변환한다. 여기서 이산 퓨리에 변환부(240) 대신 고속퓨리에 변환부가 적용될 수 있다. 등화부(250)는 이산퓨리에 변환부(240)로부터의 출력신호를 등화하며 FEC부(260)는 등화부(250)로부터의 출력신호상에서의 순방향 오류정정을 수행하며 디스크램블러(270)는 MPEG 스트림을 얻기 위해 FEC부(260)로부터의 출력 신호를 디스크램블링한다. The tuner 210 receives a multicarrier modulated signal, the analog-to-digital converter 220 converts the output signal from the tuner 110 into a digital signal, and the demodulator 230 multiplexes from the analog-to-digital converter 120. The carrier modulated signal is demodulated, and the discrete Fourier transform (FFT) unit 240 discretely transforms the output signal from the demodulator 230. Here, the fast Fourier transform unit may be applied instead of the discrete Fourier transform unit 240. The equalizer 250 equalizes the output signal from the discrete Fourier transform unit 240, and the FEC unit 260 performs forward error correction on the output signal from the equalizer 250, and the descrambler 270 performs the MPEG. The output signal from the FEC unit 260 is descrambled to obtain a stream.

본 발명의 일실시예에 따른 FEC부(260)는 FEC 블록 시작점 판단부(261), FEC 블록 재배열부(262), FEC 디코딩부(263)를 포함한다.The FEC unit 260 according to an embodiment of the present invention includes an FEC block start point determiner 261, an FEC block rearranger 262, and an FEC decoder 263.

FEC 블록 시작점 판단부(261)는 TDS-OFDM 심볼의 시점이 FEC 블록 시작점인지를 판단하기 위하여 신호에 포함되어 있는 동기정보(frame sync)를 이용한다. 동기정보는 TDS-OFDM 심볼의 앞에 삽입되고, 프리앰블(pre-amble), PN 시퀀스, 포스트앰블(post-amble)로 구성된다. 이 PN 시퀀스는 255개의 심볼을 가지고 있다. PN 시퀀스는 0부터 254에 해당하는 시퀀스를 신호프레임에 고유한 프레임번호로서 부여하게 되어, 신호프레임은 PN 시퀀스에 의해 식별될 수 있게 된다. 따라서 상기한 PN 시퀀스를 수신단에서 FEC 블록의 시작점 판단을 위해 이용할 수 있다. 예를 들어, 수신한 프레임의 짝수 번호에 해당하는 PN 시퀀스에서 FEC 블록이 시작되는 경우, 짝수 번호를 갖는 PN 시퀀스를 검출하면 수신중인 TDS-OFDM 1 심볼의 시점이 FEC 블록의 시작점인지를 알 수 있으며, 다음 신호 프레임의 PN 시퀀스는 홀수 번호가 될 것이므로, 수신중인 TDS-OFDM 1 심볼의 처음부터 FEC 디코딩을 시작하지 않고 다음의 FEC 블록부터 FEC 디코딩을 수행하면 된다.The FEC block start point determiner 261 uses frame sync included in the signal to determine whether the start point of the TDS-OFDM symbol is the FEC block start point. The synchronization information is inserted in front of the TDS-OFDM symbol and is composed of a preamble, a PN sequence, and a postamble. This PN sequence has 255 symbols. The PN sequence is assigned a sequence corresponding to 0 to 254 as a frame number unique to the signal frame, so that the signal frame can be identified by the PN sequence. Therefore, the PN sequence may be used for determining the starting point of the FEC block at the receiving end. For example, when the FEC block is started in the PN sequence corresponding to the even number of the received frame, if the PN sequence having the even number is detected, it is possible to determine whether the starting point of the TDS-OFDM 1 symbol being received is the start point of the FEC block. Since the PN sequence of the next signal frame will be an odd number, FEC decoding may be performed from the next FEC block without starting FEC decoding from the beginning of the received TDS-OFDM 1 symbol.

또한 송신단에서 FEC 블록의 시작점을 표시하기 위해 전송신호의 소정 신호 구간을 반전하여 송신할 수 있으며, 수신단에서는 이 반전 신호를 검출하여 FEC 블록의 시작점 정보를 획득할 수 있다.In addition, the transmitter may invert and transmit a predetermined signal section of the transmission signal to indicate the start point of the FEC block, and the receiver may detect the inverted signal to obtain start point information of the FEC block.

FEC 블록 재배열부(262)는 상기한 FEC 블록 시작점 판단부(261)에서의 판단결과를 기초로 신호의 FEC 블록을 재배열하는데, TDS-OFDM 심볼의 시점이 FEC 블록의 시작점인지 중간지점인지를 결정하여 중간지점인 경우 다음의 FEC 블록의 시작점부터 FEC 블록이 시작되는 것으로 판단하여 FEC 블록을 재배열한다.The FEC block rearranger 262 rearranges the FEC blocks of the signal based on the determination result of the FEC block start point determiner 261. Whether the start point of the TDS-OFDM symbol is the start point or the middle point of the FEC block is determined. If it is determined to be an intermediate point, the FEC block is rearranged by determining that the FEC block starts from the start point of the next FEC block.

FEC 디코딩부(263)는 재배열된 FEC 블록에 대하여 FEC 디코딩을 수행한다.The FEC decoding unit 263 performs FEC decoding on the rearranged FEC blocks.

도 4는 본 발명의 또 다른 실시예에 따른 FEC부(260)를 도시한 것으로 FEC 디코딩한 결과를 이용하여 FEC 블록의 시작점을 판단하는 경우이다.4 is a diagram illustrating an FEC unit 260 according to another embodiment of the present invention, in which a start point of an FEC block is determined using FEC decoding results.

FEC 블록 시점 판단부(261)는 TDS-OFDM 1 심볼의 처음부터 FEC 블록이 시작되는 것으로 간주하고 FEC 디코딩까지 수행한다. 수행 이후 에러 발생이 되는지를 체크하여 에러 발생이 되거나 에러 개수가 소정 기준치를 넘을 경우에는 FEC 블록 재배열부(262)에서 FEC 블록을 재배열하여 TDS-OFDM 심볼의 FEC 블록의 시작점을 전환하고 FEC 디코딩부(263)에서 다시 FEC 디코딩을 수행한다. 즉, 에러정정결과를 이용하는 것이다.The FEC block timing determiner 261 considers the FEC block to start from the beginning of the TDS-OFDM 1 symbol and performs FEC decoding. After execution, if an error occurs or if the number of errors exceeds a predetermined reference value, the FEC block rearranger 262 rearranges the FEC blocks to switch the start point of the FEC block of the TDS-OFDM symbol and decode the FEC. In step 263, FEC decoding is performed again. That is, the error correction result is used.

도 5는 본 발명에 따른 다중반송파 수신기의 신호처리방법을 개략적으로 나 타낸 흐름도이다.5 is a flowchart schematically showing a signal processing method of a multicarrier receiver according to the present invention.

본 발명에 따른 다중반송파 수신기의 신호처리방법은 먼저, TDS-OFDM 심볼의 시점이 상기 FEC 블록의 시작점인지를 FEC 블록 시작점 판단부에 의하여 판단하며(S510), FEC 블록 시작점 판단부의 판단결과를 기초로 신호의 FEC 블록을 재배열한다(S520). 그 다음 재배열된 FEC 블록을 디코딩한다(530).In the signal processing method of the multicarrier receiver according to the present invention, first, the FEC block start point determination unit determines whether the start point of the TDS-OFDM symbol is the start point of the FEC block (S510), and based on the determination result of the FEC block start point determination unit. The FEC blocks of the low signals are rearranged (S520). The rearranged FEC block is then decoded (530).

FEC 블록의 시작점인지를 판단하는 단계(S510)는 FEC 블록 시작점 정보를 동기정보에 포함되어 있는 PN 시퀀스나 반전 신호로부터 획득하거나 신호를 FEC 디코딩한 결과를 이용하여 획득할 수 있다. In step S510, whether the FEC block is a starting point may be obtained from the PN sequence or the inverted signal included in the synchronization information or by using the result of FEC decoding the signal.

본 발명의 수신성능이 개선된 다중반송파 수신기의 신호처리방법에 따르면, 안정적으로 신호의 오류정정 과정이 수행되도록 FEC 블록의 시작점을 정확히 판단할 수 있도록 한 다중반송파 수신기 및 그 신호처리방법이 제공된다.According to a signal processing method of a multicarrier receiver having an improved reception performance of the present invention, a multicarrier receiver and a signal processing method for accurately determining a starting point of an FEC block for stably performing an error correction process of a signal are provided. .

이상에서는 본 발명의 바람직한 실시예에 대하여 도시하고 설명하였으나, 본 발명은 상술한 특정의 실시예에 한정되지 아니하며, 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형 실시가 가능함은 물론이고, 그와 같은 수정 또는 변형은 첨부하는 청구항의 기재범위 내에 있는 것이다. Although the above has been illustrated and described with respect to preferred embodiments of the present invention, the present invention is not limited to the above-described specific embodiments, and those skilled in the art without departing from the gist of the present invention. Anyone can make various modifications, as well as such modifications or variations are within the scope of the appended claims.

Claims (5)

FEC 블록으로 구성된 TDS-OFDM 심볼과 동기정보를 포함한 신호를 수신하여 처리하는 다중반송파 수신기에 있어서,A multi-carrier receiver for receiving and processing a signal including a TDS-OFDM symbol consisting of an FEC block and synchronization information, 상기 TDS-OFDM 심볼의 시점이 상기 FEC 블록의 시작점인지를 판단하는 FEC 블록 시작점 판단부;An FEC block start point determiner which determines whether a start point of the TDS-OFDM symbol is a start point of the FEC block; 상기 FEC 블록 시작점 판단부의 판단결과를 기초로 상기 신호의 FEC 블록을 재배열하는 FEC 블록 재배열부; 및 An FEC block rearrangement unit that rearranges the FEC blocks of the signal based on a determination result of the FEC block start point determination unit; And 상기 재배열된 FEC 블록을 디코딩하는 FEC 디코딩부를 포함하는 다중반송파 수신기.And a FEC decoding unit to decode the rearranged FEC block. 청구항 1에 있어서, 상기 FEC 블록의 시작점 정보는 상기 동기정보에 포함되어 있는 PN 시퀀스로부터 획득되는 다중반송파 수신기.The multicarrier receiver of claim 1, wherein starting point information of the FEC block is obtained from a PN sequence included in the synchronization information. 청구항 1에 있어서, 상기 FEC 블록의 시작점 정보는 상기 신호에 포함된 반전신호로부터 획득되는 다중반송파 수신기.The multicarrier receiver of claim 1, wherein starting point information of the FEC block is obtained from an inverted signal included in the signal. 청구항 1에 있어서, 상기 FEC 블록 시작점 정보는 상기 신호를 FEC 디코딩한 결과를 이용하여 획득되는 다중반송파 수신기.The multicarrier receiver of claim 1, wherein the FEC block start point information is obtained by using a result of FEC decoding the signal. FEC 블록으로 구성된 TDS-OFDM 심볼과 동기정보를 포함한 신호를 수신하여 처리하는 다중반송파 수신기의 신호처리방법에 있어서,In the signal processing method of a multi-carrier receiver for receiving and processing a signal including a TDS-OFDM symbol consisting of the FEC block and synchronization information, 상기 TDS-OFDM 심볼의 시점이 상기 FEC 블록의 시작점인지를 판단하는 단계;Determining whether a start point of the TDS-OFDM symbol is a start point of the FEC block; 상기 판단결과를 기초로 상기 신호의 FEC 블록을 재배열하는 단계; 및 Rearranging the FEC blocks of the signal based on the determination result; And 상기 재배열된 FEC 블록을 디코딩하는 단계를 포함하는 다중반송파 수신기의 신호처리방법.Decoding the rearranged FEC block.
KR1020060077845A 2006-08-17 2006-08-17 Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof KR100750740B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060077845A KR100750740B1 (en) 2006-08-17 2006-08-17 Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060077845A KR100750740B1 (en) 2006-08-17 2006-08-17 Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof

Publications (1)

Publication Number Publication Date
KR100750740B1 true KR100750740B1 (en) 2007-08-22

Family

ID=38614957

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060077845A KR100750740B1 (en) 2006-08-17 2006-08-17 Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof

Country Status (1)

Country Link
KR (1) KR100750740B1 (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030062791A (en) * 2002-01-19 2003-07-28 서울이동통신 주식회사 Transmission Diversity Apparatus In Radio Communication System
JP2004502335A (en) 2000-06-23 2004-01-22 アトメル・コーポレイション Dual bit error rate estimation in QAM demodulator
US20040151108A1 (en) 2001-05-25 2004-08-05 Jorge Vicente Blasco Claret Process to optimise communication for a multi-user OFDM digital transmission system over the electricity network
KR20050000262A (en) * 2003-06-23 2005-01-03 삼성전자주식회사 TDS-OFDM receiver for using scattered pilots for equalizing and method for equalizing of TDS-OFDM receiver
US7149192B2 (en) 2001-08-24 2006-12-12 Interdigital Technology Corporation Base station implementing a physical layer automatic repeat request

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004502335A (en) 2000-06-23 2004-01-22 アトメル・コーポレイション Dual bit error rate estimation in QAM demodulator
US20040151108A1 (en) 2001-05-25 2004-08-05 Jorge Vicente Blasco Claret Process to optimise communication for a multi-user OFDM digital transmission system over the electricity network
US7149192B2 (en) 2001-08-24 2006-12-12 Interdigital Technology Corporation Base station implementing a physical layer automatic repeat request
KR20030062791A (en) * 2002-01-19 2003-07-28 서울이동통신 주식회사 Transmission Diversity Apparatus In Radio Communication System
KR20050000262A (en) * 2003-06-23 2005-01-03 삼성전자주식회사 TDS-OFDM receiver for using scattered pilots for equalizing and method for equalizing of TDS-OFDM receiver

Similar Documents

Publication Publication Date Title
KR100970733B1 (en) Digital broadcasting transmission/reception capable of improving receiving performance and signal processing method thereof
US8208533B2 (en) Methods and apparatus for fast signal acquisition in a digital video receiver
US9258167B2 (en) Transmitting apparatus, receiving apparatus and control methods thereof
KR100757469B1 (en) Digital broadcasting transmission/reception system utilizing null packet and TRS code to improve receiving performance and signal processing method thereof
EP2317657A2 (en) Apparatus for adaptable/variable type modulation and demodulation in digital tx/rx system
US8238436B2 (en) Methods and device for fast acquisition of digital video signals
JP2011502384A (en) High-definition television transmission with mobile function
KR20050107286A (en) Digital broadcasting transmission/reception capable of improving receiving performance and signal processing method thereof
CN1574920A (en) Receiving device and method for digital broadcast system
KR20040035297A (en) Apparatus and method for transmission of digital broadcasting system having the composition error correction coding function
WO2007046673A1 (en) Digital broadcasting system and method
US8010880B2 (en) Forward error correction decoder and method thereof
JP5415437B2 (en) Sign enhanced stagacasting
KR20040033101A (en) Apparatus and method for transmission of digital broadcasting system
KR100902295B1 (en) Apparatus and method for transmission of digital broadcasting system having the composition error correction coding function
KR100750740B1 (en) Apparatus for receiving multi-carrier having improved receiving performance and a signal processing method thereof
KR20040034878A (en) Apparatus and method for transmission of digital broadcasting system which has the composition error correction encoder
KR20080016137A (en) Apparatus for transmitting and receiving multi-carrier having improved receiving performance and method of transmitting and receiving the same
KR20030092657A (en) Forward Error Correction Apparatus of digital broadcasting system
KR100728912B1 (en) Digital broadcasting transmission/reception capable of improving receiving performance and signal processing method thereof
KR20090010716A (en) Digital broadcasting transmission/reception apparatus and method
KR100757467B1 (en) Digital broadcasting transmission/reception system utilizing SRS and TRS code to improve receiving performance and signal processing method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120730

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130730

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140730

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150730

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160728

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170728

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee