KR100745414B1 - Driving circuit for organic electroluminescent devices - Google Patents

Driving circuit for organic electroluminescent devices Download PDF

Info

Publication number
KR100745414B1
KR100745414B1 KR1020010039261A KR20010039261A KR100745414B1 KR 100745414 B1 KR100745414 B1 KR 100745414B1 KR 1020010039261 A KR1020010039261 A KR 1020010039261A KR 20010039261 A KR20010039261 A KR 20010039261A KR 100745414 B1 KR100745414 B1 KR 100745414B1
Authority
KR
South Korea
Prior art keywords
capacitor
light emitting
organic light
gate
video signal
Prior art date
Application number
KR1020010039261A
Other languages
Korean (ko)
Other versions
KR20030003446A (en
Inventor
박준규
배성준
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020010039261A priority Critical patent/KR100745414B1/en
Publication of KR20030003446A publication Critical patent/KR20030003446A/en
Application granted granted Critical
Publication of KR100745414B1 publication Critical patent/KR100745414B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 유기발광소자 구동회로에 관한 것으로, 본 발명은 데이터라인에 인가되는 비디오신호를 게이트 구동신호에 따라 도통제어되어 후단으로 인가제어하는 스위칭소자와, 상기 스위칭소자를 통해 인가되는 1프레임의 비디오신호 저장하고, 상기 스위칭소자가 턴오프 되었을때 충전된 전압에 대응하는 전압을 유기발광소자에 인가하는 커패시터를 포함하는 구동부로 구성되는 유기발광소자 구동회로에 있어서, 상기 스위칭소자와 커패시터의 사이에 일측단이 접속되며, 타측단은 상기 스위칭소자를 제어하는 게이트 구동신호를 반전한 신호가 인가되어 그 스위칭소자의 기생커패시터와는 반대의 전압 인가방향을 가지는 커패시터를 더 포함하여 기생 커패시터에 의해 저장된 비디오신호가 변화되는 킥백 현상을 방지함으로써, 보다 정확한 비디오신호를 유기발광소자에 인가하여 표시소자의 표시성능을 향상시키며, 신뢰성을 증대시키는 효과가 있다.The present invention relates to an organic light emitting device driving circuit. The present invention relates to a switching device for conducting and controlling a video signal applied to a data line in accordance with a gate driving signal, and a frame of one frame applied through the switching device. An organic light emitting device driving circuit comprising a driving unit including a capacitor for storing a video signal and applying a voltage corresponding to a charged voltage to the organic light emitting device when the switching device is turned off, the organic light emitting device driving circuit comprising: One end is connected to the other end, and the other end is a parasitic capacitor further comprises a capacitor having a voltage application direction opposite to the parasitic capacitor of the switching device is applied a signal inverting the gate drive signal for the switching device More accurate video by preventing kickback from changing stored video signals By applying a false signal to the organic light emitting device, there is an effect of improving the display performance of the display device and increasing the reliability.

Description

유기발광소자 구동회로{DRIVING CIRCUIT FOR ORGANIC ELECTROLUMINESCENT DEVICES}Organic light emitting device driving circuit {DRIVING CIRCUIT FOR ORGANIC ELECTROLUMINESCENT DEVICES}

도1은 종래 유기발광소자 구동회로의 일실시예도.Figure 1 is an embodiment of a conventional organic light emitting device driving circuit.

도2는 도1의 동작파형도.2 is an operational waveform diagram of FIG.

도3은 본 발명 유기발광소자 구동회로의 일실시예도.Figure 3 is an embodiment of the organic light emitting device drive circuit of the present invention.

도4는 도3에 있어서, 피모스 트랜지스터(PM1)와 커패시터(C1)의 단면도.4 is a cross-sectional view of the PMOS transistor PM1 and the capacitor C1 in FIG.

도5는 4의 평면도.5 is a plan view of FIG.

도6은 도3의 동작파형도.6 is an operational waveform diagram of FIG.

도7 내지 도11은 본 발명의 다른 실시예도.7 to 11 show another embodiment of the present invention.

도12 내지 도14는 본 발명의 데이터라인에 인가되는 비디오신호를 선택하는 멀티플랙서부의 회로도.12 to 14 are circuit diagrams of a multiplexer section for selecting a video signal applied to a data line of the present invention.

도15는 상기 본 발명의 실시예들에서 보여준 커패시터가 부가된 유기발광소자 구동회로의 배치도.FIG. 15 is a layout view of an organic light emitting diode driving circuit to which a capacitor is added in the embodiments of the present invention. FIG.

** 도면의 주요 부분에 대한 부호의 설명 **** Description of symbols for the main parts of the drawing **

NM1~NM8:엔모스 트랜지스터 PM1~PM8:피모스 트랜지스터NM1 to NM8: NMOS transistors PM1 to PM8: PMOS transistors

Cst:커패시터 OLED:유기발광소자Cst: Capacitor OLED: Organic Light Emitting Diode

본 발명은 유기발광소자 구동회로에 관한 것으로, 특히 데이터라인측의 신호를 스위칭제어하는 모스 트랜지스터의 기생 커패시턴스를 줄여 유기발광소자에 인가되는 비디오신호의 전압변화를 방지하는데 적당하도록 한 유기발광소자 구동회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an organic light emitting device driving circuit, and more particularly, to reduce parasitic capacitance of a MOS transistor for switching and controlling a signal on a data line side, and to provide an organic light emitting device driving circuit suitable for preventing a voltage change of a video signal applied to the organic light emitting device. It's about the furnace.

일반적으로 유기 전기 발광 소자 또는 유기발광소자로 지칭되는 표시소자는 유기물에서의 전기의 흐름이고 하나는 발광 과정이다. 유기물에서의 전기의 흐름은 크게 전자의 흐름과 정공의 흐름으로 나눌 수 있으며, 그 해석법으로 주로 반도체적인 해석 방법을 이용하는데 이는 유기물의 분자 구조에 따라 지배적인 흐름이 될 수 있는 것이 달라지기 때문이다. In general, a display device, referred to as an organic electroluminescent device or an organic light emitting device, is a flow of electricity in an organic material and one is a light emitting process. The flow of electricity in organic material can be divided into the flow of electrons and the flow of holes, and the analysis method mainly uses semiconductor analysis method because it can be the dominant flow depending on the molecular structure of organic material. .

즉, 분자 구조에 따라 정공또는 전자의 흐름이 지배적일 수 있다. 발광 과정은 분자내의 전자의 운동을 이용하는 것이며, 분자내의 전자는 여기상태라는 에너지 상태를 보일 수 있는데 이는 방출될 수 있는 에너지를 전자가 보유하고 있는 상태를 말한다. 전자가 보유하고 있던 에너지를 방출하는 방법의 하나로서 빛이 관찰된다. 유기 전기 발광 소자의 개발과 응용에서 가장 중요한 것은 효율의 문제이다. 고휘도의 소자를 제작하더라도 이용하는 전기에너지에 따른 효율이 저하된다면 상용 소자에 응용하는 것은 어렵다. 유기 전기 발광 소자는 소비전력이 낮아 이전의 표시소자에 대하여 경쟁력이 있어 연구가 진행중이다. That is, the flow of holes or electrons may be dominant depending on the molecular structure. The luminescence process utilizes the motion of electrons in a molecule, and the electrons in a molecule can exhibit an energy state called an excited state, which refers to a state in which an electron has energy that can be emitted. Light is observed as a way of releasing energy held by electrons. The most important factor in the development and application of the organic electroluminescent device is the problem of efficiency. Even if a device having high brightness is manufactured, it is difficult to apply it to a commercial device if the efficiency of electric energy used is lowered. The organic electroluminescent device has a low power consumption and is thus competitive with previous display devices.                         

유기발광소자는 빛의 삼원색인 적(R), 녹(G), 청(B) 색을 구현하는 소자를 별도로 제작하여, 박막 트랜지스터 엘씨디(TFT-LCD)와는 다르게 칼라필터를 사용하지 않는다. 즉, 전압의 인가정도에 따라 각기 다른 휘도의 색을 출력하는 유기물질을 사용하여 RGB각각의 색을 나타냄으로써, 후면광(BACK LIGHT)과 칼라필터를 사용하지 않고도 화면을 표시할 수 있는 특징이 있다.The organic light emitting device does not use a color filter, unlike the thin film transistor LCD (TFT-LCD) by separately manufacturing a device that implements the three primary colors of red (R), green (G), blue (B) color. In other words, by using organic materials that output colors of different luminance according to the degree of voltage application, the colors of RGB are displayed so that the screen can be displayed without using the back light and color filter. have.

상기 RGB각각을 나타내는 유기물질은 그 전압의 인가에 대한 특성의 차이를 나타낸다. 즉 전압값에 따른 휘도의 특성이 모두 다르며, 그 효율 또한 차이가 있게 되며, 이와 같은 종래 유기발광소자를 구동하는 구동회로를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.The organic material representing each of the RGB shows a difference in characteristics with respect to the application of the voltage. That is, all of the characteristics of the luminance according to the voltage value are different, and the efficiency thereof is also different. Hereinafter, the driving circuit for driving the conventional organic light emitting diode will be described in detail with reference to the accompanying drawings.

도1은 종래 유기발광소자 구동회로의 일실시예도로서, 이에 도시한 바와 같이 게이트라인(GL)에 인가되는 게이트 구동신호에 따라 데이터라인(SL)에 인가된 비디오신호를 드레인측으로 인가제어하는 피모스 트랜지스터(PM1)와; 일측이 파워라인(PL)에 접속되어 상기 피모스 트랜지스터(PM1)를 통해 인가되는 비디오신호를 1프레임동안 저장하는 커패시터(Cst)와; 상기 파워라인(PL)에 소스가 접속되며, 상기 피모스 트랜지스터(PM1)와 커패시터(Cst)의 접속점에 소스가 접속되어 그 게이트에 인가되는 전압에 따라 소스측의 전류를 유기발광소자(OLED)에 인가제어하는 피모스 트랜지스터(PM2)로 구성된다.FIG. 1 is a diagram illustrating an exemplary embodiment of a conventional organic light emitting diode driving circuit. As shown in FIG. 1, the video signal applied to the data line SL is applied to the drain side according to a gate driving signal applied to the gate line GL. MOS transistor PM1; A capacitor Cst having one side connected to a power line PL and storing a video signal applied through the PMOS transistor PM1 for one frame; A source is connected to the power line PL, and a source is connected to the connection point of the PMOS transistor PM1 and the capacitor Cst, and the current on the source side is supplied according to the voltage applied to the gate of the organic light emitting diode OLED. PMOS transistor PM2 applied to and controlled.

이하, 상기와 같은 종래 유기발광소자 구동회로의 동작을 설명한다.Hereinafter, the operation of the conventional organic light emitting diode driving circuit will be described.

도2는 종래 유기발광소자 구동회로의 게이트라인(GL)과 데이터라인(SL)에 인가되는 게이트구동신호와 비디오신호의 파형도로서, 이에 도시한 바와 같이 게이트 라인(GL)에 게이트구동신호가 저전위로 인가되는 구간에서는 피모스 트랜지스터(PM1)가 턴온되어 데이터라인(SL)에 인가된 소정의 전압값의 아날로그 신호인 비디오신호를 드레인으로 인가시킨다.FIG. 2 is a waveform diagram of a gate driving signal and a video signal applied to the gate line GL and the data line SL of the conventional organic light emitting diode driving circuit. As shown in FIG. In a period where low potential is applied, the PMOS transistor PM1 is turned on to apply a video signal, which is an analog signal of a predetermined voltage value, applied to the data line SL as a drain.

그 다음, 상기와 같이 데이터라인(SL)의 비디오신호는 커패시터(Cst)에에 충전되며, 게이트라인(GL)을 통해 인가되는 게이트구동신호가 고전위로 인가되면 커패시터(Cst)는 상기 1프레임동안의 비디오신호를 저장하고, 그 비디오신호의 값에 따라 피모스 트랜지스터(PM2)를 통해 유기발광소자(OLED)에 인가하여 화면에 표시되도록 한다.Then, as described above, the video signal of the data line SL is charged in the capacitor Cst. When the gate driving signal applied through the gate line GL is applied at high potential, the capacitor Cst is applied during the one frame. The video signal is stored and applied to the organic light emitting diode OLED through the PMOS transistor PM2 according to the value of the video signal to be displayed on the screen.

이와 같은 동작과정에서 상기 게이트라인(GL)에 인가되는 게이트구동전압이 천이되는 부분에서 상기 피모스 트랜지스터(PM1)의 게이트와 소스 사이에는 기생커패시터(Cgs)가 존재하게 되며, 이 기생커패시터(Cgs)의 영향으로 상기와 같이 피모스 트랜지스터(PM1)가 턴오프될때 기충전된 커패시터(Cst)의 충전전압이 변하게 된다. 즉, 두 커패시터(Cst, Cgs)의 커플링 현상에 의해 커패시터(Cst)에 저장된 전압값이 변하게 된다.In this process, a parasitic capacitor Cgs exists between the gate and the source of the PMOS transistor PM1 at a portion where the gate driving voltage applied to the gate line GL transitions, and the parasitic capacitor Cgs is present. When the PMOS transistor PM1 is turned off as described above, the charging voltage of the precharged capacitor Cst changes. That is, the voltage value stored in the capacitor Cst is changed by the coupling phenomenon of the two capacitors Cst and Cgs.

상기의 현상을 킥백(KICK BACK) 현상이라고 하며, 킥백 현상의 발생에 의해 정확한 비디오신호를 전달할 수 없게 된다.The above phenomenon is called a kickback phenomenon, and the kickback phenomenon prevents the transmission of an accurate video signal.

상기한 바와 같이 종래 유기발광소자 구동회로는 비디오신호를 인가제어하는 모스 트랜지스터의 기생 커패시터에 의해 비디오신호를 저장하는 커패시터의 저장전압이 변화하여 비디오 신호를 정확히 전달할 수 없어, 정확한 화면을 표시할 수 없는 문제점이 있었다.As described above, in the conventional organic light emitting diode driving circuit, the storage voltage of the capacitor for storing the video signal is changed by the parasitic capacitor of the MOS transistor for applying and controlling the video signal, so that the video signal cannot be transmitted accurately, and thus, an accurate screen can be displayed. There was no problem.

따라서, 본 발명은 상기 종래기술의 제반 문제점을 해결하기 위하여 안출한 것으로서, 본 발명은 모스 트랜지스터의 기생 커패시터의 영향을 줄일 수 있는 유기발광소자 구동회로를 제공함에 그 목적이 있다.Accordingly, an object of the present invention is to provide an organic light emitting device driving circuit capable of reducing the influence of parasitic capacitors of a MOS transistor.

상기 목적을 달성하기 위한 본 발명에 따른 유기발광소자의 구동회로는, 아날로그 신호인 비디오 신호를 복수의 서로 다른 클럭신호가 인가됨에 따라 스위칭제어되어 컬럼방향으로 셀에 동일한 비디오신호를 인가하는 데이터라인에 각각 인가제어하는 멀티플랙서부와; 상기 데이터라인에 인가되는 비디오신호를 게이트 구동신호에 따라 도통제어되어 후단으로 인가제어하는 스위칭소자와, 상기 스위칭소자를 통해 인가되는 1프레임의 비디오신호 저장하고, 상기 스위칭소자가 턴오프 되었을때 충전된 전압에 대응하는 전압을 유기발광소자에 인가하는 커패시터를 포함하는 구동부로 구성되는 유기발광소자 구동회로에 있어서, 상기 스위칭소자와 커패시터의 사이에 일측단이 접속되며, 타측단은 상기 스위칭소자를 제어하는 게이트 구동신호를 반전한 신호가 인가되어 그 스위칭소자의 기생커패시터와는 반대의 전압 인가방향을 가지는 커패시터를 포함하여 구성되는 것을 특징으로한다.
이하, 본 발명에 따른 유기발광소자의 구동회로에 대해 첨부한 도면을 참조하여 상세히 설명한다.
The driving circuit of the organic light emitting device according to the present invention for achieving the above object is a data line for controlling the switching of the video signal, which is an analog signal as a plurality of different clock signals are applied to apply the same video signal to the cell in the column direction A multiplexer unit for controlling and applying to each; A switching device for conducting and controlling the video signal applied to the data line according to a gate driving signal, and storing a video signal of one frame applied through the switching device, and charging when the switching device is turned off. In an organic light emitting device driving circuit comprising a driving unit including a capacitor for applying a voltage corresponding to a predetermined voltage to the organic light emitting device, one end is connected between the switching device and the capacitor, the other end is connected to the switching device. A signal inverted by the gate driving signal to be controlled is applied, characterized in that it comprises a capacitor having a voltage application direction opposite to the parasitic capacitor of the switching element.
Hereinafter, a driving circuit of an organic light emitting diode according to the present invention will be described in detail with reference to the accompanying drawings.

도3은 본 발명에 따른 유기발광소자 구동회로의 일실시예도이다.
도 3에 도시된 바와같이, 게이트라인(GL)에 인가되는 게이트 구동신호에 따라 데이터라인(SL)에 인가된 비디오신호를 드레인측으로 인가제어하는 피모스 트랜지스터(PM1)와; 일측이 파워라인(PL)에 접속되어 상기 피모스 트랜지스터(PM1)를 통해 인가되는 비디오신호를 1프레임동안 저장하는 커패시터(Cst)와; 상기 파워라인(PL)에 소스가 접속되며, 상기 피모스 트랜지스터(PM1)와 커패시터(Cst)의 접속점에 소스가 접속되어 그 게이트에 인가되는 전압에 따라 소스측의 전류를 유기발광소자(OLED)에 인가제어하는 피모스 트랜지스터(PM2)로 구성되는 종래 구성에, 상기 게이트라인(GL)에 인가되는 게이트 구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인(GLB)에 일측이 접속되고, 타측은 상기 피모스 트랜지스터(PM1)의 드레인에 접속되는 커패시터(C1)를 더포함하여 구성된다.
Figure 3 is an embodiment of an organic light emitting device driving circuit according to the present invention.
As shown in FIG. 3, the PMOS transistor PM1 applies and controls the video signal applied to the data line SL to the drain side according to the gate driving signal applied to the gate line GL; A capacitor Cst having one side connected to a power line PL and storing a video signal applied through the PMOS transistor PM1 for one frame; A source is connected to the power line PL, and a source is connected to the connection point of the PMOS transistor PM1 and the capacitor Cst, and the current on the source side is supplied according to the voltage applied to the gate of the organic light emitting diode OLED. In a conventional configuration including a PMOS transistor PM2 that is applied to and controlled to one side, one side is connected to an inverted gate line GLB to which an inverted gate driving signal inverting the gate driving signal applied to the gate line GL is applied. The other side further includes a capacitor C1 connected to the drain of the PMOS transistor PM1.

또한, 도4는 상기 모스 트랜지스터와 커패시터(C1)의 단면도로서, 이에 도시한 바와 같이 모스 트랜지스터의 드레인 부분의 금속층(D)이 커패시터의 상부전극이 되도록 그대로 이어진 형상을 나타낸다.FIG. 4 is a cross-sectional view of the MOS transistor and the capacitor C1 and shows a shape in which the metal layer D of the drain portion of the MOS transistor is connected as it is to become the upper electrode of the capacitor.

도5는 상기 모스 트랜지스터(PM1)와 커패시터 부분의 평면도로서, 이에 도시한 바와 같이 게이트라인(GL)과 반전게이트라인(GLB)이 각각 분리되어 위치하며, 상기 도4에 나타난 바와 같이 상기 모스 트랜지스터(PM1)의 드레인을 이루는 금속층(D)이 커패시터(C1)의 상부전극을 이루며, 연속되어 커패시터(Cst)의 일측 전극이 되도록 구성된다.FIG. 5 is a plan view of the MOS transistor PM1 and the capacitor portion, and as shown in FIG. 5, the gate line GL and the inverted gate line GLB are separated from each other. As shown in FIG. The metal layer D constituting the drain of the PM1 forms the upper electrode of the capacitor C1, and is continuously formed to be one electrode of the capacitor Cst.

이하, 상기와 같은 본 발명의 동작을 설명한다.Hereinafter, the operation of the present invention as described above will be described.

도6은 상기 도3의 동작 파형도로서, 이에 도시한 바와 같이 게이트라인(GL)에 인가되는 게이트구동전압이 저전위로 인가되는 구간에서는 상기 반전게이트라인(GLB)에 인가되는 전압은 고전위로 인가된다.6 is an operation waveform diagram of FIG. 3, and as shown therein, a voltage applied to the inverted gate line GLB is applied at a high potential in a section in which a gate driving voltage applied to the gate line GL is applied at a low potential. do.

이와 같이 게이트라인(GL)과 반전게이트라인(GLB)에 인가되는 전압이 각각 저전위와 고전위로 인가되면, 피모스 트랜지스터(PM1)는 턴온되어 데이터라인(SL)에 인가되는 비디오신호를 드레인측으로 인가한다.When the voltages applied to the gate line GL and the inverted gate line GLB are applied at the low potential and the high potential, respectively, the PMOS transistor PM1 is turned on to apply the video signal applied to the data line SL to the drain side. do.

그 다음, 상기 비디오신호는 커패시터(Cst)에 충전된다.Then, the video signal is charged in the capacitor Cst.

그 다음, 상기 게이트라인(GL)에 인가되는 게이트구동신호가 고전위로 천이하면 피모스 트랜지스터(PM1)는 턴오프되고, 상기 커패시터(Cst)에 의해 충전된 비디오신호가 피모스 트랜지스터(PM2)를 통해 유기발광소자(OLED)에 인가되어 비디오신호를 표시하게 된다.Next, when the gate driving signal applied to the gate line GL transitions to a high potential, the PMOS transistor PM1 is turned off, and the video signal charged by the capacitor Cst turns the PMOS transistor PM2 into a high voltage state. The OLED is applied to the OLED to display a video signal.

이때, 상기 반전게이트라인(GLB)에는 저전위의 신호가 인가되며, 이는 상기 일측이 게이트라인(GL)에 접속된 기생커패시터(Cgs)와는 반대로 일측이 저전위 신호가 인가되는 반전게이트라인(GLB)에 접속된 커패시터(C1)는 상기 기생커패시터(Cgs)의 전압변화 방향과 반대로 전압이 변화하며 이에 따라 두 커패시터(C1, Cgs)가 상쇄되어 상기 비디오신호를 저장하는 커패시터(Cst)의 전압을 변화시키는 킥백현상의 영향을 줄이게 된다.In this case, a low potential signal is applied to the inversion gate line GLB, which is opposite to the parasitic capacitor Cgs connected to one side of the gate line GL. The capacitor C1 connected to) changes its voltage in the opposite direction to the direction of the voltage change of the parasitic capacitor Cgs. Accordingly, the two capacitors C1 and Cgs cancel each other, thereby reducing the voltage of the capacitor Cst storing the video signal. This reduces the effects of changing kickbacks.

도7은 본 발명의 다른 실시예도로서, 이에 도시한 바와 같이 게이트라인(GL)에 인가되는 게이트구동신호에 따라 도통제어되어 데이터라인(SL)에 인가된 아날로그 비디오신호를 소스측으로 도통제어하는 엔모스 트랜지스터(NM1)와; 상기 엔모스 트랜지스터(NM1)의 소스에 드레인과 게이트가 공통접속되고, 소스가 파워라인(PL)에 접속된 엔모스 트랜지스터(NM2)와; 상기 게이트라인(GL)에 인가되는 게이트구동신호에 따라 도통제어되어 상기 엔모스 트랜지스터(NM1)를 통해 인가되는 비디오신호를 소스측으로 인가제어하는 엔모스 트랜지스터(NM3)와; 상기 파워라인(PL)과 상 기 엔모스 트랜지스터(NM3)의 소스 사이에 접속되어 비디오신호를 저장하는 커패시터(Cst)와; 상기 커패시터(Cst)에 저장된 비디오신호를 유기발광소자(OLED)에 인가제어하는 엔모스 트랜지스터(NM4)와; 상기 게이트구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인(GLB)에 일측이 접속되고, 타측이 상기 엔모스 트랜지스터(NM3)의 소스에 접속되어 그 엔모스 트랜지스터(NM3)의 기생 커패시터의 영향을 상쇄시키는 커패시터(C1)로 구성된다.7 is a diagram illustrating another embodiment of the present invention, in which conduction control is performed according to a gate driving signal applied to the gate line GL, so that the conduction control of the analog video signal applied to the data line SL is conducted to the source side. A MOS transistor NM1; An NMOS transistor NM2 having a drain and a gate commonly connected to a source of the NMOS transistor NM1 and a source connected to a power line PL; An NMOS transistor NM3 that is electrically controlled according to a gate driving signal applied to the gate line GL, and controls to apply a video signal applied through the NMOS transistor NM1 to a source side; A capacitor Cst connected between the power line PL and a source of the NMOS transistor NM3 to store a video signal; An NMOS transistor NM4 for controlling the application of the video signal stored in the capacitor Cst to the OLED; One side is connected to the inverted gate line GLB to which the inverted gate driving signal inverting the gate driving signal is applied, and the other side is connected to the source of the NMOS transistor NM3 to form a parasitic capacitor of the NMOS transistor NM3. It is composed of a capacitor (C1) to cancel the influence of.

상기의 구조를 갖는 유기발광소자 구동회로는 게이트라인에 인가되는 게이트 구동신호가 고전위로 인가될때 엔모스 트랜지스터(NM1,NM3)가 도통되어 비디오신호를 커패시터(Cst)에 충전하며, 그 게이트 구동신호가 저전위로 천이하였을때 커패시터(Cst)에 저장된 비디오 데이터에 의해 엔모스 트랜지스터(NM4)의 도통정도가 결정되어 파워라인(PL)의 전압이 유기발광소자(OLED)에 인가되어 비디오신호를 표시하게 된다.In the organic light emitting diode driving circuit having the above structure, when the gate driving signal applied to the gate line is applied at high potential, the NMOS transistors NM1 and NM3 are turned on to charge the video signal to the capacitor Cst, and the gate driving signal. Transitions to the low potential, the conduction degree of the NMOS transistor NM4 is determined by the video data stored in the capacitor Cst so that the voltage of the power line PL is applied to the organic light emitting diode OLED to display the video signal. do.

이때 역시 상기 커패시터(C1)은 엔모스 트랜지스터(NM3)의 기생커패시터와는 전압의 인가되는 방향이 반대이며, 이에 따라 그 기생커패시터의 영향에 의해 커패시터(Cst)에 충전된 전압이 변화되는 킥백현상을 완화시킬 수 있게 된다.At this time, the capacitor C1 has the opposite direction in which the voltage is applied to the parasitic capacitor of the NMOS transistor NM3. Accordingly, the kickback phenomenon in which the voltage charged in the capacitor Cst is changed by the influence of the parasitic capacitor. This can be alleviated.

도8은 본 발명의 다른 실시예도로서, 이에 도시한 바와 같이 상호 직렬접속되어 게이트라인(GL)의 게이트 구동신호에 따라 도통제어되어 데이터라인(SL)에 인가된 아날로그 비디오신호를 전송제어하는 엔모스 트랜지스터(NM1,NM2)와; 상기 엔모스 트랜지스터(NM1, NM2)의 접속점에 드레인이 접속되고, 소스가 파워라인(PL)에 접속된 엔모스 트랜지스터(NM3)와; 상기 엔모스 트랜지스터(NM3)의 게이트와 파워 라인(PL)사이에 접속되어 1프레임동안의 비디오신호를 저장하는 커패시터(Cst)와; 상기 커패시터(Cst)에 저장된 비디오신호의 전압값에 따라 도통제어되어 파워라인(PL)의 전압을 유기발광소자(OLED)에 인가하는 엔모스 트랜지스터(NM4)와; 상기 게이트 구동신호를 반전한 반전게이트 구동신호를 일측에 인가받으며, 타측이 상기 엔모스 트랜지스터(NM2)의 소스에 접속된 커패시터(C1)로 구성된다.FIG. 8 is another embodiment of the present invention. As shown in FIG. 8, the N-channel is connected to each other in series to be electrically controlled according to the gate driving signal of the gate line GL to transmit and control the analog video signal applied to the data line SL. MOS transistors NM1 and NM2; An NMOS transistor NM3 having a drain connected to a connection point of the NMOS transistors NM1 and NM2 and a source connected to a power line PL; A capacitor Cst connected between the gate of the NMOS transistor NM3 and the power line PL to store a video signal for one frame; An NMOS transistor NM4 which is electrically controlled according to the voltage value of the video signal stored in the capacitor Cst to apply the voltage of the power line PL to the organic light emitting diode OLED; The inverted gate driving signal inverting the gate driving signal is applied to one side, and the other side includes a capacitor C1 connected to the source of the NMOS transistor NM2.

이때 커패시터(C1)는 엔모스 트랜지스터(NM2)의 기생 커패시터의 영향을 상쇄시킨다.At this time, the capacitor C1 cancels the influence of the parasitic capacitor of the NMOS transistor NM2.

도9 및 도10은 각각 상기 도7과 도8의 구성에 있어서, 엔모스 트랜지스터(NM1~NM4)를 피모스 트랜지스터(PM1~PM4)로 대체한 실시예도로서, 상기 도7, 도8에 도시한 회로와는 게이트 구동신호의 전위가 반대일 때 동작하게 된다.9 and 10 are diagrams illustrating embodiments in which the NMOS transistors NM1 to NM4 are replaced with the PMOS transistors PM1 to PM4 in the configurations of FIGS. 7 and 8, respectively. One circuit operates when the potential of the gate driving signal is reversed.

도11은 본 발명의 다른 실시예도로서, 이에 도시한 바와 같이 도3의 기술구성에 어드레스신호(AZ)에 따라 도통제어되며, 소스와 드레인이 피모스 트랜지스터(PM2)의 게이트와 드레인에 각각 접속된 피모스 트랜지스터(PM3)와; 반전어드레스신호(AZB)에 따라 도통제어되며, 상기 피모스 트랜지스터(PM2)의 드레인에 소스가 접속되며, 유기발광소자(OLED)의 입력단에 드레인이 접속된 피모스 트랜지스터(PM4)를 더 포함하여 구성된다.FIG. 11 is another embodiment of the present invention. As shown in FIG. 11, conduction control is performed according to the address signal AZ in the technical configuration of FIG. 3, and a source and a drain are connected to the gate and the drain of the PMOS transistor PM2, respectively. A PMOS transistor PM3; And a PMOS transistor (PM4) connected to the drain of the PMOS transistor (PM2) and connected to the drain of the PMOS transistor (PM2). It is composed.

상기 각 실시예는 비디오신호를 커패시터(Cst)에 인가제어하는 스위칭 소자인 모스 트랜지스터의 기생커패시터의 영향을 줄이기 위해 상기 모스 트랜지스터의 게이트에 인가되는 신호를 반전한 신호를 일측에 인가받으며, 타측이 그 모스 트랜지스터의 후단에 접속되어, 그 기생 커패시터와는 반대의 동작을 하는 커패시터를 더 부가하여 비디오신호를 저장하는 커패시터(Cst)의 전압이 변화되는 현상을 방지하게 된다.Each of the embodiments receives a signal inverting a signal applied to a gate of the MOS transistor to one side in order to reduce the influence of the parasitic capacitor of the MOS transistor, which is a switching element that controls the video signal to be applied to the capacitor Cst. A capacitor, which is connected to the rear end of the MOS transistor and which operates opposite to that of the parasitic capacitor, is further added to prevent a phenomenon in which the voltage of the capacitor Cst storing the video signal is changed.

도12는 데이터라인(SL)에 비디오신호를 인가하는 멀티플랙서부의 회로도로서, 이에 도시한 바와 같이 동일 채널(CH1, CH2)의 비디오신호를 각기 다른 클럭신호(CLK1~CLK4)에 따라 도통제어되어 데이터라인(SL)에 인가제어하는 엔모스 트랜지스터(NM1~NM8)와; 상기 클럭신호(CLK1~CLK4)를 반전한 반전클럭신호(CLKB1~CLKB4)를 일측단에 인가받으며, 타측단이 상기 데이터라인(SL)에 접속된 커패시터(C1~C8)로 구성된다.FIG. 12 is a circuit diagram of a multiplexer unit for applying a video signal to the data line SL. As shown in FIG. 12, conduction control of video signals of the same channel CH1 and CH2 is performed according to different clock signals CLK1 to CLK4. NMOS transistors NM1 to NM8 that are applied and controlled to the data line SL; The inverted clock signals CLKB1 to CLKB4 obtained by inverting the clock signals CLK1 to CLK4 are applied to one end, and the other end includes capacitors C1 to C8 connected to the data line SL.

이와 같이 구성된 본 발명에 따른 유기발광소자 구동회로의 동작을 좀더 상세히 설명한다.The operation of the organic light emitting device driving circuit according to the present invention configured as described above will be described in more detail.

도13은 상기 도12에 도시한 구성의 동작 파형도로서, 이에 도시한 바와 같이 순차적으로 고전위로 인가되는 클럭신호(CLK1~CLK4)에 따라 엔모스 트랜지스터(NM1~NM4),(NM5~NM8)가 순차적으로 도통된다.FIG. 13 is an operation waveform diagram of the configuration shown in FIG. 12. As shown in FIG. 12, the NMOS transistors NM1 to NM4 and NM5 to NM8 are applied in accordance with clock signals CLK1 to CLK4 sequentially applied at high potential. Are sequentially conducted.

이에따라 채널(CH1, CH2)의 비디오신호는 데이터라인(SL1~SL4),(SL5~SL8)에 순차적으로 인가된다.Accordingly, the video signals of the channels CH1 and CH2 are sequentially applied to the data lines SL1 to SL4 and SL5 to SL8.

이때 상기 데이터라인에 인가되는 비디오신호는 엔모스 트랜지스터(NM1~NM8)의 저항성분의 영향으로 그 값이 감소하게 된다.At this time, the video signal applied to the data line is reduced due to the resistance of the NMOS transistors NM1 to NM8.

그러나, 상기 반전 클럭신호(CLKB1~CLKB8)를 일측단에 인가받는 커패시터에 충전된 전압에 의해 그 감소된 전압값이 보상되며, 이에 따라 원하는 비디오신호를 감소없이 데이터라인(SL1~SL8)에 인가할 수 있다.However, the reduced voltage value is compensated by the voltage charged in the capacitor applying the inverted clock signals CLKB1 to CLKB8 at one end thereof, and thus the desired video signal is applied to the data lines SL1 to SL8 without reduction. can do.

도14는 상기 도13에서 엔모스 트랜지스터(NM1~NM8) 대신 피모스 트랜지스터(PM1~PM8)을 사용한 경우이며, 상기 설명한 바와 같이 데이터라인에 인가되는 비디오신호의 감소를 방지하기 위하여 반전클럭신호를 일측에 인가받은 커패시터를 부가하여 비디오신호의 감소된 전압값을 보상하게 된다.FIG. 14 illustrates a case in which PMOS transistors PM1 to PM8 are used instead of NMOS transistors NM1 to NM8 in FIG. 13, and the inverted clock signal is applied to prevent the reduction of the video signal applied to the data line as described above. The capacitor applied to one side is added to compensate for the reduced voltage value of the video signal.

도15는 상기 본 발명의 실시예들에서 보여준 커패시터가 부가된 유기발광소자 구동회로의 배치도로서, 이에 도시한 바와 같이 각 픽셀의 구동회로에는 비디오신호를 1프레임의 비디오신호를 저장하는 커패시터(Cst) 측으로 인가제어하는 모스 트랜지스터(PM1)의 기생커패시터와는 전압의 인가방향이 다른 커패시터(C1)를 더 부가하여 구성하며, 각 픽셀에 대한 구동회로에 적용하여 데이터라인별 전류의 보상이 이루어지도록 한다.FIG. 15 is a layout view of an organic light emitting diode driving circuit to which a capacitor is added according to the embodiments of the present invention. As shown in FIG. 15, a capacitor Cst for storing a video signal of one frame is stored in the driving circuit of each pixel. And a capacitor C1 having a different voltage application direction from the parasitic capacitor of the MOS transistor PM1 applied to the control circuit), and is applied to the driving circuit for each pixel to compensate for the current of each data line. do.

이와 같은 상태에서 상기 비디오신호를 픽셀측으로 인가하는 스위치역할을 하는 모스 트랜지스터(PM1)의 게이트 전압과 상기 부가된 커패시터(C1)의 사이에는 아래의 수학식1이 만족하도록 회로를 구성한다.In this state, a circuit is configured such that Equation 1 below is satisfied between the gate voltage of the MOS transistor PM1 serving as a switch for applying the video signal to the pixel side and the added capacitor C1.

△|Vg+| 〉△|Vg-|Δ | Vg + | > △ | Vg - |

상기의 수학식1이 만족되지 않으면 상기 부가된 커패시터(C1)에 의해 기생용량이 발생하게 된다.If Equation 1 is not satisfied, parasitic capacitance is generated by the added capacitor C1.

상기한 바와 같이 본 발명 유기발광소자 구동회로에 의하면 다음과 같은 효과가 있다.
본 발명에 의하면, 비디오신호를 데이터라인에 선택적으로 인가하는 모스 트랜지스터의 게이트에 인가되는 신호를 반전한 신호를 일측에 인가받고 타측이 데이터라인에 접속된 커패시터를 사용함과 아울러 그 비디오신호를 1프레임의 비디오신호를 저장하여 그 비디오신호를 이용하여 유기발광소자를 구동하는 커패시터 측으로 인가하는 모스 트랜지스터의 기생커패시터와는 전압의 인가방향이 다른 커패시터를 부가하여 기생 커패시터에 의해 저장된 비디오신호가 변화되는 킥백 현상을 방지함으로써, 보다 정확한 비디오신호를 유기발광소자에 인가하여 표시소자의 표시성능을 향상시키며, 신뢰성을 증대시키는 효과가 있다.
As described above, the organic light emitting diode driving circuit has the following effects.
According to the present invention, a signal inverting a signal applied to a gate of a MOS transistor for selectively applying a video signal to a data line is applied to one side and a capacitor connected to the data line on the other side is used. Kickback in which the video signal stored by the parasitic capacitor is changed by adding a capacitor whose direction of voltage is different from the parasitic capacitor of the MOS transistor which stores the video signal and applies it to the capacitor side which drives the organic light emitting element using the video signal. By preventing the phenomenon, a more accurate video signal is applied to the organic light emitting device, thereby improving the display performance of the display device and increasing the reliability.

Claims (10)

아날로그 신호인 비디오 신호를 복수의 서로 다른 클럭신호가 인가됨에 따라 스위칭제어되어 컬럼방향으로 셀에 동일한 비디오신호를 인가하는 데이터라인에 각각 인가제어하는 멀티플랙서부와; 상기 데이터라인에 인가되는 비디오신호를 게이트 구동신호에 따라 도통제어되어 후단으로 인가제어하는 스위칭소자와, 상기 스위칭소자를 통해 인가되는 1프레임의 비디오신호 저장하고, 상기 스위칭소자가 턴오프 되었을때 충전된 전압에 대응하는 전압을 유기발광소자에 인가하는 커패시터를 포함하는 구동부로 구성되는 유기발광소자 구동회로에 있어서, A multiplexer unit which controls the video signal, which is an analog signal, to be applied to a data line which is switched and controlled as a plurality of different clock signals are applied to each other to apply the same video signal to a cell in a column direction; A switching device for conducting and controlling the video signal applied to the data line according to a gate driving signal, and storing a video signal of one frame applied through the switching device, and charging when the switching device is turned off. An organic light emitting device driving circuit comprising a driving unit including a capacitor for applying a voltage corresponding to a predetermined voltage to an organic light emitting device, 상기 스위칭소자와 커패시터의 사이에 일측단이 접속되며, 타측단은 상기 스위칭소자를 제어하는 게이트 구동신호를 반전한 신호가 인가되어 그 스위칭소자의 기생커패시터와는 반대의 전압 인가방향을 가지는 커패시터를 포함하여 구성된 것을 특징으로 하는 유기발광소자 구동회로.One end is connected between the switching element and the capacitor, and the other end is a capacitor having a voltage application direction opposite to the parasitic capacitor of the switching element is applied by applying a signal inverting the gate driving signal for controlling the switching element. An organic light emitting device driving circuit comprising a. 제 1항에 있어서, 상기 멀티플랙서부에 인가되는 복수의 클럭신호 각각을 반전한 신호를 각각의 일측에 인가받으며, 상기 복수의 데이터라인 각각에 타측단이 접속된 복수의 커패시터를 더 포함하여 된 것을 특징으로 하는 유기발광소자 구동회로.The method of claim 1, further comprising: a plurality of capacitors having a signal inverting each of the plurality of clock signals applied to the multiplexer part on one side thereof, and a plurality of capacitors having the other end connected to each of the plurality of data lines. An organic light emitting device driving circuit, characterized in that. 제 1항에 있어서, 상기 스위칭소자는 피모스 트랜지스터 또는 엔모스 트랜지 스터인 것을 특징으로 하는 유기발광소자 구동회로.The organic light emitting diode driving circuit as claimed in claim 1, wherein the switching element is a PMOS transistor or an NMOS transistor. 게이트라인에 인가되는 게이트 구동신호에 따라 데이터라인에 인가된 비디오신호를 드레인측으로 인가제어하는 제1피모스 트랜지스터와; A first PMOS transistor for applying and controlling the video signal applied to the data line to the drain side according to the gate driving signal applied to the gate line; 일측이 파워라인에 접속되어 상기 제1피모스 트랜지스터를 통해 인가되는 비디오신호를 1프레임동안 저장하는 제1커패시터와; A first capacitor having one side connected to a power line and storing a video signal applied through the first PMOS transistor for one frame; 상기 파워라인에 소스가 접속되며, 상기 제1피모스 트랜지스터와 제1커패시터의 접속점에 소스가 접속되어 그 게이트에 인가되는 전압에 따라 소스측의 전류를 유기발광소자에 인가제어하는 제2피모스 트랜지스터와; A second PMOS having a source connected to the power line, and having a source connected to a connection point of the first PMOS transistor and the first capacitor to apply and control current of the source to the organic light emitting device according to a voltage applied to the gate; A transistor; 상기 게이트라인에 인가되는 게이트 구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인에 일측이 접속되고, 타측은 상기 제1피모스 트랜지스터의 드레인에 접속되는 제2커패시터;를 포함하여 구성되는 것을 특징으로 하는 유기발광소자 구동회로.And a second capacitor connected to an inverted gate line to which an inverted gate driving signal inverted the gate driving signal applied to the gate line and connected to a drain of the first PMOS transistor. An organic light emitting device driving circuit, characterized in that. 제 4항에 있어서, 제1피모스 트랜지스터와 제2피모스 트랜지스터는 각각 제1 및 제2엔모스 트랜지스터로 대체하여 된 것을 특징으로 하는 유기발광소자 구동회로.The organic light emitting diode driving circuit according to claim 4, wherein the first PMOS transistor and the second PMOS transistor are replaced with the first and second NMOS transistors, respectively. 제 4항에 있어서, 어드레스신호에 따라 도통제어되며, 소스와 드레인이 상기 피모스 트랜지스터의 게이트와 드레인에 각각 접속된 제3피모스 트랜지스터와; 반전어드레스신호에 따라 도통제어되며, 상기 제2피모스 트랜지스터의 드레인에 소스가 접속되며, 유기발광소자의 입력단에 드레인이 접속된 제4피모스 트랜지스터를 더 포함하여 된 것을 특징으로 하는 유기발광소자 구동회로.5. The PMOS transistor of claim 4, further comprising: a third PMOS transistor connected to the gate and the drain of the PMOS transistor; And a fourth PMOS transistor connected to the drain of the second PMOS transistor and connected to a drain of the second PMOS transistor, the drain being connected to an input terminal of the organic light emitting diode. Driving circuit. 게이트라인에 인가되는 게이트구동신호에 따라 도통제어되어 데이터라인에 인가된 아날로그 비디오신호를 소스측으로 도통제어하는 제1엔모스 트랜지스터와; 상기 제1엔모스 트랜지스터의 소스에 드레인과 게이트가 공통접속되고, 소스가 파워라인에 접속된 제2엔모스 트랜지스터와; A first NMOS transistor configured to conduct conduction control according to a gate driving signal applied to the gate line and conduct conduction control of the analog video signal applied to the data line to a source side; A second NMOS transistor having a common drain and a gate connected to a source of the first NMOS transistor, and a source connected to a power line; 상기 게이트라인에 인가되는 게이트구동신호에 따라 도통제어되어 상기 제1엔모스 트랜지스터를 통해 인가되는 비디오신호를 소스측으로 인가제어하는 제3엔모스 트랜지스터와; A third NMOS transistor conductingly controlled in response to a gate driving signal applied to the gate line to control the video signal applied through the first NMOS transistor to a source side; 상기 파워라인과 상기 제3엔모스 트랜지스터의 소스 사이에 접속되어 비디오신호를 저장하는 제1커패시터와; 상기 커패시터에 저장된 비디오신호를 유기발광소자에 인가제어하는 제4엔모스 트랜지스터와; A first capacitor connected between the power line and a source of the third NMOS transistor to store a video signal; A fourth NMOS transistor for applying and controlling the video signal stored in the capacitor to the organic light emitting device; 상기 게이트구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인에 일측이 접속되고, 타측이 상기 제3엔모스 트랜지스터의 소스에 접속되어 그 제3엔모스 트랜지스터의 기생 커패시터의 영향을 상쇄시키는 제2커패시터;를 포함하여 구성되는 것을 특징으로 하는 유기발광소자 구동회로.One side is connected to the inverted gate line to which the inverted gate driving signal inverting the gate driving signal is applied, and the other side is connected to the source of the third NMOS transistor to cancel the influence of the parasitic capacitor of the third NMOS transistor. An organic light emitting device driving circuit comprising: a second capacitor. 제 7항에 있어서, 상기 제1 내지 제4엔모스 트랜지스터를 제1 내지 제4피모스 트랜지스터로 각각 대체하여 된 것을 특징으로 하는 유기발광소자 구동회로.8. The organic light emitting device driving circuit according to claim 7, wherein the first to fourth NMOS transistors are replaced with first to fourth PMOS transistors, respectively. 상호 직렬접속되어 게이트라인의 게이트 구동신호에 따라 도통제어되어 데이터라인에 인가된 아날로그 비디오신호를 전송제어하는 제1 및 제2엔모스 트랜지스터와; First and second NMOS transistors connected in series to each other and electrically controlled according to gate drive signals of the gate lines to transfer and control the analog video signals applied to the data lines; 상기 제1 및 제2엔모스 트랜지스터의 접속점에 드레인이 접속되고, 소스가 파워라인에 접속된 제3엔모스 트랜지스터와; A third NMOS transistor having a drain connected to a connection point of the first and second NMOS transistors and a source connected to a power line; 상기 제3엔모스 트랜지스터의 게이트와 파워라인 사이에 접속되어 1프레임동안의 비디오신호를 저장하는 제1커패시터와; A first capacitor connected between the gate and the power line of the third NMOS transistor to store a video signal for one frame; 상기 제1커패시터에 저장된 비디오신호의 전압값에 따라 도통제어되어 파워라인의 전압을 유기발광소자에 인가하는 제4엔모스 트랜지스터와; A fourth NMOS transistor conductingly controlled according to the voltage value of the video signal stored in the first capacitor to apply a voltage of a power line to the organic light emitting device; 상기 게이트 구동신호를 반전한 반전게이트 구동신호를 일측에 인가받으며, 타측이 상기 제2엔모스 트랜지스터의 소스에 접속된 제2커패시터;를 포함하여 구성되는 것을 특징으로 하는 유기발광소자 구동회로.And a second capacitor receiving an inverted gate driving signal inverting the gate driving signal on one side and a second capacitor connected to a source of the second NMOS transistor on the other side of the gate driving signal. 제 9항에 있어서, 상기 제1 내지 제4엔모스 트랜지스터를 제1 내지 제4피모스 트랜지스터로 각각 대체하여 된 것을 특징으로 하는 유기발광소자 구동회로.The organic light emitting diode driving circuit according to claim 9, wherein the first to fourth NMOS transistors are replaced with first to fourth PMOS transistors, respectively.
KR1020010039261A 2001-07-02 2001-07-02 Driving circuit for organic electroluminescent devices KR100745414B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010039261A KR100745414B1 (en) 2001-07-02 2001-07-02 Driving circuit for organic electroluminescent devices

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010039261A KR100745414B1 (en) 2001-07-02 2001-07-02 Driving circuit for organic electroluminescent devices

Publications (2)

Publication Number Publication Date
KR20030003446A KR20030003446A (en) 2003-01-10
KR100745414B1 true KR100745414B1 (en) 2007-08-03

Family

ID=27713022

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010039261A KR100745414B1 (en) 2001-07-02 2001-07-02 Driving circuit for organic electroluminescent devices

Country Status (1)

Country Link
KR (1) KR100745414B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022030791A1 (en) * 2020-08-04 2022-02-10 삼성전자 주식회사 Electronic device including display

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI261213B (en) * 2003-08-21 2006-09-01 Seiko Epson Corp Optoelectronic apparatus and electronic machine
JP2005099715A (en) * 2003-08-29 2005-04-14 Seiko Epson Corp Driving method of electronic circuit, electronic circuit, electronic device, electrooptical device, electronic equipment and driving method of electronic device
KR101293571B1 (en) * 2005-10-28 2013-08-06 삼성디스플레이 주식회사 Display device and driving apparatus thereof
KR100793580B1 (en) * 2006-06-08 2008-01-14 삼성에스디아이 주식회사 Organic light emitting display device and driving method of the same
KR100878066B1 (en) * 2007-05-25 2009-01-13 재단법인서울대학교산학협력재단 Flat panel display
KR20100009219A (en) 2008-07-18 2010-01-27 삼성모바일디스플레이주식회사 Pixel and organic light emitting display device using the same
KR102358573B1 (en) * 2017-09-15 2022-02-04 삼성디스플레이 주식회사 Display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001051253A (en) * 1999-08-16 2001-02-23 Fujitsu Ltd Liquid crystal display device
JP2001051068A (en) * 1999-08-17 2001-02-23 Hightech Research Kk Freezing detection sensor and its sensor element
KR20010051253A (en) * 1999-10-26 2001-06-25 야마자끼 순페이 An electro-optical device
KR20010051068A (en) * 1999-10-21 2001-06-25 야마자끼 순페이 Electro-optical device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001051253A (en) * 1999-08-16 2001-02-23 Fujitsu Ltd Liquid crystal display device
JP2001051068A (en) * 1999-08-17 2001-02-23 Hightech Research Kk Freezing detection sensor and its sensor element
KR20010051068A (en) * 1999-10-21 2001-06-25 야마자끼 순페이 Electro-optical device
KR20010051253A (en) * 1999-10-26 2001-06-25 야마자끼 순페이 An electro-optical device

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
공개특허 제2001-51068호
공개특허 제2001-51253호

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022030791A1 (en) * 2020-08-04 2022-02-10 삼성전자 주식회사 Electronic device including display

Also Published As

Publication number Publication date
KR20030003446A (en) 2003-01-10

Similar Documents

Publication Publication Date Title
KR102281222B1 (en) Electronic display with hybrid in-pixel and external compensation
KR100861756B1 (en) Current drive circuit and display comprising the same, pixel circuit, and drive method
KR100961627B1 (en) Display apparatus and driving method thereof
JP4197647B2 (en) Display device and semiconductor device
US6611107B2 (en) Image display apparatus
US7592991B2 (en) Light emitting device and drive method thereof
CN112150967A (en) Display panel, driving method and display device
KR100589972B1 (en) Electro optical device, driving method of electro optical device and electronic apparatus
KR101014633B1 (en) Display apparatus and driving method thereof
CN108281112A (en) Pixel-driving circuit and its control method, display panel and display device
CN101702301A (en) Display device and driving method of the same
US20130082912A1 (en) Display Drives Circuits and Techniques
KR100745414B1 (en) Driving circuit for organic electroluminescent devices
US7746299B2 (en) Display, array substrate, and method of driving display
JP4693338B2 (en) Display device
US10909907B2 (en) Pixel circuit, driving method, pixel structure and display panel
US7639215B2 (en) El display having a blanking period, scanning period including precharge operation, and display period
JP2005181975A (en) Pixel circuit, electro-optical device and electronic apparatus
KR100745413B1 (en) Driving circuit for organic light emitting diode
JP4566523B2 (en) Display device
JP2003330412A (en) Active matrix type display and switching circuit
KR100740101B1 (en) Organic light emitting diode display and driving method thereof
TW200424932A (en) Display circuit
JP4489373B2 (en) Display device
JP4693339B2 (en) Display device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 13