KR100739066B1 - Plasma display and driving device thereof - Google Patents

Plasma display and driving device thereof Download PDF

Info

Publication number
KR100739066B1
KR100739066B1 KR1020050114739A KR20050114739A KR100739066B1 KR 100739066 B1 KR100739066 B1 KR 100739066B1 KR 1020050114739 A KR1020050114739 A KR 1020050114739A KR 20050114739 A KR20050114739 A KR 20050114739A KR 100739066 B1 KR100739066 B1 KR 100739066B1
Authority
KR
South Korea
Prior art keywords
voltage
control signal
scan
level
integrated circuit
Prior art date
Application number
KR1020050114739A
Other languages
Korean (ko)
Other versions
KR20070056277A (en
Inventor
한찬영
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050114739A priority Critical patent/KR100739066B1/en
Publication of KR20070056277A publication Critical patent/KR20070056277A/en
Application granted granted Critical
Publication of KR100739066B1 publication Critical patent/KR100739066B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

플라즈마 표시 장치에서, 주사 집적 회로의 복수의 출력단이 복수의 주사 전극에 각각 연결되어 있다. 주사 집적 회로의 제1 제어 신호 입력단과 제1 전압을 공급하는 제1 전원 사이에 제1 저항이 연결되어 있으며, 주사 집적 회로의 제2 제어 신호 입력단과 제2 전압을 공급하는 제2 전원 사이에 연결되어 있는 제2 저항이 연결되어 있다. 그러면 제1 및 제2 제어 신호가 불안정해지는 경우에, 제1 및 제2 제어 신호의 전압을 각각 제1 전압 및 제2 전압으로 설정할 수 있다.In the plasma display device, a plurality of output terminals of the scan integrated circuit are connected to the plurality of scan electrodes, respectively. A first resistor is connected between the first control signal input terminal of the scan integrated circuit and the first power supply for supplying the first voltage, and between the second control signal input terminal of the scan integrated circuit and the second power supply for supplying the second voltage. The second resistor that is connected is connected. Then, when the first and second control signals become unstable, the voltages of the first and second control signals may be set to the first voltage and the second voltage, respectively.

PDP, 주사IC, 저항, 제어 신호 PDP, Scan IC, Resistance, Control Signal

Description

플라즈마 표시 장치 및 그 구동 장치{PLASMA DISPLAY AND DRIVING DEVICE THEREOF}Plasma display and its driving device {PLASMA DISPLAY AND DRIVING DEVICE THEREOF}

도 1은 본 발명의 한 실시예에 따른 플라즈마 표시 장치의 개략적인 개념도이며,1 is a schematic conceptual diagram of a plasma display device according to an embodiment of the present invention;

도 2a는 본 발명의 한 실시예에 따른 주사 전극 구동부의 개략적인 도면이며,2A is a schematic diagram of a scan electrode driver according to an embodiment of the present invention;

도 2b는 도 2a의 주사 전극 구동부의 주사 집적 회로의 개략적인 도면이며,FIG. 2B is a schematic diagram of a scan integrated circuit of the scan electrode driver of FIG. 2A;

도 3은 본 발명의 한 실시예에 따른 플라즈마 표시 장치의 구동 파형의 개략적인 도면이며,3 is a schematic diagram of driving waveforms of a plasma display device according to an exemplary embodiment of the present invention;

도 4는 주사 집적 회로의 제어 신호가 불안정해진 경우를 나타내는 도면이다.4 is a diagram illustrating a case where a control signal of a scan integrated circuit becomes unstable.

본 발명은 플라즈마 표시 장치 및 그 구동 장치에 관한 것으로, 특히 플라즈마 표시 장치의 주사 집적 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display device and a driving device thereof, and more particularly to a scan integrated circuit of a plasma display device.

플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 장치이다. 일반적으로 플라즈마 표시 장치는 한 프레임이 복수의 서브필드로 분할되어 구동된다. 각 서브필드의 어드레스 기간 동안 켜질 셀과 켜지지 않을 셀이 선택되고, 유지 기간 동안 실제로 영상을 표시하기 위해 켜질 셀에 대하여 유지 방전이 수행된다.The plasma display device is a device that displays characters or images using plasma generated by gas discharge. In general, a plasma display device is driven by dividing one frame into a plurality of subfields. Cells to be turned on and cells not to be turned on during the address period of each subfield are selected, and sustain discharge is performed on the cells to be turned on to actually display an image during the sustain period.

플라즈마 표시 장치는 어드레스 기간에서 복수의 주사 전극에 순차적으로 주사 펄스를 인가하기 위해서 주사 집적 회로(integrated circuit, IC)을 사용한다. 일반적으로 주사 집적 회로에는 동작을 제어하기 위한 제어 신호가 입력되는데, 이러한 제어 신호가 불안정해지는 경우에 주사 집적 회로에 불량이 발생할 수 있다.The plasma display device uses a scan integrated circuit (IC) to sequentially apply scan pulses to a plurality of scan electrodes in an address period. In general, a control signal for controlling an operation is input to a scan integrated circuit. When the control signal becomes unstable, a defect may occur in the scan integrated circuit.

본 발명이 이루고자 하는 기술적 과제는 주사 집적 회로의 불량을 방지할 수 있는 플라즈마 표시 장치 및 그 구동 장치를 제공하는 것이다.SUMMARY OF THE INVENTION The present invention has been made in an effort to provide a plasma display device and a driving device thereof capable of preventing defects in a scan integrated circuit.

이러한 과제를 해결하기 위해, 본 발명은 제어 신호가 불안정해지는 경우에 제어 신호를 일정한 레벨로 설정한다.In order to solve this problem, the present invention sets the control signal to a constant level when the control signal becomes unstable.

본 발명의 한 실시예에 따르면, 복수의 주사 전극, 복수의 출력단이 상기 복수의 주사 전극에 각각 연결되어 있는 주사 집적 회로, 제1 및 제2 저항을 포함하는 플라즈마 표시 장치가 제공된다. 상기 주사 집적 회로는 적어도 제1 및 제2 제어 신호 입력단, 제1 및 제2 전압단을 가지며, 상기 제1 및 제2 제어 신호의 레벨에 따라 상기 복수의 출력단의 전압을 상기 제1 전압단 또는 상기 제2 전압단의 전압으로 설정한다. 상기 제1 저항은 상기 제1 제어 신호 입력단과 제1 전압을 공급 하는 제1 전원 사이에 연결되어 있으며, 상기 제2 저항은 상기 제2 제어 신호 입력단과 제2 전압을 공급하는 제2 전원 사이에 연결되어 있다.According to an embodiment of the present invention, a plasma display device including a plurality of scan electrodes, a scan integrated circuit having a plurality of output terminals connected to the plurality of scan electrodes, and first and second resistors, respectively. The scan integrated circuit has at least first and second control signal input terminals, first and second voltage stages, and the voltages of the plurality of output terminals are dependent on the level of the first and second control signals. The voltage at the second voltage terminal is set. The first resistor is connected between the first control signal input terminal and a first power supply for supplying a first voltage, and the second resistor is between the second control signal input terminal and a second power supply for supplying a second voltage. It is connected.

이때, 상기 플라즈마 표시 장치는, 상기 주사 집적 회로의 제2 전압단에 연결되어 있으며, 유지 기간 동안 유지 방전 펄스를 공급하는 유지 구동부를 더 포함할 수 있다.In this case, the plasma display device may further include a sustain driver connected to a second voltage terminal of the scan integrated circuit and configured to supply a sustain discharge pulse during a sustain period.

그리고 상기 제1 제어 신호의 레벨이 상기 제1 전압에 대응하고 상기 제2 제어 신호의 레벨이 상기 제2 전압에 대응하는 경우에, 상기 주사 집적 회로의 상기 복수의 출력단은 상기 제2 전압단의 전압으로 설정될 수 있다.And when the level of the first control signal corresponds to the first voltage and the level of the second control signal corresponds to the second voltage, the plurality of output terminals of the scan integrated circuit may be connected to the second voltage terminal. Can be set to a voltage.

본 발명의 다른 실시예에 따르면, 복수의 주사 전극에 순차적으로 주사 펄스를 인가하는 플라즈마 표시 장치의 구동 장치가 제공된다. 이 구동 장치는, 복수의 출력단이 상기 복수의 주사 전극에 각각 연결되어 있는 주사 집적 회로, 제1 및 제2 저항, 스위치 및 커패시터를 포함한다. 상기 제1 저항은 상기 주사 집적 회로의 제1 제어 신호 입력단과 제1 전압을 공급하는 제1 전원 사이에 연결되어 있으며, 상기 제2 저항은 상기 주사 집적 회로의 제2 제어 신호 입력단과 제2 전압을 공급하는 제2 전원 사이에 연결되어 있다. 상기 스위치는 상기 주사 집적 회로의 상기 제2 전압단과 상기 주사 펄스에 대응하는 전압을 공급하는 제3 전원 사이에 연결되어 있으며, 상기 커패시터는 상기 주사 집적 회로의 제1 전압단과 제2 전압단 사이에 연결되어 있다.According to another embodiment of the present invention, there is provided a driving device of a plasma display device that sequentially applies a scan pulse to a plurality of scan electrodes. The drive device includes a scan integrated circuit, first and second resistors, switches and capacitors, each of which has a plurality of output terminals connected to the plurality of scan electrodes. The first resistor is connected between a first control signal input terminal of the scan integrated circuit and a first power supply for supplying a first voltage, and the second resistor is connected to a second control signal input terminal and a second voltage of the scan integrated circuit. It is connected between the 2nd power supply which supplies. The switch is connected between the second voltage terminal of the scan integrated circuit and a third power supply for supplying a voltage corresponding to the scan pulse, and the capacitor is connected between the first voltage terminal and the second voltage terminal of the scan integrated circuit. It is connected.

아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상 세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.DETAILED DESCRIPTION Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. As those skilled in the art would realize, the described embodiments may be modified in various different ways, all without departing from the spirit or scope of the present invention. In the drawings, parts irrelevant to the description are omitted in order to clearly describe the present invention, and like reference numerals designate like parts throughout the specification.

명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.Throughout the specification, when a part is "connected" to another part, this includes not only "directly connected" but also "electrically connected" with another element in between. . In addition, when a part is said to "include" a certain component, which means that it may further include other components, except to exclude other components unless otherwise stated.

이제 본 발명의 실시예에 따른 플라즈마 표시 장치 및 그 구동 장치에 대하여 도면을 참고로 하여 상세하게 설명한다.A plasma display device and a driving device thereof according to an embodiment of the present invention will now be described in detail with reference to the drawings.

도 1은 본 발명의 한 실시예에 따른 플라즈마 표시 장치의 개략적인 개념도이다.1 is a schematic conceptual diagram of a plasma display device according to an embodiment of the present invention.

도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어부(200), 어드레스 전극 구동부(300), 유지 전극 구동부(400) 및 주사 전극 구동부(500)를 포함한다.As shown in FIG. 1, a plasma display device according to an exemplary embodiment of the present invention includes a plasma display panel 100, a controller 200, an address electrode driver 300, a sustain electrode driver 400, and a scan electrode driver ( 500).

플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극(이하 "A 전극"이라 함)(A1-Am), 그리고 행 방향으로 서로 쌍을 이루면서 뻗어 있는 복수의 유지 전극(이하, "X 전극"이라 함)(X1-Xn) 및 주사 전극(이하, "Y 전극"이라 함)(Y1-Yn)을 포함한다. 일반적으로 X 전극(X1-Xn)은 각 Y 전극(Y1-Yn)에 대응 해서 형성되어 있으며, Y 전극(Y1-Yn)과 X 전극(X1-Xn)은 A 전극(A1-Am)과 직교하도록 배치된다. 이때, A 전극(A1-Am)과 X 및 Y 전극(X1-Xn, Y1-Yn)의 교차부에 있는 방전 공간이 방전 셀(110)을 형성한다.The plasma display panel 100 includes a plurality of address electrodes (hereinafter referred to as "A electrodes") A1-Am extending in the column direction, and a plurality of sustain electrodes extending in pairs with each other in the row direction (hereinafter, "X"). Electrodes ”(X1-Xn) and scan electrodes (hereinafter referred to as“ Y electrodes ”) (Y1-Yn). In general, the X electrodes (X1-Xn) are formed corresponding to each of the Y electrodes (Y1-Yn), and the Y electrodes (Y1-Yn) and the X electrodes (X1-Xn) are orthogonal to the A electrodes (A1-Am). Is arranged to. At this time, the discharge space at the intersection of the A electrodes A1-Am and the X and Y electrodes X1-Xn and Y1-Yn forms the discharge cells 110.

제어부(200)는 외부로부터 영상 신호를 수신하여 구동 제어 신호를 출력하며, 한 프레임을 각각의 휘도 가중치를 가지는 복수의 서브필드로 분할하여 구동한다. 그리고 각 서브필드는 어드레스 기간 및 유지 기간을 포함한다. A 전극, X 전극 및 Y 전극 구동부(300, 400, 500)는 제어부(200)로부터의 구동 제어 신호에 따라 각각 A 전극(A1-Am), X 전극(X1-Xn) 및 Y 전극(Y1-Yn)에 구동 전압을 인가한다.The controller 200 receives a video signal from the outside and outputs a driving control signal, and divides and drives one frame into a plurality of subfields having respective luminance weights. Each subfield includes an address period and a sustain period. The A electrode, the X electrode, and the Y electrode driver 300, 400, and 500 are each of the A electrode A1-Am, the X electrode X1-Xn, and the Y electrode Y1- in accordance with a driving control signal from the controller 200. Yn) is applied a driving voltage.

다음, 도 2 내지 도 4를 참조하여 본 발명의 한 실시예에 따른 플라즈마 표시 장치의 구동 파형 및 구동 회로에 대해서 설명한다.Next, a driving waveform and a driving circuit of the plasma display device according to an exemplary embodiment of the present invention will be described with reference to FIGS. 2 to 4.

도 2는 본 발명의 한 실시예에 따른 Y 전극 구동부(500)의 개략적인 도면이며, 도 2b는 도 2a의 주사 전극 구동부의 주사 집적 회로의 개략적인 도면이며, 도 3은 본 발명의 한 실시예에 따른 플라즈마 표시 장치의 구동 파형의 개략적인 도면이다. 도 3에는 설명의 편의상 하나의 Y 전극에 인가되는 구동 파형만 도시하였다.2 is a schematic diagram of a Y electrode driver 500 according to an embodiment of the present invention, FIG. 2B is a schematic diagram of a scan integrated circuit of the scan electrode driver of FIG. 2A, and FIG. 3 is one embodiment of the present invention. A schematic diagram of a driving waveform of a plasma display device according to an example. 3 illustrates only driving waveforms applied to one Y electrode for convenience of description.

도 2a에 도시한 바와 같이, 본 발명의 한 실시예에 따른 Y 전극 구동부(500)는 리셋 구동부(510), 유지 구동부(520) 및 주사 구동부(530)를 포함하며, 주사 구동부(530)는 주사 집적 회로(이하, "주사 IC"라 함)(531), 저항(R1, R2), 커패시터(Csc) 및 스위치(Yscl)를 포함한다.As shown in FIG. 2A, the Y electrode driver 500 according to an exemplary embodiment of the present invention includes a reset driver 510, a sustain driver 520, and a scan driver 530. A scan integrated circuit (hereinafter referred to as " scanning IC ") 531, resistors R1 and R2, capacitors Csc and switches Yscl.

주사 IC(531)는 복수의 Y 전극(Y1-Yk)에 각각 연결된 복수의 출력단(HVO)을 가지며, 제어 신호(OC1, OC2), 클록(CLK), 데이터(DATA), 래치 신호(LE), 전원 (VDD) 등에 의해 동작된다. 이때, 주사 IC(531)의 출력단(HVO)의 개수가 Y 전극(Y1-Yn)의 개수보다 적은 경우에는, 복수의 주사 IC(531)가 사용될 수 있다. 그리고 이러한 주사 IC(531)로서 SN755864, STV7617 등이 사용될 수 있다.The scanning IC 531 has a plurality of output terminals HVO connected to the plurality of Y electrodes Y1 to Yk, respectively, and the control signals OC1 and OC2, the clock CLK, the data DATA, and the latch signal LE. It is operated by the power supply (VDD). In this case, when the number of output terminals HVO of the scanning IC 531 is smaller than the number of the Y electrodes Y1-Yn, the plurality of scanning ICs 531 may be used. As the scanning IC 531, SN755864, STV7617, and the like can be used.

주사 동작을 수행하는 경우에 주사 IC(531)는 저전압단(GND)의 전압을 복수의 Y 전극에 순차적으로 인가하거나 고전압단(VH)의 전압을 복수의 Y 전극에 순차적으로 인가할 수 있다. 이를 위해, 도 2b와 같이, 주사 IC(531)는 복수의 고전압단 스위치(SCH1-SCHk)와 복수의 저전압단 스위치(SCL1-SCLk)를 포함한다. 고전압단 스위치(SCH1-SCHk)는 고전압단(VH)과 복수의 출력단(HVO) 사이에 각각 연결되어 있으며, 저전압단 스위치(SCL1-SCLk)는 저전압단(GND)과 복수의 출력단(HVO) 사이에 각각 연결되어 있다.In the case of performing a scan operation, the scan IC 531 may sequentially apply voltages of the low voltage terminal GND to the plurality of Y electrodes or sequentially apply the voltages of the high voltage terminal VH to the plurality of Y electrodes. To this end, as shown in FIG. 2B, the scan IC 531 includes a plurality of high voltage switch (SCH1-SCHk) and a plurality of low voltage switch (SCL1-SCLk). The high voltage switch SCH1-SCHk is connected between the high voltage terminal VH and the plurality of output terminals HVO, and the low voltage switch SCL1-SCLk is connected between the low voltage terminal GND and the plurality of output terminals HVO. Are each connected to.

그리고 제어 신호(OC1, OC2)는 주사 IC(531)의 동작을 제어하기 위한 신호로서, 제어 신호(OC1, OC2)의 레벨에 의해 주사 IC(531)의 동작이 결정된다. 표 1은 SN755864 주사 IC의 기능을 나타내는 표이다. 표 1에서 'H'는 하이 레벨이며, 'L'은 로우 레벨이며, X는 하이 레벨 및 로우 레벨 모두를 나타낸다.The control signals OC1 and OC2 are signals for controlling the operation of the scanning IC 531, and the operation of the scanning IC 531 is determined by the level of the control signals OC1 and OC2. Table 1 shows the functions of the SN755864 scanning IC. In Table 1, 'H' is a high level, 'L' is a low level, and X represents both a high level and a low level.

DATADATA OC1OC1 OC2OC2 HVOHVO XX HH LL 모두 저전압단(GND)의 전압All low voltage (GND) XX LL LL 모두 하이 임피던스Both high impedance XX HH HH 모두 고전압단(VH)의 전압All high voltage (VH) voltage HH LL HH 저전압단(GND)의 전압을 주사Scan the voltage at the low voltage terminal (GND) LL LL HH 고전압단(VH)의 전압을 주사Scan the voltage at the high voltage terminal (VH)

표 1처럼, 제1 제어 신호(OC1)가 하이 레벨(H)이고 제2 제어 신호(OC2)가 로우 레벨(L)이면, 주사 IC(531)는 모든 출력단(HVO)으로 저전압단(GND)의 전압을 출력한다. 그리고 제1 및 제2 제어 신호(OC1, OC2)가 모두 로우 레벨(L)이면 주사 IC(531)는 모든 출력단(HVO)을 하이 임피던스 상태로 설정하고, 제1 및 제2 제어 신호(OC1, OC2)가 모두 하이 레벨(H)이면 주사 IC(531)는 모든 출력단(HVO)으로 고전압단(VH)의 전압을 출력한다. 제1 제어 신호(OC1)가 로우 레벨(L)이고 제2 제어 신호(OC2)가 하이 레벨이면, 주사 IC(531)는 복수의 출력단(HVO)에 순차적으로 주사 펄스를 인가하는 주사 동작을 수행한다. 이때, 입력 데이터(DATA)가 하이 레벨인 경우에 저전압단(GND)의 전압이 주사 펄스의 전압으로 되고, 입력 데이터(DATA)가 로우 레벨인 경우에 고전압단(VH)의 전압이 주사 펄스의 전압으로 된다. 주사 IC(531)는 래치 신호(LE)에 응답하여 복수의 스위치(SCH1-SCHk 또는 SCL1-SCLk)에 순차적으로 턴온 신호를 인가하여 주사 펄스를 순차적으로 출력한다. 이때, 턴온 신호가 순차적으로 시프트되는 간격은 클록(CLK)에 의해 결정된다.As shown in Table 1, when the first control signal OC1 is at the high level H and the second control signal OC2 is at the low level L, the scanning IC 531 passes the low voltage terminal GND to all the output terminals HVO. Output the voltage of. When the first and second control signals OC1 and OC2 are both at the low level L, the scan IC 531 sets all the output terminals HVO to a high impedance state, and the first and second control signals OC1, If all of the OC2 are high level H, the scanning IC 531 outputs the voltage of the high voltage terminal VH to all the output terminals HVO. When the first control signal OC1 is at the low level L and the second control signal OC2 is at the high level, the scan IC 531 performs a scan operation of sequentially applying scan pulses to the plurality of output terminals HVO. do. At this time, when the input data DATA is at the high level, the voltage at the low voltage terminal GND becomes the voltage of the scan pulse, and when the input data DATA is at the low level, the voltage at the high voltage terminal VH is applied to the scan pulse. It becomes a voltage. The scan IC 531 sequentially applies turn-on signals to the plurality of switches SCH1-SCHk or SCL1-SCLk in response to the latch signal LE to sequentially output scan pulses. At this time, the interval at which the turn-on signal is sequentially shifted is determined by the clock CLK.

주사 IC(531)의 고전압단(VH)은 커패시터(Csc)의 제1단에 연결되고 주사 IC(531)의 저전압단(GND)은 커패시터(Csc)의 제2단에 연결되어 있다. 주사 IC(531)의 저전압단(GND)은 스위치(Yscl)를 통해서 VscL 전압을 공급하는 전원(VscL)에 연결되어 있다. 그리고 커패시터(Csc)에는 (VscH-VscL) 전압이 충전되어 있으며, 스위치(Yscl)가 턴온되면 커패시터(Csc)이 제1단 전압은 VscH 전압으로 된다. 또한, 저항(R1)은 주사 IC(531)의 제1 제어 신호(OC1) 입력단과 하이 레벨 전압을 공급하는 전원(Vh) 사이에 연결되어 있으며, 주사 IC(531)의 제2 제어 신호(OC2) 입력단과 로우 레벨 전압을 공급하는 전원(Vl) 사이에 저항(R2)이 연결되어 있다. 여기서, 저항(R1)은 풀업(pull-up) 저항으로 동작하고, 저항(R2)는 풀다운(pull-down) 저항으로 동작한다.The high voltage terminal VH of the scanning IC 531 is connected to the first end of the capacitor Csc, and the low voltage terminal GND of the scanning IC 531 is connected to the second end of the capacitor Csc. The low voltage terminal GND of the scanning IC 531 is connected to a power supply VscL for supplying a VscL voltage through the switch Yscl. The capacitor Csc is charged with the voltage (VscH-VscL). When the switch Yscl is turned on, the capacitor Csc becomes the VscH voltage. In addition, the resistor R1 is connected between the input terminal of the first control signal OC1 of the scanning IC 531 and the power supply Vh for supplying the high level voltage, and the second control signal OC2 of the scanning IC 531. The resistor R2 is connected between the input terminal and the power supply Vl that supplies the low level voltage. Here, the resistor R1 operates as a pull-up resistor, and the resistor R2 operates as a pull-down resistor.

그리고 리셋 구동부(510) 및 유지 구동부(520)는 주사 구동부(530)의 주사 IC(531)의 저전압단(GND)에 연결되어 있다. 리셋 구동부(510)는 각 서브필드의 리셋 기간 동안 주사 IC(531)의 저전압단(GND)을 통하여 복수의 Y 전극에 리셋 파형을 인가하고, 유지 구동부(520)는 각 서브필드의 유지 기간 동안 주사 IC(531)의 저전압단(GND)을 통하여 복수의 Y 전극에 유지 방전 펄스를 인가한다.The reset driver 510 and the sustain driver 520 are connected to the low voltage terminal GND of the scan IC 531 of the scan driver 530. The reset driver 510 applies reset waveforms to the plurality of Y electrodes through the low voltage terminal GND of the scanning IC 531 during the reset period of each subfield, and the sustain driver 520 performs the sustain period of each subfield. The sustain discharge pulse is applied to the plurality of Y electrodes via the low voltage terminal GND of the scanning IC 531.

이와 같이, 본 발명의 한 실시예에서는 리셋 파형, 유지 방전 펄스 및 주사 펄스가 모두 주사 IC(531)의 저전압단(GND)을 통하여 Y 전극에 인가되므로, Y 전극과 주사 IC(531)의 저전압단(GND) 사이에 연결되는 스위치(SCL1-SCLk)를 Y 전극과 주사 IC(531)의 고전압단(VH) 사이에 연결되는 스위치(SCH1-SCHk)보다 용량이 큰 것을 사용한다.As described above, in one embodiment of the present invention, since the reset waveform, the sustain discharge pulse, and the scan pulse are all applied to the Y electrode through the low voltage terminal GND of the scan IC 531, the low voltage of the Y electrode and the scan IC 531 is reduced. The switch SCL1-SCLk connected between the stages GND has a larger capacitance than the switch SCH1-SCHk coupled between the Y electrode and the high voltage terminal VH of the scan IC 531.

다음, 도 3을 참조하여 본 발명의 한 실시예에 따른 플라즈마 표시 장치의 구동 파형에 대해서 설명한다. 도 3에서는 설명의 편의상 하나의 X 전극과 Y 전극에 인가되는 구동 파형만을 도시하였다.Next, a driving waveform of the plasma display device according to an exemplary embodiment of the present invention will be described with reference to FIG. 3. In FIG. 3, only driving waveforms applied to one X electrode and one Y electrode are shown for convenience of description.

도 3에 도시한 바와 같이, 한 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다.As shown in Fig. 3, one subfield includes a reset period, an address period, and a sustain period.

리셋 기간에서, X 전극 구동부(400)는 X 전극에 접지 전압을 인가하고, Y 전극 구동부(500)의 리셋 구동부(510)는 Y 전극의 전압을 Vs 전압에서 Vset 전압까지 점진적으로 증가시킨다. 다음, X 전극 구동부(400)는 X 전극에 Ve 전압을 인가하고, Y 전극 구동부(500)의 리셋 구동부(510)는 Y 전극의 전압을 Vs 전압에서 Vnf 전압까지 점진적으로 감소시킨다. 이때, 주사 IC(531)의 저전압단(GND)을 통하여 Y 전극에 전압이 인가되므로, 리셋 기간 동안 제어부(200)는 하이 레벨의 제1 제어 신호(OC1)와 로우 레벨의 제2 제어 신호(OC2)를 주사 IC(531)에 인가한다.In the reset period, the X electrode driver 400 applies a ground voltage to the X electrode, and the reset driver 510 of the Y electrode driver 500 gradually increases the voltage of the Y electrode from the Vs voltage to the Vset voltage. Next, the X electrode driver 400 applies the Ve voltage to the X electrode, and the reset driver 510 of the Y electrode driver 500 gradually decreases the voltage of the Y electrode from the Vs voltage to the Vnf voltage. In this case, since a voltage is applied to the Y electrode through the low voltage terminal GND of the scan IC 531, the controller 200 controls the high level first control signal OC1 and the low level second control signal during the reset period. OC2) is applied to the scanning IC 531.

어드레스 기간에서, Y 전극 구동부(500)의 주사 구동부(530)는 스위치(Yscl)를 턴온해서, 주사 IC(531)의 저전압단(GND)에 VscL 전압을 인가하고 고전압단(VH)에 VscH 전압을 인가한다. 제어부(200)는 하이 레벨의 입력 데이터(DATA), 로우 레벨의 제1 제어 신호(OC1), 하이 레벨의 제2 제어 신호(OC2) 및 래치 신호(LE)를 주사 IC(531)에 인가한다. 그러면 주사 IC(531)는 복수의 Y 전극에 각각 VscL 전압을 가지는 주사 펄스를 순차적으로 인가하고, 주사 펄스가 인가되지 않는 Y 전극에는 VscL 전압보다 높은 VscH 전압을 인가할 수 있다.In the address period, the scan driver 530 of the Y electrode driver 500 turns on the switch Yscl to apply the VscL voltage to the low voltage terminal GND of the scan IC 531 and the VscH voltage to the high voltage terminal VH. Is applied. The controller 200 applies the high level input data DATA, the low level first control signal OC1, the high level second control signal OC2, and the latch signal LE to the scan IC 531. . The scan IC 531 may sequentially apply a scan pulse having a VscL voltage to the plurality of Y electrodes, and apply a VscH voltage higher than the VscL voltage to the Y electrode to which the scan pulse is not applied.

그리고 유지 기간에서 제어부(200)는 하이 레벨의 제1 제어 신호(OC1)와 로우 레벨의 제2 제어 신호(OC2)를 주사 IC(531)에 인가한다. 그리고 Y 전극 구동부(500)의 유지 구동부(520)는 주사 IC(531)의 저전압단(GND)을 통하여 Vs 전압과 접지 전압(0V)을 교대로 인가한다.In the sustain period, the controller 200 applies the high level first control signal OC1 and the low level second control signal OC2 to the scan IC 531. The sustain driver 520 of the Y electrode driver 500 alternately applies the Vs voltage and the ground voltage (0V) through the low voltage terminal GND of the scan IC 531.

이때, 제어부(200)에서 주사 IC(531)의 제1 및 제2 제어 신호(OC1, OC2) 입력단 사이의 경로가 오픈되면 제1 및 제2 제어 신호(OC1, OC2)가 불안정해져서 주사 IC(531)가 오동작할 수 있다. 즉, 주사 IC(531)의 저전압단 스위치(SCL1-SCLk)가 켜져야 하는 경우에 주사 IC(531)의 고전압단 스위치(SCH1-SCHk)가 켜질 수 있다. 그러면 주사 IC(531)의 저전압단 스위치(SCL1-SCLk)를 통과하던 큰 전류가 고전압단 스위치(SCH1-SCHk)를 통과하게 되는데, 이 경우에 고전압단 스위치는 용량이 작아서 쉽게 손상이 될 수 있다.At this time, when the path between the input terminals of the first and second control signals OC1 and OC2 of the scan IC 531 is opened in the control unit 200, the first and second control signals OC1 and OC2 become unstable and thus the scan IC ( 531 may malfunction. That is, when the low voltage switch SCL1-SCLk of the scan IC 531 is to be turned on, the high voltage switch SCH1-SCHk of the scan IC 531 may be turned on. Then, a large current passing through the low voltage switch SCL1-SCLk of the scan IC 531 passes through the high voltage switch SCH1-SCHk. In this case, the high voltage switch can be easily damaged due to its small capacity. .

그렇지만 본 발명의 한 실시예에 따르면, 제1 및 제2 제어 신호(OC1, OC2)가 불안정해지는 경우에, 제1 제어 신호(OC1) 입력단에 연결된 저항(R1)에 의해 제1 제어 신호(OC1)는 하이 레벨로 유지되고, 제2 제어 신호(OC2) 입력단에 연결된 저항(R2)에 의해 제2 제어 신호(OC2)는 로우 레벨로 유지된다. 즉, 제어 신호(OC1, OC2)가 불안정해지는 경우에 주사 IC(531)는 저전압단(GND)의 전압을 출력하는 형태로 설정된다. 즉, 제어 신호(OC1, OC2)가 불안정해지는 경우에는 전류가 항상 용량이 큰 저전압단(GND)에 연결된 스위치(SCL1-SCLk)를 통과하므로, 주사 IC(531)의 불량을 방지할 수 있다.However, according to an embodiment of the present invention, when the first and second control signals OC1 and OC2 become unstable, the first control signal OC1 is caused by the resistor R1 connected to the first control signal OC1 input terminal. ) Is maintained at a high level, and the second control signal OC2 is maintained at a low level by a resistor R2 connected to the second control signal OC2 input terminal. That is, when the control signals OC1 and OC2 become unstable, the scanning IC 531 is set in such a manner as to output the voltage of the low voltage terminal GND. That is, when the control signals OC1 and OC2 become unstable, since the current always passes through the switches SCL1-SCLk connected to the low voltage terminal GND having a large capacitance, it is possible to prevent the failure of the scanning IC 531.

예를 들어, 종래 기술에서는 도 4에 도시한 것처럼 유지 기간 동안 제1 및 제2 제어 신호(OC2)가 불안정해져서 하이 레벨로 될 수 있다. 그러면, 하이 레벨의 제1 및 제2 제어 신호(OC1, OC2)에 의해 모든 전류가 주사 IC(531)의 고전압단 스위치(SCH1-SCHk)를 통과한다. 그런데 유지 기간 동안에는 유지 방전에 따른 큰 전류가 흐르므로, 앞서 설명한 것처럼 고전압단 스위치(SCH1-SCHk)가 손상될 수 있다. 그런데 본 발명의 한 실시예에 따르면, 이 경우에 저항(R1, R2)에 의해 제1 및 제2 제어 신호(OC1, OC2)가 각각 하이 레벨 및 로우 레벨로 유지되므로, 전류는 항상 저전압단(GND)에 연결된 스위치(SCL1-SCLk)를 통하여 흐른다.For example, in the prior art, as shown in FIG. 4, the first and second control signals OC2 may become unstable during the sustain period and may be at a high level. Then, all currents pass through the high voltage switch SCH1-SCHk of the scanning IC 531 by the high level first and second control signals OC1 and OC2. However, since a large current flows due to the sustain discharge during the sustain period, the high voltage switch SCH1-SCHk may be damaged as described above. However, according to one embodiment of the present invention, in this case, since the first and second control signals OC1 and OC2 are maintained at the high level and the low level, respectively, by the resistors R1 and R2, the current is always at the low voltage terminal ( It flows through the switches SCL1-SCLk connected to GND).

이상, 본 발명의 한 실시예에서는 두 개의 제어 신호에 의해 제어되고 저전압단(GND)에 용량이 큰 스위치를 사용하는 주사 IC(531)를 예로 들어 설명하였지만, 본 발명은 다른 주사 IC에 적용될 수도 있다. 즉, 주사 IC의 제어 신호가 불안정해지는 경우에, 주사 IC의 고전압단 및 저전압단에 연결된 스위치 중 용량이 큰 스위치를 항상 턴온시킬 수 있도록, 제어 신호 입력단과 하이 레벨 또는 로우 레벨의 전원 사이에 저항을 연결할 수 있다.In the above, one embodiment of the present invention has been described using the scanning IC 531 which is controlled by two control signals and uses a switch having a large capacitance at the low voltage terminal GND, but the present invention may be applied to other scanning ICs. have. That is, when the control signal of the scanning IC becomes unstable, a resistance between the control signal input terminal and a high level or low level power supply can always be turned on so that the larger one of the switches connected to the high voltage terminal and the low voltage terminal of the scanning IC can be turned on. Can be connected.

이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.

이와 같이 본 발명의 실시예에 따르면, 주사 IC의 제어 신호가 불안정해지는 경우에, 제어 신호가 항상 일정한 레벨이 되도록 설정하여 주사 IC의 불량을 방지할 수 있다.Thus, according to the embodiment of the present invention, when the control signal of the scanning IC becomes unstable, it is possible to set the control signal to always be at a constant level to prevent the failure of the scanning IC.

Claims (10)

복수의 주사 전극,A plurality of scan electrodes, 적어도 제1 제어 신호의 입력단, 제2 제어 신호의 입력단, 제1 전압단, 제2 전압단, 그리고 복수의 출력단을 가지며, 상기 복수의 출력단이 상기 복수의 주사 전극에 각각 연결되어 있으며, 상기 제1 및 제2 제어 신호의 레벨에 따라 상기 복수의 출력단의 전압을 상기 제1 전압단 또는 상기 제2 전압단의 전압으로 설정하는 주사 집적 회로,At least an input terminal of the first control signal, an input terminal of the second control signal, a first voltage terminal, a second voltage terminal, and a plurality of output terminals, wherein the plurality of output terminals are connected to the plurality of scan electrodes, respectively; A scan integrated circuit which sets the voltages of the plurality of output terminals to the voltages of the first voltage terminal or the second voltage terminal in accordance with the level of the first and second control signals; 상기 제1 제어 신호의 입력단과 제1 전압을 공급하는 제1 전원 사이에 연결되어 있는 제1 저항, 그리고A first resistor connected between an input terminal of the first control signal and a first power supply for supplying a first voltage, and 상기 제2 제어 신호의 입력단과 제2 전압을 공급하는 제2 전원 사이에 연결되어 있는 제2 저항A second resistor connected between an input terminal of the second control signal and a second power supply for supplying a second voltage; 를 포함하는 플라즈마 표시 장치.Plasma display device comprising a. 제1항에 있어서,The method of claim 1, 상기 주사 집적 회로의 제2 전압단에 연결되어 있으며, 유지 기간 동안 유지 방전 펄스를 공급하는 유지 구동부를 더 포함하는 플라즈마 표시 장치.And a sustain driver connected to a second voltage terminal of the scan integrated circuit and configured to supply a sustain discharge pulse during a sustain period. 제1항 또는 제2항에 있어서,The method according to claim 1 or 2, 상기 제1 제어 신호의 레벨이 상기 제1 전압에 대응하고 상기 제2 제어 신호의 레벨이 상기 제2 전압에 대응하는 경우에, 상기 주사 집적 회로의 상기 복수의 출력단은 상기 제2 전압단의 전압으로 설정되는 플라즈마 표시 장치.When the level of the first control signal corresponds to the first voltage and the level of the second control signal corresponds to the second voltage, the plurality of output terminals of the scan integrated circuit may be voltages of the second voltage terminal. The plasma display device is set to. 제3항에 있어서,The method of claim 3, 상기 제1 전압은 제1 레벨에 대응하고, 상기 제2 전압은 상기 제1 레벨의 반대인 제2 레벨에 대응하는 플라즈마 표시 장치.Wherein the first voltage corresponds to a first level and the second voltage corresponds to a second level that is opposite to the first level. 제4항에 있어서,The method of claim 4, wherein 상기 제1 제어 신호가 상기 제2 레벨이고 상기 제2 제어 신호가 상기 제1 레벨인 경우에,When the first control signal is the second level and the second control signal is the first level, 상기 주사 집적 회로는 상기 복수의 출력단으로 상기 제1 전압단의 전압 또는 제2 전압단의 전압을 순차적으로 출력하는 플라즈마 표시 장치.And the scan integrated circuit sequentially outputs a voltage of the first voltage terminal or a voltage of a second voltage terminal to the plurality of output terminals. 제5항에 있어서,The method of claim 5, 상기 제1 레벨은 하이 레벨이고 상기 제2 레벨은 로우 레벨인 플라즈마 표시 장치.Wherein the first level is a high level and the second level is a low level. 제5항에 있어서,The method of claim 5, 상기 제2 전압단과 주사 펄스에 대응하는 전압을 공급하는 제3 전원 사이에 연결되어 있는 스위치, 그리고A switch connected between the second voltage terminal and a third power supply for supplying a voltage corresponding to a scan pulse; and 상기 제1 전압단과 상기 제2 전압단 사이에 연결되어 있는 커패시터A capacitor connected between the first voltage terminal and the second voltage terminal 를 더 포함하는 플라즈마 표시 장치.Plasma display device further comprising. 복수의 주사 전극에 순차적으로 주사 펄스를 인가하는 플라즈마 표시 장치의 구동 장치에 있어서,A driving device of a plasma display device which sequentially applies a scan pulse to a plurality of scan electrodes, 적어도 제1 제어 신호의 입력단, 제2 제어 신호의 입력단, 제1 전압단, 제2 전압단, 그리고 복수의 출력단을 가지며, 상기 복수의 출력단이 상기 복수의 주사 전극에 각각 연결되어 있는 주사 집적 회로,A scan integrated circuit having at least an input terminal of a first control signal, an input terminal of a second control signal, a first voltage terminal, a second voltage terminal, and a plurality of output terminals, wherein the plurality of output terminals are respectively connected to the plurality of scan electrodes; , 상기 제1 제어 신호의 입력단과 제1 전압을 공급하는 제1 전원 사이에 연결되어 있는 제1 저항,A first resistor connected between an input terminal of the first control signal and a first power supply for supplying a first voltage, 상기 제2 제어 신호의 입력단과 제2 전압을 공급하는 제2 전원 사이에 연결되어 있는 제2 저항,A second resistor connected between an input terminal of the second control signal and a second power supply for supplying a second voltage; 상기 주사 집적 회로의 상기 제2 전압단과 상기 주사 펄스에 대응하는 전압을 공급하는 제3 전원 사이에 연결되어 있는 스위치, 그리고A switch connected between the second voltage terminal of the scan integrated circuit and a third power supply for supplying a voltage corresponding to the scan pulse, and 상기 주사 집적 회로의 상기 제1 전압단과 상기 제2 전압단 사이에 연결되어 있는 커패시터A capacitor connected between the first voltage terminal and the second voltage terminal of the scan integrated circuit 를 포함하는 구동 장치.Driving device comprising a. 제8항에 있어서,The method of claim 8, 상기 제1 제어 신호가 상기 제1 전압에 대응하는 제1 레벨이고, 상기 제2 제어 신호가 상기 제2 전압에 대응하는 제2 레벨인 경우에, 상기 주사 집적 회로는 상기 복수의 출력단을 상기 제2 전압단의 전압으로 설정하는 구동 장치.When the first control signal is a first level corresponding to the first voltage and the second control signal is a second level corresponding to the second voltage, the scan integrated circuit may be configured to connect the plurality of output terminals to the first level. A drive device that sets the voltage at two voltage terminals. 제9항에 있어서,The method of claim 9, 상기 제1 제어 신호가 상기 제2 레벨이고 상기 제2 제어 신호가 상기 제1 레벨이며, 상기 스위치가 턴온된 경우에, 상기 주사 집적 회로는 상기 복수의 출력단으로 상기 주사 펄스를 순차적으로 인가하는 구동 장치.When the first control signal is the second level and the second control signal is the first level, and the switch is turned on, the scan integrated circuit drives to sequentially apply the scan pulse to the plurality of output terminals. Device.
KR1020050114739A 2005-11-29 2005-11-29 Plasma display and driving device thereof KR100739066B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050114739A KR100739066B1 (en) 2005-11-29 2005-11-29 Plasma display and driving device thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050114739A KR100739066B1 (en) 2005-11-29 2005-11-29 Plasma display and driving device thereof

Publications (2)

Publication Number Publication Date
KR20070056277A KR20070056277A (en) 2007-06-04
KR100739066B1 true KR100739066B1 (en) 2007-07-12

Family

ID=38354060

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050114739A KR100739066B1 (en) 2005-11-29 2005-11-29 Plasma display and driving device thereof

Country Status (1)

Country Link
KR (1) KR100739066B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010011784A (en) * 1999-07-30 2001-02-15 구자홍 Apparatus for supplying cold air in refrigerator

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010011784A (en) * 1999-07-30 2001-02-15 구자홍 Apparatus for supplying cold air in refrigerator

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1020010011784

Also Published As

Publication number Publication date
KR20070056277A (en) 2007-06-04

Similar Documents

Publication Publication Date Title
JP2004309983A (en) Capacitive load driving circuit and plasma display system
KR100857695B1 (en) reset circuit and plasma display panel device including thereof
KR100739066B1 (en) Plasma display and driving device thereof
KR100831015B1 (en) Plasma display device and driving method thereof
US7978155B2 (en) Plasma display device and driving method thereof
US20080062076A1 (en) Plasma display and voltage generator thereof
KR100839413B1 (en) Plasma display apparatus and driving device of display apparatus
JP4519147B2 (en) Plasma display device and driving device thereof
KR100833927B1 (en) Plasma display apparatus and plasma display panel drive circuit
US20090128526A1 (en) Plasma display device and driving apparatus thereof
KR100739078B1 (en) Plasma display panel and driving device thereof
US20080143644A1 (en) Plasma display device and driving method thereof
KR100908723B1 (en) Plasma display device and driving method thereof
US20080258635A1 (en) Plasma display and driving apparatus thereof
KR20090054222A (en) Plasma display and driving method thereof
KR100612349B1 (en) Plasma display and driving device and driving method thereof
KR20100062717A (en) Scan intergrated circuit and plasma display comprising the same, and driving method thereof
KR100570607B1 (en) Driving apparatus and method of plasma display panel
KR100637513B1 (en) Plasma display device and driving method thereof
KR100759463B1 (en) Plasma display and driving method thereof
EP1936594A2 (en) Plasma display and driving method thereof
US20080170001A1 (en) Plasma display and associated driver
US20050200565A1 (en) Method for driving display panel
KR100796686B1 (en) Plasma display, and driving device and method thereof
JP2009042731A (en) Plasma display device and its driving method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120625

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130621

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee