KR100738182B1 - Source Driver in LCD - Google Patents

Source Driver in LCD Download PDF

Info

Publication number
KR100738182B1
KR100738182B1 KR1020010088704A KR20010088704A KR100738182B1 KR 100738182 B1 KR100738182 B1 KR 100738182B1 KR 1020010088704 A KR1020010088704 A KR 1020010088704A KR 20010088704 A KR20010088704 A KR 20010088704A KR 100738182 B1 KR100738182 B1 KR 100738182B1
Authority
KR
South Korea
Prior art keywords
data
register
output signal
output
analog converter
Prior art date
Application number
KR1020010088704A
Other languages
Korean (ko)
Other versions
KR20030058289A (en
Inventor
신승조
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020010088704A priority Critical patent/KR100738182B1/en
Publication of KR20030058289A publication Critical patent/KR20030058289A/en
Application granted granted Critical
Publication of KR100738182B1 publication Critical patent/KR100738182B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 계조전압을 선택하기 위한 기능을 디지털 아날로그 변환기에 추가하여 데이터 콘트롤 유니트을 제거함으로써 칩사이즈를 줄여 소비전력을 감소시킬 수 있는 액정표시소자의 소오스 드라이버에 관한 것으로, 본 발명의 액정표시소자의 소오스 드라이버는 모드 셀렉터로부터의 출력신호에 의해 외부로부터 입력되는 소정비트의 R, G, B 데이터를 선택하기 위한 데이터 셀렉터; 시프트 레지스터부터의 출력신호에 따라서 상기 데이터 셀렉터로부터 데이터를 순차적으로 입력 저장하는 데이터 레지스터; 로드신호에 의해 상기 데이터 레지스터에 순차적으로 저장된 R, G, B 데이터를 각 라인별로 한꺼번에 저장하는 홀드 레지스터; 상기 홀드 레지스터에 라인별로 저장된 R, G, B 데이터의 레벨을 시프트시키는 레벨 시프터; 기준전압을 입력하여 다수의 계조전압을 발생하기 위한 레지스터 스트링; 상기 레지스터 스트링으로부터 발생된 계조전압을 상기 모드 셀렉터로부터 인가되는 출력신호에 따라 제어하고, 상기 레벨 시프터로부터의 출력신호에 따라서 상기 레지스터 스트링으로부터 출력되는 계조전압중 하나를 선택하는 디지털 아날로그 변환기; 및 상기 디지털 아날로그 변환기의 출력을 LCD 패널로 제공하는 출력버퍼를 포함한다.The present invention relates to a source driver of a liquid crystal display device that can reduce the power consumption by reducing the chip size by adding a function for selecting a gradation voltage to a digital analog converter, thereby eliminating the data control unit. The source driver comprises: a data selector for selecting predetermined bits of R, G, and B data input from the outside by an output signal from the mode selector; A data register for sequentially inputting and storing data from the data selector in accordance with an output signal from the shift register; A hold register for storing R, G, and B data sequentially stored in the data register by a load signal for each line at a time; A level shifter for shifting levels of R, G, and B data stored for each line in the hold register; A register string for inputting a reference voltage to generate a plurality of gray voltages; A digital-to-analog converter for controlling the gray voltage generated from the resistor string according to an output signal applied from the mode selector, and selecting one of gray voltages output from the register string according to the output signal from the level shifter; And an output buffer providing an output of the digital analog converter to the LCD panel.

소오스, 드라이버, 모드, 셀렉트Source, driver, mod, select

Description

액정표시소자의 소오스 드라이버{Source Driver in LCD}Source driver in liquid crystal display device

도 1은 종래의 액정표시소자의 소오스 드라이버의 블록 구성도,1 is a block diagram of a source driver of a conventional liquid crystal display device;

도 2는 본 발명의 실시예에 따른 액정표시소자의 소오스 드라이버의 블록 구성도,2 is a block diagram of a source driver of a liquid crystal display according to an exemplary embodiment of the present invention;

도 3은 본 발명의 실시예에 따른 액정표시소자의 소오스 드라이버에 있어서, 디지털 아날로그 변환기의 상세회로도,3 is a detailed circuit diagram of a digital-to-analog converter in the source driver of the liquid crystal display according to the embodiment of the present invention;

*도면의 주요부분에 대한 부호의 설명** Explanation of symbols for main parts of drawings *

100 : 시프트 레지스터 110 : 데이터 레지스터100: shift register 110: data register

120 : 홀드 레지스터 130 : 레벨 시프터120: Hold Register 130: Level Shifter

150 : 디지탈 아날로그 변환기 160 : 출력버퍼150: digital analog converter 160: output buffer

170 : 데이터 셀렉터 180 : 모드 셀렉터170: data selector 180: mode selector

190 : 레지스터 스트링 190: register string

본 발명은 액정표시소자의 소오스 드라이버에 관한 것으로서, 보다 구체적으로는 칩사이즈와 소비전력을 감소시킬 수 있는 액정표시소자의 소오스 드라이버에 관한 것이다.The present invention relates to a source driver of a liquid crystal display device, and more particularly, to a source driver of a liquid crystal display device capable of reducing chip size and power consumption.

셀룰러폰이나 휴대용 게임기와 같은 휴대용 전자기기는 표시소자로 액정표시소자(LCD)를 사용하고 있는데, 액정표시소자의 소비전력이 휴대기기의 충전기 사용시간을 제한하게 된다. 따라서, 액정표시소자의 소비전력이 휴대용 게임기가 소형화될수록 커다란 문제점으로 대두되고 있으며, 충전기의 사용시간을 확장시키는데 제약이 되고 있다.A portable electronic device such as a cellular phone or a portable game machine uses a liquid crystal display (LCD) as a display device, and the power consumption of the liquid crystal display device limits the use time of the charger of the portable device. Therefore, the power consumption of the liquid crystal display device becomes a big problem as the handheld game machine becomes smaller, which is a limitation in extending the use time of the charger.

도 1은 액정표시소자의 소오스 드라이버의 구성도를 도시한 것이다. 1 illustrates a configuration diagram of a source driver of a liquid crystal display device.

도 1을 참조하면, 종래의 액정표시소자의 소오스 드라이버는 모드 셀렉터(mode selector, 18)로부터의 출력신호에 의해 외부로부터 입력되는 소정비트의 R, G, B 데이터를 선택하기 위한 데이터 셀렉터(data selector, 17)와, 시프트 레지스터(shift register, 10)부터의 출력신호에 따라서 상기 데이터 셀렉터(17)로부터 데이터를 순차적으로 입력 저장하는 데이터 레지스터(data register, 11)와, 로드신호(LOAD)에 의해 상기 데이터 레지스터(11)에 순차적으로 저장된 R, G, B 데이터를 각 라인별로 한꺼번에 저장하는 홀드 레지스터(hold register, 12)와, 상기 홀드 레지스터(12)에 라인별로 저장된 R, G, B 데이터의 레벨을 시프트시키는 레벨 시프터(level shifter, 13)와, 상기 레벨 시프터(13)로부터의 출력신호를 입력하여 상기 모드 셀렉터(18)의 출력신호에 따라서 6비트의 R, G, B 데이터로 변환하기 위한 데이터 콘트롤 유니트(14)와, 상기 데이터 콘트롤 유니트(14)로부터 출력된 데이터에 따라서 레지스터 스트링(19)으로부터 출력되는 계조전압중 하나를 선택출력하는 디지털 아날로그 변환기(150)와, 상기 디지털 아날 로그 변환기(15)의 출력을 LCD 패널로 제공하는 출력버퍼(160)로 구성된다. Referring to FIG. 1, a source driver of a conventional liquid crystal display device includes a data selector for selecting predetermined bits of R, G, and B data input from an external device by an output signal from a mode selector 18. the selector 17, the data register 11 for sequentially inputting and storing data from the data selector 17 in accordance with the output signal from the shift register 10, and the load signal LOAD. Hold registers 12 for storing R, G, and B data sequentially stored in the data register 11 by line, and R, G, and B data stored for each line in the hold register 12, respectively. A level shifter 13 for shifting the level of the input signal, and an output signal from the level shifter 13 to input 6-bit R, G, and B data according to the output signal of the mode selector 18. A digital-to-analog converter 150 for selectively outputting one of a data control unit 14 for switching, a gradation voltage output from the register string 19 in accordance with the data output from the data control unit 14, and the digital It consists of an output buffer 160 that provides the output of the analog converter 15 to the LCD panel.

상기한 바와같은 소오스 드라이버의 동작을 살펴보면 다음과 같다.The operation of the source driver as described above is as follows.

데이터 셀렉터(17)는 상기 모드 셀렉터(18)의 출력신호에 따라 외부로부터 입력되는 소정비트의 R, G, B 데이터중 일정비트만을 선택한다. 예를 들어 최대 6비트모드와 3비트 모드를 지원하는 소오스 드라이버의 경우, 3비트 모드일 때에는 외부로부터 인가되는 6비트의 R, G, B 데이터중 상위 3비트만을 선택하고 하위 3비트는 하이레벨 또는 로우레벨로 고정시킨다. The data selector 17 selects only a predetermined bit among R, G, and B data of a predetermined bit input from the outside according to the output signal of the mode selector 18. For example, in case of source driver that supports maximum 6 bit mode and 3 bit mode, in case of 3 bit mode, select only the upper 3 bit among 6 bits of R, G, B data applied from the outside and the lower 3 bits are high level. Or fix it to low level.

상기 모드 셀렉터(17)의 출력은 쉬프트 레지스터(10)로부터 출력되는 신호에 따라 데이터 레지스터(11)로 제공되어 데이터 레지스터(11)는 R, G, B 데이터를 순차적으로 저장한다. The output of the mode selector 17 is provided to the data register 11 according to the signal output from the shift register 10 so that the data register 11 sequentially stores R, G, and B data.

상기 데이타 레지스터(11)에 저장된 R, G, B 디지털 데이터는 외부로부터 인가되는 로드신호(LOAD)에 의해 홀드 레지스터(12)에 각 라인별로 저장된다. 홀드 레지스터(12)에 저장된 각 라인별 R, G, B 데이터는 레벨 쉬프터(13)로 제공되어 레벨변환된다. The R, G, and B digital data stored in the data register 11 are stored for each line in the hold register 12 by a load signal LOAD applied from the outside. The R, G, and B data for each line stored in the hold register 12 are provided to the level shifter 13 and level converted.

상기 레벨 쉬프터(13)를 통해 레벨변환된 R, G, B 데이터는 데이터 콘트롤 유니트(14)로 제공되어 다시 6비트의 R, G, B 데이터로 변환한다. 데이터 콘트롤 유니트(14)는 상기 상위 3비트의 데이터를 이용하여 하위 3비트를 생성하여 6비트의 데이터로 변환한다.The R, G, and B data level-converted through the level shifter 13 are provided to the data control unit 14 to convert back into 6-bit R, G, and B data. The data control unit 14 generates the lower 3 bits by using the upper 3 bits of data and converts the data into 6 bits.

이와는 달리 최대 6비트를 지원하고, 최소 1비트 모드를 지원하는 LCD 소오스 드라이버에서는, 상기 모드 셀렉터(18)로부터 제공되는 데이터 셀렉터(17)를 통 해 6비트의 R, G, B 데이터중 상위 1비트만을 선택하고, 나머지 하위 5비트는 하이레벨 또는 로우레벨로 고정시킨다.On the other hand, in the LCD source driver supporting up to 6 bits and supporting at least 1 bit mode, the upper 1 of 6 bits of R, G, and B data is provided through the data selector 17 provided from the mode selector 18. Only the bits are selected and the remaining lower 5 bits are fixed at high or low levels.

상기 데이터 셀렉터(17)를 통해 선택된 R, G, B 데이터는 데이터 레지스터(11), 홀드 레지스터(12) 및 레벨 시프터(13)를 통해 데이터 콘트롤 유니트(14)로 제공된다. 이때, 1비트 모드로 동작하는 경우에는 레지스터 스트링(19)으로부터 출력되는 계조전압(V0-V63)중 V0 와 V63의 계조전압만이 필요하다.The R, G, and B data selected through the data selector 17 are provided to the data control unit 14 through the data register 11, the hold register 12, and the level shifter 13. At this time, when operating in the 1-bit mode, only the gray voltages of V0 and V63 are required among the gray voltages V0-V63 output from the register string 19.

따라서, 데이터 콘트롤 유니트(14)는 상기 레벨 시프터(13)를 통해 제공된 R, G, B 데이터를 입력하여 상위 1비트를 가지고 하위 5비트를 복사하여 000000 또는 111111 중 하나를 그의 출력신호로서 상기 디지탈 아날로그 변환기(15)로 제공한다.Accordingly, the data control unit 14 inputs the R, G, and B data provided through the level shifter 13 to copy the lower 5 bits with the upper 1 bit to designate one of 000000 or 111111 as the output signal. Provided by analog converter 15.

상기 데이터 콘트롤 유니트(14)로부터 6비트의 R, G, B 데이터는 디지탈 아날로그 변환기(15)인 멀티플렉서로 제공되고, 멀티플렉서(15)는 상기 레지스터 스트링(resistor string)으로부터 제공되는 64개의 계조전압(V0-V63)중 해당하는 하나의 전압을 상기 데이터 콘트롤 유니트(14)로부터 제공되는 출력신호에 의해 선택하여 출력버퍼(16)로 제공한다. 출력버퍼(16)는 상기 디지털 아날로그 변환기(15)로부터 제공된 아날로그 계조전압을 LCD 패널(도면상에는 도시되지 않음)로 제공하여 디스플레이하게 된다. Six bits of R, G, and B data from the data control unit 14 are provided to the multiplexer, which is a digital analog converter 15, and the multiplexer 15 is provided with 64 gray scale voltages provided from the resistor string. The corresponding one of V0-V63 is selected by the output signal provided from the data control unit 14 and provided to the output buffer 16. The output buffer 16 provides an analog gray scale voltage provided from the digital analog converter 15 to an LCD panel (not shown) to display.

상기한 바와같은 구성을 갖는 소오스 드라이버는 액정표시소자를 구동함에 있어서, 액정표시장치의 특성과 응용에 따라 지원하는 컬러 색상수가 다양하기 때문에 R, G, B 데이터의 비트수에 따라 다양한 제품군을 구성한다. 상기 소오스 드 라이버가 비트수에 따라 나타낼 수 있는 색은 R, G, B 데이터가 각각 1비트인 경우에는 8색, 2비트인 경우에는 64색, 3비트인 경우에는 512색, 4비트인 경우에는 4096색, 5비트인 경우에는 32768색, 6비트인 경우에는 262144색, 7비트인 경우에는 2097152색, 8비트인 경우에는 16777216색을 나타낼 수 있다.The source driver having the above-described configuration, in driving the liquid crystal display device, has various colors depending on the characteristics and the application of the liquid crystal display device. Therefore, various source products are constructed according to the number of bits of R, G, and B data. do. The color that the source driver can represent according to the number of bits is 8 colors when R, G, and B data are 1 bit, 64 colors when 2 bits, and 512 colors and 4 bits when 3 bits. For example, 4096 colors, 32768 colors for 5 bits, 262144 colors for 6 bits, 2097152 colors for 7 bits, and 16777216 colors for 8 bits can be represented.

종래의 소오스 드라이버는 상기한 바와같이 데이터 셀렉터를 통해 상위비트만을 통과시키고 나머지 하위비트는 하이레벨 또는 로우레벨로 고정시켜 줌으로써 디지탈 회로부분에서의 소비전류를 감소시킬 수 있었다.The conventional source driver can reduce the current consumption in the digital circuit part by passing only the upper bit through the data selector and fixing the remaining lower bit to the high level or the low level as described above.

그러나, 상기한 바와같은 종래의 소오스 드라이버는 상기 데이터 모드에 따라 선택된 데이터를 다시 소정 비트의 R, G, B 데이터로 변환하기 위한 데이터 콘트롤 유니트를 각 채널마다 연결구성함으로써 칩사이즈가 증가하고 또한 소비전류가 증가하는 문제점이 있었다. However, in the conventional source driver as described above, the chip size is increased and consumed by connecting a data control unit for each channel to convert the selected data according to the data mode into R, G, B data of predetermined bits. There was a problem that the current increases.

본 발명은 상기한 바와같은 종래 기술의 문제점을 해결하기 위한 것으로서, 디지탈 아날로그 변환기에 계조전압을 선택하기 위한 기능을 부여하여 각 채널마다 구비된 데이터 콘트롤 유니트를 제거하여 줌으로써 칩사이즈를 줄임과 동시에 소비전력을 감소시킬 수 있는 액정표시소자의 소오스 드라이버를 제공하는 데 그 목적이 있다.The present invention is to solve the problems of the prior art as described above, by providing a function for selecting the gradation voltage to the digital analog converter to remove the data control unit provided for each channel to reduce the chip size and at the same time consume It is an object of the present invention to provide a source driver of a liquid crystal display device capable of reducing power.

이와 같은 목적을 달성하기 위한 본 발명은 모드 셀렉터로부터의 출력신호에 의해 외부로부터 입력되는 소정비트의 R, G, B 데이터를 선택하기 위한 데이터 셀 렉터와; 시프트 레지스터부터의 출력신호에 따라서 상기 데이터 셀렉터로부터 데이터를 순차적으로 입력 저장하는 데이터 레지스터와; 로드신호에 의해 상기 데이터 레지스터에 순차적으로 저장된 R, G, B 데이터를 각 라인별로 한꺼번에 저장하는 홀드 레지스터와; 상기 홀드 레지스터에 라인별로 저장된 R, G, B 데이터의 레벨을 시프트시키는 레벨 시프터와; 기준전압을 입력하여 다수의 계조전압을 발생하기 위한 레지스터 스트링과; 상기 레지스터 스트링으로부터 발생된 계조전압을 상기 모드 셀렉터로부터 인가되는 출력신호에 따라 제어하고, 상기 레벨 시프터로부터의 출력신호에 따라서 상기 레지스터 스트링으로부터 출력되는 계조전압중 하나를 선택하는 디지털 아날로그 변환기와; 상기 디지털 아날로그 변환기의 출력을 LCD 패널로 제공하는 출력버퍼를 포함하는 액정표시소자의 소오스 드라이버를 제공한다.The present invention for achieving the above object comprises a data selector for selecting R, G, B data of a predetermined bit input from the outside by an output signal from the mode selector; A data register for sequentially inputting and storing data from the data selector in accordance with an output signal from the shift register; A hold register for storing R, G, and B data sequentially stored in the data register according to a load signal for each line at a time; A level shifter for shifting the levels of R, G, and B data stored for each line in the hold register; A register string for inputting a reference voltage to generate a plurality of gray voltages; A digital-to-analog converter for controlling the gray voltage generated from the register string according to an output signal applied from the mode selector, and selecting one of the gray voltages output from the register string according to the output signal from the level shifter; A source driver for a liquid crystal display device including an output buffer for providing an output of the digital analog converter to an LCD panel is provided.

상기 디지탈 아날로그 변환기는 상기 레지스터 스트링으로부터 발생된 계조전압을 상기 모드 셀렉터로부터 인가되는 출력신호에 따라 제어하는 제어수단과; 상기 레벨 시프터로부터의 출력신호에 의해, 상기 레지스터 스트링으로부터 출력되는 계조전압중 하나를 선택하거나 또는 상기 제어수단을 통해 제어된 계조전압중 하나를 선택하여 상기 출력버퍼로 제공하는 디지탈 아날로그 변환수단을 포함한다.The digital analog converter includes control means for controlling the gradation voltage generated from the resistor string according to an output signal applied from the mode selector; Digital analog converting means for selecting one of the gradation voltages output from the resistor string or selecting one of the gradation voltages controlled by the control means by the output signal from the level shifter and providing the output buffer to the output buffer; do.

상기 디지탈 아날로그 변환기의 제어수단은 상기 레지스터 스트링과 디지털 아날로그 변화수단사이에 연결되어, 상기 모드 셀렉터로부터의 출력신호가 게이트에 인가되는 스위치용 모스 트랜지스터로 이루어진다.The control means of the digital analog converter is connected between the resistor string and the digital analog change means, and comprises a MOS transistor for a switch to which an output signal from the mode selector is applied to a gate.

이하, 본 발명을 보다 구체적으로 설명하기 위하여 본 발명에 따른 실시예를 첨부 도면을 참조하면서 보다 상세하게 설명하고자 한다. Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings in order to describe the present invention in more detail.                     

도 2는 본 발명의 실시예에 따른 소오스 드라이버의 블록 구성도를 도시한 것이다.2 is a block diagram of a source driver according to an exemplary embodiment of the present invention.

도 2를 참조하면, 본 발명의 실시예에 따른 액정표시소자의 소오스 드라이버는 모드 셀렉터(180)로부터의 출력신호에 의해 외부로부터 입력되는 소정비트의 R, G, B 데이터를 선택하기 위한 데이터 셀렉터(170)와, 시프트 레지스터(100)부터의 출력신호에 따라서 상기 데이터 셀렉터(170)로부터 데이터를 순차적으로 입력 저장하는 데이터 레지스터(110)와, 로드신호(LOAD)에 의해 상기 데이터 레지스터(110)에 순차적으로 저장된 R, G, B 데이터를 각 라인별로 한꺼번에 저장하는 홀드 레지스터(120)와, 상기 홀드 레지스터(120)에 라인별로 저장된 R, G, B 데이터의 레벨을 시프트시키는 레벨 시프터(130)와, 기준전압(Vref)을 입력하여 다수의 계조전압(V0-V63)을 발생하기 위한 레지스터 스트링(190)과, 상기 레지스터 스트링(190)으로부터 발생된 계조전압(V0-V63)을 상기 모드 셀렉터(180)로부터 인가되는 출력신호에 따라 제어하고, 상기 레벨 시프터(130)로부터의 출력신호에 의해 상기 레지스터 스트링(190)으로부터 출력되는 계조전압중 하나를 선택하는 디지털 아날로그 변환기(150)와, 상기 디지털 아날로그 변환기(150)의 출력을 LCD 패널로 제공하는 출력버퍼(160)로 구성된다. 2, the source driver of the liquid crystal display according to the embodiment of the present invention is a data selector for selecting a predetermined bit of R, G, B data input from the outside by the output signal from the mode selector 180 A data register 110 for sequentially inputting and storing data from the data selector 170 according to an output signal from the shift register 100, and the data register 110 by a load signal LOAD. A hold register 120 for storing the R, G, and B data sequentially stored in each line at a time, and a level shifter 130 for shifting the levels of the R, G, and B data stored for each line in the hold register 120. And the register string 190 for generating a plurality of gray voltages V0-V63 by inputting the reference voltage Vref, and the gray voltages V0-V63 generated from the register string 190 in the mode. A digital-to-analog converter 150 that controls according to an output signal applied from the selector 180 and selects one of gray level voltages output from the register string 190 by an output signal from the level shifter 130; It is composed of an output buffer 160 for providing the output of the digital-to-analog converter 150 to the LCD panel.

상기한 바와같은 본 발명의 소오스 드라이버의 동작을 살펴보면 다음과 같다.The operation of the source driver of the present invention as described above is as follows.

데이터 셀렉터(170)는 상기 모드 셀렉터(180)의 출력신호에 따라 외부로부터 입력되는 소정비트의 R, G, B 데이터중 일정비트만을 선택한다. 예를 들어 최대 6 비트모드와 최소 1비트 모드를 지원하는 소오스 드라이버의 경우, 1비트 모드일 때에는 외부로부터 인가되는 6비트의 R, G, B 데이터중 상위 1비트만을 선택하고 하위 5비트는 하이레벨 또는 로우레벨로 고정시킨다. The data selector 170 selects only a predetermined bit among R, G, and B data of a predetermined bit input from the outside according to the output signal of the mode selector 180. For example, in case of source driver that supports maximum 6 bit mode and minimum 1 bit mode, in case of 1 bit mode, select only upper 1 bit among 6 bits of R, G, B data applied from outside and lower 5 bits are high Fixed to level or low level.

상기 모드 셀렉터(170)의 출력은 쉬프트 레지스터(100)로부터 출력되는 신호에 따라 데이터 레지스터(110)로 제공되어 데이터 레지스터(110)는 R, G, B 데이터를 순차적으로 저장한다. The output of the mode selector 170 is provided to the data register 110 according to a signal output from the shift register 100 so that the data register 110 sequentially stores R, G, and B data.

상기 데이타 레지스터(110)에 저장된 R, G, B 디지털 데이터는 외부로부터 인가되는 로드신호(LOAD)에 의해 홀드 레지스터(120)에 각 라인별로 저장된다. 홀드 레지스터(120)에 저장된 각 라인별 R, G, B 데이터는 레벨 쉬프터(130)로 제공되어 레벨변환된다. 상기 레벨 쉬프터(130)를 통해 레벨변환된 R, G, B 데이터는 디지탈 아날로그 변환기(150)로 제공된다.The R, G, and B digital data stored in the data register 110 are stored for each line in the hold register 120 by a load signal LOAD applied from the outside. The R, G, and B data for each line stored in the hold register 120 are provided to the level shifter 130 and level converted. The R, G, and B data level-converted through the level shifter 130 are provided to the digital analog converter 150.

도 3은 본 발명의 실시예에 따른 디지털 아날로그 변환기(150)의 상세회로도를 도시한 것으로서, 1비트모드인 경우를 예를 들어 설명한다.FIG. 3 shows a detailed circuit diagram of the digital-to-analog converter 150 according to the embodiment of the present invention, which will be described using the 1-bit mode as an example.

도 3을 참조하면, 본 발명의 디지털 아날로그 변환기(150)는 상기 레지스터 스트링(190)으로부터 발생된 계조전압(V0-V63)을 상기 모드 셀렉터(180)로부터 인가되는 출력신호(H)에 따라 제어하기 위한 제어수단(151)과, 상기 레벨 시프터(130)로부터의 출력신호에 의해 상기 제어수단(151)을 통해 제어된 계조전압중 하나를 선택하거나 또는 상기 레지스터 스트링(190)으로부터 발생된 계조전압중 하나를 선택하여 상기 출력버퍼(160)로 제공하기 위한 디지털 아날로그 변환수단(152)을 구비한다. Referring to FIG. 3, the digital-to-analog converter 150 controls the gray voltages V0-V63 generated from the resistor string 190 according to the output signal H applied from the mode selector 180. Select one of the control means 151 and the gradation voltage controlled by the control means 151 by the output signal from the level shifter 130 or the gradation voltage generated from the resistor string 190. It is provided with a digital-to-analog converting means 152 for selecting one to provide to the output buffer 160.                     

상기 제어수단(151)은 상기 레지스터 스트링(190)의 출력단과 디지털 아날로그 변환수단(152)사이에 연결되는 스위치로 구성되는데, 상기 스위치는 상기 모드 셀렉터(180)로부터 인가되는 출력신호(H)가 게이트에 인가되는 NMOS 트랜지스터(N600), (N601)로 이루어진다. The control means 151 is composed of a switch connected between the output terminal of the register string 190 and the digital analog conversion means 152, the switch is an output signal (H) applied from the mode selector 180 NMOS transistors N600 and N601 applied to the gate.

예를 들어, 6비트의 R, G, B 데이터중 1비트만 선택하는 경우에는, 상기 제어수단(151)의 PMOS 트랜지스터(M600), (M601)는 상기 레지스터 스트링(190)의 출력단과 디지털 아날로그 변환수단(152)의 최상위비트(D5)에 연결되는 스위치(M500), (M501)사이에 연결된다.For example, when only one bit of 6-bit R, G, and B data is selected, the PMOS transistors M600 and M601 of the control means 151 are connected to the output terminal of the register string 190 and the digital analog. It is connected between the switch (M500), (M501) which is connected to the most significant bit (D5) of the conversion means (152).

상기 디지털 아날로그 변환수단(152)은 상기 레지스터 스트링(190)과 출력버퍼(160)사이에 연결되어 상기 레벨 시프터(130)로부터 제공되는 D0-D5의 선택신호에 의해 상기 레지스터 스트링(190)으로부터의 계조전압(V0-V63)중 하나를 선택하는 다수의 스위치로 구성되는데, 상기 스위치는 D0-D5가 각각 게이트에 인가되는 모스 트랜지스터(M000, M063)-(M500, M501)로 구성된다.The digital-to-analog converting means 152 is connected between the register string 190 and the output buffer 160 from the register string 190 by a select signal D0-D5 provided from the level shifter 130. It consists of a plurality of switches for selecting one of the gradation voltages (V0-V63), which are composed of MOS transistors (M000, M063)-(M500, M501) to which D0-D5 is applied to the gate, respectively.

6비트의 R, G, B 데이터중 최소 1비트 모드만을 사용하는 경우, 64개의 계조전압(V0 - V64)중 V0 와 V63 만이 필요하므로, 상기 레벨시프터(130)로부터 00000 또는 11111 의 D0-D5 선택신호가 디지털 아날로그 변환수단(152)에 인가되어 V0 또는 V63중 하나를 선택하게 된다.When only the minimum 1-bit mode of 6-bit R, G, and B data is used, only V0 and V63 are required among the 64 gray voltages (V0-V64). The selection signal is applied to the digital-to-analog converting means 152 to select either V0 or V63.

즉, 종래에는 6비트의 R, G, B 데이터중 1비트만 선택하는 경우에는, 데이터 콘트롤 유니트(14)를 통해 최상위비트를 복사하여 6비트 데이터로 변환하여 줌으로써, 상위 1비트가 "1"인 경우에는 6비트 데이터가 111111 로, 상위 1비트가 "0"인 경우에는 000000로 되어 디지탈 아날로그 변환기(15)로 제공됨으로써 계조전압중 V0 또는 V63을 선택하였다. That is, conventionally, when only one bit of 6-bit R, G, and B data is selected, the most significant bit is " 1 " by copying the most significant bit through the data control unit 14 and converting it into 6-bit data. In the case of 6-bit data is 111111, and when the upper 1 bit is "0", it becomes 000000 and V0 or V63 is selected among the gray scale voltages.

그러나, 본 발명에서는 디지탈 아날로그 변환수단(152)의 D5에 연결된 스위치(S500, S501)와 레지스터 스트링(190)의 계조전압(V0, V63)의 출력단사이에 스위치(S600, S601)를 연결시켜 줌으로써, 상기 모드 셀렉터(180)로부터의 출력신호(H)에 의해 상기 스위치(S600, S601)를 제어하여 D0-D4의 신호에 관계없이 오직 D5 신호에 의해서만 계조전압(V0, V63)중 하나를 선택하도록 하였다.However, in the present invention, the switches S600 and S601 are connected between the switches S500 and S501 connected to D5 of the digital analog converting means 152 and the output terminals of the gray scale voltages V0 and V63 of the register string 190. The switches S600 and S601 are controlled by the output signal H from the mode selector 180 to select one of the gradation voltages V0 and V63 only by the D5 signal regardless of the D0-D4 signals. It was made.

본 발명의 실시예에서는 1비트 모드일 경우에 대하여 예시적으로 설명하였으나, 2비트 모드인 경우에는 레지스터 스트링(190)의 출력단과 디지탈 아날로그 변환수단(152)의 D4에 연결된 스위치(S400-S403)사이에 제어수단(151)의 스위치를 연결구성함으로써 D4와 D5 의 신호에 의해서만 계조전압을 선택하도록 할 수 있다. 또한, 본 발명은 2비트 모드 이상의 모드에서도 적용가능하다.In the exemplary embodiment of the present invention, the case of the 1-bit mode has been exemplarily described. However, in the case of the 2-bit mode, the switch (S400-S403) connected to the output terminal of the register string 190 and D4 of the digital analog converting means 152. By connecting the switch of the control means 151, the gray scale voltage can be selected only by the signals of D4 and D5. In addition, the present invention is applicable to a mode of two bit mode or more.

상기한 바와같이 본 발명에서는 디지탈 아날로그 변환기에 레지스터 스트링(190)으로부터 발생된 계조전압(V0-V63)을 선택하기 위한 기능을 추가하여, 데이터 콘트롤 유니트없이 데이터 셀렉터(170)로부터의 선택신호에 의해서만 계조전압을 선택할 수 있으므로, 칩사이즈를 축소할 수 있다.As described above, the present invention adds a function for selecting the gradation voltage (V0-V63) generated from the register string 190 to the digital analog converter, so that only by the selection signal from the data selector 170 without the data control unit. Since the gradation voltage can be selected, the chip size can be reduced.

상기한 바와같은 본 발명의 소오스 드라이버에 따르면, 디지탈 아날로그 변환기에 계조전압을 선택하기 위한 기능을 추가하여 데이터 콘트롤 유니트를 제거하여 줌으로써 칩사이즈를 감소시키고, 소비전력을 감소시켜 줄 수 있는 이점이 있 다.According to the source driver of the present invention as described above, there is an advantage that the chip size can be reduced and the power consumption can be reduced by eliminating the data control unit by adding a function for selecting the gradation voltage to the digital analog converter. All.

상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to a preferred embodiment of the present invention, those skilled in the art will be variously modified and changed within the scope of the invention without departing from the spirit and scope of the invention described in the claims below I can understand that you can.

Claims (3)

모드 셀렉터로부터의 출력신호에 의해 외부로부터 입력되는 소정비트의 R, G, B 데이터를 선택하기 위한 데이터 셀렉터;A data selector for selecting predetermined bits of R, G, and B data input from the outside by an output signal from the mode selector; 시프트 레지스터부터의 출력신호에 따라서 상기 데이터 셀렉터로부터 데이터를 순차적으로 입력 저장하는 데이터 레지스터;A data register for sequentially inputting and storing data from the data selector in accordance with an output signal from the shift register; 로드신호에 의해 상기 데이터 레지스터에 순차적으로 저장된 R, G, B 데이터를 각 라인별로 한꺼번에 저장하는 홀드 레지스터;A hold register for storing R, G, and B data sequentially stored in the data register by a load signal for each line at a time; 상기 홀드 레지스터에 라인별로 저장된 R, G, B 데이터의 레벨을 시프트시키는 레벨 시프터;A level shifter for shifting levels of R, G, and B data stored for each line in the hold register; 기준전압을 입력하여 다수의 계조전압을 발생하기 위한 레지스터 스트링;A register string for inputting a reference voltage to generate a plurality of gray voltages; 상기 레지스터 스트링으로부터 발생된 계조전압을 상기 모드 셀렉터로부터 인가되는 출력신호에 따라 제어하고, 상기 레벨 시프터로부터의 출력신호에 따라서 상기 레지스터 스트링으로부터 출력되는 계조전압중 하나를 선택하는 디지털 아날로그 변환기; 및A digital-to-analog converter for controlling the gray voltage generated from the resistor string according to an output signal applied from the mode selector, and selecting one of gray voltages output from the register string according to the output signal from the level shifter; And 상기 디지털 아날로그 변환기의 출력을 LCD 패널로 제공하는 출력버퍼Output buffer that provides the output of the digital analog converter to the LCD panel 를 포함하는 것을 특징으로 하는 액정표시소자용 소오스 드라이버.Source driver for a liquid crystal display device comprising a. 제 1 항에 있어서, The method of claim 1, 상기 디지탈 아날로그 변환기는 The digital analog converter 상기 레지스터 스트링으로부터 발생된 계조전압을 상기 모드 셀렉터로부터 인가되는 출력신호에 따라 제어하는 제어수단; 및Control means for controlling the gradation voltage generated from the resistor string according to an output signal applied from the mode selector; And 상기 레벨 시프터로부터의 출력신호에 의해, 상기 레지스터 스트링으로부터 출력되는 계조전압중 하나를 선택하거나 또는 상기 제어수단을 통해 제어된 계조전압중 하나를 선택하여 출력버퍼로 제공하는 디지탈 아날로그 변환수단을 포함하는 것을 특징으로 하는 액정표시소자의 소오스 드라이버.And digital analog converting means for selecting one of the gray scale voltages outputted from the register string by the output signal from the level shifter or selecting one of the gray scale voltages controlled by the control means to provide to the output buffer. A source driver for a liquid crystal display device, characterized in that. 제 2 항에 있어서, The method of claim 2, 상기 디지탈 아날로그 변환기의 제어수단은 The control means of the digital analog converter 상기 레지스터 스트링과 디지털 아날로그 변화수단사이에 연결되어, 상기 모드 셀렉터로부터의 출력신호가 게이트에 인가되는 스위치용 모스 트랜지스터로 이루어지는 것을 특징으로 하는 액정표시소자의 소오스 드라이버.A source driver of a liquid crystal display device, comprising a switch MOS transistor connected between the register string and the digital analog change means, to which an output signal from the mode selector is applied to a gate.
KR1020010088704A 2001-12-31 2001-12-31 Source Driver in LCD KR100738182B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010088704A KR100738182B1 (en) 2001-12-31 2001-12-31 Source Driver in LCD

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010088704A KR100738182B1 (en) 2001-12-31 2001-12-31 Source Driver in LCD

Publications (2)

Publication Number Publication Date
KR20030058289A KR20030058289A (en) 2003-07-07
KR100738182B1 true KR100738182B1 (en) 2007-07-10

Family

ID=32216201

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010088704A KR100738182B1 (en) 2001-12-31 2001-12-31 Source Driver in LCD

Country Status (1)

Country Link
KR (1) KR100738182B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000048157A (en) * 1998-12-16 2000-07-25 마찌다 가쯔히꼬 Da converter and liquid crystal driving device incorporating the same

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000048157A (en) * 1998-12-16 2000-07-25 마찌다 가쯔히꼬 Da converter and liquid crystal driving device incorporating the same

Also Published As

Publication number Publication date
KR20030058289A (en) 2003-07-07

Similar Documents

Publication Publication Date Title
KR100435053B1 (en) A liquid crystal driving circuit and load driving circuit
US8581824B2 (en) Hybrid digital to analog converter, source driver, and liquid crystal display device
KR100428651B1 (en) Driving method and Source Driver in LCD
KR960016729B1 (en) Lcd driving circuit
KR101243169B1 (en) Digital-analog converter
KR100239413B1 (en) Driving device of liquid crystal display element
US6570560B2 (en) Drive circuit for driving an image display unit
JP3832627B2 (en) Signal line driving circuit, image display device, and portable device
KR19980070572A (en) Liquid crystal drive circuit for driving the liquid crystal display panel
US7423572B2 (en) Digital-to-analog converter
KR100780909B1 (en) Apparatus for driving display panel and digital-to-analog converter thereof
KR20040080338A (en) Circuit for processing signal, and liquid crystal display device using thereof
KR100356752B1 (en) LCD driving circuit and LCD display system
US7245284B2 (en) Liquid crystal display panel driving apparatus and liquid crystal display apparatus
KR100694475B1 (en) Source Driver in LCD
KR100738182B1 (en) Source Driver in LCD
KR100551738B1 (en) Driving circuit of lcd
JP2004138820A (en) Signal output device and liquid crystal display device using the same
TWI398848B (en) Source driving circuit
KR100373349B1 (en) Low power Source driver for LCD
JPH06289369A (en) Liquid crystal driving device
KR100829777B1 (en) Gray scale voltage decoder for a display device and digital analog converter including the same
KR0182180B1 (en) Decoding circuit of source driving part for liquid crystal display device with the fixed common electrode voltage
KR20020052715A (en) Source driver in tft-lcd
KR100915092B1 (en) Source driver for TFT-LCD

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130620

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140618

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150617

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160620

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170626

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180618

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190619

Year of fee payment: 13