KR100736587B1 - Plasma Display Apparatus - Google Patents

Plasma Display Apparatus Download PDF

Info

Publication number
KR100736587B1
KR100736587B1 KR1020050100471A KR20050100471A KR100736587B1 KR 100736587 B1 KR100736587 B1 KR 100736587B1 KR 1020050100471 A KR1020050100471 A KR 1020050100471A KR 20050100471 A KR20050100471 A KR 20050100471A KR 100736587 B1 KR100736587 B1 KR 100736587B1
Authority
KR
South Korea
Prior art keywords
sustain
waveform
sustain waveform
electrode
plasma display
Prior art date
Application number
KR1020050100471A
Other languages
Korean (ko)
Other versions
KR20070044329A (en
Inventor
김양현
최민석
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050100471A priority Critical patent/KR100736587B1/en
Priority to CNB2006101394383A priority patent/CN100466042C/en
Publication of KR20070044329A publication Critical patent/KR20070044329A/en
Application granted granted Critical
Publication of KR100736587B1 publication Critical patent/KR100736587B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 더욱 상세하게는 구현되는 화상의 잔상을 억제할 수 있는 플라즈마 디스플레이 장치에 관한 것이다.The present invention relates to a plasma display device, and more particularly, to a plasma display device capable of suppressing an afterimage of an image to be implemented.

본 발명에 따른, 플라즈마 디스플레이 장치는 제1 전극과 제2 전극이 쌍을 이루며 형성된 플라즈마 디스플레이 패널; 상기 플라즈마 디스플레이 패널에 표시되는 영상 신호의 화면 로드 비를 검출하는 화면 로드 검출부; 및 상기 화면 로드 비에 따라 상기 제1 전극과 제2 전극 각각에 인가되는 서스테인 파형 간의 중첩되는 기간을 조절하는 서스테인 파형 제어부를 포함하는 것을 특징으로 한다.According to the present invention, a plasma display apparatus includes a plasma display panel formed by pairing a first electrode and a second electrode; A screen load detector configured to detect a screen load ratio of an image signal displayed on the plasma display panel; And a sustain waveform controller configured to adjust an overlapping period between the sustain waveforms applied to each of the first electrode and the second electrode according to the screen load ratio.

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}Plasma Display Apparatus {Plasma Display Apparatus}

도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.1 illustrates a structure of a general plasma display panel.

도 2는 종래의 플라즈마 디스플레이 장치의 화상을 구현하는 방법을 나타낸 도이다.2 is a diagram illustrating a method of implementing an image of a conventional plasma display apparatus.

도 3은 종래의 구현되는 화상에서 발생되는 잔상을 설명하기 위한 도이다.3 is a view for explaining an afterimage generated in a conventionally implemented image.

도 4는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치를 설명하기 위한 도이다.4 is a view for explaining a plasma display device according to an embodiment of the present invention.

도 5는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 구동 파형을 설명하기 위한 도이다.5 is a view for explaining a driving waveform of the plasma display device according to an embodiment of the present invention.

도 6은 본 발명의 일실시예에 따른 서스테인 파형의 상승 시간을 설명하기 위한 도이다.6 is a view for explaining the rise time of the sustain waveform according to an embodiment of the present invention.

도 7은 본 발명의 일실시예에 따른 서스테인 파형에 의한 서스테인 광을 나타낸 도이다.7 is a view showing sustain light by a sustain waveform according to an embodiment of the present invention.

도 8은 본 발명의 일실시예에 따른 중첩된 서스테인 파형을 나타낸 도이다.8 illustrates a superimposed sustain waveform according to an embodiment of the present invention.

도 9는 본 발명의 일실시예에 따른 중첩되는 기간이 조절되는 서스테인 파형을 설명하기 위한 도이다.9 is a diagram illustrating a sustain waveform in which overlapping periods are adjusted according to an embodiment of the present invention.

도 10은 본 발명의 다른 실시예에 따른 중첩되는 기간이 조절되는 서스테인 파형을 설명하기 위한 도이다.10 is a diagram for explaining a sustain waveform in which overlapping periods are adjusted according to another exemplary embodiment of the present invention.

도 11은 본 발명의 또 다른 실시예에 따른 서스테인 파형을 설명하기 위한 도이다.11 is a view for explaining a sustain waveform according to another embodiment of the present invention.

도 12는 본 발명의 다른 실시예에 따른 구동 파형을 설명하기 위한 도이다.12 is a view for explaining a driving waveform according to another embodiment of the present invention.

도 13은 본 발명의 또 다른 실시예에 따른 구동 파형을 설명하기 위한 도이다.13 is a view for explaining a driving waveform according to another embodiment of the present invention.

***** 도면의 주요부분에 대한 부호의 설명********** Explanation of symbols for main parts of drawing *****

400; 플라즈마 디스플레이 패널 410; 화면 로드 검출부400; Plasma display panel 410; Screen load detector

420; 데이터 구동부 430; 스캔 구동부420; A data driver 430; Scan driver

440; 서스테인 구동부 450; 서스테인 파형 제어부440; A sustain driver 450; Sustain Waveform Controls

본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 더욱 상세하게는 구현되는 화상의 잔상을 억제할 수 있는 플라즈마 디스플레이 장치에 관한 것이다. The present invention relates to a plasma display device, and more particularly, to a plasma display device capable of suppressing an afterimage of an image to be implemented.

일반적으로 플라즈마 디스플레이 장치(Plasma Display Apparatus)는 전면기판과 후면기판 사이에 형성된 격벽이 하나의 단위 셀을 이루는 플라즈마 디스플레이 패널을 포함한다. 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진 되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 장치는 얇고 가벼운 구성이 가능하므로 차세대 표시 장치로서 각광받고 있다.In general, a plasma display device includes a plasma display panel in which a partition wall formed between a front substrate and a rear substrate forms one unit cell. Each cell is filled with a main discharge gas such as neon (Ne), helium (He) or a mixture of neon and helium (Ne + He) and an inert gas containing a small amount of xenon. When discharged by a high frequency voltage, the inert gas generates vacuum ultraviolet rays and emits phosphors formed between the partition walls to realize an image. Such a plasma display device has a spotlight as a next generation display device because of its thin and light configuration.

도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.1 illustrates a structure of a general plasma display panel.

도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이되는 표시면인 전면 기판(101)에 스캔 전극(102)과 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지 전극 쌍이 배열된 전면 패널(100) 및 배면을 이루는 후면 기판(111) 상에 전술한 복수의 유지 전극 쌍과 교차 되도록 복수의 어드레스 전극(113)이 배열된 후면 패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.As shown in FIG. 1, a plasma display panel includes a front panel in which a plurality of sustain electrode pairs formed by pairing a scan electrode 102 and a sustain electrode 103 are arranged on a front substrate 101 that is a display surface on which an image is displayed. The rear panel 110 having the plurality of address electrodes 113 arranged to intersect the plurality of storage electrode pairs described above on the back substrate 111 constituting the back surface 100 and the rear surface is coupled in parallel with a predetermined distance therebetween. .

전면 패널(100)은 하나의 방전 셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 ITO 물질로 형성된 투명 전극(a)과 금속 재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 유전체층(104)에 의해 덮여지고, 유전체층(104)에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.The front panel 100 is made of a scan electrode 102 and a sustain electrode 103, that is, a transparent electrode (a) formed of a transparent ITO material and a metal material to mutually discharge and maintain light emission of the cells in one discharge cell. The scan electrode 102 and the sustain electrode 103 provided as the bus electrode b are included in pairs. The scan electrode 102 and the sustain electrode 103 are covered by one or more dielectric layers 104 that limit the discharge current and insulate the electrode pairs, and the dielectric layer 104 includes magnesium oxide (to facilitate discharge conditions). A protective layer 105 on which MgO) is deposited is formed.

후면 패널(110)은 복수 개의 방전 공간 즉, 방전 셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(112)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 방전셀 내 불활성 가스가 진공자외선을 발생시키도록 하는 하나 이상의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 후면 패널(110)의 상측면에는 서스테인 방전시 화상표시를 위해 가시광선을 방출하는 적색(R), 녹색(G), 청색(B) 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 어드레스 전극(113)을 보호하기 위한 유전체 층(115)이 형성된다.The rear panel 110 is arranged in such a manner that a plurality of discharge spaces, that is, barrier ribs 112 of a stripe type (or well type) for forming discharge cells are maintained in parallel. In addition, one or more address electrodes 113 are arranged in parallel with the partition wall 112 to perform address discharge so that the inert gas in the discharge cell generates vacuum ultraviolet rays. On the upper side of the rear panel 110, red (R), green (G), and blue (B) phosphors 114 which emit visible light for image display during sustain discharge are coated. A dielectric layer 115 is formed between the address electrode 113 and the phosphor 114 to protect the address electrode 113.

이러한 구조의 플라즈마 디스플레이 패널은 방전셀이 매트릭스(Matrix) 구조로 복수 개가 형성되고, 방전셀에 소정의 펄스를 공급하기 위한 구동회로를 포함하는 구동부(미도시)가 부착되어 구동된다.The plasma display panel having such a structure has a plurality of discharge cells formed in a matrix structure, and a driving unit (not shown) including a driving circuit for supplying a predetermined pulse to the discharge cells is attached and driven.

도 2는 종래의 플라즈마 디스플레이 장치의 화상을 구현하는 방법을 나타낸 도이다.2 is a diagram illustrating a method of implementing an image of a conventional plasma display apparatus.

도 2에 도시된 바와 같이, 플라즈마 디스플레이 장치는 하나의 프레임 기간을 방전횟수가 서로 다른 복수개의 서브필드로 나누고, 입력되는 영상 신호의 계조값에 해당하는 서브필드 기간에 플라즈마 디스플레이 패널을 발광시켜줌으로써 화상이 구현된다.As shown in FIG. 2, the plasma display apparatus divides one frame period into a plurality of subfields having different discharge times, and emits a plasma display panel in a subfield period corresponding to a gray value of an input image signal. An image is implemented.

각 서브필드는 방전을 균일하게 일으키기 위한 리셋 기간, 방전 셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 구현하는 서스테인 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들로 나누어지게 된다.Each subfield is divided into a reset period for uniformly generating a discharge, an address period for selecting a discharge cell, and a sustain period for implementing gray scale according to the number of discharges. For example, when the image is to be displayed with 256 gray levels, the frame period (16.67 ms) corresponding to 1/60 second is divided into eight subfields.

아울러, 8개의 서브 필드들 각각은 리셋기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다. 여기서, 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 화상의 계조(Gray level)를 구현할 수 있게 된다.In addition, each of the eight subfields is divided into a reset period, an address period, and a sustain period. Here, the sustain period is increased at the ratio of 2 n (n = 0,1,2,3,4,5,6,7) in each subfield. As described above, since the sustain period is changed in each subfield, gray levels of an image can be realized.

한편, 종래의 플라즈마 디스플레이 장치는 형광체, 산화마그네슘(MgO) 보호층, 및 방전 가스 등 표시 방전에 영향을 미치는 인자들에 의해 다음 도 5와 같이, 구현되는 화상에 잔상이 발생하게 된다.Meanwhile, in the conventional plasma display apparatus, afterimages occur in an image to be implemented as shown in FIG. 5 by factors influencing display discharge such as a phosphor, a magnesium oxide (MgO) protective layer, and a discharge gas.

도 3은 종래의 구현되는 화상에서 발생되는 잔상을 설명하기 위한 도이다.3 is a view for explaining an afterimage generated in a conventionally implemented image.

도 3을 참조하면, 먼저, (a)와 같이, 플라즈마 디스플레이 패널 표시면의 소정 영역에 표시 방전을 일으켜 화상을 구현한다. 이어서, (b)와 같이, 표시 방전을 일으키던 소정 영역의 방전을 정지시키거나 다른 패턴의 화상을 구현하게 되면 소정 영역은 다음 화상에서 잔상으로 나타나게 된다. 이는, 이전 화상(a)을 구현하기 위해 표시 방전에 영향을 미치는 인자들이 다음 화상(b)을 구현하기 위해 충분히 초기화되지 못하며, 고착되어 다음 화상(b)에 영향을 미치기 때문이다.Referring to FIG. 3, first, as shown in (a), a display discharge is generated in a predetermined area of a display surface of a plasma display panel to implement an image. Subsequently, as shown in (b), when the discharge of the predetermined region causing the display discharge is stopped or an image of another pattern is implemented, the predetermined region appears as an afterimage in the next image. This is because the factors influencing the display discharge to implement the previous image (a) are not sufficiently initialized to implement the next image (b), but are stuck and affect the next image (b).

이와 같은 잔상은 동일한 정지 화상이 지속되거나 화상의 변화가 미미할 때 더욱 심하게 나타난다. 즉, 외부로부터 입력되는 영상 신호 신호가 동일 또는 유사한 경우, 이에 따라 플라즈마 디스플레이 패널의 구동 상태가 동일 또는 유사하게 지속되어 고착 상태가 심해진다.Such afterimages appear more severe when the same still image persists or when the change in the image is minimal. That is, when the image signal signals input from the outside are the same or similar, the driving state of the plasma display panel is maintained the same or similarly, resulting in a severe fixation state.

또한, 표시 방전을 위해 인가되는 서스테인 파형의 수가 증가할 때, 잔상이 심하게 나타난다. 즉, 종래에는 플라즈마 디스플레이 장치의 고휘도를 실현시키기 위해 서스테인 파형의 전압을 상승시켜 강방전을 유도하고 있다. 하지만, 서스테인 파형의 전압 상승은 스캔 전극과 어드레스 전극 간에 또는 서스테인 전극과 어드레스 전극 간에 방전을 일으키고, 이로 인해 형광체 쪽으로 이온 충격을 가하고 있다. 이와 같이, 서스테인 파형 수가 증가함에 따라 형광체의 열화를 가속화시켜 잔상이 더욱 심화되는 문제점이 발생한다.In addition, when the number of sustain waveforms applied for display discharge increases, afterimages appear badly. In other words, in order to realize high luminance of the plasma display device, a strong discharge is induced by increasing the voltage of the sustain waveform. However, the voltage rise of the sustain waveform causes a discharge between the scan electrode and the address electrode or between the sustain electrode and the address electrode, thereby causing an ion bombardment toward the phosphor. As described above, as the number of sustain waveforms increases, there is a problem of accelerating deterioration of phosphors and further increasing afterimages.

본 발명은 상기와 같은 문제점들을 해결하기 위한 것으로, 플라즈마 디스플레이 장치를 개선하여 구현되는 화상에서 잔상을 억제할 수 있는 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object thereof is to provide a plasma display apparatus capable of suppressing an afterimage in an image implemented by improving the plasma display apparatus.

또한, 본 발명의 다른 목적은 플라즈마 디스플레이 장치를 개선하여 방전 효율을 향상시킬 수 있는 플라즈마 디스플레이 장치를 제공하는 것이다.In addition, another object of the present invention is to provide a plasma display device that can improve the discharge efficiency by improving the plasma display device.

또한, 본 발명의 또 다른 목적은 상기 목적들을 달성하기 위하여 플라즈마 디스플레이 장치를 적응적으로 구동할 수 있는 플라즈마 디스플레이 장치를 제공하는 것이다.Further, another object of the present invention is to provide a plasma display device capable of adaptively driving a plasma display device to achieve the above objects.

상기의 목적을 달성하기 위하여, 본 발명의 플라즈마 디스플레이 장치는 제1 전극과 제2 전극이 쌍을 이루며 형성된 플라즈마 디스플레이 패널; 상기 플라즈마 디스플레이 패널에 표시되는 영상 신호의 화면 로드 비를 검출하는 화면 로드 검출부; 및 상기 화면 로드 비에 따라 상기 제1 전극과 제2 전극 각각에 인가되는 서스테인 파형 간의 중첩되는 기간을 조절하는 서스테인 파형 제어부를 포함하는 것을 특징으로 한다.In order to achieve the above object, the plasma display device of the present invention comprises a plasma display panel formed by pairing the first electrode and the second electrode; A screen load detector configured to detect a screen load ratio of an image signal displayed on the plasma display panel; And a sustain waveform controller configured to adjust an overlapping period between the sustain waveforms applied to each of the first electrode and the second electrode according to the screen load ratio.

본 발명의 화면 로드 검출부는 상기 화면 로드 비를 매 프레임 마다 연산하여 상기 서스테인 파형 제어부로 전송하는 것을 특징으로 한다.The screen load detector of the present invention may calculate the screen load ratio every frame and transmit the calculated screen load ratio to the sustain waveform controller.

본 발명의 서스테인 파형 제어부는 상기 서스테인 파형의 상승 시간 또는 하강 시간 중 적어도 어느 하나의 시간을 제어하여 상기 서스테인 파형의 중첩되는 기간을 조절하는 것을 특징으로 한다.The sustain waveform control unit of the present invention is characterized by adjusting at least one of the rising time and the falling time of the sustain waveform to adjust the overlapping period of the sustain waveform.

본 발명의 서스테인 파형 제어부는 상기 서스테인 파형의 상승 시간에 이은 유지 시간을 제어하여 상기 서스테인 파형의 중첩되는 기간을 조절하는 것을 특징으로 한다.The sustain waveform control unit of the present invention is characterized by adjusting the sustain period following the rising time of the sustain waveform to adjust the overlapping period of the sustain waveform.

본 발명의 서스테인 파형 제어부는 상기 화면 로드 비가 클수록 상기 중첩되는 기간을 증가시키는 것을 특징으로 한다.The sustain waveform control unit of the present invention increases the overlapping period as the screen load ratio increases.

본 발명의 서스테인 파형 제어부는 상기 화면 로드 비가 작을수록 상기 중첩되는 기간을 감소시키는 것을 특징으로 한다.The sustain waveform control unit of the present invention may reduce the overlapping period as the screen load ratio is smaller.

본 발명의 서스테인 파형 제어부는 적어도 하나 이상의 문턱값을 미리 설정하고, 상기 화면 로드 비를 상기 문턱값과 비교하여 상기 서스테인 파형의 중첩되는 기간을 결정하는 것을 특징으로 한다.The sustain waveform controller may preset at least one threshold value and compare the screen load ratio with the threshold value to determine an overlapping period of the sustain waveform.

본 발명의 문턱값은 64%인 것을 특징으로 한다.The threshold of the present invention is characterized by 64%.

본 발명의 상기 문턱값 이상에서는 상기 서스테인 파형이 중첩되는 것을 특징으로 한다.Above the threshold value of the present invention, the sustain waveforms are superimposed.

본 발명의 서스테인 파형의 중첩되는 기간은 10㎱ 이상 200㎱ 이하인 것을 특징으로 한다.The overlapping period of the sustain waveform of the present invention is characterized by being 10 Hz or more and 200 Hz or less.

본 발명의 상기 중첩되는 서스테인 파형의 상승 시간 또는 하강 시간 중 적어도 어느 하나의 시간은 300㎱ 이상 1000㎱ 이하인 것을 특징으로 한다.At least one of the rise time or the fall time of the overlapping sustain waveform of the present invention is characterized in that the 300 kHz or more and 1000 kHz or less.

본 발명의 문턱값 미만에서는 상기 서스테인 파형이 비중첩되는 것을 특징으로 한다.Below the threshold of the present invention, the sustain waveform is characterized by non-overlapping.

본 발명의 상기 비중첩되는 서스테인 파형 간의 간격은 10㎱ 이상 200㎱ 이하인 것을 특징으로 한다.The interval between the non-overlapping sustain waveforms of the present invention is characterized in that more than 10 Hz 200 kHz.

본 발명의 상기 비중첩되는 서스테인 파형의 상승 시간 또는 하강 시간 중 적어도 어느 하나의 시간은 200㎱ 이상 700㎱ 이하인 것을 특징으로 한다.At least any one of a rise time or a fall time of the non-overlapping sustain waveform of the present invention is characterized by being 200 mW or more and 700 mW or less.

본 발명의 서스테인 파형 제어부는 한 프레임 동안의 복수개의 서브필드 중 소정의 서브필드 기간에서 상기 서스테인 파형을 중첩시키는 것을 특징으로 한다.The sustain waveform control unit of the present invention is characterized in that the sustain waveform is superimposed in a predetermined subfield period of a plurality of subfields during one frame.

본 발명의 서스테인 파형이 중첩되는 서브필드 기간에는 소정 개수 이상의 서스테인 파형이 인가되는 것을 특징으로 한다.A predetermined number or more of sustain waveforms are applied in a subfield period in which the sustain waveforms of the present invention overlap.

본 발명의 서스테인 파형 제어부는 적어도 하나 이상의 라인 단위로 상기 서스테인 파형의 중첩되는 기간을 조절하는 것을 특징으로 한다.The sustain waveform control unit of the present invention is characterized by adjusting the overlapping period of the sustain waveform in units of at least one line.

본 발명의 서스테인 파형은 부극성 파형인 것을 특징으로 한다.The sustain waveform of the present invention is characterized by being a negative waveform.

이하에서는 본 발명에 따른 구체적인 실시예를 첨부된 도면을 참조하여 설명한다.Hereinafter, with reference to the accompanying drawings, a specific embodiment according to the present invention will be described.

도 4는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치를 설명하기 위한 도이다.4 is a view for explaining a plasma display device according to an embodiment of the present invention.

도 4에 도시된 바와 같이, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(400), 화면 로드 검출부(410), 데이터 구동부(420), 스캔 구동부(430), 서스테인 구동부(440) 및 서스테인 파형 제어부(450)를 포함한다.As shown in FIG. 4, the plasma display apparatus according to an exemplary embodiment of the present invention includes a plasma display panel 400, a screen load detector 410, a data driver 420, a scan driver 430, and a sustain driver 440. ) And the sustain waveform controller 450.

플라즈마 디스플레이 패널(400)은 전면 기판(미도시)과 후면 기판(미도시)이 합착되어 형성된다. 전면 기판에는 다수의 전극들 예를 들어, 제1 전극과 제2 전극이 쌍을 이루며 복수개로 형성된다. 본 발명의 일실시예에서는 본 발명의 제1 전극과 제2 전극을 그 기능에 따라, 스캔 전극(Y1 내지 Yn)과 서스테인 전극(Z)으로 각각 후술하기로 한다. 후면 기판에는 스캔 전극들(Y1 내지 Yn)과 서스테인 전극(Z)의 전극 쌍과 교차되게 어드레스 전극(X1 내지 Xm)이 복수개로 형성된다.The plasma display panel 400 is formed by bonding a front substrate (not shown) and a rear substrate (not shown). On the front substrate, a plurality of electrodes, for example, a first electrode and a second electrode, are formed in pairs. In an embodiment of the present invention, the first electrode and the second electrode of the present invention will be described later as the scan electrodes Y 1 to Yn and the sustain electrode Z according to their functions. A plurality of address electrodes X 1 to Xm are formed on the rear substrate to intersect the electrode pairs of the scan electrodes Y 1 to Yn and the sustain electrode Z.

화면 로드 검출부(410)는 매 프레임 마다 외부로부터 입력되는 영상 신호가 플라즈마 디스플레이 패널(400)에 구현될 때, 화면에 표시되는 비율, 즉 화면 로드 비를 검출한다. 즉, 화면 로드 비는 한 프레임 동안 플라즈마 디스플레이 패널의 표시 화면의 전체 셀들에 대해 턴온되는 셀들의 비율로 검출된다. 이와 같은 화면 로드 비를 이용하여 소비 전력, 변위 전류 및 서스테인 파형 개수 또는 그 증감을 대략적으로 알 수 있다. 이처럼, 화면 로드 검출부(410)에서 검출된 화면 로드 비의 정보는 플라즈마 디스플레이 장치를 구동하기 위한 주요한 요소로 작용한다. 본 발명의 일실시예에서는 화면 로드 검출부(410)로부터 검출된 화면 로드 비의 정보를 서스테인 파형 제어부(450)로 전송함으로써, 화면 로드 비에 따라 서스테인 파 형을 조절하도록 한다.The screen load detector 410 detects a ratio displayed on the screen, that is, a screen load ratio, when an image signal input from the outside is implemented in the plasma display panel 400 every frame. That is, the screen load ratio is detected as the ratio of the cells turned on with respect to all the cells of the display screen of the plasma display panel during one frame. Using the screen load ratio, the power consumption, the displacement current, the number of sustain waveforms, or the increase or decrease thereof can be roughly known. As such, the information of the screen load ratio detected by the screen load detector 410 serves as a main element for driving the plasma display apparatus. In an embodiment of the present invention, the sustain waveform control unit 450 adjusts the sustain waveform according to the screen load ratio by transmitting the information of the screen load ratio detected from the screen load detector 410 to the sustain waveform controller 450.

데이터 구동부(420)는 플라즈마 디스플레이 패널(400)에 형성된 어드레스 전극들(X1 내지 Xm)에 데이터를 인가한다. 여기서, 데이터는 외부에서 입력되는 영상 신호를 플라즈마 디스플레이 장치에 적합한 신호로 처리하는 영상 신호 처리부(미도시)에서 처리된 영상 신호 데이터이다. 데이터 구동부(420)는 어드레스 전압(Va)을 갖는 어드레스 펄스를 각각의 어드레스 전극들(X1 내지 Xm)에 공급한다.The data driver 420 applies data to the address electrodes X 1 to Xm formed in the plasma display panel 400. Here, the data is image signal data processed by an image signal processor (not shown) for processing an image signal input from the outside into a signal suitable for the plasma display apparatus. The data driver 420 supplies an address pulse having an address voltage Va to each of the address electrodes X 1 to Xm.

스캔 구동부(430)는 리셋 기간의 셋업 기간 동안 상승 램프 파형(Ramp-up)을 이루는 셋업 펄스를 스캔 전극들(Y1 내지 Yn)로 공급하고, 또한 리셋 기간의 셋다운 기간 동안 하강 램프 파형(Ramp-down)을 이루는 셋다운 펄스를 스캔 전극들(Y1 내지 Yn)에 공급한다. 또한, 스캔 구동부(430)는 어드레스 기간 동안 스캔 전압(-Vy)의 스캔 펄스(Sp)를 스캔 전극들(Y1 내지 Yn)에 순차적으로 공급하고, 서스테인 구간 동안에는 서스테인 파형 제어부(450)의 제어에 따라 서스테인 펄스를 스캔 전극들(Y1 내지 Yn)에 공급한다.The scan driver 430 supplies the setup pulses forming the rising ramp waveform Ramp-up to the scan electrodes Y 1 to Yn during the set-up period of the reset period, and also the falling ramp waveform Ramp during the set-down period of the reset period. The setdown pulse constituting -down is supplied to the scan electrodes Y 1 to Yn. In addition, the scan driver 430 sequentially supplies the scan pulse Sp of the scan voltage (-Vy) to the scan electrodes Y 1 to Yn during the address period, and controls the sustain waveform controller 450 during the sustain period. As a result, a sustain pulse is supplied to the scan electrodes Y 1 to Yn.

서스테인 구동부(440)는 셋다운 기간 또는 어드레스 기간 중 하나 이상의 기간 동안 바이어스 전압(Vz)을 공통 연결된 서스테인 전극(Z)에 공급하고 서스테인 기간에서는 서스테인 파형 제어부(450)의 제어 하에 스캔 구동부(430)와 교번하여 서스테인 펄스를 서스테인 전극(Z)에 공급하게 된다.The sustain driver 440 supplies the bias voltage Vz to the common connected sustain electrode Z during at least one of a set down period and an address period, and the scan driver 430 and the sustain driver 430 under the control of the sustain waveform controller 450 in the sustain period. Alternately, a sustain pulse is supplied to the sustain electrode Z.

서스테인 파형 제어부(450)는 서스테인 기간 동안, 스캔 구동부(430) 및 서 스테인 구동부(440)의 동작을 제어한다. 특히, 본 발명의 일실시예에 따른 서스테인 파형 제어부(450)는 화면 로드 검출부(410)로부터 화면 로드 비에 대한 정보를 입력받아 스캔 구동부(430) 및 서스테인 구동부(440)를 제어하여, 스캔 전극(Y1 내지 Yn)과 서스테인 전극(Z) 각각에 교번하여 인가되는 서스테인 파형의 중첩되는 기간을 조절한다. 즉, 화면 로드 비가 증가할수록 서스테인 파형의 중첩되는 기간을 증가시켜, 잔상 문제를 개선할 수 있다. 또한, 화면 로드 비가 감소할수록 서스테인 파형의 중첩되는 기간을 감소시켜, 방전 효율을 개선할 수 있다. 서스테인 파형 제어부(450)는 서스테인 파형의 상승 시간 또는 하강 시간 중 적어도 어느 하나의 시간을 제어함으로 중첩되는 기간을 조절하며, 서스테인 파형의 상승 시간에 이은 유지 시간을 제어함으로 중첩되는 기간을 조절한다.The sustain waveform controller 450 controls operations of the scan driver 430 and the sustain driver 440 during the sustain period. In particular, the sustain waveform controller 450 according to an embodiment of the present invention receives the information on the screen load ratio from the screen load detector 410 to control the scan driver 430 and the sustain driver 440 to scan electrodes. The overlapping period of the sustain waveform applied alternately to each of (Y 1 to Yn) and the sustain electrode Z is adjusted. That is, as the screen load ratio increases, the overlapping period of the sustain waveform is increased, thereby improving the afterimage problem. In addition, as the screen load ratio decreases, the overlapping period of the sustain waveform may be reduced, thereby improving discharge efficiency. The sustain waveform controller 450 adjusts the overlapping period by controlling at least one of the rising time and the falling time of the sustain waveform, and adjusts the overlapping period by controlling the sustaining time following the rising time of the sustain waveform.

이러한 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 동작 특성은 다음 도 5 내지 도 13을 통해 보다 상세히 설명하기로 한다.Operation characteristics of the plasma display device according to an embodiment of the present invention will be described in more detail with reference to FIGS. 5 to 13.

도 5는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 구동 파형을 설명하기 위한 도이다.5 is a view for explaining a driving waveform of the plasma display device according to an embodiment of the present invention.

도 5에 도시된 바와 같이, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 모든 셀들을 초기화시키기 위한 리셋 기간, 방전할 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인 기간 및 방전된 셀 내의 벽전하를 소거하기 위한 소거 기간으로 나뉘어 구동된다.As shown in FIG. 5, the plasma display apparatus according to an embodiment of the present invention includes a reset period for initializing all cells, an address period for selecting a cell to be discharged, a sustain period for maintaining discharge of the selected cell, and The driving is divided into an erasing period for erasing wall charges in the discharged cell.

리셋 기간에 있어서, 셋업 기간에는 모든 스캔 전극들에 상승 램프(Ramp-up) 를 이루는 셋업 파형이 동시에 인가된다. 셋업 파형에 의해 전화면의 방전셀들 내에는 약한 암방전(Dark Discharge)이 일어난다. 셋업 방전에 의해 어드레스 전극과 서스테인 전극 상에는 정극성 벽전하가 쌓이게 되며, 스캔 전극 상에는 부극성의 벽전하가 쌓이게 된다.In the reset period, a setup waveform that forms a ramp-up ramp is applied to all scan electrodes at the same time. A weak dark discharge occurs in the discharge cells of the full screen by the setup waveform. Due to the setup discharge, positive wall charges are accumulated on the address electrode and the sustain electrode, and negative wall charges are accumulated on the scan electrode.

셋다운 기간에는 셋업 파형이 인가된 후, 셋업 방전의 최고 전압 레벨 보다 낮은 전압 레벨로부터 소정의 부극성 전압 레벨까지 하강하는 하강 램프(Ramp-down)를 이루는 셋다운 파형이 인가된다. 셀들 내에 미약한 소거 방전을 일으킴으로써, 스캔 전극에 과도하게 형성된 벽전하를 충분히 소거시키게 된다. 셋다운 방전에 의해 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 방전셀들 내에 균일하게 잔류된다.In the setdown period, after the setup waveform is applied, a setdown waveform that forms a ramp-down ramping down from a voltage level lower than the highest voltage level of the setup discharge to a predetermined negative voltage level is applied. By generating a weak erase discharge in the cells, the wall charges excessively formed in the scan electrode are sufficiently erased. The wall charges such that the address discharges can be stably generated by the set-down discharges remain uniformly in the discharge cells.

어드레스 기간에는 부극성 파형을 이루는 스캔 파형이 스캔 전극들에 순차적으로 공급됨과 동시에 스캔 파형에 동기되어 어드레스 전극에 정극성 파형을 이루는 어드레스 파형이 인가된다. 스캔 파형과 어드레스 파형의 전위차와 리셋 기간에 생성된 벽 전압이 더해지면서 어드레스 파형이 인가되는 방전셀 내에는 어드레스 방전이 발생된다. 어드레스 방전에 의해 선택된 셀들 내에는 서스테인 파형이 인가될 때 서스테인 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다. 서스테인 전극에는 셋다운 기간과 어드레스 기간 동안에 스캔 전극과의 전위차를 줄여 스캔 전극과의 오방전이 일어나지 않도록 정극성 바이어스 전압(Vzb)을 갖는 파형이 인가된다.In the address period, a scan waveform constituting the negative waveform is sequentially supplied to the scan electrodes, and an address waveform constituting the positive waveform is applied to the address electrode in synchronization with the scan waveform. As the potential difference between the scan waveform and the address waveform and the wall voltage generated in the reset period are added, address discharge is generated in the discharge cell to which the address waveform is applied. In the cells selected by the address discharge, wall charges are formed such that sustain discharge can occur when the sustain waveform is applied. The waveform having the positive bias voltage Vzb is applied to the sustain electrode so that the potential difference with the scan electrode is reduced during the set down period and the address period so that erroneous discharge with the scan electrode does not occur.

서스테인 기간에는 스캔 전극과 서스테인 전극들에 교번적으로 정극성 파형 을 이루는 서스테인 파형(Sus)이 인가된다. 어드레스 방전에 의해 선택된 셀은 셀 내의 벽 전압과 서스테인 파형이 더해지면서 매 서스테인 파형이 인가될 때 마다 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시 방전이 일어나게 된다. 이때, 본 발명의 일실시예에서는 매 프레임 마다 연산되는 화면 로드 비에 따라 결정된 중첩되는 기간을 갖는 서스테인 파형이 스캔 전극과 서스테인 전극에 교번하여 인가된다. 또한, 중첩되는 기간이 결정된 서스테인 파형은 그 필요에 따라 한 프레임 동안의 복수의 서브필드 중 선택적으로 인가할 수 있으며, 스캔 전극 및 서스테인 전극 라인 단위로 인가하도록 한다.In the sustain period, a sustain waveform Su, which alternately forms a positive waveform, is applied to the scan electrodes and the sustain electrodes. In the cell selected by the address discharge, as the wall voltage and the sustain waveform in the cell are added, a sustain discharge, that is, a display discharge, is generated between the scan electrode and the sustain electrode every time the sustain waveform is applied. At this time, in one embodiment of the present invention, a sustain waveform having an overlapping period determined according to the screen load ratio calculated every frame is alternately applied to the scan electrode and the sustain electrode. In addition, the sustain waveform having the determined overlapping period may be selectively applied among a plurality of subfields during one frame as necessary, and may be applied in units of scan electrodes and sustain electrode lines.

서스테인 방전이 완료된 후, 소거 기간에서는 펄스 폭이 좁고, 전압 레벨이 낮은 소거 파형(Ramp-ers)이 서스테인 전극에 공급되어 전화면의 셀들 내에 잔류하는 벽 전하를 소거시키게 된다.After the sustain discharge is completed, an erase waveform (Ramp-ers) having a narrow pulse width and a low voltage level is supplied to the sustain electrode in the erase period to erase the wall charge remaining in the cells of the full screen.

도 6은 본 발명의 일실시예에 따른 서스테인 파형의 상승 시간을 설명하기 위한 도이다.6 is a view for explaining the rise time of the sustain waveform according to an embodiment of the present invention.

도 6에 도시된 바와 같이, 본 발명의 일실시예에서는 서스테인 파형의 상승 시간 또는 하강 시간을 조절한다. 상승 시간 또는 하강 시간은 인덕터(L)와 커패시터(C)로 이루어져 L-C 공진으로 플라즈마 디스플레이 장치에 에너지를 공급하고, 회수하는 에너지 공급 및 회수부로 조절한다. 즉, 에너지 공급 동작으로 상승 시간을 조절하고, 에너지 회수 동작으로 하강 시간을 조절한다. 에너지 공급 동작시 L-C 공진에 의해 서스테인 파형의 전압이 상승하는 시간 중 서스테인 전압(Vs)을 인가하는 시점에 따라 상승 시간을 조절할 수 있다. 또한, 에너지 회수 동작시 L-C 공진에 의해 서스테인 파형의 전압이 하강하는 시간 이전의 서스테인 전압(Vs)을 차단하는 시점에 따라 하강 시간을 조절할 수 있다. 이처럼, 본 발명의 일실시예에서는 상승 시간 또는 하강 시간을 조절하여 중첩되는 기간을 조절하도록 한다. 또한, 상승 시간에 이은 유지 시간, 즉 서스테인 전압(Vs)의 인가 시간을 제어하여 서스테인 파형의 중첩되는 기간을 조절할 수 있다.As shown in Figure 6, in one embodiment of the present invention adjusts the rise time or fall time of the sustain waveform. Rise time or fall time is composed of an inductor (L) and a capacitor (C) is controlled by the energy supply and recovery unit for supplying and recovering energy to the plasma display device by the L-C resonance. That is, the rise time is adjusted by the energy supply operation, and the fall time is adjusted by the energy recovery operation. During the energy supply operation, the rise time may be adjusted according to the time point at which the sustain voltage Vs is applied among the times when the voltage of the sustain waveform rises due to the L-C resonance. In addition, during the energy recovery operation, the fall time may be adjusted according to a time point at which the sustain voltage Vs is cut off before the voltage of the sustain waveform falls due to the L-C resonance. As such, in one embodiment of the present invention, the overlapping period is controlled by adjusting the rise time or fall time. In addition, the overlapping period of the sustain waveform can be adjusted by controlling the holding time following the rising time, that is, the application time of the sustain voltage Vs.

여기서, 서스테인 파형의 상승 시간과 피크 휘도의 상관 관계 및 서스테인 파형의 상승 시간과 에너지 효율의 상관 관계를 도 6을 예를 들어 설명하면 다음과 같다.Here, a correlation between the rise time and the peak luminance of the sustain waveform and the correlation between the rise time and the energy efficiency of the sustain waveform will be described with reference to FIG. 6.

먼저, ta 내지 td는 (a) 내지 (d)의 서스테인 파형의 상승 시간을 나타낸 것이다. (a)는 에너지 공급 및 회수부로부터 서스테인 파형의 상승 전압이 공급되는 시간 중 상승 전압이 최고가 되는 시점을 지나서 서스테인 전압(Vs)을 공급한 경우이고, (b)는 L-C 공진에 의해 상승 전압이 최고가 되는 시점에 서스테인 전압(Vs)을 공급한 경우이고, (c)는 상승 전압이 최고가 되기 전에 서스테인 전압(Vs)을 강제 공급한 경우이고, (d)는 상승 전압이 최고가 되기 전에 (c)보다 빨리 서스테인 전압(Vs)을 공급한 경우이다. First, ta to td represent the rise time of the sustain waveforms of (a) to (d). (a) is a case where the sustain voltage Vs is supplied from the energy supply and recovery unit when the rising voltage becomes the highest among the times when the rising voltage of the sustain waveform is supplied, and (b) shows the rising voltage due to LC resonance. When the sustain voltage Vs is supplied at the highest point, (c) is the case where the sustain voltage Vs is forcibly supplied before the rising voltage becomes high, and (d) before (c) becomes the highest voltage (c). This is the case when the sustain voltage Vs is supplied faster.

상승 시간과 서스테인 방전에 의한 피크 휘도의 상관 관계를 살펴보면, (a)는 상승 전압이 최고가 된 후에 서스테인 전압(Vs)이 공급되어 상승 전압으로 약한 방전을 일으킨다. 따라서, 피크 휘도가 가장 낮다. (b)는 L-C 공진에 의해 최고 상승 전압에 도달하는 시점에서 방전을 일으켜 (a)보다 피크 휘도가 높다. (c)는 최고 상승 전압 도달 전에 급격히 공급되는 서스테인 전압(Vs)으로 강한 방전이 발생 한다. 따라서, 피크 휘도가 (b)보다 높다. (d)는 (c)보다 급격히 서스테인 전압(Vs)이 공급되므로, 최고의 피크 휘도를 얻을 수 있다.Looking at the correlation between the rise time and the peak luminance due to the sustain discharge, (a) is the sustain voltage (Vs) is supplied after the rise voltage is the highest to cause a weak discharge to the rise voltage. Therefore, the peak brightness is the lowest. (b) generates a discharge when the maximum rising voltage is reached by L-C resonance, and has a higher peak luminance than (a). (c) is the sustain voltage (Vs) supplied rapidly before reaching the highest rising voltage, a strong discharge occurs. Therefore, the peak brightness is higher than (b). Since (d) is supplied with the sustain voltage Vs more rapidly than (c), the highest peak luminance can be obtained.

상승 시간과 서스테인 파형의 에너지 효율의 상관 관계를 살펴보면, (a)는 충분한 L-C 공진에 의한 상승 전압이 공급되므로 에너지 효율이 가장 높다. (b)는 (a)보다 L-C 공진에 의한 상승 시간이 짧으므로 에너지 효율이 (a)보다 낮다. (c)는 최고 상승 전압 도달 전에 서스테인 전압(Vs)을 인가함으로 에너지 효율이 낮다 (d)는 L-C 공진에 의한 상승 시간이 가장 짧으므로 에너지 효율이 가장 낮다. 이와 같이, 본 발명의 일실시예에 따른 서스테인 파형의 상승 시간에 따라 피크 휘도 및 에너지 효율이 달라진다. Looking at the correlation between the rise time and the energy efficiency of the sustain waveform, (a) has the highest energy efficiency since the rising voltage is supplied by sufficient L-C resonance. (b) has a shorter rise time due to L-C resonance than (a), and thus energy efficiency is lower than (a). (c) has low energy efficiency by applying sustain voltage (Vs) before reaching the highest rising voltage. (d) has the lowest energy efficiency because of the shortest rise time due to L-C resonance. As such, the peak brightness and the energy efficiency vary according to the rise time of the sustain waveform according to the embodiment of the present invention.

한편, (a)와 같이 상승 시간이 길어짐에 따라 개선되는 잔상 특성을 다음 도 7을 통해 살펴 보기로 한다.On the other hand, as shown in (a) the afterimage characteristic that is improved as the rise time is longer through the following Figure 7 will be described.

도 7은 본 발명의 일실시예에 따른 서스테인 파형에 의한 서스테인 광을 나타낸 도이다. 7 is a view showing sustain light by a sustain waveform according to an embodiment of the present invention.

도 7에 도시된 바와 같이, 본 발명의 일실시예에 따른 서스테인 파형은 상승 시간이 증가함에 따라 서스테인 방전이 두번 발생한다. 이는 도 6을 통해 상술한 바와 같이, (a)의 경우에 L-C 공진에 의한 상승 파형이 일정 시간 이상 길어짐에 따라 상승 전압이 최고점에 도달한 후 다시 하강하고, 이후 서스테인 전압이 인가될 때, 상기 최고점에서 약방전의 제1 방전이 일어난 후, 서스테인 전압이 인가됨에 따라 강방전의 제2 방전이 일어난다. 이러한, 제1 방전과 이에 이은 제2 방전은 서스테인 기간 동안 지속적으로 인가되는 서스테인 파형에 의한 형광체에 가해지는 이온 충격과 벽전하의 고착 상태를 저감시킨다. 즉, 두번의 방전이 연속하여 빠르게 일어남에 따라 플라즈마 디스플레이 패널의 잔상을 발생시키는 요인들에 의해 고착 상태가 지속되는 것을 차단한다. 이로써, 잔상 문제를 개선할 수 있다. 한편, 서스테인 파형의 상승 시간을 증가시킴으로써, 잔상 특성은 개선할 수 있으나, 앞서 도 6에서 언급한 것처럼 피크 휘도가 감소하여 방전 효율이 감소한다. 따라서, 본 발명의 일실시예에서는 다음 도 8과 같이, 서스테인 파형을 중첩시킴으로써, 방전 효율을 개선하도록 한다.As shown in FIG. 7, in the sustain waveform according to the exemplary embodiment of the present invention, sustain discharge occurs twice as the rise time increases. As described above with reference to FIG. 6, in the case of (a), as the rising waveform due to the LC resonance is longer than a predetermined time, the rising voltage falls again after reaching the highest point, and then when the sustain voltage is applied, After the first discharge of the weak discharge occurs at the highest point, the second discharge of the strong discharge occurs as the sustain voltage is applied. The first discharge followed by the second discharge reduces the fixed state of ion bombardment and wall charge applied to the phosphor due to the sustain waveform continuously applied during the sustain period. That is, as two discharges occur rapidly in succession, the fixation state is prevented from being persisted due to factors that cause an afterimage of the plasma display panel. Thereby, the afterimage problem can be improved. On the other hand, by increasing the rise time of the sustain waveform, the afterimage characteristic can be improved. However, as mentioned above in FIG. 6, the peak luminance is decreased to decrease the discharge efficiency. Therefore, in one embodiment of the present invention, as shown in FIG. 8, the sustain waveform is superimposed to improve the discharge efficiency.

도 8은 본 발명의 일실시예에 따른 중첩된 서스테인 파형을 나타낸 도이다.8 illustrates a superimposed sustain waveform according to an embodiment of the present invention.

도 8에 도시된 바와 같이, 본 발명의 일실시예에서는 스캔 전극과 서스테인 전극에 교번하여 인가되는 서스테인 파형이 서로 중첩되도록 한다. 서스테인 파형을 중첩시킴과 아울러, 서스테인 파형의 상승 시간 또는 하강 시간을 증가시킴에 따라, 에너지 공급 효율 및 에너지 회수 효율이 증가하여 소비 전력의 효율이 개선된다. 또한, 상승 시간이 길어짐에 따라 잔상 특성이 개선된다. As shown in FIG. 8, in the exemplary embodiment of the present invention, the sustain waveforms alternately applied to the scan electrode and the sustain electrode are overlapped with each other. By superimposing the sustain waveforms and increasing the rise time or fall time of the sustain waveforms, the energy supply efficiency and the energy recovery efficiency are increased to improve the power consumption efficiency. In addition, as the rise time becomes longer, the afterimage characteristic is improved.

또한, 서로 중첩되는 서스테인 파형 간의 실제 방전 기간이 짧아지기 때문에, 방전 효율이 개선된다. 도 8에서, t1은 스캔 전극(Y)에 인가되는 서스테인 파형의 상승 시간이다. 중첩되지 않는 서스테인 파형의 경우, t1 전체가 기저 전압으로부터 상승하여 서스테인 방전을 일으키기 까지의 실제 방전 기간이 된다. 본 발명의 일실시예에 따른 중첩된 서스테인 파형의 경우, 서스테인 전극(Z)에 앞서 인가된 서스테인 파형의 하강 시간이 서스테인 전극(Z)에 이어 스캔 전극(Y)에 인가되는 서스테인 파형의 상승 시간에 참여함에 따라, 실제 방전 기간은 t2가 된다. t1과 비교하여 짧아진 t2에 의하여 방전 효율이 개선된다. 또한, 서스테인 파형을 중첩시킴과 동시에 서스테인 파형 간의 간격을 줄임으로써, 발생되는 서스테인 방전 간의 휴지 기간이 줄어들어 휘도량이 증가한다. 이로써, 피크 휘도는 감소하지만, 전체 휘도는 동일 또는 유사하게 된다. 또한, 서스테인 방전이 짧은 시간에 연속하여 일어남에 따라 플라즈마 디스플레이 패널의 고착 상태를 보다 효과적으로 해소할 수 있다.In addition, since the actual discharge period between the sustain waveforms that overlap each other is shortened, the discharge efficiency is improved. In FIG. 8, t1 is a rise time of the sustain waveform applied to the scan electrode Y. In FIG. In the case of the non-overlapping sustain waveforms, it becomes the actual discharge period until the whole of t1 rises from the base voltage and causes sustain discharge. In the case of the superimposed sustain waveform according to an embodiment of the present invention, the rise time of the sustain waveform in which the fall time of the sustain waveform applied before the sustain electrode Z is applied to the scan electrode Y after the sustain electrode Z is applied. By participating in, the actual discharge period becomes t2. The discharge efficiency is improved by the t2 shortened compared to t1. In addition, by superimposing the sustain waveforms and reducing the interval between the sustain waveforms, the rest period between the generated sustain discharges is reduced, thereby increasing the amount of luminance. This reduces the peak luminance, but makes the overall luminance the same or similar. In addition, as the sustain discharge occurs continuously in a short time, the stuck state of the plasma display panel can be more effectively resolved.

여기서, 플라즈마 플레이 장치는 전체 화면에 턴온되는 픽셀의 개수에 따라 그 잔상 특성 및 휘도 특성이 달라지는데, 이를 개선하기 위한 본 발명의 서스테인 파형의 중첩되는 기간에 대한 일실시예를 살펴보면 다음 도 9와 같다.Here, the afterimage and luminance characteristics of the plasma play apparatus vary according to the number of pixels turned on on the entire screen. The embodiment of the overlapping period of the sustain waveform according to the present invention for improving this is as follows. .

도 9는 본 발명의 일실시예에 따른 중첩되는 기간이 조절되는 서스테인 파형을 설명하기 위한 도이다.9 is a diagram illustrating a sustain waveform in which overlapping periods are adjusted according to an embodiment of the present invention.

도 9에 도시된 바와 같이, 본 발명의 일실시예에서는 서스테인 파형을 중첩시키되, 중첩되는 기간을 화면 로드 비에 따라 조절하도록 한다. 여기서, 화면 로드 비는 한 프레임 동안, 외부로부터 입력되는 영상 신호가 플라즈마 디스플레이 패널에 표시되는 화면, 즉 전체 픽셀 개수 중 턴온되는 픽셀 개수의 비를 일컫는다.As shown in FIG. 9, in the exemplary embodiment of the present invention, the sustain waveform is superimposed, and the overlapping period is adjusted according to the screen load ratio. Here, the screen load ratio refers to a ratio of a screen in which an image signal input from the outside is displayed on the plasma display panel, that is, the number of pixels turned on among the total number of pixels for one frame.

본 발명의 일실시예에서는 화면 로드 비가 클수록 서스테인 파형의 중첩되는 기간을 증가시키도록 한다. 영상 신호로부터 검출된 화면 로드 비가 크면, 상기 영상 신호가 구현되는 기간 동안에는 전체 픽셀 중 턴온되는 픽셀 개수가 많아지며, 전체 서스테인 파형의 개수 및 소비 전력이 증가하게 된다. 이와 같이, 증가한 서 스테인 파형으로 인해 플라즈마 디스플레이 패널의 잔상을 발생시키는 요인들의 고착 상태가 지속되는 경향이 있다. 따라서, 본 발명의 일실시예에서는 도 9에 도시된 바와 같이, 화면 로드 비가 클수록 (c)를 기준으로 (b)로, 그리고 (a)로 서스테인 파형의 중첩되는 기간을 증가시켜 도 8에서 언급한 것과 같이 잔상 특성, 소비 전력 및 방전 효율을 개선하도록 한다. 화면 로드 검출부에서 매 프레임 마다 연산되는 화면 로드 비의 정보를 서스테인 파형 제어부로 전송하고, 서스테인 파형 제어부는 스캔 전극 또는 서스테인 전극으로 인가되는 서스테인 파형의 상승 시간 또는 하강 시간을 증가시키거나, 상승 시간에 이은 유지 시간을 제어하여 서스테인 파형의 중첩되는 기간을 증가시키도록 한다. In one embodiment of the present invention, as the screen load ratio increases, the overlapping period of the sustain waveform is increased. When the screen load ratio detected from the image signal is large, the number of pixels turned on among the entire pixels increases during the implementation of the image signal, and the number and power consumption of the entire sustain waveform increase. As described above, due to the increased sustain waveform, the fixation state of the factors causing the afterimage of the plasma display panel tends to persist. Therefore, in one embodiment of the present invention, as shown in FIG. 9, as the screen load ratio increases, the overlapping period of the sustain waveform is increased in (b) and (a) based on (c) to be referred to in FIG. 8. As described above, afterimage characteristics, power consumption, and discharge efficiency may be improved. The screen load detection unit transmits information of the screen load ratio calculated every frame to the sustain waveform controller, and the sustain waveform controller increases or decreases the rise time or fall time of the sustain waveform applied to the scan electrode or the sustain electrode. This controls the holding time to increase the overlapping duration of the sustain waveform.

또한, 본 발명의 일실시예에서는 화면 로드 비가 작을수록 서스테인 파형의 중첩되는 기간을 감소시키도록 한다. 영상 신호로부터 검출된 화면 로드 비가 작으면, 상기 영상 신호가 구현되는 기간 동안에는 전체 픽셀 중 턴온되는 픽셀 개수가 적어지며, 전체 서스테인 파형의 개수 및 소비 전력이 감소하게 된다. 이와 같이, 감소한 서스테인 파형으로 인해 플라즈마 디스플레이 패널의 잔상을 발생시키는 요인들의 고착 상태가 저감되는 경향이 있다. 아울러, 화면 로드 비가 작아짐에 따라 플라즈마 디스플레이 패널의 표시면에 국부적으로 표시된다. 따라서, 오히려 서스테인 파형의 상승 시간을 줄여 중첩되는 기간을 줄임과 동시에 피크 휘도를 증가시키도록 한다. 국부적인 표시면에 피크 휘도가 증가됨에 따라 상기 표시면에 표시되는 객체를 강조할 수 있다. 이때, 에너지 공급 및 에너지 회수 효율은 서스테인 파형의 개수로 조절한다. In addition, in an embodiment of the present invention, as the screen load ratio is smaller, the overlapping period of the sustain waveform is reduced. When the screen load ratio detected from the image signal is small, the number of pixels turned on among the entire pixels decreases during the implementation of the image signal, and the number and power consumption of the entire sustain waveform are reduced. As described above, the stuck state of the factors causing the afterimage of the plasma display panel tends to be reduced due to the reduced sustain waveform. In addition, as the screen load ratio decreases, it is locally displayed on the display surface of the plasma display panel. Accordingly, the rise time of the sustain waveform is reduced to reduce the overlapping period and to increase the peak luminance. As the peak luminance is increased on the local display surface, an object displayed on the display surface may be emphasized. At this time, the energy supply and energy recovery efficiency is adjusted by the number of sustain waveforms.

즉, 본 발명의 일실시예에서는 도 9에 도시된 바와 같이, 화면 로드 비가 작을수록 (c)를 기준으로 (d)로, 그리고 (e)로 서스테인 파형의 중첩되는 기간을 감소시켜 피크 휘도를 향상시키도록 한다. 화면 로드 검출부에서 매 프레임 마다 연산되어 화면 로드 비의 정보를 서스테인 파형 제어부로 전송하고, 서스테인 파형 제어부는 스캔 전극 또는 서스테인 전극으로 인가되는 서스테인 파형의 상승 시간 또는 하강 시간을 감소시키거나, 상승 시간에 이은 유지 시간을 제어하여 서스테인 파형의 중첩되는 기간을 감소시키도록 한다. 이처럼, 본 발명의 일실시예에서는 화면 로드 비에 따라 적응적으로 서스테인 파형의 중첩되는 기간을 조절함으로써, 플라즈마 디스플레이 장치의 구동 효율을 향상시킬 수 있다.That is, in one embodiment of the present invention, as shown in FIG. 9, as the screen load ratio is smaller, the peak luminance is reduced by reducing the overlapping period of the sustain waveform in (d) and (e) based on (c). Try to improve. The screen load detection unit calculates every frame to transmit the information of the screen load ratio to the sustain waveform controller, and the sustain waveform controller reduces the rise time or fall time of the sustain waveform applied to the scan electrode or the sustain electrode, This allows the holding time to be controlled to reduce the overlapping period of the sustain waveform. As such, in one embodiment of the present invention, the driving efficiency of the plasma display apparatus may be improved by adaptively adjusting the overlapping period of the sustain waveform according to the screen load ratio.

도 10은 본 발명의 다른 실시예에 따른 중첩되는 기간이 조절되는 서스테인 파형을 설명하기 위한 도이다.10 is a diagram for explaining a sustain waveform in which overlapping periods are adjusted according to another exemplary embodiment of the present invention.

도 10에 도시된 바와 같이, 본 발명의 다른 실시예에서는 서스테인 기간에는 스캔 전극과 서스테인 전극에 부극성의 서스테인 파형이 교번하여 인가된다. 부극성 서스테인 구동 방법은 전면 기판의 스캔 전극 또는 서스테인 전극에는 부극성 서스테인 전압(-Vs)이 인가되고, 후면 기판의 어드레스 전극에는 그라운드 전압이 인가되는 파형을 가진다. 여기서, 스캔 전극과 서스테인 전극의 면방전에 앞서, 스캔 전극 또는 서스테인 전극과 어드레스 전극 사이에 대향 방전을 일으킨다. 대향 방전에 의해 발생한 전하들은 면방전으로 이어지는 시드(seed)가 된다. 즉, 대향 방전을 통해, 양(+)의 전하들이 전면 기판 방향으로 이동하여 산화마그네슘(MgO) 보호층과 충돌하며, 이에 따라 2차 전자가 방출된다. 2차 전자는 면방전의 시드 (seed) 역할을 수행하여 보다 원활한 면방전을 일으킨다. 또한, 본 발명의 다른 실시예에서는 부극성 서스테인 파형에 의해 후면 기판의 어드레스 전극 쪽으로는 음(-)의 전하, 즉 전자가 이동한다. 따라서, 잔상을 일으키는 요인 중의 하나인 형광체에 가해지는 이온 충격이 억제되고, 이에 따라 중첩 서스테인 파형과 아울러 잔상 특성을 보다 효과적으로 개선할 수 있다.As shown in FIG. 10, in another embodiment of the present invention, a negative sustain waveform is alternately applied to the scan electrode and the sustain electrode in the sustain period. The negative sustain driving method has a waveform in which a negative sustain voltage (-Vs) is applied to a scan electrode or a sustain electrode of a front substrate, and a ground voltage is applied to an address electrode of a rear substrate. Here, counter discharge is caused between the scan electrode or the sustain electrode and the address electrode prior to the surface discharge of the scan electrode and the sustain electrode. The charges generated by the opposite discharge become seeds leading to the surface discharge. That is, through the opposite discharge, positive charges move toward the front substrate and collide with the magnesium oxide (MgO) protective layer, thereby emitting secondary electrons. Secondary electrons play a role of seed for the surface discharge and cause more smooth surface discharge. In another embodiment of the present invention, a negative charge, that is, electrons, is moved toward the address electrode of the rear substrate by the negative sustain waveform. Therefore, the ion bombardment applied to the phosphor, which is one of the factors causing the afterimage, is suppressed, whereby the superimposition sustain waveform and the afterimage characteristic can be more effectively improved.

이와 같이, 서스테인 기간에서 어드레스 방전에 의해 선택된 셀은 셀 내의 벽 전압과 서스테인 파형이 더해지면서 매 서스테인 파형이 인가될 때 마다 스캔 전극과 서스테인 전극사이에 서스테인 방전 즉, 표시 방전이 일어나게 된다.In this manner, in the cell selected by the address discharge in the sustain period, as the wall voltage and the sustain waveform in the cell are added, a sustain discharge, that is, a display discharge occurs between the scan electrode and the sustain electrode every time the sustain waveform is applied.

본 발명의 다른 실시예에서도 서스테인 파형을 중첩시키되, 중첩되는 기간을 화면 로드 비에 따라 조절하도록 한다. 예를 들어, 도 10에 도시된 바와 같이, 화면 로드 비가 클수록 (c)를 기준으로 (b)로, 그리고 (a)로 서스테인 파형의 중첩되는 기간을 증가시키고, 화면 로드 비가 작을수록 (c)를 기준으로 (d)로, 그리고 (e)로 서스테인 파형의 중첩되는 기간을 감소시킨다. 즉, 본 발명의 일실시예에서는 화면 로드 비가 클수록 서스테인 파형의 중첩되는 기간을 증가시켜 잔상 특성, 소비 전력 및 방전 효율을 개선하도록 한다. 또한, 본 발명의 일실시예에서는 화면 로드 비가 작을수록 서스테인 파형의 중첩되는 기간을 감소시켜 피크 휘도를 향상시키도록 한다. 화면 로드 비에 따라 중첩되는 기간의 이유는 도 9를 통해 설명하였으므로 생략하기로 한다.In another embodiment of the present invention, the sustain waveform is superimposed, but the overlapping period is adjusted according to the screen load ratio. For example, as shown in FIG. 10, as the screen load ratio is increased, the overlapping period of the sustain waveform is increased to (b) and (a) based on (c), and as the screen load ratio is smaller, (c) Based on (d) and (e), the overlapping period of the sustain waveform is reduced. That is, in one embodiment of the present invention, as the screen load ratio increases, the overlapping period of the sustain waveform is increased to improve afterimage characteristics, power consumption, and discharge efficiency. In addition, according to an embodiment of the present invention, as the screen load ratio is smaller, the peak period is improved by reducing the overlapping period of the sustain waveform. The reason for the overlapping period according to the screen load ratio has been described with reference to FIG. 9 and will be omitted.

중첩되는 기간의 조절은 부극성 서스테인 파형에서도 스캔 전극 또는 서스테인 전극 중 적어도 어느 하나의 전극에 공급되는 서스테인 파형의 하강 시간 또는 상승 시간 중 적어도 어느 하나의 시간이 외부로부터 입력되는 영상 신호에 따라 조절하거나, 하강 시간에 이은 유지 시간을 제어한다. 여기서, 본 발명의 다른 실시예서는 스캔 전극과 서스테인 전극으로 각각 공급되는 시점인 서스테인 파형의 하강 시간에 서스테인 방전이 발생한다. 따라서, 서스테인 방전이 발생되는 하강 시간을 조절하는 것이 서스테인 방전 광을 제어하는데 효과적이다.The adjustment of the overlapping period may be adjusted according to an image signal input from the outside at least one of a falling time and a rising time of the sustain waveform supplied to at least one of the scan electrode and the sustain electrode even in the negative sustain waveform. It controls the holding time following the fall time. Here, in another embodiment of the present invention, sustain discharge occurs at the fall time of the sustain waveform, which is a time point respectively supplied to the scan electrode and the sustain electrode. Therefore, adjusting the fall time at which the sustain discharge is generated is effective to control the sustain discharge light.

이와 같이, 화면 로드 비에 따라 조절되는 서스테인 파형의 중첩되는 기간을 보다 상세하게 살펴보면 다음 도 11과 같다.As described above, the overlapping period of the sustain waveform adjusted according to the screen load ratio will be described in detail with reference to FIG. 11.

도 11은 본 발명의 또 다른 실시예에 따른 서스테인 파형을 설명하기 위한 도이다.11 is a view for explaining a sustain waveform according to another embodiment of the present invention.

도 11에 도시된 바와 같이, 본 발명의 또 다른 실시예에서는 서스테인 파형의 중첩되는 기간을 화면 로드 비에 따라 조절하되, 소정의 문턱값을 미리 설정하고, 화면 로드 비를 문턱값과 비교하여 서스테인 파형의 중첩되는 기간을 결정한다.As shown in FIG. 11, in another embodiment of the present invention, while the overlapping period of the sustain waveform is adjusted according to the screen load ratio, a predetermined threshold value is set in advance, and the screen load ratio is compared with the threshold to sustain. Determine the overlapping period of the waveform.

즉, 로드비가 소정의 문턱값 이상일 때만 서스테인 파형을 중첩시키도록 한다. 이는 상술한 바와 같이, 화면 로드 비가 감소할 때 오히려 중첩 서스테인 파형에서 피크 휘도가 감소하여 국부적으로 표시되는 화상의 강조시키기 위한 효과가 줄어들기 때문이다. 따라서, 본 발명의 또 다른 실시예에서는 서스테인 파형이 인가될 때의 상승 시간을 줄이되, 바람직하게는 화면 로드 비가 64% 미만일 때, 비중첩 서스테인 파형을 인가한다.That is, the sustain waveform is superimposed only when the load ratio is equal to or greater than a predetermined threshold. This is because, as described above, when the screen load ratio decreases, the peak luminance in the superimposed sustain waveform decreases, so that the effect for emphasizing the locally displayed image is reduced. Accordingly, another embodiment of the present invention reduces the rise time when the sustain waveform is applied, but preferably applies the non-overlapping sustain waveform when the screen load ratio is less than 64%.

도 11의 (a)는 본 발명의 또 다른 실시예에 따른 화면 로드 비가 64% 이상일 때의 서스테인 파형을 나타낸 것이다. 여기서, t1은 스캔 전극 또는 서스테인 전극에 인가되는 서스테인 파형에서의 상승 시간 또는 하강 시간으로 정의된다. 이때, t1은 스캔 전극과 서스테인 전극에 인가되는 서스테인 파형이 서로 중첩되고, 두번 연속되는 서스테인 방전을 하기 위해서 300㎱ 이상 1000㎱ 이하로 조절하는 것이 바람직하다.11A illustrates a sustain waveform when the screen load ratio is 64% or more according to another embodiment of the present invention. Here, t1 is defined as a rise time or fall time in the sustain waveform applied to the scan electrode or the sustain electrode. At this time, t1 is preferably adjusted to 300 kW or more and 1000 kW or less so that the sustain waveforms applied to the scan electrode and the sustain electrode overlap each other, and for two consecutive sustain discharges.

한편, t2는 스캔 전극과 서스테인 전극에 인가되는 서스테인 파형이 서로 중첩되는 기간, 즉 서스테인 파형의 중첩되는 기간으로 정의된다. t2는 서스테인 파형의 상승 시점부터 하강이 끝나는 시점인 전체 서스테인 파형의 30%가 되는 시점까지 가능하다. 바람직하게는 t2를 10㎱ 이상 200㎱ 이하로 조절함으로써, 잔상 특성, 소비 전력 및 방전 효율을 최적화할 수 있다.Meanwhile, t2 is defined as a period in which the sustain waveforms applied to the scan electrode and the sustain electrode overlap each other, that is, a period in which the sustain waveform overlaps. t2 is possible from the time when the sustain waveform rises to the time when 30% of the entire sustain waveform, which is the time when the fall ends. Preferably, after adjusting t2 to 10 kW or more and 200 kW or less, afterimage characteristic, power consumption, and discharge efficiency can be optimized.

도 11의 (b)는 본 발명의 또 다른 실시예에 따른 화면 로드 비가 64% 미만일 때의 서스테인 파형을 나타낸 것이다. 여기서, t3은 스캔 전극 또는 서스테인 전극에 인가되는 서스테인 파형의 상승 시간 또는 하강 시간으로 정의된다. 이때, t3은 스캔 전극과 서스테인 전극에 인가되는 서스테인 파형이 서로 중첩되지 않고, 강한 서스테인 방전을 하기 위해서 200㎱ 이상 700㎱ 이하로 조절하는 것이 바람직하다. 11B illustrates a sustain waveform when the screen load ratio is less than 64% according to another embodiment of the present invention. Here, t3 is defined as the rise time or fall time of the sustain waveform applied to the scan electrode or the sustain electrode. At this time, t3 is preferably adjusted to 200 mW or more and 700 mW or less so that the sustain waveforms applied to the scan electrode and the sustain electrode do not overlap each other, and for a strong sustain discharge.

한편, t4는 스캔 전극과 서스테인 전극 중 어느 하나의 전극에 인가되는 서스테인 파형이 하강을 끝마치는 시점으로부터 다른 전극에 인가되는 서스테인 파형이 상승하는 시점까지, 즉 서스테인 파형 간의 간격으로 정의된다. 바람직하게는 t4를 10㎱ 이상 200㎱ 이하로 조절함으로써, 방전 효율을 최적화할 수 있다.On the other hand, t4 is defined as the interval between the sustain waveforms from the time when the sustain waveforms applied to any one of the scan electrode and the sustain electrode has finished falling to the time when the sustain waveforms applied to the other electrode rises, that is, the sustain waveforms. Preferably, the discharge efficiency can be optimized by adjusting t4 to 10 kW or more and 200 kW or less.

화면 로드 비와 서스테인 파형의 중첩되는 기간 조절의 상관 관계에 따른 효 과는 충분히 설명하였으므로 생략하기로 한다.The effects of the correlation between the screen load ratio and the adjustment of the overlapping period of the sustain waveform have been sufficiently described, and thus will be omitted.

도 12는 본 발명의 다른 실시예에 따른 구동 파형을 설명하기 위한 도이다. 12 is a view for explaining a driving waveform according to another embodiment of the present invention.

도 12에 도시된 바와 같이, 본 발명의 다른 실시예에 따른 구동 파형은 한 프레임 동안 복수의 서브필드 중 소정의 서브필드 기간에서 중첩되는 서스테인 파형을 사용하도록 한다. 즉, 화면 로드 비에 따라 서스테인 파형의 중첩도를 조절함과 동시에, 높은 계조값을 표현하기 위한 서스테인 파형 개수가 많은 서브필드는 서스테인 파형의 중첩되는 기간을 증가시킴으로써, 잔상을 억제한다. 또한, 화면 로드 비에 따라 서스테인 파형의 중첩되는 기간을 조절함과 동시에, 낮은 계조값을 표현하기 위한 서스테인 파형 개수가 적은 서브필드는 서스테인 파형의 중첩되는 기간을 줄이거나 비중첩시킴으로써, 피크 휘도를 증가시킨다. As shown in FIG. 12, the driving waveform according to another embodiment of the present invention uses a sustain waveform that overlaps in a predetermined subfield period among a plurality of subfields during one frame. That is, the superimposition of the sustain waveform is adjusted according to the screen load ratio, and the subfield having a large number of sustain waveforms for expressing a high gray scale value increases the overlapping period of the sustain waveform, thereby suppressing afterimages. In addition, while adjusting the overlapping period of the sustain waveform according to the screen load ratio, the subfield having the low number of sustain waveforms for expressing low gray scale values is reduced or non-overlapping to increase the peak luminance by reducing the overlapping period of the sustain waveform. Increase.

예컨대, 도 12와 같이, 한 프레임 동안 14개의 서브필드를 사용하는 경우, 그 필요에 따라 서브필드에 인가되는 서스테인 파형을 선택적으로 중첩 또는 비중첩시킬 수 있다. 제1 서브필드부터 제3 서브필드까지는 비충접, 제4 서브필드부터 제14 서브필드까지는 화면 로드 비에 따라 중첩되는 기간이 조절되는 서스테인 파형을 인가한다. 이로써, 보다 세밀하게 플라즈마 디스플레이 장치의 구현되는 화상을 개선할 수 있다.For example, as shown in FIG. 12, when 14 subfields are used in one frame, a sustain waveform applied to the subfield may be selectively overlapped or non-overlapping as necessary. A sustain waveform is applied in which the overlapped period is adjusted according to the screen load ratio from the first subfield to the third subfield and the fourth subfield to the fourteenth subfield. As a result, the image of the plasma display device may be improved in detail.

도 13은 본 발명의 또 다른 실시예에 따른 구동 파형을 설명하기 위한 도이다. 13 is a view for explaining a driving waveform according to another embodiment of the present invention.

도 13에 도시된 바와 같이, 본 발명의 또 다른 실시예에 따른 구동 파형은 적어도 하나 이상의 라인 단위로 서스테인 파형을 조절하도록 한다. 즉, 화면 로드 비에 따라 서스테인 파형의 중첩되는 기간의 조절을 적어도 하나 이상의 라인을 구분하여 수행한다. 본 발명의 또 다른 실시예에 따른 화면 로드 검출부는 하나의 라인 또는 그 이상의 라인 단위로 턴온되는 픽셀이 많고 적음을 판단하고, 서스테인 파형 제어부는 이에 따라 서스테인 파형의 중첩되는 기간을 조절하도록 한다. 이로써, 보다 세밀하고, 신뢰성있는 구동을 할 수 있다.As shown in FIG. 13, the driving waveform according to another embodiment of the present invention adjusts the sustain waveform in units of at least one line. That is, adjustment of the overlapping period of the sustain waveform is performed by dividing at least one or more lines according to the screen load ratio. According to another exemplary embodiment of the present invention, the screen load detector determines that there are many and few pixels turned on by one line or more lines, and the sustain waveform controller adjusts the overlapping period of the sustain waveform accordingly. This allows more precise and reliable driving.

이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.As such, the technical configuration of the present invention described above can be understood by those skilled in the art that the present invention can be implemented in other specific forms without changing the technical spirit or essential features of the present invention.

그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상기 상세한 설명보다 는 후술하는 특허청구범위에 의하여 나타나며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Therefore, the exemplary embodiments described above are to be understood as illustrative and not restrictive in all aspects, and the scope of the present invention is indicated by the following claims rather than the detailed description, and the meaning and scope of the claims and All changes or modifications derived from the equivalent concept should be interpreted as being included in the scope of the present invention.

이상에서와 같이 본 발명은 플라즈마 디스플레이 장치를 개선함으로써, 구현되는 화상에서 잔상을 억제할 수 있는 효과가 있다.As described above, the present invention has the effect of suppressing afterimages in an image to be implemented by improving the plasma display device.

또한, 본 발명은 플라즈마 디스플레이 장치를 개선함으로써, 방전 효율을 향상시킬 수 있는 효과가 있다.In addition, the present invention has an effect that can improve the discharge efficiency by improving the plasma display device.

또한, 본 발명은 플라즈마 디스플레이 장치를 개선함으로써, 소비 전력을 저감할 수 있는 효과가 있다.In addition, the present invention has the effect of reducing the power consumption by improving the plasma display device.

또한, 본 발명은 플라즈마 디스플레이 장치를 외부에서 입력되는 신호에 따라 적응적으로 구동할 수 있는 효과가 있다.In addition, the present invention has the effect of adaptively driving the plasma display device according to the signal input from the outside.

Claims (18)

제1 전극과 제2 전극이 쌍을 이루며 형성된 플라즈마 디스플레이 패널;A plasma display panel formed by pairing a first electrode and a second electrode; 상기 플라즈마 디스플레이 패널에 표시되는 영상 신호의 화면 로드 비를 검출하는 화면 로드 검출부; 및A screen load detector configured to detect a screen load ratio of an image signal displayed on the plasma display panel; And 상기 화면 로드 비에 따라 상기 제1 전극과 제2 전극 각각에 인가되는 서스테인 파형의 상승 시간 및 하강 시간 간의 중첩되는 기간을 조절하는 서스테인 파형 제어부A sustain waveform controller for adjusting an overlapping period between a rise time and a fall time of a sustain waveform applied to each of the first electrode and the second electrode according to the screen load ratio 를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.Plasma display device comprising a. 제1항에 있어서,The method of claim 1, 상기 화면 로드 검출부는 The screen load detection unit 상기 화면 로드 비를 매 프레임 마다 연산하여 상기 서스테인 파형 제어부로 전송하는 것을 특징으로 하는 플라즈마 디스플레이 장치.And calculating the screen load ratio every frame and transmitting the calculated screen load ratio to the sustain waveform controller. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형 제어부는 The sustain waveform control unit 상기 서스테인 파형의 상승 시간 또는 하강 시간 중 적어도 어느 하나의 시간을 제어하여 상기 서스테인 파형의 중첩되는 기간을 조절하는 것을 특징으로 하는 플라즈마 디스플레이 장치.And controlling the overlapping period of the sustain waveform by controlling at least one of a rise time and a fall time of the sustain waveform. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형 제어부는 The sustain waveform control unit 상기 서스테인 파형의 상승 시간에 이은 유지 시간을 제어하여 상기 서스테인 파형의 중첩되는 기간을 조절하는 것을 특징으로 하는 플라즈마 디스플레이 장치.And controlling the overlapping period of the sustain waveform by controlling the sustain time following the rise time of the sustain waveform. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형 제어부는 The sustain waveform control unit 상기 화면 로드 비가 클수록 상기 중첩되는 기간을 증가시키는 것을 특징으로 하는 플라즈마 디스플레이 장치.And the overlapping period increases as the screen load ratio increases. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형 제어부는 The sustain waveform control unit 상기 화면 로드 비가 작을수록 상기 중첩되는 기간을 감소시키는 것을 특징으로 하는 플라즈마 디스플레이 장치.And the overlapping period is reduced as the screen load ratio is smaller. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형 제어부는The sustain waveform control unit 적어도 하나 이상의 문턱값을 미리 설정하고, 상기 화면 로드 비를 상기 문턱값과 비교하여 상기 서스테인 파형의 중첩되는 기간을 결정하는 것을 특징으로 하는 플라즈마 디스플레이 장치.And setting at least one threshold in advance and comparing the screen load ratio with the threshold to determine an overlapping period of the sustain waveform. 제7항에 있어서,The method of claim 7, wherein 상기 문턱값은 64%인 것을 특징으로 하는 플라즈마 디스플레이 장치.And said threshold value is 64%. 제7항 또는 제8항에 있어서,The method according to claim 7 or 8, 상기 문턱값 이상에서는 상기 서스테인 파형이 중첩되는 것을 특징으로 하는 플라즈마 디스플레이 장치.And above the threshold value, the sustain waveform is superimposed. 제9항에 있어서,The method of claim 9, 상기 서스테인 파형의 중첩되는 기간은 10㎱ 이상 200㎱ 이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.And the overlapping period of the sustain waveform is 10 mW or more and 200 mW or less. 제9항에 있어서,The method of claim 9, 상기 서스테인 파형의 상승 시간 또는 하강 시간 중 적어도 어느 하나의 시간은 300㎱ 이상 1000㎱ 이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.And at least one of a rise time and a fall time of the sustain waveform is 300 mW or more and 1000 mW or less. 제7항 또는 제8항에 있어서,The method according to claim 7 or 8, 상기 문턱값 미만에서는 상기 서스테인 파형이 비중첩되는 것을 특징으로 하는 플라즈마 디스플레이 장치.And below the threshold value, the sustain waveform is non-overlapping. 제12항에 있어서,The method of claim 12, 상기 서스테인 파형 간의 간격은 10㎱ 이상 200㎱ 이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.And a spacing between the sustain waveforms is 10 mW or more and 200 mW or less. 제12항에 있어서,The method of claim 12, 상기 서스테인 파형의 상승 시간 또는 하강 시간 중 적어도 어느 하나의 시간은 200㎱ 이상 700㎱ 이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.And at least one of a rise time and a fall time of the sustain waveform is 200 mW or more and 700 mW or less. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형 제어부는 The sustain waveform control unit 한 프레임 동안의 복수개의 서브필드 중 소정의 서브필드 기간에서 상기 서스테인 파형을 중첩시키는 것을 특징으로 하는 플라즈마 디스플레이 장치.And the sustain waveform is superimposed in a predetermined subfield period of a plurality of subfields for one frame. 제15항에 있어서,The method of claim 15, 상기 서스테인 파형이 중첩되는 서브필드 기간에는 소정 개수 이상의 서스테인 파형이 인가되는 것을 특징으로 하는 플라즈마 디스플레이 장치.And a predetermined number or more of sustain waveforms are applied in a subfield period in which the sustain waveforms overlap. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형 제어부는 The sustain waveform control unit 적어도 하나 이상의 라인 단위로 상기 서스테인 파형의 중첩되는 기간을 조절하는 것을 특징으로 하는 플라즈마 디스플레이 장치.And adjusting the overlapping period of the sustain waveform in units of at least one line. 제1항에 있어서,The method of claim 1, 상기 서스테인 파형은 부극성 파형인 것을 특징으로 하는 플라즈마 디스플레이 장치.The sustain waveform is a plasma display device, characterized in that the negative waveform.
KR1020050100471A 2005-10-24 2005-10-24 Plasma Display Apparatus KR100736587B1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050100471A KR100736587B1 (en) 2005-10-24 2005-10-24 Plasma Display Apparatus
CNB2006101394383A CN100466042C (en) 2005-10-24 2006-09-22 Plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050100471A KR100736587B1 (en) 2005-10-24 2005-10-24 Plasma Display Apparatus

Publications (2)

Publication Number Publication Date
KR20070044329A KR20070044329A (en) 2007-04-27
KR100736587B1 true KR100736587B1 (en) 2007-07-09

Family

ID=38125858

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050100471A KR100736587B1 (en) 2005-10-24 2005-10-24 Plasma Display Apparatus

Country Status (2)

Country Link
KR (1) KR100736587B1 (en)
CN (1) CN100466042C (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101719348B (en) * 2008-12-24 2012-05-09 四川虹欧显示器件有限公司 Drive method for plasma display

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000023483A (en) * 1998-09-28 2000-04-25 카네코 히사시 Method and apparatus for driving plasma display panel uneffected by the display load amount
KR20040002309A (en) * 2002-06-29 2004-01-07 엘지전자 주식회사 Plasma display panel and driving method thereof

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3603712B2 (en) * 1999-12-24 2004-12-22 日本電気株式会社 Driving apparatus for plasma display panel and driving method thereof
DE60108987T2 (en) * 2000-07-28 2005-07-14 Thomson Licensing S.A. METHOD FOR PERFORMANCE LEVEL CONTROL OF A DISPLAY DEVICE AND DEVICE THEREFOR
JP2002072957A (en) * 2000-08-24 2002-03-12 Matsushita Electric Ind Co Ltd Method for driving plasma display panel
KR100574124B1 (en) * 2002-12-13 2006-04-26 마츠시타 덴끼 산교 가부시키가이샤 Plasma display panel drive method
KR100550985B1 (en) * 2003-11-28 2006-02-13 삼성에스디아이 주식회사 Plasma display device and driving method of plasma display panel

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000023483A (en) * 1998-09-28 2000-04-25 카네코 히사시 Method and apparatus for driving plasma display panel uneffected by the display load amount
KR20040002309A (en) * 2002-06-29 2004-01-07 엘지전자 주식회사 Plasma display panel and driving method thereof

Also Published As

Publication number Publication date
CN1975817A (en) 2007-06-06
CN100466042C (en) 2009-03-04
KR20070044329A (en) 2007-04-27

Similar Documents

Publication Publication Date Title
US7564429B2 (en) Plasma display apparatus and driving method thereof
US7907103B2 (en) Plasma display apparatus and driving method thereof
JP2006309247A (en) Plasma display apparatus and driving method thereof
US8031135B2 (en) Plasma display apparatus and driving method thereof
KR100726633B1 (en) Plasma display apparatus and driving method thereof
JP2005004213A (en) Reset method and device of plasma display panel
JP2007017938A (en) Plasma display apparatus and driving method thereof
KR100736587B1 (en) Plasma Display Apparatus
KR100761167B1 (en) Plasma Display Apparatus and Driving Method Thereof
JP2007148411A (en) Plasma display apparatus and driving method thereof
EP1793362A1 (en) Plasma display apparatus and driving method thereof
US20070085773A1 (en) Plasma display apparatus
KR100329238B1 (en) Method of Driving Plasma Display Panel
KR100736586B1 (en) Plasma Display Apparatus
JP2006189879A (en) Plasma display device and its driving method
KR100680224B1 (en) Plasma display panel device and the operating method of the same
KR100726988B1 (en) Plasma display apparatus and driving method thereof
KR100705822B1 (en) Plasma Display Apparatus and Driving Method of Plasma Display Panel
KR100793292B1 (en) Plasma Display Apparatus and Driving Method Thereof
KR100765524B1 (en) Plasma display apparatus and driving method thereof
KR100615240B1 (en) Driving method of plasma display panel
KR100784568B1 (en) Plasma Display Apparatus and Driving Method Thereof
KR100667558B1 (en) Plasma Display Apparatus and Driving Method of the Same
KR100784531B1 (en) Plasma Display Apparatus and Driving Method Thereof
KR100727296B1 (en) Plasma display apparatus and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20130514

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140523

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee