KR100736366B1 - 비디오 신호 처리 장치 및 방법 - Google Patents

비디오 신호 처리 장치 및 방법 Download PDF

Info

Publication number
KR100736366B1
KR100736366B1 KR1020060010094A KR20060010094A KR100736366B1 KR 100736366 B1 KR100736366 B1 KR 100736366B1 KR 1020060010094 A KR1020060010094 A KR 1020060010094A KR 20060010094 A KR20060010094 A KR 20060010094A KR 100736366 B1 KR100736366 B1 KR 100736366B1
Authority
KR
South Korea
Prior art keywords
signal
chroma
video signal
frame memory
pixels
Prior art date
Application number
KR1020060010094A
Other languages
English (en)
Inventor
임형준
박성철
박재홍
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060010094A priority Critical patent/KR100736366B1/ko
Priority to US11/700,908 priority patent/US8279354B2/en
Priority to TW096103678A priority patent/TWI343211B/zh
Priority to CN2007101035883A priority patent/CN101060640B/zh
Application granted granted Critical
Publication of KR100736366B1 publication Critical patent/KR100736366B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
    • AHUMAN NECESSITIES
    • A63SPORTS; GAMES; AMUSEMENTS
    • A63HTOYS, e.g. TOPS, DOLLS, HOOPS OR BUILDING BLOCKS
    • A63H27/00Toy aircraft; Other flying toys
    • A63H27/10Balloons
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/66Circuits for processing colour signals for synchronous demodulators
    • AHUMAN NECESSITIES
    • A63SPORTS; GAMES; AMUSEMENTS
    • A63HTOYS, e.g. TOPS, DOLLS, HOOPS OR BUILDING BLOCKS
    • A63H27/00Toy aircraft; Other flying toys
    • A63H27/10Balloons
    • A63H2027/1058Balloons associated with light or sound
    • AHUMAN NECESSITIES
    • A63SPORTS; GAMES; AMUSEMENTS
    • A63HTOYS, e.g. TOPS, DOLLS, HOOPS OR BUILDING BLOCKS
    • A63H27/00Toy aircraft; Other flying toys
    • A63H27/10Balloons
    • A63H2027/1091Balloons with object inserted within; Means or methods for insertion of objects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/781Television signal recording using magnetic recording on disks or drums

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Television Systems (AREA)
  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

본 발명은 비디오 신호 처리 장치 및 방법에 관한 것이다. 본 발명에 따른 비디오 신호 처리 장치는 비월 비디오 신호를 저장하는 프레임 메모리; 및 상기 프레임 메모리를 액세스하여 상기 비월 비디오 신호로부터 Y/C 분리 및 디인터레이싱 동작을 수행하고, 순차 비디오 신호를 출력하는 Y/C 분리 및 디인터레이스 회로를 포함한다. 본 발명에 따른 비디오 신호 처리 장치는 하나의 프레임 메모리를 사용하여 Y/C 분리 및 디인터레이싱 동작을 수행할 수 있다. 본 발명에 의하면, 프레임 메모리의 수를 줄일 수 있기 때문에 비용을 절감할 수 있다. 또한, 본 발명에 의하면, 프레임 메모리를 하나만 액세스하기 때문에 신호 처리 시간을 줄일 수 있다.

Description

비디오 신호 처리 장치 및 방법{apparatus and method for processing video signal}
도 1은 일반적인 비월 주사 방식 및 순차 주사 방식을 보여주는 개념도이다.
도 2는 일반적으로 비디오 신호 처리 장치를 보여주는 블록도이다.
도 3은 본 발명에 따른 비디오 신호 처리 장치를 보여주는 블록도이다.
도 4는 도 3에 도시된 Y/C 분리 및 디인터레이스 회로의 동작을 설명하기 위한 개념도이다.
도 5는 본 발명의 비디오 신호 처리 장치를 포함하는 데이터 프로세싱 시스템을 보여주는 블록도이다.
*도면의 주요 부분에 대한 설명*
100, 200; 비디오 신호 처리 장치 110, 140, 210; 프레임 메모리
120; Y/C 분리기 130, 230, 240; 컬러 복조기
150; 디인터레이서 220; Y/C 분리 및 디인터레이스 회로
본 발명은 비디오 신호 처리 장치에 관한 것으로, 더욱 상세하게는 휘도 신 호(Y)와 크로마(C) 신호의 분리(Y/C separation) 및 디인터레이싱(deinterlacing)을 하나의 프레임 메모리로 처리하는 비디오 신호 처리 장치 및 방법에 관한 것이다.
TV에 사용되는 주사 방식에는 비월 주사(interlaced scan) 및 순차 주사(progressive scan) 방식 등이 있다. 순차 주사 방식은 하나의 프레임(frame)의 모든 수평 주사선을 순차적으로 주사한다. 반면에, 비월 주사 방식은 하나의 프레임의 수평 주사선의 반만을 주사한다. 즉, 홀수 번째의 주사선들을 주사하고, 이어서 짝수 번째의 주사선을 주사한다.
도 1a는 일반적인 비월 주사 방식을 설명하기 위한 개념도이다. 도 1a를 참조하면, 아날로그 텔레비전과 같이 비월 주사 방식을 사용하는 디스플레이 장치는 소정 시간(예를 들면, 1/60 초)마다 하나의 필드(field)를 디스플레이한다. 즉, 아날로그 텔레비전은 1/60초마다 홀수 번째 주사선들(1, 3, 5, …, 477, 479)로 이루어진 상위 필드(top field)를 주사하고, 짝수 번째 주사선들(2, 4, 6, …, 478, 480)로 이루어진 하위 필드(bottom field)를 주사한다. 여기에서, 하나의 프레임은 상위 필드 및 하위 필드의 결합으로 이루어진다. 따라서, 아날로그 텔레비전은 1/30초마다 하나의 프레임을 디스플레이한다.
도 1b는 일반적인 순차 주사 방식을 설명하기 위한 개념도이다. 도 1b를 참조하면, 컴퓨터 모니터와 디지털 텔레비전과 같이 순차 주사 방식을 사용하는 디스플레이 장치는 소정 시간(예를 들면, 1/60초)마다 하나의 프레임을 디스플레이한다. 즉, 컴퓨터 모니터 및 디지털 텔레비전은 1/60초마다 모든 주사선들(1~480)을 순차적으로 주사한다.
이와 같이 비월 주사 방식과 순차 주사 방식은 서로 다른 주사 방식을 사용하여 디스플레이 장치를 디스플레이한다. 따라서 비월 주사 방식을 사용하는 디스플레이 장치는 순차 주사 방식을 사용하여 원하는 영상을 디스플레이할 수 없다. 또한, 순차 주사 방식을 사용하는 디스플레이 장치는 비월 주사 방식을 사용하여 원하는 영상을 디스플레이할 수 없다.
TV 표준인 NTSC(National Television System Committee), PAL(Phase Alternation Line), SECAM(Sequential Couieur Memoire)은 비월 주사 방식을 사용한다. 따라서, 비월 주사 방식을 사용하는 NTSC, PAL, SECAM 등의 방송 신호를 보기 위해서는 비월 주사 방식을 사용하는 디스플레이 장치를 사용해야 한다. 그러나 최근의 디스플레이 장치들은 순차 주사 방식을 많이 지원하고 있다. 따라서 비월 주사 비디오 신호를 사용하여 순차 주사 방식을 사용하는 디스플레이 장치를 보기 위해서는 비월 주사 비디오 신호를 순차 주사 비디오 신호로 변환해야 한다.
도 2는 일반적인 비디오 신호 처리 장치를 보여주는 블록도이다. 도 2를 참조하면, 비디오 신호 처리 장치(100)는 제 1 프레임 메모리(110), Y/C 분리기(120), 컬러 복조기(130), 제 2 프레임 메모리(140), 그리고 디인터레이서(150)를 포함한다.
제 1 프레임 메모리(110)는 혼합 비월 주사 비디오 신호(Composite Interlace Video Signal; CIVS)를 입력받고, 이를 저장한다. 여기에서, 혼합 비월 주사 비디오 신호는 CVBS(Composite Video Banking Sync)라고도 한다.
Y/C 분리기(120)는 프레임 메모리(110)를 액세스하여 Y 신호와 C 신호를 분리한다. 여기에서, Y 신호는 휘도(luma) 신호이고, C 신호는 크로마(chroma) 신호이다. Y/C 분리기(120)는 분리된 Y 신호를 제 2 프레임 메모리(140)로 제공하고, 분리된 C 신호를 컬러 복조기(130)로 제공한다.
컬러 복조기(130)는 크로마(C) 신호를 수신하여, 크로마(C) 신호의 수평 성분 신호(U)와 수직 성분 신호(V)로 분리한다. 컬러 복조기(130)는 수평 성분 신호(U) 및 수직 성분 신호(V)를 제 2 프레임 메모리(140)로 제공한다.
제 2 프레임 메모리(140)는 Y/C 분리기(120)로부터 Y 신호를 입력받고, 컬러 복조기(130)로부터 수평 성분 신호(U) 및 수직 성분 신호(V)를 입력받고, 이들을 저장한다.
디인터레이서(150)는 제 2 프레임 메모리(140)에 저장된 데이터를 액세스하여, 보간 Y 신호(이를, Y' 신호라 한다.), 보간 U 신호(이를, U' 신호라 한다.) 그리고 보간 V 신호(이를, V' 신호라 한다.)를 생성한다. 디인터레이서(150)는 Y 신호, U 신호, V 신호, Y' 신호, U' 신호, V' 신호로 이루어진 순차 주사 비디오 신호(Component Progressive Video Signal; CPVS)를 출력한다.
도 2에 도시된 비디오 신호 처리 장치(100)는 Y/C 분리기(120)를 사용하여 혼합 비월 주사 비디오 신호(CIVS)로부터 Y 신호와 C 신호를 분리한다. 그리고 비디오 신호 처리 장치(100)는 디인터레이서(150)를 사용하여 순차 주사 비디오 신호(CPVS)로 변환한다.
그러나 도 2에 도시된 바와 같이, 비디오 신호 처리 장치(100)는 Y/C 분리를 위해 제 1 프레임 메모리(110)를 사용하고, 디인터레이싱을 위해 제 2 프레임 메모리(140)를 사용한다. 이와 같이, 비디오 신호 처리 장치(100) 내에 두 개의 프레임 메모리(110, 140)를 사용하는 것은 비용의 증가를 초래한다. 또한, 비디오 신호 처리 과정에서 제 1 및 제 2 프레임 메모리(110, 140)를 각각 액세스하기 때문에 신호 처리 시간이 지연되는 문제점이 있다.
본 발명이 상술한 기술적 과제를 해결하기 위해 제안된 것으로, 본 발명의 목적은 하나의 프레임 메모리를 사용하여 Y /C 분리 및 디인터레이싱 동작을 수행할 수 있는 비디오 신호 처리 장치 및 방법을 제공하는 데 있다.
본 발명에 따른 비디오 신호 처리 장치는 비월 비디오 신호를 저장하는 프레임 메모리; 및 상기 프레임 메모리를 액세스하여 상기 비월 비디오 신호로부터 Y/C 분리 및 디인터레이싱 동작을 수행하고, 순차 비디오 신호를 출력하는 Y/C 분리 및 디인터레이스 회로를 포함한다.
실시예로서, 상기 비디오 신호 처리 장치는 상기 Y/C 분리 동작에 의해 분리된 크로마(C) 신호를 수신하고, 상기 크로마 신호의 수평 성분 신호와 수직 성분 신호를 추출하는 제 1 컬러 복조기를 더 구비한다. 또한, 상기 비디오 신호 처리 장치는 상기 디인터레이싱 동작에 의해 분리된 보간 크로마(C) 신호를 수신하고, 상기 보간 크로마 신호의 수평 성분 신호와 수직 성분 신호를 추출하는 제 2 컬러 복조기를 더 구비한다.
다른 실시예로서, 상기 순차 비디오 신호는 휘도(Y) 신호, 크로마(C) 신호, 보간 휘도(Y') 신호, 그리고 보간 크로마(C') 신호로 구성된다. 상기 프레임 메모리는 휘발성 메모리로 구현될 수 있다. 상기 Y/C 분리 동작 및 상기 디인터레이싱 동작은 동시에 이루어질 수 있다. 상기 Y/C 분리 및 디인터레이싱 동작은 상기 프레임 메모리에 저장된 동일한 신호를 이용하여 이루어진다.
본 발명에 따른 비디오 신호 처리 방법은 비월 비디오 신호를 프레임 메모리에 저장하는 단계; 및 상기 프레임 메모리에 저장된 비월 비디오 신호로부터 Y/C 분리 및 디인터레이싱 동작을 수행하고 순차 비디오 신호를 출력하는 단계를 포함한다.
실시예로서, 상기 비디오 신호 처리 방법은 상기 Y/C 분리 동작에 의해 분리된 크로마(C) 신호를 수신하고, 상기 크로마 신호의 수평 성분 신호와 수직 성분 신호를 분리하는 단계를 더 포함한다. 또한, 상기 비디오 신호 처리 방법은 상기 디인터레이싱 동작에 의해 분리된 보간 크로마(C') 신호를 수신하고, 상기 보간 크로마 신호의 수평 성분 신호와 수직 성분 신호를 분리하는 단계를 더 포함한다.
다른 실시예로서, 상기 순차 비디오 신호는 휘도(Y) 신호, 크로마(C) 신호, 보간 휘도(Y') 신호, 그리고 보간 크로마(C') 신호로 구성된다. 상기 프레임 메모리는 휘발성 메모리로 구현될 수 있다. 상기 Y/C 분리 및 디인터레이싱 동작은 상기 프레임 메모리에 저장된 동일한 신호를 이용하여 이루어진다.
본 발명에 따른 비디오 신호 처리 장치의 다른 일면은 혼합 비월 비디오 신호로부터 휘도 신호와 크로마 신호를 분리하고, 디인터레이싱 동작을 수행한다. 상 기 휘도 신호와 크로마 신호의 분리 및 디인터레이싱 동작은 동일한 프레임 메모리를 이용하여 수행된다.
본 발명과 본 발명의 동작 상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이행하기 위해서는 본 발명의 바람직한 실시 예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다. 이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명에 따른 비디오 신호 처리 장치(200)를 보여주는 블록도이다. 도 3을 참조하면, 본 발명에 따른 비디오 신호 처리 장치(200)는 프레임 메모리(210), Y/C 분리 및 디인터레이스 회로(220), 제 1 컬러 복조기(230), 그리고 제 2 컬러 복조기(240)를 포함한다. 본 발명에 따른 비디오 신호 처리 장치(200)는 하나의 프레임 메모리(210)를 사용하여 Y/C 분리 및 디인터레이싱 동작을 수행한다.
프레임 메모리(210)는 혼합 비월 주사 비디오 신호(Composite Interlace Video Signal; CIVS)를 입력받고, 비월 주사 데이터를 저장한다. 여기에서, 비워 주사 데이터는 필드 데이터라고도 한다. 즉, 프레임 메모리(210)는 혼합 비월 주사 비디오 신호를 입력받고, 상위 필드 데이터 및 하위 필드 데이터를 저장한다.
프레임 메모리(210)는 휘발성 메모리(volatile memory)로서, 랜덤 액세스가 가능한 메모리(RAM)로 구현될 수 있다. 예를 들면, 프레임 메모리(210)에는 DRAM 등이 사용될 수 있다. 본 발명에서는 Y/C 분리 및 디인터레이스 동작 시에 프레임 메모리(210)를 액세스한다.
Y/C 분리 및 디인터레이스 회로(220)는 프레임 메모리(210)를 액세스하여 Y 신호와 C 신호를 분리한다. 그리고 Y/C 분리 및 디인터레이스 회로(220)는 Y 신호와 C 신호의 분리와 아울러, 디인터레이싱 동작을 수행하여 Y' 신호와 C' 신호를 분리한다. 여기에서, Y 신호는 휘도(luma) 신호이고, Y' 신호는 보간 휘도 신호이다. 그리고 C 신호는 크로마(chroma) 신호이고, C' 신호는 보간 크로마 신호이다. Y/C 분리 및 디인터레이싱 동작은 동시(同時)에 수행될 수도 있고, 이시(異時)에 수행될 수도 있다. Y/C 분리 및 디인터레이스 회로(220)의 동작은 후술하는 도 4를 참조하여 상세히 설명된다.
제 1 컬러 복조기(230)는 Y/C 분리 및 디인터레이스 회로(220)로부터 제공된 C 신호를 입력받고, C 신호의 수평 성분 신호(U)와 수직 성분 신호(V)를 분리한다. 제 1 컬러 복조기(230)는 C 신호의 수평 성분 신호(U)와 수직 성분 신호(V)를 출력한다. 제 2 컬러 복조기(240)는 Y/C 분리 및 디인터레이스 회로(220)로부터 제공된 C' 신호를 입력받고, C' 신호의 수평 성분 신호(U')와 수직 성분 신호(V')를 분리한다. 제 2 컬러 복조기(240)는 C' 신호의 수평 성분 신호(U')와 수직 성분 신호(V')를 출력한다.
도 3에 도시된 비디오 신호 처리 장치는 혼합 인터레이스 비디오 신호(Composite Interlace Video Signal; CIVS)를 결합 순차 비디오 신호(Componet Progressive Video Signal; CPVS)로 변환한다. 본 발명에 따른 비디오 신호 처리 장치(200)는 하나의 프레임 메모리(210)만을 사용하여 Y 신호와 C 신호를 분리함과 아울러, 인터레이스 동작을 수행하여 Y' 신호와 C' 신호를 분리한다. 본 발명에 의 하면, 프레임 메모리를 하나만 사용하기 때문에, 프레임 메모리를 액세스하는 시간이 줄고, 비용이 적게 든다.
도 4는 도 3에 도시된 Y/C 분리 및 디인터레이스 회로(220)의 Y/C 분리 및 디인터레이싱 동작을 설명하기 위한 도면이다. 도 4는 프레임 메모리(도 3 참조, 210)에 저장된 비월 주사 데이터를 보여준다. 도 4(a)는 시간에 따른 프레임의 비월 주사 데이터를 보여준다. 도 4(b)는 T(i) 시점에서의 수직 라인 및 수평 라인의 비월 주사 데이터를 보여준다. 도 4(c)는 T(i-2)~T(i+2) 시점에서의 동일 수평 라인(H3a~H3e)의 비월 주사 데이터를 보여준다.
도 4에서, V는 프레임의 수직 방향을 나타내고, H는 수평 방향을 나타내고, T는 시간 방향을 나타낸다. 이하에서는 도 4를 참조하여, 1) V3c과 H3c가 만나는 A 지점에서의 Y 신호와 C 신호를 계산하는 방법, 및 2) V3c'와 H3c가 만나는 B 지점에서의 Y' 신호와 C' 신호를 계산하는 방법을 설명한다. 이로써, 본 발명에 따른 비디오 신호 처리 장치(도 3 참조, 200)는 하나의 프레임 메모리(210)를 사용하여 Y/C 분리 및 디인터레이싱 동작을 한꺼번에 수행할 수 있다.
먼저, 도 4(b) 및 도 4(c)를 참조하여, A 지점에서의 Y 신호와 C 신호를 계산하는 방법이 설명된다. 아래 수학식 1은 A 지점에서, Y 신호 C 신호를 계산하는 방법을 예로서 보여준다.
Y = (dmin1==diff(a,b)) ? (g+2*x+h)/4 : (dmin1==diff(c,d)) ? (d+2*x+d)/4 : (dmin1==dif(e,f)) ? (e+2*x+f)/4
C = (dmin1==diff(a,b)) ? (-g+2x-h)/4 : (dmin1==diff(c,d)) ? (-c+2x-d)/4 : (dmin1==diff(e,f)) ? (-e+2x-f)/4
수학식 1에서, dmin1=min(diff(a,b), diff(c,d), diff(e,f))이다. 여기에서, diff(a,b)는 a 픽셀과 b 픽셀의 차이 값을 나타내고, min(diff(a,b), diff(c,d), diff(e,f))는 a 픽셀과 b 픽셀의 차이 값, c 픽셀과 d 픽셀의 차이 값, e 픽셀과 f 픽셀의 차이 값 중에서 가장 작은 값을 나타낸다. ? 연산자는 조건 연산을 나타낸다. 예를 들면, (A?B:C)는 A조건이 만족하면 B를 실행하고, A조건이 만족하지 않으면 C를 수행하라는 의미이다.
A 지점에서의 Y 신호는 다음과 같이 계산된다.
1) a 픽셀과 b 픽셀의 차이 값, c 픽셀과 d 픽셀의 차이 값, e 픽셀과 f 픽셀의 차이 값 중에서 가장 작은 값(dmin1)이 a 픽셀과 b 픽셀의 차이 값(diff(a,b))과 같으면, "Y=(g+2x+h)/4"이다.
2) a 픽셀과 b 픽셀의 차이 값, c 픽셀과 d 픽셀의 차이 값, e 픽셀과 f 픽셀의 차이 값 중에서 가장 작은 값(dmin1)이 c 픽셀과 d 픽셀의 차이 값(diff(c,d))과 같으면, "Y=(c+2x+d)/4"이다.
3) a 픽셀과 b 픽셀의 차이 값, c 픽셀과 d 픽셀의 차이 값, e 픽셀과 f 픽셀의 차이 값 중에서 가장 작은 값(dmin1)이 e 픽셀과 f 픽셀의 차이 값(diff(e,f))과 같으면, "Y=(e+2x+f)/4"이다.
이와 마찬가지로, A 지점에서의 C 신호는 다음과 같이 계산된다.
1) a 픽셀과 b 픽셀의 차이 값, c 픽셀과 d 픽셀의 차이 값, e 픽셀과 f 픽 셀의 차이 값 중에서 가장 작은 값(dmin1)이 a 픽셀과 b 픽셀의 차이 값(diff(a,b))과 같으면, "C=(-g+2x-h)/4"이다.
2) a 픽셀과 b 픽셀의 차이 값, c 픽셀과 d 픽셀의 차이 값, e 픽셀과 f 픽셀의 차이 값 중에서 가장 작은 값(dmin1)이 c 픽셀과 d 픽셀의 차이 값(diff(c,d))과 같으면, "C=(-c+2x-d)/4"이다.
3) a 픽셀과 b 픽셀의 차이 값, c 픽셀과 d 픽셀의 차이 값, e 픽셀과 f 픽셀의 차이 값 중에서 가장 작은 값(dmin1)이 e 픽셀과 f 픽셀의 차이 값(diff(e,f))과 같으면, "C=(-e+2x-f)/4"이다.
다음으로, 도 4(b) 및 도 4(c)를 참조하여, B 지점에서의 Y' 신호와 C' 신호를 계산하는 방법이 설명된다. 아래 수학식 2는 B 지점에서, Y' 신호와 C' 신호를 계산하는 방법을 예로서 보여준다.
Y'= (dmin2==diff(c,d)) ? (x+d)/2 : (i+j)/2
C'= (dmin2==diff(c,d)) ? (x-d)/2 : (-i+j)/2
수학식 2에서, dmin2=min(diff(c,d), diff(e,f)) 이다.
B 지점에서의 Y' 신호는 다음과 같이 계산된다.
1) c 픽셀과 d 픽셀의 차이 값과 e 픽셀과 f 픽셀의 차이 값 중에서 작은 값(dmin2)이 c 픽셀과 d 픽셀의 차이 값(diff(c,d))과 같으면, "Y'=(x+d)/2"이다.
2) c 픽셀과 d 픽셀의 차이 값과 e 픽셀과 f 픽셀의 차이 값 중에서 작은 값(dmin2)이 e 픽셀과 f 픽셀의 차이 값(diff(e,f))과 같으면, "Y'=(i+j)/2"이다.
이와 마찬가지로, B 지점에서의 C' 신호는 다음과 같이 계산된다.
1) c 픽셀과 d 픽셀의 차이 값과 e 픽셀과 f 픽셀의 차이 값 중에서 작은 값(dmin2)이 c 픽셀과 d 픽셀의 차이 값(diff(c,d))과 같으면, "C'=(x-d)/2"이다.
2) c 픽셀과 d 픽셀의 차이 값과 e 픽셀과 f 픽셀의 차이 값 중에서 작은 값(dmin2)이 e 픽셀과 f 픽셀의 차이 값(diff(e,f))과 같으면, "C'=(i-j)/2"이다.
이와 같은 방법을 통해, Y/C 분리 및 디인터레이스 회로(도 3 참조, 220)는 Y 신호 및 C 신호 외에, Y' 신호 및 C' 신호도 구할 수 있다. 따라서 본 발명에 따른 비디오 신호 처리 장치(도 3 참조, 200)는 하나의 프레임 메모리(210)만을 사용하여 Y/C 분리 및 디인터레이싱 동작을 수행할 수 있다. 도 4를 통해 설명한 Y/C 분리 및 디인터레이싱 방법은 하나의 실시예에 지나지 않으며, 이 외의 다양한 방법이 가능하다.
도 5는 본 발명에 따른 비디오 신호 처리 장치를 포함하는 데이터 프로세싱 시스템을 보여준다. 도 5를 참조하면, 데이터 프로세싱 시스템(400)은 중앙처리장치(CPU)(437)를 구비한다. 중앙처리장치(437)는 시스템 버스(436)를 통해 다양한 소자들에 연결될 수 있다.
ROM(read-only memory)(438)는 시스템 버스(436)에 연결되며, 데이터 프로세싱 시스템(400)의 기본적인 기능들을 제어하는 기본 입출력 시스템(BIOS)을 포함한다. 또한, RAM(random access memory)(435) 및 저장 장치(434)가 시스템 버스(436)에 연결된다. 여기서 저장 장치(434)는 하드 디스크 드라이브(hard disc drive) 또는 광 저장 장치(optical disc drive)일 수 있다.
본 발명에 따른 비디오 신호 처리 장치(432)가 시스템 버스(436)에 연결된다. 비디오 신호 처리 장치(432)는 튜너(431)를 통해 방송 신호를 수신하여 비디오 신호 처리를 수행한다. MPEG ENDEC(433)이 시스템 버스(436)에 연결된다. 또한, 디스플레이 장치(440)가 디스플레이 어댑터(439)를 통해 시스템 버스(436)에 연결된다.
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사항에 의해 정해져야 할 것이다.
본 발명에 따른 비디오 신호 처리 장치는 하나의 프레임 메모리를 사용하여 Y/C 분리 및 디인터레이싱 동작을 수행할 수 있다. 본 발명에 의하면, 프레임 메모리의 수를 줄일 수 있기 때문에 비용을 절감할 수 있다. 또한, 본 발명에 의하면, 프레임 메모리를 하나만 액세스하기 때문에 신호 처리 시간을 줄일 수 있다.

Claims (14)

  1. 비월 비디오 신호를 저장하는 하나의 프레임 메모리; 및
    상기 하나의 프레임 메모리를 액세스하여 상기 비월 비디오 신호로부터 Y/C 분리 및 디인터레이싱 동작을 수행하고, 순차 비디오 신호를 출력하는 Y/C 분리 및 디인터레이스 회로를 포함하는 비디오 신호 처리 장치.
  2. 제 1 항에 있어서,
    상기 Y/C 분리 동작에 의해 분리된 휘도(Y) 신호 또는 크로마(C) 신호는 수평 방향의 두 픽셀의 차이 값, 수직 방향의 두 픽셀의 차이 값, 그리고 시간 방향의 두 픽셀의 차이 값 중에서 가장 작은 값을 이용하여 계산되는 비디오 신호 처리 장치.
  3. 제 2 항에 있어서,
    상기 Y/C 분리 동작에 의해 분리된 크로마(C) 신호를 수신하고, 상기 크로마 신호의 수평 성분 신호와 수직 성분 신호를 추출해내는 제 1 컬러 복조기; 및
    상기 디인터레이싱 동작에 의해 분리된 보간 크로마(C') 신호를 수신하고, 상기 보간 크로마 신호의 수평 성분 신호와 수직 성분 신호를 추출하는 제 2 컬러 복조기를 더 구비하는 비디오 신호 처리 장치.
  4. 제 2 항에 있어서,
    상기 순차 비디오 신호는 휘도(Y) 신호, 크로마(C) 신호, 보간 휘도(Y') 신호, 그리고 보간 크로마(C') 신호로 구성되는 비디오 신호 처리 장치.
  5. 제 2 항에 있어서,
    상기 프레임 메모리는 휘발성 메모리인 것을 특징으로 하는 비디오 신호 처리 장치.
  6. 제 2 항에 있어서,
    상기 Y/C 분리 동작 및 상기 디인터레이싱 동작은 동시에 이루어지는 비디오 신호 처리 장치.
  7. 제 2 항에 있어서,
    상기 Y/C 분리 및 디인터레이싱 동작은 상기 프레임 메모리에 저장된 동일한 신호를 이용하여 이루어지는 비디오 신호 처리 장치.
  8. 비월 비디오 신호를 하나의 프레임 메모리에 저장하는 단계; 및
    상기 하나의 프레임 메모리에 저장된 비월 비디오 신호로부터 Y/C 분리 및 디인터레이싱 동작을 수행하고 순차 비디오 신호를 출력하는 단계를 구비하는 비디오 신호 처리 방법.
  9. 제 8 항에 있어서,
    상기 Y/C 분리 동작에 의해 분리된 휘도(Y) 신호 또는 크로마(C) 신호는 수평 방향의 두 픽셀의 차이 값, 수직 방향의 두 픽셀의 차이 값, 그리고 시간 방향의 두 픽셀의 차이 값 중에서 가장 작은 값을 이용하여 계산되는 비디오 신호 처리 방법.
  10. 제 9 항에 있어서,
    상기 Y/C 분리 동작에 의해 분리된 크로마(C) 신호를 수신하고, 상기 크로마 신호의 수평 성분 신호와 수직 성분 신호를 분리하는 단계; 및
    상기 디인터레이싱 동작에 의해 분리된 보간 크로마(C') 신호를 수신하고, 상기 보간 크로마 신호의 수평 성분 신호와 수직 성분 신호를 분리하는 단계를 더 구비하는 비디오 신호 처리 방법.
  11. 제 9 항에 있어서,
    상기 순차 비디오 신호는 휘도(Y) 신호, 크로마(C) 신호, 보간 휘도(Y') 신호, 그리고 보간 크로마(C') 신호로 구성되는 비디오 신호 처리 방법.
  12. 제 9 항에 있어서,
    상기 프레임 메모리는 휘발성 메모리인 것을 특징으로 하는 비디오 신호 처리 방법.
  13. 제 9 항에 있어서,
    상기 Y/C 분리 및 디인터레이싱 동작은 상기 프레임 메모리에 저장된 동일한 신호를 이용하여 이루어지는 것을 특징으로 하는 비디오 신호 처리 방법.
  14. 삭제
KR1020060010094A 2006-02-02 2006-02-02 비디오 신호 처리 장치 및 방법 KR100736366B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060010094A KR100736366B1 (ko) 2006-02-02 2006-02-02 비디오 신호 처리 장치 및 방법
US11/700,908 US8279354B2 (en) 2006-02-02 2007-02-01 Apparatuses and methods for processing video signals
TW096103678A TWI343211B (en) 2006-02-02 2007-02-01 Apparatuses, system and methods for processing video signals
CN2007101035883A CN101060640B (zh) 2006-02-02 2007-02-02 用于处理视频信号的设备和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060010094A KR100736366B1 (ko) 2006-02-02 2006-02-02 비디오 신호 처리 장치 및 방법

Publications (1)

Publication Number Publication Date
KR100736366B1 true KR100736366B1 (ko) 2007-07-06

Family

ID=38503409

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060010094A KR100736366B1 (ko) 2006-02-02 2006-02-02 비디오 신호 처리 장치 및 방법

Country Status (4)

Country Link
US (1) US8279354B2 (ko)
KR (1) KR100736366B1 (ko)
CN (1) CN101060640B (ko)
TW (1) TWI343211B (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2102805A1 (en) * 2006-12-11 2009-09-23 Cinnafilm, Inc. Real-time film effects processing for digital video
US20100026897A1 (en) * 2008-07-30 2010-02-04 Cinnafilm, Inc. Method, Apparatus, and Computer Software for Modifying Moving Images Via Motion Compensation Vectors, Degrain/Denoise, and Superresolution
CN103686097B (zh) * 2012-09-25 2017-02-08 深圳市赛格导航科技股份有限公司 一种视频解交织的方法
US10318904B2 (en) 2016-05-06 2019-06-11 General Electric Company Computing system to control the use of physical state attainment of assets to meet temporal performance criteria
CN107071326B (zh) * 2017-04-26 2020-01-17 西安诺瓦星云科技股份有限公司 视频处理方法及装置
CN108377353B (zh) * 2018-02-02 2020-06-12 厦门蓝斯通信股份有限公司 应用于嵌入式***的视频处理方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000060997A (ko) * 1999-03-22 2000-10-16 구자홍 프레임 메모리 구조와 이를 이용한 프레임 메모리 할당 방법
JP2002369218A (ja) 2001-06-08 2002-12-20 Matsushita Electric Ind Co Ltd 映像信号処理装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930000463B1 (ko) 1987-11-28 1993-01-21 삼성전자 주식회사 휘도 및 색신호 분리에 의한 고정밀 영상처리회로
KR100505516B1 (ko) 1997-02-14 2005-12-16 소니 가부시끼 가이샤 영상신호변환장치및방법
US6091458A (en) * 1998-01-22 2000-07-18 Samsung Electronics Co., Ltd. Receiver having analog and digital video modes and receiving method thereof
JP2002064831A (ja) * 2000-08-15 2002-02-28 Sanyo Electric Co Ltd 単板式カラーカメラの色分離回路
US7006147B2 (en) 2000-12-22 2006-02-28 Thomson Lincensing Method and system for MPEG chroma de-interlacing
JP2002354267A (ja) 2001-05-25 2002-12-06 Matsushita Electric Ind Co Ltd 画像符号化装置、画像符号化方法およびその記憶媒体
US6894726B2 (en) 2002-07-05 2005-05-17 Thomson Licensing S.A. High-definition de-interlacing and frame doubling circuit and method
US20040179141A1 (en) * 2003-03-10 2004-09-16 Topper Robert J. Method, apparatus, and system for reducing cross-color distortion in a composite video signal decoder
KR100684999B1 (ko) * 2005-05-27 2007-02-20 삼성전자주식회사 디스플레이장치 및 그 제어방법
US7477319B2 (en) * 2005-06-17 2009-01-13 Lsi Corporation Systems and methods for deinterlacing video signals

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000060997A (ko) * 1999-03-22 2000-10-16 구자홍 프레임 메모리 구조와 이를 이용한 프레임 메모리 할당 방법
JP2002369218A (ja) 2001-06-08 2002-12-20 Matsushita Electric Ind Co Ltd 映像信号処理装置

Also Published As

Publication number Publication date
CN101060640A (zh) 2007-10-24
US20070247546A1 (en) 2007-10-25
TWI343211B (en) 2011-06-01
CN101060640B (zh) 2011-06-08
TW200808061A (en) 2008-02-01
US8279354B2 (en) 2012-10-02

Similar Documents

Publication Publication Date Title
KR100351816B1 (ko) 포맷 변환 장치
KR100684999B1 (ko) 디스플레이장치 및 그 제어방법
KR100736366B1 (ko) 비디오 신호 처리 장치 및 방법
KR950009654B1 (ko) 주사표시 시스템
US20080007655A1 (en) Image signal processing apparatus, image display and image display method
CA2312562C (en) Image signal conversion equipment
JP3514063B2 (ja) 受信装置
JPH0348587A (ja) ワイド画面/標準画面テレビジョン信号受信装置
JP5173135B2 (ja) 適応的y/c分離のためのデジタル映像信号処理装置及び方法
KR0154134B1 (ko) 뮤즈/엔티에스시방식 변환장치
US7129989B2 (en) Four-field motion adaptive de-interlacing
CN1265632C (zh) 在高清晰度电视监视器上显示低清晰度程序指导的电视***和方法
KR100226836B1 (ko) 영상 포맷 변환 장치
US20120169927A1 (en) Color difference signal ip conversion method
JPH0722400B2 (ja) 運動補償方式
KR20030062007A (ko) 주화면 및 부화면의 콤포지트신호 및 콤포넌트신호를 각각디지털신호로 변환할 수 있는 영상신호 복원장치
US7417688B2 (en) Detecting and selecting between progressive scanned and interlaced signals
KR100574943B1 (ko) 영상 변환 방법 및 장치
JP2932512B2 (ja) 映像信号処理装置
KR100630923B1 (ko) 영상신호변환장치 및 영상신호변환방법
KR960011737B1 (ko) 텔레비젼신호 처리장치
JP3271141B2 (ja) 映像信号処理装置
KR0166713B1 (ko) 비월/순차주사전환회로 및 그 방법
KR100404218B1 (ko) 디지털 티브이의 영상 출력 장치
KR100640745B1 (ko) 입력신호 제한을 통한 디지털 텔레비전의 화질 개선 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20130531

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150601

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160531

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190530

Year of fee payment: 13