KR100721578B1 - 유기전계발광장치의 직류 안정화 회로 및 이를 이용하는전원 공급 장치 - Google Patents

유기전계발광장치의 직류 안정화 회로 및 이를 이용하는전원 공급 장치

Info

Publication number
KR100721578B1
KR100721578B1 KR1020050036391A KR20050036391A KR100721578B1 KR 100721578 B1 KR100721578 B1 KR 100721578B1 KR 1020050036391 A KR1020050036391 A KR 1020050036391A KR 20050036391 A KR20050036391 A KR 20050036391A KR 100721578 B1 KR100721578 B1 KR 100721578B1
Authority
KR
South Korea
Prior art keywords
transistor
power supply
voltage
resistor
supply voltage
Prior art date
Application number
KR1020050036391A
Other languages
English (en)
Other versions
KR20060114453A (ko
Inventor
김형권
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050036391A priority Critical patent/KR100721578B1/ko
Priority to US11/412,356 priority patent/US7812834B2/en
Publication of KR20060114453A publication Critical patent/KR20060114453A/ko
Application granted granted Critical
Publication of KR100721578B1 publication Critical patent/KR100721578B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/18Automatic or semi-automatic exchanges with means for reducing interference or noise; with means for reducing effects due to line faults with means for protecting lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/063Setting decision thresholds using feedback techniques only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

유기전계발광장치의 직류 안정화 회로 및 이를 이용하는 전원 공급 장치가 개시된다. 직류 안정화 회로는 레귤레이터로부터 인가되는 제1 전원 전압을 수신하고, 제1 전원 전압에 포함된 리플 성분이나 노이즈 성분을 제거한다. 제1 전원 전압으로부터 리플이나 노이즈 성분을 제거하기 위해 직류 안정화 회로는 부궤환 회로를 이용한다. 또한, 부궤환 경로 상에 가변 저항을 배치하여 직류 안정화 회로의 출력인 제2 전원 전압의 레벨을 조절할 수 있다.

Description

유기전계발광장치의 직류 안정화 회로 및 이를 이용하는 전원 공급 장치{Direct Current Stabilizing Circuit of Organic Electroluminescent Device and Power Supply using the same}
도 1은 종래 기술에 따른 전원 공급 장치를 도시한 블록도이다.
도 2는 본 발명의 바람직한 실시예에 따른 유기전계발광장치의 직류 안정화 회로를 도시한 회로도이다.
도 3은 본 발명의 바람직한 실시예에 따른 직류 안정화 회로의 차동 회로의 동작을 설명하기 위한 회로도이다.
도 4는 본 발명의 바람직한 실시예에 따른 부궤환 회로부의 동작을 설명하기 위한 회로도이다.
도 5는 본 발명의 바람직한 실시예에 따른 유기전계발광장치의 전원 공급 장치를 도시한 블록도이다.
* 도면의 주요부분에 대한 부호의 설명 *
100 : 레귤레이터 회로 200 : 직류 안정화 회로
210 : 자기 바이어스 회로부 230 : 차동 회로부
250 : 부궤환 회로부
본 발명은 유기전계발광장치의 직류 안정화 회로 및 이를 이용하는 전원 공급 장치에 관한 것으로, 더욱 상세하게는 부궤환 회로를 통해 직류 전압에 포함된 노이즈 성분을 제거하고, 가변 저항을 조절하여 출력 전압의 레벨을 가변할 수 있는 직류 안정화 회로 및 이를 이용하는 전원 공급 장치에 관한 것이다.
수동 매트릭스(Passive Matrix) 유기전계발광장치와는 달리 능동 매트릭스(Active Matrix) 유기전계발광장치는 각각의 화소에 박막 트랜지스터를 구비한다. 또한, 박막 트랜지스터를 가지는 화소에는 양의 전원 전압 ELVDD 및 음의 전원 전압 ELVSS가 인가된다. 특히, 양의 전원 전압 ELVDD는 구동 전류를 생성하는 구동 트랜지스터와 연결된다.
구동 트랜지스터에 의해 발생되는 구동 전류는 상기 구동 트랜지스터의 소스-게이트 사이의 전압차 Vsg에 의존한다. 또한, 상기 구동 트랜지스터가 양의 전원 전압 ELVDD에 연결되므로 구동 트랜지스터의 Vsg는 양의 전원 전압 ELVDD에 직접 영향을 받게 된다. 따라서, 양의 전원 전압 ELVDD가 잡음 등의 영향에 의해 일정한 레벨을 지속적으로 유지하지 않는 경우, 구동 트랜지스터에 의해 발생되는 구동 전류는 동일한 데이터 신호가 인가되더라도 불규칙하게 변동되는 전류값을 가지게 된 다.
도 1은 종래 기술에 따른 전원 공급 장치를 도시한 블록도이다.
도 1을 참조하면, 전원 공급 장치는 인가 전원으로부터 인가되는 제1 전원 전압을 수신하는 레귤레이터 회로(100) 및 상기 레귤레이터 회로(100)의 출력 레벨을 조절하기 위한 가변 저항(150)을 가진다.
가변 저항(150)의 조절에 의해 레귤레이터 회로(100)의 출력인 제2 전원 전압은 소정의 레벨로 조절된다. 또한, 상기 제1 전원 전압은 외부로부터 직접 인가되거나, 어댑터의 출력일 수 있다. 상기 어댑터는 외부로부터 수신된 전원을 다수의 레벨을 가진 전원 전압으로 변경한다.
상기 레귤레이터 회로(100)의 출력인 제2 전원 전압은 유기전계발광장치의 양의 전원 전압 ELVDD가 된다. 레귤레이터 회로(100)는 선형 레귤레이터(Series Regulator)나 스위칭 레귤레이터(Switching Regulator)를 이용한다.
선형 레귤레이터는 전력 효율이 낮으며, 열발생이 많은 것이 단점이다. 또한, 스위칭 레귤레이터는 높은 전력 효율을 가지며, 열발생이 상기 선형 레귤레이터에 비해 낮은 것이 장점이나, 스위칭 동작시 발생하는 노이즈에 의해 출력 레벨 신호에 리플이 발생할 가능성이 높은 것이 단점이다.
또한, 레귤레이터 회로(100)에 입력되는 제1 전원 전압이 노이즈를 포함하는 경우, 레귤레이터 회로(100)의 출력 레벨은 안정된 DC값을 유지할 수 없다. 즉, 리플이 포함된 제2 전원 전압이 출력되는 경우, 양의 전원 전압 ELVDD의 레벨에 의존하는 유기전계발광장치의 구동 전류는 원하지 않는 값을 가지게 되고, 입력되는 데 이터 신호에 상응하는 계조를 표현할 수 없는 문제를 가지게 된다.
상기와 같은 문제점을 해결하기 위한 본 발명의 제1 목적은 안정된 출력값을 얻을 수 있는 유기전계발광장치의 직류 안정화 회로를 제공하는데 있다.
또한, 본 발명의 제2 목적은 상기 직류 안정화 회로를 사용하는 유기전계발광장치의 전원 공급 장치를 제공하는데 있다.
상기 제1 목적을 달성하기 위한 본 발명은, 제1 전원 전압을 공급하는 전원 라인과 기준 전압을 공급하는 기준 전원 사이에 연결되고, 상기 제1 전원 전압에 따라 바이어스 전압을 발생하기 위한 자기 바이어스 회로부; 상기 자기 바이어스 회로부에 연결되고, 상기 바이어스 전압의 변화량을 증폭하기 위한 차동 회로부; 및 상기 차동 회로부에 연결되고, 출력되는 제2 전원 전압의 레벨을 가변 저항을 이용하여 조절하며, 부궤환을 통해 상기 증폭된 바이어스 전압의 변동량을 상쇄시키기 위한 부궤환 회로부를 포함하는 유기전계발광장치의 직류 안정화 회로를 제공한다.
상기 제2 목적을 달성하기 위한 본 발명은, 입력 전원 전압을 수신하고, 제1 레벨을 가진 제1 전원 전압을 출력하기 위한 레귤레이터 회로; 및 상기 레귤레이터 회로에 연결되고, 부궤환을 통해 수신되는 제1 전원 전압의 레벨을 조절하고, 상기 제1 레벨 이하인 제2 레벨을 가지는 제2 전원 전압을 출력하기 위한 직류 안정화 회로를 포함하고, 상기 직류 안정화 회로는, 상기 제1 전원 전압과 기준 전원 사이에 연결된 제1 저항 및 제2 저항을 가지고, 상기 제1 전원 전압에 따라 바이어스 전압을 발생하기 위한 자기 바이어스 회로부; 상기 자기 바이어스 회로부에 연결되고, 상기 바이어스 전압의 변화량을 증폭하기 위한 차동 회로부; 및 상기 차동 회로부에 연결되고, 출력되는 제2 전원 전압의 레벨을 가변 저항을 이용하여 조절하며, 부궤환을 통해 상기 증폭된 바이어스 전압의 변화량을 상쇄시키기 위한 부궤환 회로부를 포함하는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치를 제공한다.
이하, 본 발명에 따른 바람직한 실시예를 첨부된 도면을 참조하여 상세하게 설명한다.
실시예
도 2는 본 발명의 바람직한 실시예에 따른 유기전계발광장치의 직류 안정화 회로를 도시한 회로도이다.
도 2를 참조하면, 직류 안정화 회로(200)는 자기 바이어스 회로부(210), 차동 회로부(230) 및 부궤환 회로부(250)를 가진다.
상기 자기 바이어스 회로부(210)는 제1 전원 전압 Vsupp와 기준 전원 사이에 연결된다. 또한, 자기 바이어스 회로부(210)는 차동 회로부(230)의 정상 동작에 요구되는 바이어스 전압 Vb1을 공급한다. 바람직하게는 상기 자기 바이어스 회로부 (210)는 직렬 연결된 2개의 저항들 R1, R2로 구성된다. 제1 저항 R1은 제1 전원 전압 Vsupp와 차동 회로부(230) 사이에 연결되고, 제2 저항 R2는 제1 저항 R1과 기준 전원 사이에 연결된다.
따라서, 차동 회로부(230)에 인가되는 바이어스 전압 Vb1은 다음의 수학식 1과 같다.
Figure 112005022861097-pat00001
차동 회로부(230)는 한 쌍으로 배치되는 제1 트랜지스터 Q1 및 제2 트랜지스터 Q2를 가진다. 또한, 상기 차동 회로부(230)는 제1 트랜지스터 Q1 의 에미터 단자 및 제2 트랜지스터 Q2의 에미터 단자가 공통 연결된 제1 노드 N1과 기준 전원 사이에 연결된 정전류원 및 상기 제2 트랜지스터 Q2의 컬렉터 단자와 제1 전원 전압 Vsupp 사이에 연결된 제3 저항 R3을 가진다.
또한, 본 실시예에서는 각각의 트랜지스터가 바이폴라 트랜지스터인 것으로 설명을 개진하나, 각각의 트랜지스터는 MOS 트랜지스터일 수도 있다.
상기 제1 트랜지스터 Q1의 베이스 단자에는 상기 자기 바이어스 회로부(210)의 제1 저항 R1 및 제2 저항 R2가 연결되며, 바이어스 전압 Vb1이 인가된다. 또한, 상기 제1 트랜지스터 Q1의 컬렉터 단자에는 제1 전원 전압 Vsupp가 인가되며, 제1 트랜지스터 Q1의 에미터 단자는 제1 노드 N1에 연결된다.
제2 트랜지스터 Q2는 상기 제1 트랜지스터 Q1과 한 쌍으로 배치된다. 즉, 상 기 제2 트랜지스터 Q2의 에미터 단자는 제1 노드 N1에 연결되어, 상기 제1 트랜지스터 Q1의 에미터 단자와 전기적으로 연결되며, 베이스 단자는 부궤환 회로부(250)에 연결된다. 또한, 제2 트랜지스터 Q2의 컬렉터 단자는 제2 노드 N2에 연결된다.
정전류원은 제1 노드 N1과 기준 전원 사이에 연결된다. 따라서, 제1 노드 N1에는 제1 트랜지스터 Q1의 에미터 단자, 제2 트랜지스터 Q2의 에미터 단자 및 정전류원이 연결된다.
제3 저항 R3은 제1 전원 전압 Vsupp와 제2 노드 N2 사이에 연결된다. 또한 상기 제3 저항 R3은 제2 트랜지스터 Q2의 출력 저항의 역할을 수행한다.
부궤환 회로부(250)는 에미터 폴로워(Emitter Follower)(251) 및 전압 변환부(253)를 가진다.
상기 에미터 폴로워(251)는 제3 트랜지스터 Q3 및 제4 저항 R4를 가진다. 상기 제3 트랜지스터 Q3의 베이스 단자는 제2 노드 N2에 연결되고, 에미터 단자는 제3 노드 N3에 연결된다. 상기 제3 노드 N3은 직류 안정화 회로(200)의 출력단이며, 제2 전원 전압 ELVDD를 출력한다. 또한, 제3 트랜지스터 Q3의 컬렉터 단자는 제4 저항 R4에 연결된다. 상기 제4 저항 R4는 제1 전원 전압 Vsupp와 상기 제3 트랜지스터 Q3의 컬렉터 단자 사이에 연결되며, 제3 트랜지스터 Q3의 정적 동작점(Quiescent Operating Point)을 결정한다.
상기 제3 트랜지스터 Q3의 컬렉터 단자는 제4 저항 R4를 통해 제1 전원 전압 Vsupp에 연결되며, 출력 신호는 에미터 단자를 통해 출력되며, 상기 제3 트랜지스터 Q3의 소신호 전압 이득은 실질적으로 1이 된다.
또한, 상기 전압 변환부(253)는 상기 제3 노드 N3 및 기준 전원 사이에 연결된다. 상기 전압 변환부(253)는 제3 노드 N3에 연결된 제5 저항 R5, 상기 제5 저항 R5에 직렬 연결된 가변 저항 VR 및 상기 가변 저항 VR과 기준 전원 사이에 연결된 제6 저항 R6을 가진다. 또한, 상기 제2 트랜지스터 Q2의 베이스 단자는 상기 가변 저항 VR에 연결된다. 바람직하게는, 상기 제5 저항 R5로부터 제3 노드 N3으로 역전류가 흐르는 것을 방지하기 위해 상기 제3 노드 N3과 제5 저항 R5 사이에 정류 역할을 수행하는 제1 다이오드가 개재될 수 있다. 또한, 상기 제3 노드 N3과 제2 전원 전압 ELVDD를 출력하는 출력 단자 사이에는 역전류를 방지하기 위한 제2 다이오드가 개재될 수 있다.
먼저, 본 실시예에 따른 직류 안정화 회로(200)의 출력 레벨은 가변 저항 VR의 조절에 의해 이루어진다. 즉, 가변 저항 VR을 조절하는 경우, 제2 트랜지스터 Q2의 베이스 단자에 인가되는 전압 레벨이 변경되며, 전압 레벨의 변경에 의해 제2 트랜지스터 Q2의 컬렉터와 에미터 단자를 흐르는 전류가 변경된다.
따라서, 제3 트랜지스터 Q3의 베이스 단자에 인가되는 제2 노드 N2의 전압은 변경되며, 제2 노드 N2의 전압 변경에 따라 직류 안정화 회로(200)의 출력단인 제3 노드 N3의 제2 전원 전압 ELVDD의 레벨은 변경된다. 즉, 가변 저항 VR의 저항값의 조절에 의해, 직류 안정화 회로(200)의 출력 레벨이 변경됨을 알 수 있다. 바람직하게는 원하는 레벨을 출력하기 위한 가변 저항 VR의 저항값을 가변 저항 VR의 변경 범위의 중앙값이 되도록 한다.
가변 저항 VR에 의해 결정되는 제2 전원 전압 ELVDD는 유기전계발광장치의 양의 전원 전압 ELVDD로 사용된다. 본 실시예에 따른 직류 안정화 회로(200)는 가변 저항 VR의 조절에 의해 유기전계발광장치를 구성하는 화소들에 공급되는 양의 전원 전압 ELVDD의 레벨을 조절할 수 있다. 특히, 패널의 면적이 대형화되는 경우, 패널에 배치된 화소의 위치에 따라 양의 전원 전압 ELVDD는 변경되며, 발광 동작을 수행하는 화소는 특성이 균일하지 않다는 문제점을 가진다.
따라서, 각각의 화소들에 인가되는 양의 전원 전압 ELVDD의 레벨을 가변 저항 VR을 이용하여 조절한다. 즉, 각각의 화소에 인가되는 양의 전원 전압 ELVDD의 레벨을 개별적으로 조절할 수 있으며, 실시의 형태에 따라 레드, 그린, 블루에 공통으로 인가되는 양의 전원 전압 ELVDD의 레벨을 조절할 수도 있다.
도 3은 본 발명의 바람직한 실시예에 따른 직류 안정화 회로의 차동 회로의 동작을 설명하기 위한 회로도이다.
도 3을 참조하면, 제1 전원 전압 Vsupp가 리플을 가지는 경우, 제1 전원 전압 Vsupp의 레벨은 갑자기 상승하거나 하강한다. 제1 전원 전압 Vsupp의 레벨이 상승하는 경우, 자기 바이어스 회로부(210)의 제1 저항 R1과 제2 저항 R2가 연결된 단자에 공통으로 연결된 제1 트랜지스터 Q1의 베이스 단자에 인가되는 바이어스 전압 Vb1은 상승한다.
상기 제1 트랜지스터 Q1의 베이스 단자에 인가되는 바이어스 전압 Vb1의 상승에 의해 상기 제1 트랜지스터 Q1의 에미터 단자에는 소신호 전류가 발생한다. 즉, 제1 트랜지스터 Q1의 컬렉터 단자에서 에미터 단자로 흐르는 전류 I1은 증가한다. 또한, 제1 노드 N1에는 정전류원이 연결되므로, 제2 트랜지스터 Q2의 컬렉터 단자에서 에미터 단자로 흐르는 전류 I2는 감소한다. 즉, 정전류원을 흐르는 전류 I는 I1+I2이므로 I1의 증가는 I2의 감소를 유발한다. 이는 소신호 해석에서 제1 트랜지스터에 의해 발생된 소신호 전류를 제2 트랜지스터 Q2가 수신하는 것으로 해석된다. 또한, 상기 제2 트랜지스터 Q2를 통과한 소신호 전류는 제3 저항 R3를 통해 전압의 변동량으로 표현된다. 즉, 제2 트랜지스터 Q2를 흐르는 전류 I2가 감소하는 경우, 제2 노드 N2의 전압은 증가한다.
또한, 전원 전압 Vsupp의 레벨이 하강한 경우, 자기 바이어스 회로부(210)의 제1 저항 R1과 제2 저항 R2가 연결된 단자에 공통으로 연결된 제1 트랜지스터 Q1의 베이스 단자에 인가되는 바이어스 전압 Vb1은 하강한다.
상기 제1 트랜지스터 Q1의 베이스 단자에 인가되는 바이어스 전압 Vb1의 하강에 의해 상기 제1 트랜지스터 Q1의 에미터 단자에는 소신호 전류가 발생한다. 즉, 제1 트랜지스터 Q1의 컬렉터 단자에서 에미터 단자로 흐르는 전류 I1은 감소한다. 또한, 제1 노드 N1에는 정전류원이 연결되므로, 제2 트랜지스터 Q2의 컬렉터 단자에서 에미터 단자로 흐르는 전류 I2는 증가한다. 즉, 정전류원을 흐르는 전류 I는 I1+I2이므로 I1의 감소는 I2의 증가를 유발한다. 제2 트랜지스터 Q2를 흐르는 전류 I2가 감소하는 경우, 제3 저항 R3에서의 전압 강하량은 감소하므로 제2 노드 N2의 전압은 증가한다.
도 4는 본 발명의 바람직한 실시예에 따른 부궤환 회로부의 동작을 설명하기 위한 회로도이다.
도 4를 참조하면, 제2 트랜지스터 Q2를 흐르는 전류 I2가 감소하는 경우, 제 2 노드 N2의 레벨은 상승한다. 상기 제2 노드 N2의 레벨 상승은 제1 전원 전압 Vsupp의 상승 및 제3 저항 R3에서의 전류 I2의 감소에 의한 전압 강하의 감소에 기인한 것이다.
제2 노드 N2의 레벨이 상승하는 경우, 에미터 폴로워 구조를 가지는 제3 트랜지스터 Q3의 제3 노드 N3의 레벨은 상승한다. 따라서, 전압 변환부(250)의 가변 저항 VR을 흐르는 전류는 증가하고, 이는 제2 트랜지스터 Q2의 베이스 단자의 전압의 상승으로 나타난다.
그러나, 상기 제2 트랜지스터 Q2의 컬렉터와 에미터를 흐르는 전류 I2는 감소되어야 하므로, 실질적으로 제2 트랜지스터 Q2의 베이스 단자의 전압은 하강되어야 한다. 즉, 제2 트랜지스터 Q2를 통해 전류 I2를 감소하고자 하는 동작과 제3 트랜지스터 Q3를 통해 제3 노드 N3의 전압을 상승하고자 하는 동작은 서로 상쇄되어 제3 노드 N3의 제2 전원 전압 ELVDD의 변동을 최소화하는 동작을 유발한다.
즉, 제2 트랜지스터 Q2, 제2 노드 N2, 제3 트랜지스터 Q3 및 전압 변환부(250)에 의한 부궤환 동작이 수행되어, 직류 안정화 회로의 출력은 일정한 레벨을 유지한다.
또한, 제1 전원 전압 Vspp의 레벨이 갑자기 하강하는 경우, 제1 트랜지스터 Q1의 컬렉터에서 에미터 단자로 흐르는 전류 I1은 감소하며, 제2 트랜지스터 Q2의 컬렉터 단자에서 에미터 단자로 흐르는 전류 I2는 증가한다. 제2 트랜지스터 Q2를 흐르는 전류 I2의 증가에 의해 제2 노드 N2의 레벨은 감소한다. 상기 제2 노드 N2의 레벨 하강은 제1 전원 전압 Vsupp의 하강 및 제3 저항 R3에서의 전류 I2의 증가 에 의한 전압 강하의 증가에 기인한 것이다.
제2 노드 N2의 레벨이 하강하는 경우, 에미터 폴로워 구조를 가지는 제3 트랜지스터 Q3의 제3 노드 N3의 레벨은 감소한다. 따라서, 전압 변환부(250)의 가변 저항 VR을 흐르는 전류는 감소하고, 이는 제2 트랜지스터 Q2의 베이스 단자의 전압의 하강으로 나타난다.
그러나, 상기 제2 트랜지스터 Q2의 컬렉터와 에미터를 흐르는 전류 I2는 증가되어야 하므로, 실질적으로 제2 트랜지스터 Q2의 베이스 단자의 전압은 증가되어야 한다. 즉, 제2 트랜지스터 Q2를 흐르는 전류 I2를 증가하고자 하는 동작과 제3 트랜지스터 Q3을 통해 제3 노드 N3의 전압을 감소시키고자 하는 동작은 서로 상쇄되어 제3 노드 N3의 전압 변동을 최소화하는 동작을 유발한다.
즉, 제2 트랜지스터 Q2, 제2 노드 N2, 제3 트랜지스터 Q3 및 전압 변환부(250)에 의한 부궤환 동작이 수행되어, 직류 안정화 회로의 출력은 일정한 레벨을 유지한다.
도 5는 본 발명의 바람직한 실시예에 따른 유기전계발광장치의 전원 공급 장치를 도시한 블록도이다.
도 5를 참조하면, 본 발명에 따른 유기전계발광장치의 전원 공급 장치는 레귤레이터 회로(100) 및 직류 안정화 회로(200)를 가진다.
상기 레귤레이터 회로(100)는 입력 전원 전압을 수신하고, 제1 레벨을 가지는 제1 전원 전압을 출력한다. 또한, 상기 입력 전원 전압은 유기전계발광장치의 외부로부터 직접 인가되거나 유기전계발광장치의 내부에 구비된 어댑터의 출력일 수 있다. 상기 어댑터는 외부로부터 수신된 전원을 다수의 레벨을 가진 전원 전압으로 변경한다. 또한, 상기 레귤레이터 회로(100)는 선형 레귤레이터(Series Regulator)나 스위칭 레귤레이터(Switching Regulator)일 수도 있다.
상기 레귤레이터 회로(100)의 출력인 제1 전원 전압은 직류 안정화 회로(200)에 인가된다. 상기 직류 안정화 회로(200)는 상기 도 2 내지 도 4에 도시된 바와 동일한 구성 및 동작을 가진다. 따라서, 직류 안정화 회로(200)는 제1 전원 전압에 포함된 리플 성분이나 노이즈 성분을 제거하고, 제1 레벨 이하의 제2 레벨을 가지는 제2 전원 전압을 출력한다.
제2 전원 전압은 유기전계발광장치를 구성하는 화소의 구동에 요구되는 ELVDD 가 된다. 또한, 상기 제2 전원 전압은 상기 도 5에 도시된 바와 같이 R화소(300), G화소(310) 및 B화소(330)에 공통으로 인가될 수 있으며, 상기 R화소(300), G화소(310) 및 B화소(330) 각각에 독립적으로 인가될 수 있다.
따라서, 본 발명에 따른 직류 안정화 회로는 레귤레이터 회로의 출력인 제1 전원 전압에 포함된 리플 성분 또는 노이즈 성분을 제거하며, 출력 레벨을 가변 저항을 통해 조절할 수 있다.
상기와 같은 본 발명에 따르면, 직류 안정화 회로는 차동 회로부에 연결된 부궤환 회로부를 통해 인가되는 전원 전압의 레벨을 조절하고, 인가되는 전원 전압의 변동을 최소화할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (15)

  1. 제1 전원 전압과 기준 전원 사이에 연결되고, 상기 제1 전원 전압에 따라 바이어스 전압을 발생하기 위한 자기 바이어스 회로부;
    상기 자기 바이어스 회로부에 연결되고, 상기 바이어스 전압의 변화량을 증폭하기 위한 차동 회로부; 및
    상기 차동 회로부에 연결되고, 출력되는 제2 전원 전압의 레벨을 가변 저항을 이용하여 조절하며, 부궤환을 통해 상기 증폭된 바이어스 전압의 변화량을 상쇄시키기 위한 부궤환 회로부를 포함하는 직류 안정화 회로.
  2. 제1 항에 있어서, 상기 자기 바이어스 회로부는,
    상기 제1 전원 전압에 연결된 제1 저항; 및
    상기 제1 저항과 상기 기준 전원 사이에 연결되고, 상기 차동 회로부에 상기 바이어스 전압을 인가하기 위한 제2 저항을 가지는 것을 특징으로 하는 직류 안정화 회로.
  3. 제2항에 있어서, 상기 차동 회로부는,
    상기 바이어스 전압을 수신하고, 상기 바이어스 전압의 변화량에 상응하는 소신호 전류를 발생하기 위한 제1 트랜지스터;
    상기 제1 트랜지스터와 한 쌍을 이루며, 상기 소신호 전류를 수신하기 위한 제2 트랜지스터;
    상기 제1 전원 전압과 상기 제2 트랜지스터 사이에 연결되고, 상기 부궤환 회로부에 상기 소신호 전류에 따른 전압 변환량을 전달하기 위한 제3 저항; 및
    상기 제1 트랜지스터 및 상기 제2 트랜지스터가 연결된 공통 노드와 상기 기준 전원 사이에 연결된 정전류원을 포함하는 것을 특징으로 하는 직류 안정화 회로.
  4. 제3항에 있어서, 상기 부궤환 회로부는,
    상기 제3 저항에 의해 발생된 상기 소신호 전류에 따른 전압 변환량을 수신하고, 이를 출력단에 전달하기 위한 에미터 폴로워; 및
    상기 에미터 폴로워와 기준 전원 사이에 연결되고, 상기 가변 저항을 이용하여 상기 제2 트랜지스터에 상기 소신호 전류에 따른 전압 변환량을 부궤환하기 위한 전압 변환부를 가지는 것을 특징으로 하는 직류 안정화 회로.
  5. 제4항에 있어서, 상기 에미터 폴로워는,
    상기 소신호 전류에 따른 전압 변환량을 수신하고, 이를 출력단에 전달하기 위한 제3 트랜지스터; 및
    상기 제1 전원 전압과 상기 제3 트랜지스터 사이에 연결되고, 상기 제3 트랜지스터의 정적 동작점을 설정하기 위한 제4 저항을 가지는 것을 특징으로 하는 직류 안정화 회로.
  6. 제5항에 있어서, 상기 전압 변환부는,
    상기 제3 트랜지스터의 출력 단에 연결된 제5 저항;
    상기 제5 저항에 연결되고, 상기 제2 트랜지스터에 바이어스 전압을 공급하기 위한 가변 저항; 및
    상기 가변 저항과 기준 전원 사이에 연결되는 제6 저항을 포함하는 것을 특징으로 하는 직류 안정화 회로.
  7. 제6항에 있어서, 상기 전압 변환부는,
    상기 제3 트랜지스터의 출력 단자와 제5 저항 사이에 연결되고, 상기 가변 저항으로부터 상기 제3 트랜지스터로 흐르는 역전류를 차단하기 위한 제1 다이오드를 더 포함하는 것을 특징으로 하는 직류 안정화 회로.
  8. 제7항에 있어서, 상기 전압 변환부는,
    상기 제3 트랜지스터의 에미터 단자와 상기 전압 변환부의 출력 단자 사이에 연결되고, 상기 전압 변환부의 출력 단자로부터 인입되는 역전류를 차단하기 위한 제2 다이오드를 더 포함하는 것을 특징으로 하는 직류 안정화 회로.
  9. 입력 전원 전압을 수신하고, 제1 레벨을 가진 제1 전원 전압을 출력하기 위한 레귤레이터 회로; 및
    상기 레귤레이터 회로에 연결되고, 부궤환을 통해 수신되는 제1 전원 전압의 레벨을 조절하고, 상기 제1 레벨 이하인 제2 레벨을 가지는 제2 전원 전압을 출력하기 위한 직류 안정화 회로를 포함하고,
    상기 직류 안정화 회로는,
    상기 제1 전원 전압과 기준 전원 사이에 연결된 제1 저항 및 제2 저항을 가지고, 상기 제1 전원 전압에 따라 바이어스 전압을 발생하기 위한 자기 바이어스 회로부;
    상기 자기 바이어스 회로부에 연결되고, 상기 바이어스 전압의 변화량을 증폭하기 위한 차동 회로부; 및
    상기 차동 회로부에 연결되고, 출력되는 제2 전원 전압의 레벨을 가변 저항을 이용하여 조절하며, 부궤환을 통해 상기 증폭된 바이어스 전압의 변화량을 상쇄시키기 위한 부궤환 회로부를 포함하는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치.
  10. 제9항에 있어서, 상기 차동 회로부는,
    상기 바이어스 전압을 수신하고, 상기 바이어스 전압의 변화량에 상응하는 소신호 전류를 발생하기 위한 제1 트랜지스터;
    상기 제1 트랜지스터와 한 쌍을 이루며, 상기 소신호 전류를 수신하기 위한 제2 트랜지스터;
    상기 제1 전원 전압과 상기 제2 트랜지스터 사이에 연결되고, 상기 부궤환 회로부에 상기 소신호 전류에 따른 전압 변환량을 전달하기 위한 제3 저항; 및
    상기 제1 트랜지스터 및 상기 제2 트랜지스터가 연결된 공통 노드와 상기 기준 전원 사이에 연결된 정전류원을 포함하는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치.
  11. 제10항에 있어서, 상기 부궤환 회로부는,
    상기 제3 저항에 의해 발생된 상기 소신호 전류에 따른 전압 변환량을 수신하고, 이를 출력단에 전달하기 위한 에미터 폴로워; 및
    상기 에미터 폴로워와 기준 전원 사이에 연결되고, 상기 가변 저항을 이용하여 상기 제2 트랜지스터에 상기 소신호 전류에 따른 전압 변환량을 부궤환하기 위한 전압 변환부를 가지는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치.
  12. 제11항에 있어서, 상기 에미터 폴로워는,
    상기 소신호 전류에 따른 전압 변환량을 수신하고, 이를 출력단에 전달하기 위한 제3 트랜지스터; 및
    상기 제1 전원 전압과 상기 제3 트랜지스터 사이에 연결되고, 상기 제3 트랜지스터의 정적 동작점을 설정하기 위한 제4 저항을 가지는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치.
  13. 제12항에 있어서, 상기 전압 변환부는,
    상기 제3 트랜지스터의 출력 단에 연결된 제5 저항;
    상기 제5 저항에 연결되고, 상기 제2 트랜지스터에 바이어스 전압을 공급하기 위한 가변 저항; 및
    상기 가변 저항과 기준 전원 사이에 연결되는 제6 저항을 포함하는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치.
  14. 제13항에 있어서, 상기 전압 변환부는,
    상기 제3 트랜지스터의 출력 단자와 제5 저항 사이에 연결되고, 상기 가변 저항으로부터 상기 제3 트랜지스터로 흐르는 역전류를 차단하기 위한 제1 다이오드를 더 포함하는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치.
  15. 제14항에 있어서, 상기 전압 변환부는,
    상기 제3 트랜지스터의 에미터 단자와 상기 전압 변환부의 출력 단자 사이에 연결되고, 상기 전압 변환부의 출력 단자로부터 인입되는 역전류를 차단하기 위한 제2 다이오드를 더 포함하는 것을 특징으로 하는 유기전계발광장치의 전원 공급 장치.
KR1020050036391A 2005-04-29 2005-04-29 유기전계발광장치의 직류 안정화 회로 및 이를 이용하는전원 공급 장치 KR100721578B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050036391A KR100721578B1 (ko) 2005-04-29 2005-04-29 유기전계발광장치의 직류 안정화 회로 및 이를 이용하는전원 공급 장치
US11/412,356 US7812834B2 (en) 2005-04-29 2006-04-26 DC stabilization circuit for organic electroluminescent display device and power supply using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050036391A KR100721578B1 (ko) 2005-04-29 2005-04-29 유기전계발광장치의 직류 안정화 회로 및 이를 이용하는전원 공급 장치

Publications (2)

Publication Number Publication Date
KR20060114453A KR20060114453A (ko) 2006-11-07
KR100721578B1 true KR100721578B1 (ko) 2007-05-23

Family

ID=37234403

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050036391A KR100721578B1 (ko) 2005-04-29 2005-04-29 유기전계발광장치의 직류 안정화 회로 및 이를 이용하는전원 공급 장치

Country Status (2)

Country Link
US (1) US7812834B2 (ko)
KR (1) KR100721578B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100962916B1 (ko) 2008-08-06 2010-06-10 삼성모바일디스플레이주식회사 드라이버 ic 및 그를 이용한 유기전계발광표시장치
TWI423729B (zh) * 2010-08-31 2014-01-11 Au Optronics Corp 整合放大器的源級驅動器
KR101451744B1 (ko) * 2011-10-12 2014-10-16 엘지디스플레이 주식회사 유기발광소자표시장치
KR20130142734A (ko) 2012-06-20 2013-12-30 삼성디스플레이 주식회사 액정 표시 장치 및 액정 표시 장치의 제조 방법
KR20140000075A (ko) * 2012-06-22 2014-01-02 삼성디스플레이 주식회사 파워 유닛 및 이를 구비하는 유기 발광 표시 장치
KR20140050268A (ko) 2012-10-19 2014-04-29 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이를 위한 감마 기준 전압 생성 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0144590B1 (ko) * 1995-07-31 1998-08-17 구자홍 모니터의 화면 밝기 자동 조정회로

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4241294A (en) * 1979-05-23 1980-12-23 General Electric Company Brightness control circuit for a vacuum fluorescent display
DE3071642D1 (en) * 1979-12-19 1986-07-24 Seiko Epson Corp A voltage regulator for a liquid crystal display
US5089810A (en) * 1990-04-09 1992-02-18 Computer Accessories Corporation Stacked display panel construction and method of making same
US5583528A (en) * 1990-07-13 1996-12-10 Citizen Watch Co., Ltd. Electrooptical display device
JPH07135625A (ja) * 1993-11-10 1995-05-23 Fujitsu Ltd 液晶表示装置のコントラスト調整回路
KR0136966B1 (ko) * 1994-01-26 1998-04-28 김광호 시야각 조절기능을 구비한 액정표시장치용 그레이 전압 발생장치
JP3106078B2 (ja) * 1994-12-28 2000-11-06 シャープ株式会社 液晶駆動用電源
US5793342A (en) * 1995-10-03 1998-08-11 Planar Systems, Inc. Resonant mode active matrix TFEL display excitation driver with sinusoidal low power illumination input
JPH09218388A (ja) * 1996-02-09 1997-08-19 Hosiden Corp 液晶表示装置
JP3554135B2 (ja) * 1997-04-24 2004-08-18 ローム株式会社 Lcdドライバ
JP3478989B2 (ja) * 1999-04-05 2003-12-15 Necエレクトロニクス株式会社 出力回路
JP3661651B2 (ja) * 2002-02-08 2005-06-15 セイコーエプソン株式会社 基準電圧発生回路、表示駆動回路及び表示装置
JP3687648B2 (ja) * 2002-12-05 2005-08-24 セイコーエプソン株式会社 電源供給方法及び電源回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0144590B1 (ko) * 1995-07-31 1998-08-17 구자홍 모니터의 화면 밝기 자동 조정회로

Also Published As

Publication number Publication date
US20060245521A1 (en) 2006-11-02
KR20060114453A (ko) 2006-11-07
US7812834B2 (en) 2010-10-12

Similar Documents

Publication Publication Date Title
JP5233136B2 (ja) 定電流回路及び定電流回路を使用した発光ダイオード駆動装置
US6963323B2 (en) Power supply and reference voltage circuit for TFT LCD source driver
JP3260263B2 (ja) レーザー・ダイオード駆動装置
JP4163002B2 (ja) 自発光型表示装置
KR100721578B1 (ko) 유기전계발광장치의 직류 안정화 회로 및 이를 이용하는전원 공급 장치
KR101362037B1 (ko) 구동 장치, oled 패널 및 oled 패널의 구동 방법
US20130063498A1 (en) Display apparatus
TWI419608B (zh) 發光二極體驅動裝置
US20210174742A1 (en) Display device and method for driving the same
JP5193003B2 (ja) Led駆動装置及びled駆動制御方法
WO2017154128A1 (ja) 半導体発光装置
KR20210080734A (ko) 화소의 특성을 센싱하는 화소센싱장치 및 패널구동장치
CN114974116B (zh) 像素驱动电路及像素驱动方法
US20060145961A1 (en) Active matrix electroluminescence light emitting display and power supply circuit thereof
KR100267376B1 (ko) 전계 방출 표시기의 캐소드 구동장치
JP2006100555A (ja) 発光素子駆動回路および前置増幅回路
JP2006253266A (ja) 発光素子駆動回路、発光素子駆動方法および光送信装置
JP2013083471A (ja) 過電流検出回路
JP5034182B2 (ja) 電圧供給回路
JP2009272321A (ja) 半導体レーザ駆動回路
KR100257567B1 (ko) 스위치드 저항을 사용한 전류제어 방식의 계조처리 전계방출표시소자 구동회로
KR100262337B1 (ko) 스위치드 저항을 사용한 전류제어 방식의 계조처리 전계방출표시소자 구동회로
KR20220094696A (ko) 아날로그 디지털 컨버터 및 그를 포함하는 표시장치
KR101165428B1 (ko) 구동 회로 및 이를 포함하는 구동 장치
CN115394255A (zh) 一种硅基显示面板和显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140430

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150430

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180502

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190429

Year of fee payment: 13