KR100708743B1 - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR100708743B1
KR100708743B1 KR1020060009350A KR20060009350A KR100708743B1 KR 100708743 B1 KR100708743 B1 KR 100708743B1 KR 1020060009350 A KR1020060009350 A KR 1020060009350A KR 20060009350 A KR20060009350 A KR 20060009350A KR 100708743 B1 KR100708743 B1 KR 100708743B1
Authority
KR
South Korea
Prior art keywords
dielectric layer
substrate
sustain electrode
passivation layer
display panel
Prior art date
Application number
KR1020060009350A
Other languages
Korean (ko)
Inventor
김윤희
강경두
김세종
소현
김현
한진원
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060009350A priority Critical patent/KR100708743B1/en
Application granted granted Critical
Publication of KR100708743B1 publication Critical patent/KR100708743B1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K17/00Methods or arrangements for effecting co-operative working between equipments covered by two or more of main groups G06K1/00 - G06K15/00, e.g. automatic card files incorporating conveying and reading operations
    • G06K17/0022Methods or arrangements for effecting co-operative working between equipments covered by two or more of main groups G06K1/00 - G06K15/00, e.g. automatic card files incorporating conveying and reading operations arrangements or provisious for transferring data to distant stations, e.g. from a sensing device

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 유지 전극쌍 인근 유전체 및 보호막의 내전압 등의 특성이 향상된 플라즈마 디스플레이 패널을 위하여, (i) 서로 대향되도록 배치된 제 1 기판 및 제 2 기판과, (ii) 상기 제 1 기판과 상기 제 2 기판 사이에 배치되고, 상기 제 1 기판 및 상기 제 2 기판과 함께 가스방전이 일어나는 방전셀들을 한정하는 격벽과, (iii) 상기 방전셀에 대응하도록 일 방향으로 연장되고, 상호 이격되어 배치되는 제 1 유지 전극과 제 2 유지 전극을 구비하는 복수개의 유지 전극쌍들과, (iv) 상기 유지 전극쌍들을 덮으며, 상기 각 유지 전극쌍의 제 1 유지 전극과 제 2 유지 전극 사이에 대응하는 홈이 형성되도록 배치되는 제 1 유전체층과, (v) 상기 제 1 유전체층에 의해 형성된 홈의 적어도 일부를 덮는 제 1 보호막과, (vi) 상기 제 1 유전체층을 덮는 제 2 보호막과, (vii) 상기 유지 전극쌍들과 교차하도록 배치되는 복수개의 어드레스 전극들과, (viii) 상기 방전셀들 내에 배치되는 형광체층과, (ix) 상기 방전셀들 내에 배치되는 방전가스를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.The present invention provides a plasma display panel having improved characteristics such as dielectric strength and dielectric strength near a sustain electrode pair, including (i) a first substrate and a second substrate disposed to face each other, and (ii) the first substrate and the second substrate. A partition wall disposed between two substrates, the partition walls defining discharge cells in which gas discharge occurs together with the first substrate and the second substrate, and (iii) extending in one direction so as to correspond to the discharge cells, and spaced apart from each other. A plurality of sustain electrode pairs having a first sustain electrode and a second sustain electrode, and (iv) covering the sustain electrode pairs and corresponding between the first sustain electrode and the second sustain electrode of each sustain electrode pair A first dielectric layer arranged to form a groove, (v) a first protective film covering at least a portion of the groove formed by the first dielectric layer, (vi) a second protective film covering the first dielectric layer, and (vii) theAnd a plurality of address electrodes arranged to intersect the storage electrode pairs, (viii) a phosphor layer disposed in the discharge cells, and (ix) a discharge gas disposed in the discharge cells. Provide a display panel.

Description

플라즈마 디스플레이 패널{Plasma display panel}Plasma display panel {Plasma display panel}

도 1은 종래의 플라즈마 디스플레이 패널을 개략적으로 도시하는 분해 사시도이다.1 is an exploded perspective view schematically showing a conventional plasma display panel.

도 2는 도 1 의 II-II 선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.FIG. 2 is a cross-sectional view schematically showing a cross section taken along the line II-II of FIG. 1.

도 3 및 도 4는 종래의 플라즈마 디스플레이 패널의 유전체 및 이를 덮는 보호막의 단면 개략적으로 보여주는 사진들이다.3 and 4 are cross-sectional views schematically showing a dielectric of a conventional plasma display panel and a protective film covering the dielectric.

도 5 및 도 6은 종래의 플라즈마 디스플레이 패널의 유전체를 덮는 보호막의 표면을 개략적으로 보여주는 사진들이다.5 and 6 are photographs schematically showing a surface of a protective film covering a dielectric of a conventional plasma display panel.

도 7은 본 발명의 바람직한 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 분해 사시도이다.7 is an exploded perspective view schematically illustrating a plasma display panel according to an exemplary embodiment of the present invention.

도 8은 도 7의 VIII-VIII 선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.8 is a cross-sectional view schematically showing a cross section taken along the line VIII-VIII in FIG. 7.

도 9는 본 발명의 바람직한 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.9 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

도 10은 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.10 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

도 11은 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.11 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

도 12는 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.12 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

도 13은 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널의 격벽 구조를 개략적으로 도시하는 평면도이다.13 is a plan view schematically illustrating a barrier rib structure of a plasma display panel according to another exemplary embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

200: 플라즈마 디스플레이 패널 211: 제 1 기판200: plasma display panel 211: first substrate

212: 제 1 유지 전극 213: 제 2 유지 전극212: first sustain electrode 213: second sustain electrode

214: 유지 전극쌍 215: 제 1 유전체층214: sustain electrode pair 215: first dielectric layer

216: 제 2 보호막 217: 제 1 보호막216: second protective film 217: first protective film

221: 제 2 기판 222: 어드레스 전극221: second substrate 222: address electrode

223: 제 2 유전체층 224: 격벽223: second dielectric layer 224: partition wall

본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 더 상세하게는 유지 전극쌍 인근 유전체 및 보호막의 내전압 등의 특성이 향상된 플라즈마 디스플레이 패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel having improved characteristics such as dielectric strength of a dielectric near a sustain electrode pair and a protective film.

일반적으로 플라즈마 디스플레이 패널(Plasma display panel)은 기체방전으 로 생성된 자외선으로 형광체를 여기시켜 소정의 영상을 구현하는 평판 디스플레이 패널로서, 박형화가 가능하고 고해상도의 대화면 구성이 가능하여 차세대 박형 평판 디스플레이 패널로서 각광받고 있다. 이러한 플라즈마 디스플레이 패널에는 유지 전극쌍이 구비되는데, 이 유지 전극쌍의 보호를 위해 유전체와 보호막 등이 구비된다.In general, a plasma display panel is a flat panel display panel that realizes a predetermined image by exciting phosphors by ultraviolet rays generated by gas discharge, and is a next-generation thin flat panel display panel that can be thinned and composed of a large screen with high resolution. As the spotlight. The plasma display panel includes a storage electrode pair, and a dielectric, a protective film, and the like are provided to protect the storage electrode pair.

도 1에는 종래의 플라즈마 디스플레이 패널의 일 예가 도시되어 있으며, 도 2에는 도 1의 II-II선을 따라 취한 단면이 도시되어 있다. 1 illustrates an example of a conventional plasma display panel, and FIG. 2 illustrates a cross section taken along line II-II of FIG. 1.

이 플라즈마 디스플레이 패널(100)은 서로 대향된 제 1 기판(111)과 제 2 기판(121)을 구비한다. 제 1 기판의 제 2 기판 방향의 면(111a) 상에는 유지 전극쌍(114)들이 배치되고, 이 유지 전극쌍들을 덮는 제 1 유전체층(115) 및 제 1 유전체층(115)을 덮는 보호막(116)이 구비된다. 유지 전극쌍은 제 1 유지 전극(X전극)(112)과 제 2 유지 전극(Y전극)(113)을 구비하며, 이 제 1 유지 전극(112)과 제 2 유지 전극(113)은 각각 투명전극(112b, 113b)과 버스전극(112a, 113a)을 구비한다. 제 1 기판(111)에 대향된 제 2 기판(121)의 제 1 기판 방향의 면(121a) 상에는 서로 평행하게 배치된 어드레스 전극(122)들이 구비되고, 이 어드레스 전극(122)들을 덮는 제 2 유전체층(123), 제 2 유전체층(123) 상에 형성된 격벽(124), 그리고 제 2 유전체층(123)의 제 1 기판(111) 방향의 면과 격벽(124)의 측면에 형성된 형광체층(125)이 구비된다.The plasma display panel 100 includes a first substrate 111 and a second substrate 121 that face each other. The storage electrode pairs 114 are disposed on the surface 111a of the first substrate in the direction of the second substrate, and the first dielectric layer 115 covering the storage electrode pairs and the passivation layer 116 covering the first dielectric layer 115 are formed. It is provided. The sustain electrode pair includes a first sustain electrode (X electrode) 112 and a second sustain electrode (Y electrode) 113, and the first sustain electrode 112 and the second sustain electrode 113 are each transparent. Electrodes 112b and 113b and bus electrodes 112a and 113a are provided. On the surface 121a of the second substrate 121 facing the first substrate 111 in the direction of the first substrate, address electrodes 122 disposed in parallel with each other are provided, and a second covering the address electrodes 122 is provided. The dielectric layer 123, the partition wall 124 formed on the second dielectric layer 123, and the phosphor layer 125 formed on the side of the partition wall 124 and the surface of the second dielectric layer 123 in the direction of the first substrate 111. Is provided.

이때, 제 1 유지 전극(112)과 제 2 유지 전극(113) 사이의 방전이 더욱 효율적으로 이루어지도록 하기 위하여, 제 1 유지 전극(112)과 제 2 유지 전극(113)을 덮는 제 1 유전체층(115)의 제 1 유지 전극(112)과 제 2 유지 전극(113) 사이에 대응하는 부분에 홈(115a)이 형성되도록 한다.At this time, the first dielectric layer covering the first sustain electrode 112 and the second sustain electrode 113 in order to more efficiently discharge between the first sustain electrode 112 and the second sustain electrode 113. The groove 115a is formed in a portion corresponding to the first storage electrode 112 and the second storage electrode 113 of 115.

그러나 이러한 종래의 플라즈마 디스플레이 패널에 있어서, 제 1 유전체층(115)에 형성된 홈(115a) 부분이 제 1 유전체층(115)을 덮는 보호막(116)에 의해 효과적으로 보호되지 않는다는 문제점이 있었다.However, in the conventional plasma display panel, there is a problem that the groove 115a formed in the first dielectric layer 115 is not effectively protected by the protective film 116 covering the first dielectric layer 115.

도 3 및 도 4는 종래의 플라즈마 디스플레이 패널의 제 1 유전체층(115) 및 이를 덮는 보호막(116)의 단면 개략적으로 보여주는 사진이다. 도 3의 경우는 제 1 유전체층(115)의 평탄한 부분을 보여주는 사진이고, 도 4의 경우는 제 1 유전체층(115)에 형성된 홈의 측면 부분을 보여주는 사진이다.3 and 4 are cross-sectional views schematically showing a first dielectric layer 115 and a protective layer 116 covering the first dielectric layer 115 of the conventional plasma display panel. 3 is a photograph showing a flat portion of the first dielectric layer 115, and FIG. 4 is a photograph showing a side portion of the groove formed in the first dielectric layer 115.

도 4에서 알 수 있는 바와 같이, 종래의 플라즈마 디스플레이 패널의 제 1 유전체층(115)의 홈의 측면(또는 경사면, 이하 동일)에 형성된 보호막(116)의 두께(t2)는 제 1 유전체층(115)의 평탄한 부분 상에 형성된 보호막(116)의 두께(t1)보다 얇다. 따라서 그와 같은 부분에서 보호막(116)이 제 1 유전체층(115)을 효과적으로 보호하지 못한다는 문제점이 있었다. 그 결과 종래의 플라즈마 디스플레이 패널의 경우 제 1 유지 전극(112)과 제 2 유지 전극(113) 사이의 절연 파괴 전압이 낮아지고 방전 안정성이 저하된다는 문제점이 있었다.As can be seen in FIG. 4, the thickness t2 of the protective film 116 formed on the side surface (or the inclined surface, hereinafter same) of the groove of the first dielectric layer 115 of the conventional plasma display panel is the first dielectric layer 115. It is thinner than the thickness t1 of the protective film 116 formed on the flat portion of. Therefore, there is a problem that the protective film 116 does not effectively protect the first dielectric layer 115 in such a portion. As a result, in the conventional plasma display panel, there is a problem that the dielectric breakdown voltage between the first sustain electrode 112 and the second sustain electrode 113 is lowered and the discharge stability is lowered.

한편, 도 5 및 도 6은 종래의 플라즈마 디스플레이 패널의 유전체를 덮는 보호막의 표면을 개략적으로 보여주는 사진들로서, 도 5는 제 1 유전체층(115)의 평탄한 부분 상에 형성된 보호막(116)의 사진이고 도 6은 제 1 유전체층(115)의 홈의 측면에 형성된 보호막(116)의 사진이다. 도 5에서 알 수 있는 바와 같이 제 1 유전 체층(115)의 평탄한 부분 상에 형성된 보호막(116)의 배향성과 그레인 사이즈는 균일하나, 도 6에서 알 수 있는 바와 같이 제 1 유전체층(115)의 홈의 측면에 형성된 보호막(116)은 배향성과 그레인 사이즈가 균일하지 않다. 따라서 내스퍼터링 특성이 저하되어 방전 안정성이 저하되고 절연 파괴 전압이 낮아진다는 문제점이 있었다.5 and 6 are photographs schematically showing a surface of a protective film covering a dielectric of a conventional plasma display panel. FIG. 5 is a photograph of a protective film 116 formed on a flat portion of the first dielectric layer 115. 6 is a photograph of the protective film 116 formed on the side of the groove of the first dielectric layer 115. As can be seen in FIG. 5, the orientation and grain size of the passivation layer 116 formed on the flat portion of the first dielectric layer 115 are uniform, but as can be seen in FIG. 6, the groove of the first dielectric layer 115 is shown. The protective film 116 formed on the side surface of the film is not uniform in orientation and grain size. Therefore, there is a problem that the sputtering resistance is lowered, the discharge stability is lowered and the dielectric breakdown voltage is lowered.

본 발명은 상기와 같은 문제점을 포함하여 여러 문제점들을 해결하기 위한 것으로서, 유지 전극쌍 인근 유전체 및 보호막의 내전압 등의 특성이 향상된 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.SUMMARY OF THE INVENTION The present invention has been made to solve various problems including the above problems, and an object thereof is to provide a plasma display panel having improved characteristics such as dielectric strength of a dielectric near a sustain electrode pair and a protective film.

본 발명은 (i) 서로 대향되도록 배치된 제 1 기판 및 제 2 기판과, (ii) 상기 제 1 기판과 상기 제 2 기판 사이에 배치되고, 상기 제 1 기판 및 상기 제 2 기판과 함께 가스방전이 일어나는 방전셀들을 한정하는 격벽과, (iii) 상기 방전셀에 대응하도록 일 방향으로 연장되고, 상호 이격되어 배치되는 제 1 유지 전극과 제 2 유지 전극을 구비하는 복수개의 유지 전극쌍들과, (iv) 상기 유지 전극쌍들을 덮으며, 상기 각 유지 전극쌍의 제 1 유지 전극과 제 2 유지 전극 사이에 대응하는 홈이 형성되도록 배치되는 제 1 유전체층과, (v) 상기 제 1 유전체층에 의해 형성된 홈의 적어도 일부를 덮는 제 1 보호막과, (vi) 상기 제 1 유전체층을 덮는 제 2 보호막과, (vii) 상기 유지 전극쌍들과 교차하도록 배치되는 복수개의 어드레스 전극들과, (viii) 상기 방전셀들 내에 배치되는 형광체층과, (ix) 상기 방전셀들 내에 배치되는 방전가스를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.The present invention provides a gas discharge method comprising: (i) a first substrate and a second substrate disposed to face each other, and (ii) a gap between the first substrate and the second substrate, and together with the first substrate and the second substrate. A plurality of storage electrode pairs including a partition wall defining the discharge cells that occur, (iii) a first storage electrode and a second storage electrode which extend in one direction so as to correspond to the discharge cells, and are spaced apart from each other; (iv) a first dielectric layer covering the storage electrode pairs, the first dielectric layer being disposed such that a groove is formed between the first storage electrode and the second storage electrode of each storage electrode pair; and (v) by the first dielectric layer. A first passivation film covering at least a portion of the formed groove, (vi) a second passivation film covering the first dielectric layer, (vii) a plurality of address electrodes disposed to intersect the pair of storage electrodes, and (viii) the Disposed in the discharge cells A phosphor display panel is provided, and (ix) a discharge gas disposed in the discharge cells.

이러한 본 발명의 다른 특징에 의하면, 상기 유지 전극쌍들은 상기 제 1 기판의 상기 제 2 기판 방향의 면 상에 배치되는 것으로 할 수 있다.According to another aspect of the present invention, the sustain electrode pairs may be disposed on a surface of the first substrate in the direction of the second substrate.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막은 상기 제 1 유전체층에 의해 형성된 홈의 적어도 측면을 덮는 것으로 할 수 있다.According to still another feature of the present invention, the first protective film may cover at least the side surface of the groove formed by the first dielectric layer.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막은 상기 제 1 유전체층의 홈의 저면을 덮는 것으로 할 수 있다.According to still another feature of the present invention, the first protective film may cover the bottom surface of the groove of the first dielectric layer.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막은 상기 제 1 유전체층에 의해 형성된 홈의 측면과 저면을 덮는 것으로 할 수 있다.According to still another feature of the present invention, the first protective film may cover the side surface and the bottom surface of the groove formed by the first dielectric layer.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막의 상기 제 1 유전체층에 의해 형성된 홈의 측면을 덮는 부분의 두께는 상기 제 1 보호막의 상기 제 1 유전체층에 의해 형성된 홈의 저면을 덮는 부분의 두께보다 두꺼운 것으로 할 수 있다.According to another feature of the invention, the thickness of the portion covering the side of the groove formed by the first dielectric layer of the first protective film is the thickness of the portion covering the bottom surface of the groove formed by the first dielectric layer of the first protective film It can be made thicker.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막은 상기 제 1 유전체층을 덮는 것으로 할 수 있다.According to still another feature of the present invention, the first protective film may cover the first dielectric layer.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막의 상기 제 1 유전체층에 의해 형성된 홈의 측면을 덮는 부분의 두께는 상기 제 1 보호막의 다른 부분의 두께보다 두꺼운 것으로 할 수 있다.According to still another feature of the present invention, the thickness of the portion covering the side surface of the groove formed by the first dielectric layer of the first protective film may be thicker than the thickness of the other portion of the first protective film.

본 발명의 또 다른 특징에 의하면, 상기 제 1 유전체층에 의해 형성된 홈의 깊이는 상기 제 1 유전체층의 두께보다 작은 것으로 할 수 있다.According to still another feature of the present invention, the depth of the groove formed by the first dielectric layer may be smaller than the thickness of the first dielectric layer.

본 발명의 또 다른 특징에 의하면, 상기 제 1 유전체층에 의해 형성된 홈의 깊이는 상기 제 1 유전체층의 두께와 같은 것으로 할 수 있다.According to another feature of the invention, the depth of the groove formed by the first dielectric layer can be equal to the thickness of the first dielectric layer.

본 발명의 또 다른 특징에 의하면, 상기 제 1 기판의 상기 제 1 유전체층에 의해 형성된 홈에 대응하는 부분에는 오목부가 형성되어 있는 것으로 할 수 있다.According to still another feature of the present invention, the recessed portion may be formed in a portion corresponding to the groove formed by the first dielectric layer of the first substrate.

본 발명의 또 다른 특징에 의하면, 상기 제 2 보호막은 상기 제 1 보호막을 덮는 것으로 할 수 있다.According to still another feature of the present invention, the second protective film may cover the first protective film.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막은 금속 산화물로 형성되는 것으로 할 수 있다.According to still another feature of the present invention, the first protective film may be formed of a metal oxide.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막은 산화 규소 또는 산화 지르코늄으로 형성되는 것으로 할 수 있다.According to still another feature of the present invention, the first protective film may be formed of silicon oxide or zirconium oxide.

본 발명의 또 다른 특징에 의하면, 상기 제 1 보호막은 요오드화 세슘, 산화 알루니늄 또는 산화 세륨으로 형성되는 것으로 할 수 있다.According to still another feature of the present invention, the first protective film may be formed of cesium iodide, aluminum oxide or cerium oxide.

본 발명의 또 다른 특징에 의하면, 상기 제 2 보호막은 산화 마그네슘으로 형성되는 것으로 할 수 있다.According to still another feature of the present invention, the second protective film may be formed of magnesium oxide.

본 발명의 또 다른 특징에 의하면, 상기 어드레스 전극들을 덮는 제 2 유전체층을 더 구비하는 것으로 할 수 있다.According to another feature of the invention, it may be further provided with a second dielectric layer covering the address electrodes.

이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 7은 본 발명의 바람직한 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 분해 사시도이고, 도 8은 도 7의 VIII-VIII 선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.FIG. 7 is an exploded perspective view schematically illustrating a plasma display panel according to an exemplary embodiment of the present invention, and FIG. 8 is a cross-sectional view schematically illustrating a cross section taken along the line VIII-VIII of FIG. 7.

상기 도면들을 참조하면, 제 1 기판(211)과 제 2 기판(221)이 서로 대향되도록 배치된다. 제 1 기판(211) 및 제 2 기판(221)은 유리와 같은 투명한 재질로 형성될 수 있다. 그리고 제 1 기판(211)과 제 2 기판(221) 사이에 격벽(224)이 구비된다. 도 7에는 제 2 기판(221)의 제 1 기판(211) 방향의 면의 상부에 격벽(224)이 구비되어 있는 것으로 도시되어 있으나, 제 1 기판(211)의 제 2 기판(221) 방향의 면의 상에 격벽이 구비되거나 제 1 기판(211)과 제 2 기판(221) 모두에 격벽이 구비될 수도 있는 등 다양한 변형이 가능함은 물론이다.Referring to the drawings, the first substrate 211 and the second substrate 221 are disposed to face each other. The first substrate 211 and the second substrate 221 may be formed of a transparent material such as glass. The partition wall 224 is provided between the first substrate 211 and the second substrate 221. In FIG. 7, the partition wall 224 is provided on an upper surface of the second substrate 221 in the direction of the first substrate 211, but the second substrate 221 is disposed in the direction of the second substrate 221. Various modifications are possible such that a partition wall may be provided on the surface, or a partition wall may be provided on both the first substrate 211 and the second substrate 221.

격벽(224)은 제 1 기판(211) 및 제 2 기판(221)과 함께 가스방전이 일어나는 방전셀(226)들을 한정한다. 이때, 도 7에는 격벽(224)이 격자 형태로 구비되어 방전셀들을 한정하는 것으로 도시되어 있으나, 본 발명이 이에 한정되는 것은 아니다. 즉, 격벽(224)이 일 방향, 예컨대 도 7의 x방향으로의 스트라이프 형상으로 구비될 수도 있는 등 다양한 변형이 가능하다. 또한, 도 7에는 방전셀들이 매트릭스 형태로 배치된 것으로 도시되어 있으나 본 발명이 이에 한정되는 것은 아니며, 델타 형태로 배치될 수도 있는 등 다양한 변형이 가능함은 물론이다. 그리고 도 7에는 방전셀의 횡단면이 사각형인 것으로 도시되었으나, 삼각형, 오각형 등의 다각형, 원형 또는 타원형 등으로의 다양한 변형이 가능하다. 이는 후술할 실시예들 또는 변형예들에 있어서도 동일하다.The partition wall 224 defines discharge cells 226 in which gas discharge occurs along with the first substrate 211 and the second substrate 221. In this case, although the partition wall 224 is provided in a lattice form in FIG. 7 to limit discharge cells, the present invention is not limited thereto. That is, various modifications are possible such that the partition wall 224 may be provided in a stripe shape in one direction, for example, the x direction of FIG. 7. In addition, although the discharge cells are shown in FIG. 7 in a matrix form, the present invention is not limited thereto, and various modifications are possible, such as being arranged in a delta form. In addition, although the cross section of the discharge cell is illustrated in FIG. 7 as a rectangle, various modifications may be made to polygons such as triangles, pentagons, circles, or ellipses. This is also the same in the embodiments or modifications described later.

이와 같이 제 1 기판(211), 제 2 기판(221) 및 격벽(224)에 의해 한정되는 방전셀들에는 유지 전극쌍(214)들이 구비된다. 즉, 플라즈마 디스플레이 패널(200)에는 방전셀(226)에 대응하도록 일 방향으로 연장되는 유지 전극쌍(214)들이 구비되는데, 도 7 내지 도 8에서는 유지 전극쌍(214)들이 y방향으로 연장되어 있는 것으로 도시되어 있다. 그리고 도 7 및 도 8에서는 유지 전극쌍(214)들이 제 1 기판(211)의 제 2 기판(221) 방향의 면 상에 배치되어 있으나, 본 발명이 이에 한정되는 것은 아니다. 이하에서는 편의상 유지 전극쌍(214)들이 제 1 기판(211)의 제 2 기판(221) 방향의 면 상에 배치되어 있는 플라즈마 디스플레이 패널에 대하여 설명한다.As described above, sustain electrode pairs 214 are provided in the discharge cells defined by the first substrate 211, the second substrate 221, and the partition wall 224. That is, the plasma display panel 200 includes the storage electrode pairs 214 extending in one direction to correspond to the discharge cells 226. In FIGS. 7 to 8, the storage electrode pairs 214 extend in the y direction. It is shown as being. 7 and 8, the storage electrode pairs 214 are disposed on the surface of the first substrate 211 in the direction of the second substrate 221, but the present invention is not limited thereto. Hereinafter, the plasma display panel in which the storage electrode pairs 214 are disposed on the surface of the first substrate 211 in the direction of the second substrate 221 will be described.

유지 전극쌍(214)은 상호 이격되어 배치되는 제 1 유지 전극(212)과 제 2 유지 전극(213)을 구비할 수 있다. 도 7 및 도 8에서는 제 1 유지 전극(212)과 제 2 유지 전극(213)이 y방향으로 연장된 것으로 도시되어 있다. 제 1 유지 전극(212)과 제 2 유지 전극(213)은 유지 방전을 위한 전극들로서, 이 전극들 사이에서 플라즈마 디스플레이 패널의 화상을 구현하기 위한 유지 방전이 일어난다. The storage electrode pair 214 may include a first storage electrode 212 and a second storage electrode 213 that are spaced apart from each other. 7 and 8 illustrate that the first sustain electrode 212 and the second sustain electrode 213 extend in the y direction. The first sustain electrode 212 and the second sustain electrode 213 are electrodes for sustain discharge, and sustain discharge for realizing an image of the plasma display panel occurs between the electrodes.

제 1 유지 전극(212)과 제 2 유지 전극(213)은 알루미늄 또는 구리 등과 같은 도전성 금속으로 형성될 수도 있는데, 플라즈마 디스플레이 패널(200) 내부에서 발생된 광이 상기 유지 전극쌍(214)이 구비된 방향으로 방출되는 경우, 즉 제 1 기판(211)을 통해 외부로 방출되는 경우에는 유지 전극쌍(214)이 투명하게 형성되는 것이 바람직하다. 이러한 투명 전극의 형성을 위해 ITO(Indium tin oxide) 등과 같은 투명한 물질을 사용할 수 있다.The first storage electrode 212 and the second storage electrode 213 may be formed of a conductive metal such as aluminum or copper, and the light generated in the plasma display panel 200 may be provided by the storage electrode pair 214. In the case where the light emitting device is emitted in a predetermined direction, that is, when it is emitted to the outside through the first substrate 211, it is preferable that the storage electrode pair 214 is formed to be transparent. In order to form the transparent electrode, a transparent material such as indium tin oxide (ITO) may be used.

이 경우, 제 1 유지 전극(212) 및 제 2 유지 전극(213)에는 필요에 따라 제 1 버스 전극(212a) 및 제 2 버스 전극(213a)이 각각 더 구비될 수 있다. 제 1 유지 전극(212) 및 제 2 유지 전극(213)의 투명한 부분들(212a, 212b, 213a, 213b)은 일반적으로 저항이 높기 때문에, 이러한 높은 저항에 의한 전압강하를 방지하기 위해 위와 같은 버스 전극들(212a, 213a)이 더 구비되도록 하는 것이다. 따라서 버스 전극들(212a, 213a)은 저항이 낮고 전기 전도도가 높은 은, 구리, 금 또는 알루미늄 등으로 형성될 수 있다. 또한, 버스 전극들(212a, 213a)에 흑색 첨가제를 포함시키거나 버스 전극들(212a, 213a)이 흑색 물질로 형성된 층을 포함하는 다층 구조를 갖도록 함으로써, 콘트라스트가 향상되도록 할 수도 있다.In this case, the first sustain electrode 212 and the second sustain electrode 213 may be further provided with a first bus electrode 212a and a second bus electrode 213a as necessary. Since the transparent portions 212a, 212b, 213a, and 213b of the first sustain electrode 212 and the second sustain electrode 213 are generally high in resistance, the above bus is used to prevent the voltage drop caused by such a high resistance. The electrodes 212a and 213a are further provided. Accordingly, the bus electrodes 212a and 213a may be formed of silver, copper, gold, aluminum, or the like having low resistance and high electrical conductivity. In addition, the contrast may be improved by including a black additive in the bus electrodes 212a and 213a or by having the multilayer structure including the layer formed of the black material in the bus electrodes 212a and 213a.

유지 전극들(212, 213)은 플라즈마 디스플레이 패널(200)의 가장자리에 배치된 연결 케이블에 접속되어 전원을 공급받는 바, 버스 전극들(212a, 213a)만이 연결 케이블에 접속되도록 할 수도 있는 등 다양한 변형이 가능하다.The sustain electrodes 212 and 213 are connected to a connection cable disposed at the edge of the plasma display panel 200 to be supplied with power, so that only the bus electrodes 212a and 213a may be connected to the connection cable. Modifications are possible.

상기와 같은 유지 전극쌍(214)들은 제 1 유전체층(215)으로 덮인다. 이는 유지 전극쌍(214)에 구비되는 제 1 유지 전극(212) 및 제 2 유지 전극(213)이 서로 직접 통전되는 것을 방지하고, 하전 입자가 상기 유지 전극들(212, 213)에 충돌함으로써 이들을 손상시키는 것을 방지하기 위함이다. 이와 같은 유전체로는 PbO, B2O3 및 SiO2 등이 있다. 플라즈마 디스플레이 패널(200) 내부에서 발생된 광이 제 1 기판(211)을 통해 외부로 취출되는 경우에는 제 1 유전체층(215)은 투명한 물질로 형성되도록 할 수 있다.The storage electrode pairs 214 as described above are covered by the first dielectric layer 215. This prevents the first sustain electrode 212 and the second sustain electrode 213 provided on the sustain electrode pair 214 from directly energizing each other, and the charged particles collide with the sustain electrodes 212 and 213 to prevent them. This is to prevent damage. Such dielectrics include PbO, B 2 O 3 and SiO 2 . When light generated in the plasma display panel 200 is extracted to the outside through the first substrate 211, the first dielectric layer 215 may be formed of a transparent material.

이 제 1 유전체층(215)은 각 유지 전극쌍(214)의 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이에 대응하는 홈(215a)이 형성되도록 구비된다. 본 실시예에 따른 플라즈마 디스플레이 패널의 경우에는 제 1 유전체층(215)에 의해 형성된 홈(215a)의 두께가 제 1 유전체층(215)의 두께보다 작아, 결과적으로 제 1 유전체층(215)이 각 유지 전극쌍(214)의 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이에 대응하는 홈(215a)을 갖는 경우에 대한 것이다. 이 홈(215a)은 각 방전셀(226)에 대응하도록 형성될 수도 있고, 일 방향 예컨대 도 7의 y 방향으로의 복수개의 방전셀들에 있어서 일체인 스트라이프 형상으로 형성될 수도 있는 등 다양한 형태를 가질 수 있다.The first dielectric layer 215 is provided such that a groove 215a is formed between the first storage electrode 212 and the second storage electrode 213 of each storage electrode pair 214. In the case of the plasma display panel according to the present exemplary embodiment, the thickness of the groove 215a formed by the first dielectric layer 215 is smaller than the thickness of the first dielectric layer 215. As a result, the first dielectric layer 215 is formed by each sustain electrode. This is for the case of having a corresponding groove 215a between the first storage electrode 212 and the second storage electrode 213 of the pair 214. The grooves 215a may be formed to correspond to the discharge cells 226, and may be formed in a stripe shape in one direction, for example, in a plurality of discharge cells in the y direction of FIG. 7. Can have

이와 같이 유지 전극쌍(214)을 덮는 제 1 유전체층(215)이 홈(215a)을 갖도록 함으로써, 유지 전극쌍(214)의 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이의 방전 거리를 단축시켜 방전 전압을 낮출 수 있다. 또한, 유지 방전이 더욱 용이하게 일어나게 되어 종래의 플라즈마 디스플레이 패널에 비하여 휘도를 향상시킬 수 있으며, 그 결과 종래의 플라즈마 디스플레이 패널보다 발광 효율을 높일 수 있다.As such, the first dielectric layer 215 covering the storage electrode pair 214 has a groove 215a, thereby discharging between the first storage electrode 212 and the second storage electrode 213 of the storage electrode pair 214. By shortening the distance, the discharge voltage can be lowered. In addition, the sustain discharge is more easily generated, so that the luminance can be improved as compared with the conventional plasma display panel, and as a result, the luminous efficiency can be improved as compared with the conventional plasma display panel.

한편, 방전 중의 제 1 유전체층(215)을 보호하기 위하여 보호막이 더 구비된다. 본 실시예에 따른 플라즈마 디스플레이 패널의 경우, 도 7 및 도 8에 도시된 바와 같이 적어도 제 1 유전체층(215)의 홈(215a)의 측면을 덮도록 제 1 보호막(217)이 구비되며, 또한 제 1 유전체층(215)을 덮도록 제 2 보호막(216)이 구비된다. 도 7 및 도 8에서는, 제 1 유전체층(215)의 전면(全面)이 제 2 보호막(216)에 의해 덮여있는 것으로 도시되어 있다. 물론 도 7 및 도 8에 도시된 바와 같이 제 2 보호막(216)이 제 1 보호막(217)도 덮도록 할 수도 있다.Meanwhile, a protective film is further provided to protect the first dielectric layer 215 during discharge. In the case of the plasma display panel according to the present exemplary embodiment, as illustrated in FIGS. 7 and 8, a first passivation layer 217 is provided to cover at least the side surface of the groove 215a of the first dielectric layer 215. The second passivation layer 216 is provided to cover the first dielectric layer 215. In FIG. 7 and FIG. 8, the entire surface of the first dielectric layer 215 is shown covered by the second protective film 216. Of course, as shown in FIGS. 7 and 8, the second passivation layer 216 may also cover the first passivation layer 217.

제 1 보호막(217)은 금속 산화물로 형성할 수 있는데, 예컨대 산화 규소 또는 산화 지르코늄으로 형성되도록 할 수 있다. 이러한 제 1 보호막(217)은 디핑(dipping)법, 스프레이(spray)법 또는 스핀코팅(spin coating)법 등의 습식 코팅법으로 형성할 수도 있고, 화학기상증착법(chemical vapor deposition)을 이용할 수도 있으며, 스퍼터링, 이온 플레이팅 등과 같은 물리기상증착법(physical vapor deposition)을 이용하여 형성할 수도 있다. 도 7 및 도 8에 도시된 바와 같이 제 1 유전체층(215)의 홈의 측면에 제 1 보호막(217)을 형성하기 위하여 측면에서 경사를 가지고 증착되도록 하는 방법 등을 이용할 수도 있다.The first passivation layer 217 may be formed of a metal oxide, for example, silicon oxide or zirconium oxide. The first passivation layer 217 may be formed by a wet coating method such as a dipping method, a spray method, or a spin coating method, or may use chemical vapor deposition. It may also be formed using physical vapor deposition such as sputtering, ion plating, and the like. As shown in FIGS. 7 and 8, a method of forming the first passivation layer 217 on the side surface of the groove of the first dielectric layer 215 may be deposited with the inclination at the side surface.

제 2 보호막(216)은 디핑법, 스프레이법 또는 스핀코팅법 등의 습식 코팅법 등을 이용하여 산화 마그네슘으로 형성할 수 있다. 제 2 보호막(216)은 제 1 유전체층(215)을 보호하는 역할을 하며, 또한 2차 전자를 방출하여 방전을 더욱 활성화시키는 역할도 한다. 제 1 보호막(217)과 제 2 보호막(216)의 역할에 대하여는 후술한다.The second passivation layer 216 may be formed of magnesium oxide using a wet coating method such as dipping, spraying, or spin coating. The second passivation layer 216 serves to protect the first dielectric layer 215, and also serves to further activate the discharge by emitting secondary electrons. The role of the first protective film 217 and the second protective film 216 will be described later.

도 7 및 도 8에 도시된 본 실시예에 따른 플라즈마 디스플레이 패널(200)의 경우에는, 유지 전극쌍(214)들이 상기 일 방향, 즉 y방향으로 연장되고, 이 유지 전극쌍(214)들과 교차하도록, 즉 x방향으로 연장된 어드레스 전극(222)들이 구비되어 있다. 이러한 전극 배치 구조는 제 1 유지 전극(212) 및 제 2 유지 전극(213) 중 적어도 어느 하나의 전극과 어드레스 전극(222) 간에 어드레스 방전이 일어나고, 그 후 제 1 유지 전극(212)과 제 2 유지 전극(213) 간에 유지 방전이 일어나도 록 하기 위한 것이다.In the case of the plasma display panel 200 according to the present exemplary embodiment illustrated in FIGS. 7 and 8, the sustain electrode pairs 214 extend in the one direction, that is, the y direction, and the sustain electrode pairs 214 Address electrodes 222 are provided to intersect, that is, extend in the x direction. In this electrode arrangement structure, an address discharge occurs between at least one of the first sustain electrode 212 and the second sustain electrode 213 and the address electrode 222, and then the first sustain electrode 212 and the second sustain electrode 212. This is to cause sustain discharge between the sustain electrodes 213.

이와 같이, 어드레스 방전과 유지 방전에 의하여 구동되는 플라즈마 디스플레이 패널의 방전셀에는 통상 X 전극과 Y 전극이라고 불리는 두 개의 유지 전극들(하나의 유지 전극쌍) 외에 적어도 하나의 어드레스 전극이 더 구비될 수 있다. 어드레스 방전은 Y 전극과 어드레스 전극 사이에 일어나는 방전인바, 본 실시예에 따른 플라즈마 디스플레이 패널의 경우와 같이 어드레스 전극(222)이 제 1 유지 전극(212)과 제 2 유지 전극(213)의 하측에 배치된 경우에는 제 1 유지 전극(212)과 제 2 유지 전극(213) 중 어느 한 전극이 Y 전극이 되고 다른 전극이 X 전극이 된다. 이러한 어드레스 전극(222)도 도전성 금속으로 형성될 수 있다.As described above, the discharge cells of the plasma display panel driven by the address discharge and the sustain discharge may further include at least one address electrode in addition to two sustain electrodes (one sustain electrode pair), which are commonly referred to as X electrodes and Y electrodes. have. The address discharge is a discharge occurring between the Y electrode and the address electrode. As in the case of the plasma display panel according to the present embodiment, the address electrode 222 is disposed below the first sustain electrode 212 and the second sustain electrode 213. When arranged, either one of the first sustain electrode 212 and the second sustain electrode 213 becomes a Y electrode and the other electrode becomes an X electrode. The address electrode 222 may also be formed of a conductive metal.

이와 같은 어드레스 전극(222)들은 제 2 기판(221)의 제 1 기판(211) 방향의 면 상에 배치되도록 할 수 있으며, 이 경우 방전시 하전 입자가 어드레스 전극(222)에 충돌하여 어드레스 전극(222)을 손상시키는 것을 방지하기 위해 어드레스 전극(222)들을 덮는 제 2 유전체층(223)이 더 구비될 수도 있다. 이 제 2 유전체층(223) 역시 하전 입자를 유도할 수 있는 유전체로서 형성되는 것이 바람직한 바, 이와 같은 유전체로서는 PbO, B2O3, SiO2 등이 있다.The address electrodes 222 may be disposed on a surface of the second substrate 221 in the direction of the first substrate 211, and in this case, charged particles collide with the address electrode 222 during discharge, thereby causing the address electrode ( A second dielectric layer 223 covering the address electrodes 222 may be further provided to prevent damaging the 222. The second dielectric layer 223 is also preferably formed as a dielectric capable of inducing charged particles. Such dielectrics include PbO, B 2 O 3 , SiO 2, and the like.

한편, 방전셀(226)의 내부, 보다 상세하게는 제 2 유전체층(223)의 상면(223a)과 격벽의 측면(224a)에는 형광체층(225)이 구비된다. 형광체층(225)은, 적색발광 형광체, 녹색발광 형광체 및 청색발광 형광체 중의 일 형광체와, 솔벤트 및 바인더가 혼합된 형광체 페이스트를 제 2 유전체층(223)의 상면(223a)과 격벽의 측 면(224a)에 도포한 후 이를 건조 및 소성시킴으로써 형성된다. 적색발광 형광체로서는 Y(V,P)O4:Eu 등이 있고, 녹색발광 형광체로서는 Zn2SiO4:Mn, YBO3:Tb 등이 있으며, 청색발광 형광체로서는 BAM:Eu 등이 있다.On the other hand, the phosphor layer 225 is provided in the discharge cell 226, more specifically, the upper surface 223a of the second dielectric layer 223 and the side surface 224a of the partition wall. The phosphor layer 225 is formed of a phosphor paste in which a red phosphor, a green phosphor, and a blue phosphor is mixed, and a phosphor paste in which a solvent and a binder are mixed. Formed by drying and firing it. Examples of the red light emitting phosphor include Y (V, P) O 4 : Eu, and examples of the green light emitting phosphor include Zn 2 SiO 4 : Mn, YBO 3 : Tb, and the blue light emitting phosphor includes BAM: Eu.

도 7 및 도 8에는 형광체층(225)이 제 2 유전체층(223)의 상면(223a)과 격벽(224)의 측면(224a)에 배치된 것으로 도시되었으나, 형광체층(225)은 후술하는 방전가스로부터 방출되는 자외선을 받아서 가시광선을 방출하므로 그 위치가 제 2 유전체층(223)의 상면(223a)과 격벽(224)의 측면(224a)에 한정되는 것은 아니고, 방전셀(226) 내에 있으면 된다.7 and 8 illustrate that the phosphor layer 225 is disposed on the top surface 223a of the second dielectric layer 223 and the side surface 224a of the partition wall 224, the phosphor layer 225 is a discharge gas to be described later. Since the ultraviolet light emitted from the light emits visible light, the position is not limited to the upper surface 223a of the second dielectric layer 223 and the side surface 224a of the partition wall 224, and may be in the discharge cell 226.

방전셀(226)의 내부에는 방전가스가 충전되어 있다. 방전가스는 예컨대 Xe이 5% 내지 15% 포함된 Ne-Xe 혼합가스인데, 필요에 따라서 Ne의 적어도 일부가 He으로 대체될 수도 있다. 물론 이 외의 가스를 사용할 수도 있음은 물론이다.The discharge gas is filled in the discharge cell 226. The discharge gas is, for example, a Ne-Xe mixed gas containing 5% to 15% of Xe, and at least a part of Ne may be replaced with He as necessary. Of course, other gases can also be used.

전술한 바와 같이 종래의 플라즈마 디스플레이 패널의 경우에는 본 실시예에 따른 플라즈마 디스플레이 패널과 달리 제 1 유전체층의 전면에 보호막이 단층으로 형성되었다. 그 결과 제 1 유전체층의 홈의 측면에 형성된 보호막의 두께가 제 1 유전체층의 평탄한 부분 상에 형성된 보호막의 두께보다 얇으며, 그와 같은 부분에서 보호막이 제 1 유전체층을 효과적으로 보호하지 못한다는 문제점이 있었다. 그 결과 종래의 플라즈마 디스플레이 패널의 경우 제 1 유지 전극과 제 2 유지 전극 사이의 절연 파괴 전압이 낮아지고 방전 안정성이 저하된다는 문제점이 있었다.As described above, in the conventional plasma display panel, unlike the plasma display panel according to the present exemplary embodiment, a protective layer is formed on the entire surface of the first dielectric layer as a single layer. As a result, the thickness of the protective film formed on the side of the groove of the first dielectric layer is thinner than the thickness of the protective film formed on the flat portion of the first dielectric layer, and there is a problem that the protective film does not effectively protect the first dielectric layer in such a portion. . As a result, the conventional plasma display panel has a problem that the dielectric breakdown voltage between the first sustain electrode and the second sustain electrode is lowered and the discharge stability is lowered.

그러나 본 실시예에 따른 플라즈마 디스플레이 패널의 경우에는 제 1 유전체 층(215)의 홈(215a)의 측면에 제 1 보호막(217)이 구비되도록 하고 제 1 유전체층(215)을 덮도록 제 2 보호막(216)이 구비되도록 함으로써, 제 1 유전체층(215)의 홈(215a)의 측면에서의 보호막의 두께를 충분히 확보하여 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이의 절연 파괴 전압을 높이고 방전 안정성을 향상시킨다.However, in the plasma display panel according to the present exemplary embodiment, the first passivation layer 217 is provided on the side surface of the groove 215a of the first dielectric layer 215 and the second passivation layer (215) is formed to cover the first dielectric layer 215. 216 is provided to sufficiently secure the thickness of the passivation film on the side surface of the groove 215a of the first dielectric layer 215 to reduce the dielectric breakdown voltage between the first sustain electrode 212 and the second sustain electrode 213. Increase and improve the discharge stability.

또한, 종래의 플라즈마 디스플레이 패널의 경우 제 1 유전체층의 평탄한 부분 상에 형성된 보호막의 배향성과 그레인 사이즈는 균일하나 제 1 유전체층의 홈의 측면에 형성된 보호막은 배향성과 그레인 사이즈가 균일하지 않으며, 그 결과 내스퍼터링 특성이 저하되어 방전 안정성이 저하되고 절연 파괴 전압이 낮아진다는 문제점이 있었다. 종래의 플라즈마 디스플레이 패널에 있어서 제 1 유전체층의 평탄한 부분 상에 형성된 보호막의 배향성과 그레인 사이즈는 균일하나 제 1 유전체층의 홈의 측면에 형성된 보호막은 배향성과 그레인 사이즈가 균일하지 않았던 이유는 제 1 유전체층에 홈을 형성함에 있어서 제 1 유전체층의 홈의 측면의 표면 거칠기와 제 1 유전체층의 평탄한 부분의 표면 거칠기가 상이하게 되었기 때문이다.Further, in the case of the conventional plasma display panel, the orientation and grain size of the protective film formed on the flat portion of the first dielectric layer are uniform, but the protection film formed on the side of the groove of the first dielectric layer is not uniform in orientation and grain size. There was a problem that the sputtering characteristics were lowered, the discharge stability was lowered, and the dielectric breakdown voltage was lowered. In the conventional plasma display panel, the orientation and grain size of the protective film formed on the flat portion of the first dielectric layer are uniform, but the protective film formed on the side of the groove of the first dielectric layer is not uniform in orientation and grain size. This is because the surface roughness of the side of the groove of the first dielectric layer differs from the surface roughness of the flat portion of the first dielectric layer in forming the groove.

그러나 본 실시예에 따른 플라즈마 디스플레이 패널의 경우에는 제 1 유전체층(215)의 홈(215a)의 측면에 제 1 보호막(217)이 구비되도록 함으로써, 제 1 유전체층(215)의 평탄한 부분의 면의 표면 거칠기와의 차이가 발생하는 것을 방지할 수 있다. 그 결과 제 2 보호막(216)의 배향성과 그레인 사이즈가 모든 부분에 있어서 균일하게 할 수 있으며, 따라서 제 2 보호막(216)의 내스퍼터링 특성을 향상시켜 방전 안정성 및 절연 파괴 전압을 향상시킬 수 있다.However, in the case of the plasma display panel according to the present exemplary embodiment, the first passivation layer 217 is provided on the side surface of the groove 215a of the first dielectric layer 215 so that the surface of the flat portion of the first dielectric layer 215 is flat. The difference with the roughness can be prevented from occurring. As a result, the orientation and grain size of the second passivation film 216 can be made uniform in all parts. Therefore, the sputtering resistance of the second passivation film 216 can be improved to improve the discharge stability and the dielectric breakdown voltage.

한편 제 2 보호막(216)은 전술한 바와 같이 제 1 유전체층(215)을 보호하는 역할을 하며, 또한 2차 전자를 방출하여 방전을 더욱 활성화시키는 역할도 한다. 따라서 제 1 보호막(217)도 전술한 바와 같은 재료가 아닌 2차 전자를 방출하는 역할까지도 할 수 있는 물질로 형성할 수 있다. 그와 같은 물질로는 예컨대 요오드화 세슘, 산화 알루니늄 또는 산화 세륨 등을 들 수 있다.Meanwhile, as described above, the second passivation layer 216 serves to protect the first dielectric layer 215, and also discharges secondary electrons to further activate discharge. Accordingly, the first passivation layer 217 may also be formed of a material that may serve to emit secondary electrons instead of the material described above. Such materials include, for example, cesium iodide, aluminum oxide or cerium oxide.

도 9는 본 발명의 바람직한 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.9 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

본 실시예에 따른 플라즈마 디스플레이 패널이 전술한 실시예들에 따른 플라즈마 디스플레이 패널들과 상이한 점은, 전술한 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 도 7 및 도 8의 경우 제 1 보호막(217)이 제 1 유전체층(215)의 홈(215a)의 측면만을 덮는 것으로 도시되어 있으나, 본 실시예에 따른 플라즈마 디스플레이 패널의 경우에는 도 9에 도시된 바와 같이 제 1 보호막(217)이 제 1 유전체층(215)의 홈(215a)의 측면뿐만 아니라 제 1 유전체층(215)의 홈(215a)의 저면부(215b)도 덮도록 구비되어 있다는 것이다.The plasma display panel according to the present embodiment differs from the plasma display panels according to the above-described embodiments in the case of FIGS. 7 and 8 schematically illustrating the plasma display panel according to the above-described embodiments. Although 217 is shown to cover only the side surface of the groove 215a of the first dielectric layer 215, in the case of the plasma display panel according to the present embodiment, as shown in FIG. 9, the first passivation layer 217 is formed as the first protective layer 217. The bottom surface portion 215b of the groove 215a of the first dielectric layer 215 is provided to cover not only the side surface of the groove 215a of the dielectric layer 215.

이와 같이 제 1 보호막(216)이 1 유전체층(215)의 홈(215a)의 측면뿐만 아니라 제 1 유전체층(215)의 홈(215a)의 저면부(215b)도 덮도록 할 경우에도, 제 1 유전체층(215)의 홈(215a)의 측면에서의 보호막의 두께를 충분히 확보하여 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이의 절연 파괴 전압을 높이고 방전 안정성을 향상시킬 수 있다. 또한, 이 경우에도 제 2 보호막(216)의 배향성과 그레인 사이즈가 모든 부분에 있어서 균일하게 할 수 있으며, 따라서 제 2 보호막(216)의 내스퍼터링 특성을 향상시켜 방전 안정성 및 절연 파괴 전압을 향상시킬 수 있다.Thus, even when the first protective film 216 covers not only the side surface of the groove 215a of the first dielectric layer 215 but also the bottom portion 215b of the groove 215a of the first dielectric layer 215, the first dielectric layer By sufficiently securing the thickness of the protective film on the side surface of the groove 215a of 215, the dielectric breakdown voltage between the first storage electrode 212 and the second storage electrode 213 can be increased and the discharge stability can be improved. Also in this case, the orientation and grain size of the second passivation film 216 can be made uniform in all parts, thus improving the sputtering resistance of the second passivation film 216 to improve discharge stability and dielectric breakdown voltage. Can be.

한편 이와 같은 경우 중요한 것은 제 1 유전체층(215)의 홈(215a)의 측면 상에 보호막의 두께가 충분히 확보되도록 하는 것이므로, 제 1 보호막(217)을 형성함에 있어서 제 1 보호막(217)의 제 1 유전체층(215)의 홈(215a)의 측면을 덮는 부분의 두께(t3)가 제 1 보호막(217)의 제 1 유전체층(215)의 홈(215a)의 저면부(215b)를 덮는 부분의 두께(t4)보다 두껍게 하는 것이 바람직하다. 이와 같이 두께를 상이하게 할 경우에는 제 1 보호막(217)을 형성함에 있어서 측면에서 경사를 가지고 증착되도록 하는 방법 등을 이용할 수도 있다.In this case, it is important that the thickness of the passivation layer is sufficiently secured on the side surface of the groove 215a of the first dielectric layer 215. Thus, in forming the first passivation layer 217, the first passivation layer 217 may be formed. The thickness t3 of the portion covering the side surface of the groove 215a of the dielectric layer 215 covers the bottom portion 215b of the groove 215a of the first dielectric layer 215 of the first passivation layer 217. It is preferable to make it thicker than t4). When the thickness is different in this manner, a method of depositing with an inclination from the side in forming the first protective film 217 may be used.

도 10은 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.10 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

본 실시예에 따른 플라즈마 디스플레이 패널이 전술한 실시예에 따른 플라즈마 디스플레이 패널과 상이한 점은, 본 실시예에 따른 플라즈마 디스플레이 패널의 경우 제 1 보호막(217)이 제 1 유전체층(215)을 덮도록 구비되어 있다는 것이다.The plasma display panel according to the present exemplary embodiment differs from the plasma display panel according to the above exemplary embodiment in the case of the plasma display panel according to the present exemplary embodiment such that the first passivation layer 217 covers the first dielectric layer 215. Is that it is.

이와 같이 제 1 보호막(216)이 1 유전체층(215)의 홈(215a)의 측면이나 저면부(215b)뿐만 아니라 제 1 유전체층(215)의 다른 부분까지도 덮도록 할 경우에도, 제 1 유전체층(215)의 홈(215a)의 측면에서의 보호막의 두께를 충분히 확보하여 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이의 절연 파괴 전압을 높이고 방전 안정성을 향상시킬 수 있다. 또한, 이 경우에도 제 2 보호막(216)의 배향성과 그레인 사이즈가 모든 부분에 있어서 균일하게 할 수 있으며, 따라서 제 2 보호막(216)의 내스퍼터링 특성을 향상시켜 방전 안정성 및 절연 파괴 전압을 향상시킬 수 있다.As described above, even when the first passivation layer 216 covers not only the side surface or the bottom portion 215b of the groove 215a of the first dielectric layer 215 but also other portions of the first dielectric layer 215, the first dielectric layer 215 By sufficiently securing the thickness of the passivation film on the side surface of the groove 215a of the (), it is possible to increase the dielectric breakdown voltage between the first sustain electrode 212 and the second sustain electrode 213 and to improve the discharge stability. Also in this case, the orientation and grain size of the second passivation film 216 can be made uniform in all parts, thus improving the sputtering resistance of the second passivation film 216 to improve discharge stability and dielectric breakdown voltage. Can be.

한편 이와 같은 경우 중요한 것은 제 1 유전체층(215)의 홈(215a)의 측면 상 에 보호막의 두께가 충분히 확보되도록 하는 것이므로, 제 1 보호막(217)을 형성함에 있어서 제 1 보호막(217)의 제 1 유전체층(215)의 홈(215a)의 측면을 덮는 부분의 두께(t3)가 제 1 보호막(217)의 제 1 유전체층(215)의 홈(215a)의 저면부(215b)를 덮는 부분의 두께(t4)보다 두껍게 하는 것이 바람직하다.In this case, it is important that the thickness of the passivation layer is sufficiently secured on the side surface of the groove 215a of the first dielectric layer 215. Thus, in forming the first passivation layer 217, the first passivation layer 217 may be formed. The thickness t3 of the portion covering the side surface of the groove 215a of the dielectric layer 215 covers the bottom portion 215b of the groove 215a of the first dielectric layer 215 of the first passivation layer 217. It is preferable to make it thicker than t4).

도 11은 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.11 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

본 실시예에 따른 플라즈마 디스플레이 패널이 전술한 실시예들에 따른 플라즈마 디스플레이 패널들과 상이한 점은, 제 1 유전체층(215)에 홈이 구비되어 있는 것이 아니라 개구부가 구비되어 있다는 것이다. 즉, 제 1 유전체층(215)에 의해 형성되는 홈의 두께는 제 1 유전체층(215)의 두께와 같아, 결과적으로 제 1 유전체층(215)은 유지 전극쌍들을 덮으며, 제 1 기판(211)의 각 유지 전극쌍의 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이에 대응하는 부분을 노출시키는 개구부를 갖는다. 물론 제 1 기판(211) 상에 버퍼층 등과 같은 다른 층이 구비되고 그 층 상에 유지 전극쌍들이 구비된다면, 제 1 유전체층(215)의 개구부에 의해 그와 같은 버퍼층이 노출될 수도 있고 이 경우에도 제 1 기판(211)이 노출될 수도 있는 등 다양한 변형이 가능함은 물론이다.The plasma display panel according to the present exemplary embodiment differs from the plasma display panels according to the above embodiments in that the first dielectric layer 215 is not provided with a groove, but with an opening. That is, the thickness of the groove formed by the first dielectric layer 215 is the same as the thickness of the first dielectric layer 215, so that the first dielectric layer 215 covers the pair of sustain electrodes, and thus It has an opening that exposes a corresponding portion between the first sustain electrode 212 and the second sustain electrode 213 of each sustain electrode pair. Of course, if another layer such as a buffer layer or the like is provided on the first substrate 211 and sustain electrode pairs are provided on the layer, such a buffer layer may be exposed by the opening of the first dielectric layer 215, and in this case, Various modifications are possible, such as the first substrate 211 may be exposed.

이와 같이 제 1 유전체층(215)에 개구부가 구비될 경우에도, 도 11에 도시된 바와 같이 적어도 제 1 유전체층(215)의 개구부의 측면을 덮는 제 1 보호막(217)이 구비되도록 하고 제 1 유전체층(215)을 덮는 제 2 보호막(216)이 구비되도록 함으로써, 제 1 유전체층(215)의 개구부의 측면에서의 보호막의 두께를 충분히 확보하 여 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이의 절연 파괴 전압을 높이고 방전 안정성을 향상시킬 수 있다. 또한, 이 경우에도 제 2 보호막(216)의 배향성과 그레인 사이즈가 모든 부분에 있어서 균일하게 할 수 있으며, 따라서 제 2 보호막(216)의 내스퍼터링 특성을 향상시켜 방전 안정성 및 절연 파괴 전압을 향상시킬 수 있다.Even when the opening is provided in the first dielectric layer 215 in this manner, as shown in FIG. 11, the first protective layer 217 covering at least the side surface of the opening of the first dielectric layer 215 is provided, and the first dielectric layer ( By providing the second passivation layer 216 covering the 215, the thickness of the passivation layer at the side of the opening of the first dielectric layer 215 is sufficiently secured so that the first sustaining electrode 212 and the second sustaining electrode 213 can be provided. It is possible to increase the dielectric breakdown voltage between and improve the discharge stability. Also in this case, the orientation and grain size of the second passivation film 216 can be made uniform in all parts, thus improving the sputtering resistance of the second passivation film 216 to improve discharge stability and dielectric breakdown voltage. Can be.

물론 도 11에는 제 1 보호막(215)이 제 1 유전체층(215)을 덮는 것으로 도시되어 있으나, 전술한 실시예들에 따른 플라즈마 디스플레이 패널들에서 설명한 바와 같이 제 1 유전체층(215)의 개구부의 측면만을 덮도록 하거나 제 1 유전체층(215)의 개구부의 측면과 제 1 기판(211)의 노출된 부분을 덮도록 하는 등의 변형이 가능함은 물론이다. 또한 제 1 유전체층(215)의 개구부의 측면을 덮는 부분의 제 1 유전체층(217)의 두께가 제 1 유전체층(215)의 다른 부분 또는 제 1 기판(211)을 덮는 부분의 제 1 유전체층(217)의 두께보다 두껍게 할 수도 있음은 물론이다.Of course, although the first passivation layer 215 covers the first dielectric layer 215 in FIG. 11, only the side surface of the opening of the first dielectric layer 215 is described as described in the plasma display panels according to the above-described embodiments. It is of course possible to deform or cover the side surface of the opening of the first dielectric layer 215 and the exposed portion of the first substrate 211. In addition, the thickness of the first dielectric layer 217 of the portion covering the side surface of the opening of the first dielectric layer 215 may be different from that of the first dielectric layer 215 or the first dielectric layer 217 of the portion covering the first substrate 211. Of course, it can be thicker than the thickness of.

도 12는 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시하는 단면도이다.12 is a schematic cross-sectional view of a plasma display panel according to another exemplary embodiment of the present invention.

본 실시예에 따른 플라즈마 디스플레이 패널이 도 11을 참조한 전술한 실시예에 따른 플라즈마 디스플레이 패널과 상이한 점은, 제 1 기판(211)의 제 1 유전체층(215)에 의해 형성된 홈에 대응하는 부분에 홈이 구비되어 있다는 것이다. 즉, 제 1 기판(211)의 제 1 유전체층(215)의 개구부에 의해 노출된 부분이 홈을 갖는다. 이와 같은 경우에도 제 1 보호막(217)이 구비되도록 함으로써, 제 1 유전체층 (215)의 개구부의 측면에서의 보호막의 두께를 충분히 확보하여 제 1 유지 전극(212)과 제 2 유지 전극(213) 사이의 절연 파괴 전압을 높이고 방전 안정성을 향상시킬 수 있다. 또한, 이 경우에도 제 2 보호막(216)의 배향성과 그레인 사이즈가 모든 부분에 있어서 균일하게 할 수 있으며, 따라서 제 2 보호막(216)의 내스퍼터링 특성을 향상시켜 방전 안정성 및 절연 파괴 전압을 향상시킬 수 있다.The plasma display panel according to the present embodiment differs from the plasma display panel according to the above-described embodiment with reference to FIG. 11 in that a groove is formed in a portion corresponding to the groove formed by the first dielectric layer 215 of the first substrate 211. Is provided. That is, the portion exposed by the opening of the first dielectric layer 215 of the first substrate 211 has a groove. Even in such a case, the first protective film 217 is provided to sufficiently secure the thickness of the protective film on the side surface of the opening of the first dielectric layer 215 so as to provide a gap between the first storage electrode 212 and the second storage electrode 213. It is possible to increase the dielectric breakdown voltage and improve the discharge stability. Also in this case, the orientation and grain size of the second passivation film 216 can be made uniform in all parts, thus improving the sputtering resistance of the second passivation film 216 to improve discharge stability and dielectric breakdown voltage. Can be.

도 13은 본 발명의 바람직한 또 다른 일 실시예에 따른 플라즈마 디스플레이 패널의 격벽 구조를 개략적으로 도시하는 평면도이다.13 is a plan view schematically illustrating a barrier rib structure of a plasma display panel according to another exemplary embodiment of the present invention.

도 13을 참조하면, 격벽(224)은 각 방전셀(226)을 둘러싸도록 형성되며, 각 방전셀(226)은 이웃하는 방전셀들 중 적어도 하나의 방전셀과의 사이에 격벽에 의해 한정되는 비방전 공간(226a)을 구비하도록 되어 있다. 이와 같이 각 방전셀(226) 사이에 비방전 공간(226a)이 구비되도록 함으로써 비방전 공간(226a)을 통해 플라즈마 디스플레이 패널의 구동 중에 발생하는 열이 외부로 용이하게 배출되도록 할 수 있다.Referring to FIG. 13, the partition wall 224 is formed to surround each discharge cell 226, and each discharge cell 226 is defined by a partition wall between at least one discharge cell of neighboring discharge cells. The non-discharge space 226a is provided. As described above, the non-discharge space 226a is provided between the discharge cells 226 so that heat generated during the driving of the plasma display panel through the non-discharge space 226a can be easily discharged to the outside.

상기한 바와 같이 이루어진 본 발명의 플라즈마 디스플레이 패널에 따르면, 유지 전극쌍 인근 유전체 및 보호막의 내전압 등의 특성이 향상된 플라즈마 디스플레이 패널을 구현할 수 있다.According to the plasma display panel of the present invention made as described above, it is possible to implement a plasma display panel with improved characteristics such as dielectric strength of the dielectric near the sustain electrode pair and the protective film.

본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정 한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.Although the present invention has been described with reference to the embodiments shown in the drawings, these are merely exemplary, and those skilled in the art will understand that various modifications and equivalent other embodiments are possible. Therefore, the true technical protection scope of the present invention will be defined by the technical spirit of the appended claims.

Claims (17)

서로 대향되도록 배치된 제 1 기판 및 제 2 기판;A first substrate and a second substrate disposed to face each other; 상기 제 1 기판과 상기 제 2 기판 사이에 배치되고, 상기 제 1 기판 및 상기 제 2 기판과 함께 가스방전이 일어나는 방전셀들을 한정하는 격벽;A partition wall disposed between the first substrate and the second substrate and defining discharge cells in which gas discharge occurs together with the first substrate and the second substrate; 상기 방전셀에 대응하도록 일 방향으로 연장되고, 상호 이격되어 배치되는 제 1 유지 전극과 제 2 유지 전극을 구비하는 복수개의 유지 전극쌍들;A plurality of storage electrode pairs extending in one direction to correspond to the discharge cells and having first and second storage electrodes spaced apart from each other; 상기 유지 전극쌍들을 덮으며, 상기 각 유지 전극쌍의 제 1 유지 전극과 제 2 유지 전극 사이에 대응하는 홈이 형성되도록 배치되는 제 1 유전체층;A first dielectric layer covering the sustain electrode pairs and having a groove formed between the first sustain electrode and the second sustain electrode of each sustain electrode pair; 상기 제 1 유전체층에 의해 형성된 홈의 적어도 일부를 덮는 제 1 보호막;A first passivation layer covering at least a portion of the groove formed by the first dielectric layer; 상기 제 1 유전체층을 덮는 제 2 보호막;A second passivation layer covering the first dielectric layer; 상기 유지 전극쌍들과 교차하도록 배치되는 복수개의 어드레스 전극들;A plurality of address electrodes disposed to intersect the sustain electrode pairs; 상기 방전셀들 내에 배치되는 형광체층; 및A phosphor layer disposed in the discharge cells; And 상기 방전셀들 내에 배치되는 방전가스;를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.And a discharge gas disposed in the discharge cells. 제 1항에 있어서,The method of claim 1, 상기 유지 전극쌍들은 상기 제 1 기판의 상기 제 2 기판 방향의 면 상에 배치되는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the sustain electrode pairs are disposed on a surface of the first substrate in a direction of the second substrate. 제 1항에 있어서,The method of claim 1, 상기 제 1 보호막은 상기 제 1 유전체층에 의해 형성된 홈의 적어도 측면을 덮는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the first passivation layer covers at least a side surface of the groove formed by the first dielectric layer. 제 1항에 있어서,The method of claim 1, 상기 제 1 보호막은 상기 제 1 유전체층의 홈의 저면을 덮는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the first passivation layer covers a bottom surface of the groove of the first dielectric layer. 제 1항에 있어서,The method of claim 1, 상기 제 1 보호막은 상기 제 1 유전체층에 의해 형성된 홈의 측면과 저면을 덮는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the first passivation layer covers side and bottom surfaces of the groove formed by the first dielectric layer. 제 5항에 있어서,The method of claim 5, 상기 제 1 보호막의 상기 제 1 유전체층에 의해 형성된 홈의 측면을 덮는 부분의 두께는 상기 제 1 보호막의 상기 제 1 유전체층에 의해 형성된 홈의 저면을 덮는 부분의 두께보다 두꺼운 것을 특징으로 하는 플라즈마 디스플레이 패널.A thickness of a portion of the first passivation layer covering a side surface of the groove formed by the first dielectric layer is thicker than a thickness of a portion of the first passivation layer covering the bottom surface of the groove formed by the first dielectric layer. . 제 1항에 있어서,The method of claim 1, 상기 제 1 보호막은 상기 제 1 유전체층을 덮는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the first passivation layer covers the first dielectric layer. 제 7항에 있어서,The method of claim 7, wherein 상기 제 1 보호막의 상기 제 1 유전체층에 의해 형성된 홈의 측면을 덮는 부분의 두께는 상기 제 1 보호막의 다른 부분의 두께보다 두꺼운 것을 특징으로 하는 플라즈마 디스플레이 패널.And a thickness of a portion of the first passivation layer covering a side surface of the groove formed by the first dielectric layer is thicker than a thickness of another portion of the first passivation layer. 제 1항에 있어서,The method of claim 1, 상기 제 1 유전체층에 의해 형성된 홈의 깊이는 상기 제 1 유전체층의 두께보다 작은 것을 특징으로 하는 플라즈마 디스플레이 패널.And the depth of the groove formed by the first dielectric layer is smaller than the thickness of the first dielectric layer. 제 1항에 있어서,The method of claim 1, 상기 제 1 유전체층에 의해 형성된 홈의 깊이는 상기 제 1 유전체층의 두께와 같은 것을 특징으로 하는 플라즈마 디스플레이 패널.And the depth of the groove formed by the first dielectric layer is equal to the thickness of the first dielectric layer. 제 10항에 있어서,The method of claim 10, 상기 제 1 기판의 상기 제 1 유전체층에 의해 형성된 홈에 대응하는 부분에는 오목부가 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.And a recess is formed in a portion of the first substrate corresponding to the groove formed by the first dielectric layer. 제 1항 내지 제 11항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 11, 상기 제 2 보호막은 상기 제 1 보호막을 덮는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the second passivation layer covers the first passivation layer. 제 1항 내지 제 11항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 11, 상기 제 1 보호막은 금속 산화물로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the first passivation layer is formed of a metal oxide. 제 13항에 있어서,The method of claim 13, 상기 제 1 보호막은 산화 규소 또는 산화 지르코늄으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the first passivation layer is formed of silicon oxide or zirconium oxide. 제 1항 내지 제 11항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 11, 상기 제 1 보호막은 요오드화 세슘, 산화 알루니늄 또는 산화 세륨으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the first passivation layer is formed of cesium iodide, aluminium oxide or cerium oxide. 제 1항 내지 제 11항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 11, 상기 제 2 보호막은 산화 마그네슘으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the second passivation layer is formed of magnesium oxide. 제 1항 내지 제 11항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 11, 상기 어드레스 전극들을 덮는 제 2 유전체층을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.And a second dielectric layer covering the address electrodes.
KR1020060009350A 2006-01-31 2006-01-31 Plasma display panel KR100708743B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060009350A KR100708743B1 (en) 2006-01-31 2006-01-31 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060009350A KR100708743B1 (en) 2006-01-31 2006-01-31 Plasma display panel

Publications (1)

Publication Number Publication Date
KR100708743B1 true KR100708743B1 (en) 2007-04-17

Family

ID=38181635

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060009350A KR100708743B1 (en) 2006-01-31 2006-01-31 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100708743B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050062753A (en) * 2003-12-22 2005-06-27 삼성에스디아이 주식회사 Plasma display panel

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050062753A (en) * 2003-12-22 2005-06-27 삼성에스디아이 주식회사 Plasma display panel

Similar Documents

Publication Publication Date Title
KR100922745B1 (en) Plasma display panel
KR20050101432A (en) A method for manufacturing a plasma display panel
KR100768216B1 (en) Plasma display panel
KR100708743B1 (en) Plasma display panel
KR100683796B1 (en) The plasma display panel
KR100927618B1 (en) Plasma display panel
KR100741116B1 (en) Plasma display panel
US20060273721A1 (en) Plasma display panel
US8093813B2 (en) Plasma display panel
KR100777730B1 (en) Plasma display panel
KR100852120B1 (en) Plasma display panel
KR100581949B1 (en) Plasma display panel
KR100787424B1 (en) Plasma display panel
KR100922749B1 (en) Plasma display panel
KR100659073B1 (en) Plasma display panel
KR100647655B1 (en) Plasma display panel
US20070029910A1 (en) Plasma display panel and method of manufacturing the same
KR100708664B1 (en) Plasma display panel
KR100730202B1 (en) Plasma display panel
KR100581958B1 (en) Plasma display panel
KR100768219B1 (en) Plasma display panel and method for manufacturing the same
KR100581920B1 (en) Plasma display panel
KR100670315B1 (en) Plasma display panel
KR20070099991A (en) Plasma display panel
KR20070093220A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee