KR100687631B1 - 저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기 - Google Patents

저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기 Download PDF

Info

Publication number
KR100687631B1
KR100687631B1 KR1020060010184A KR20060010184A KR100687631B1 KR 100687631 B1 KR100687631 B1 KR 100687631B1 KR 1020060010184 A KR1020060010184 A KR 1020060010184A KR 20060010184 A KR20060010184 A KR 20060010184A KR 100687631 B1 KR100687631 B1 KR 100687631B1
Authority
KR
South Korea
Prior art keywords
nodes
current sources
voltage
driver
input
Prior art date
Application number
KR1020060010184A
Other languages
English (en)
Inventor
정덕균
박준영
Original Assignee
(주)글로넷시스템즈
재단법인서울대학교산학협력재단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)글로넷시스템즈, 재단법인서울대학교산학협력재단 filed Critical (주)글로넷시스템즈
Priority to KR1020060010184A priority Critical patent/KR100687631B1/ko
Application granted granted Critical
Publication of KR100687631B1 publication Critical patent/KR100687631B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Dc Digital Transmission (AREA)

Abstract

본 발명은 저전력 대신호를 위한 구동기에 관한 것으로, 특히 전송 대역폭이 서로 다른 IEEE 표준 규격의 10BASE-T, 100BASE-TX 및 1000BASE-T 데이터를 하나의 송수신 장치로 모두 수용할 수 있는 이더넷 송수신 구동기 장치에 관한 것이다.
본 발명에 따른 구동기는 피크 투 피크 전압 5V의 동적 범위를 규격으로 하는 저속의 이더넷 규격으로부터 피크 투 피크 전압 2V의 동적 범위를 규격으로 하는 고속 이더넷 규격의 데이터 신호를, 종래기술과 달리 각각의 표준 규격을 만족하기 위해 복수 개만큼의 구동기를 병렬로 연결하여 사용하거나, 1:n 변압기를 사용해서 전압 파형의 동적 범위를 확대하는 방식에 의존하지 아니하고도, 간단한 회로 구성으로 전력 소모를 최소화하면서도 넓은 전압 동적 범위를 보장하는 구동기 회로를 개시한다. 그 결과, 저전력 소모가 요구되는 휴대용 전자 기기 및 인터넷과 연결된 홈네트워크 장치에 다양한 대역폭의 데이터 전송을 하나의 구동 장치만으로 구현하도록 하는 것을 가능하게 한다.
트랜시버, 이더넷, IEEE802.3, 구동기, transciver.

Description

저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷 송수신기{DRIVER FOR LOW-POWER AND LARGE-SIGNAL APPLICATIONS AND ETHERNET TRANSCEIVER THEREOF}
도1a 및 도1b는 종래기술에 따른 구동기 회로로서, 각각 전류 모드와 전압 모드 방식이 적용된 회로를 개략적으로 나타낸 도면.
도2는 본 발명에 따른 구동기의 양호한 실시예를 나타낸 도면.
도3은 본 발명에 따른 구동기를 회로를 IEEE802.3 규격 10BASE-T 데이터 전송에 적용한 경우 측정된 출력단의 차동 전압 파형을 나타낸 도면.
<도면의 주요 부분에 대한 부호의 설명>
100a, 100b : 전류 소스
110 : 부하
220a, 220b : 정합 저항
301 : 버퍼
302 : 입력 노드
303 : 출력 노드
304 : 정합용 임피던스
본 발명은 구동기에 관한 것으로, 특히 전력 소모를 줄이면서도 구동 전압의 동적 범위를 넓게 할 수 있는 이더넷(Ethernet) 송수신 트랜시버 및 구동기 회로에 관한 것이다. 더욱 상세하게는, 본 발명은 전송 대역폭이 서로 다른 IEEE 표준 규격의 10BASE-T, 100BASE-TX 및 1000BASE-T 데이터를 하나의 송수신 장치로 모두 수용할 수 있는 구동기 장치에 관한 것이다.
또한, 본 발명은 IEEE 표준 802.3 규격의 10BASE-T, 고속 이더넷(100BASE-T) 및 기가비트 이더넷(1000BASE-T) 규격의 데이터를 모두 지원할 수 있되, 휴대용 기기에서와 같은 응용 목적에서 전력 소모를 낮출 수 있는 이더넷 송수신 구동기에 관한 것이다.
본 발명에 따른 구동기는 피크 투 피크 전압 5V의 동적 범위를 규격으로 하는 저속의 이더넷 규격으로부터 피크 투 피크 전압 2V의 동적 범위를 규격으로 하는 고속 이더넷 규격의 데이터 신호를, 종래기술과 달리 각각의 표준 규격을 만족하기 위해 복수 개만큼의 구동기를 병렬로 연결하여 사용하거나, 1:n 변압기를 사용해서 전압 파형의 동적 범위를 확대하는 방식에 의존하지 아니하고도, 간단한 회로 구성으로 전력 소모를 최소화하면서도 넓은 전압 동적 범위를 보장하는 구동기 회로를 개시한다. 그 결과, 저전력 소모가 요구되는 휴대용 전자 기기 및 인터넷과 연결된 홈네트워크 장치에 다양한 대역폭의 데이터 전송을 하나의 구동 장치만으로 구현하도록 하는 것을 가능하게 한다.
최근 들어, 인터넷에 접속하여 다중 통신을 하는 사용자가 급속히 증가하고, 전송 데이터의 대역 폭이 증가함에 따라 인터넷의 통신의 표준은 넓은 대역폭을 지원하는 방향으로 발전하고 있다.
초기 인터넷의 표준이었던 10 MBPS의 이더넷('10BASE-T'라 칭함)은 현재 패스트 이더넷(fast ethernet, '100BASE-TX'라 칭함)을 넘어, 1000 MBPS의 전송 속도('1000BASE-T'라 칭함)를 지원하기에 이르렀다. 10BASE-T 규격의 데이터 신호는 피크 투 피크 전압이 약 5V 된다. 한편, 100BASE-TX 및 1000BASE-T 와 같은 최근의 IEEE 표준 규격은 피크 투 피크 전압으로 약 2V 동적 범위(dynamic range)의 신호가 적용되고 있다.
그런데, 이와 같은 이더넷은 접속환경에 따라 10BASE-T에서 1000BASE-T에 이르는 모든 표준을 지원해야 하기 때문에 송수신기는 이들 표준을 지원할 수 있어야 한다.
즉, 하나의 구동칩으로 10BASE-T, 100BASE-TX와 함께 1000BASE-T의 최신 표준까지 동시에 지원할 수 있어야 한다. 더욱이, 노트북 컴퓨터 또는 피디에이(PDA)와 같은 휴대용 기기의 사용이 증가하고 가전제품에서의 인터넷 지원 적용은 저전력 소모까지를 고려한 해결책이 요구되고 있다.
그런데, 현재 적용되는 3.3V 이하의 공급 전원 기준의 CMOS 회로에서 10BASE-T 규격의 피크 투 피크 5V의 전압 신호를 출력하는 하면서도 저전력 소모를 보장하는 것이 용이하지 않다.
한편, 이더넷 구동기는 그 동작 모드를 크게 분류할 때에 전류 모드(current mode)와 전압 모드(voltage mode)로 분류할 수 있다. 도1a 및 도1b는 종래기술에 따른 이더넷 구동기 회로로서, 각각 전류 모드(current mode)와 전압 모드(voltage mode) 방식을 개략적으로 도시하고 있다.
도1a를 참조하면, 종래기술에 따른 전류 모드 구동기는 전류 소스(100a, 100b)를 차동 전압 노드(VA, VA-)에 인가함으로써 출력 임피던스를 크게 유지할 수 있으면서도 그 구현 방법을 간단히 할 수 있는 장점이 있다.
여기서, 저항 ZO(120a, 120b)는 부하 정합용 저항이다. 부하(110)에 Vmsinωt(130)를 출력하기 위하여 구동기에서 소모되는 전력을 구하면 다음과 같다.
Figure 112006007995998-pat00001
Figure 112006007995998-pat00002
Figure 112006007995998-pat00003
Figure 112006007995998-pat00004
Figure 112006007995998-pat00005
한편, 도1b에 도시한 전압 모드 구동기의 경우에는 출력 임피던스가 작고 전압 버퍼 회로의 설계가 전류 모드에 비해 복잡한 단점이 있다. 도1b의 전압 모드 구동기에 대해 동일한 신호 Vmsinωt를 부하(210)에 출력시키기 위해 구동기에서 소모되는 전력을 구하면 다음과 같다.
Figure 112006007995998-pat00006
Figure 112006007995998-pat00007
Figure 112006007995998-pat00008
Figure 112006007995998-pat00009
Figure 112006007995998-pat00010
따라서, 위의 (수학식 2)와 (수학식 5)를 비교하면 전압 모드 구동기가 전류 모드 구동기에 비해 약 32% 정도의 소모 전력 감소가 있음을 알 수 있다. 그러나, 도1b의 전압 모드 구동기의 경우에는 직렬로 연결된 정합 저항(termination resistor; 220a, 220b)으로 인해 최대 출력 신호는 공급 전압의 50%(1/2)로 제한되는 단점이 있다.
즉, VDD = 3.3V 또는 VDD = 2.5V인 공급 전압으로부터 100BASE-T 또는 1000BASE-T의 규격 전압인 2VPK -PK의 차동 출력은 구현할 수 있으나, 10BASE-T에서 요구하는 5VPK -PK의 차동 출력은 구현하는 것이 불가능하다.
이와 같은 문제점을 해결하기 위하여, 제이 에브릿(J. Everitt) 등은 1998년 12월 발간된 IEEE 고체 전자 회로 저널(J. Solid-state circuits) 제33편 제12권 제2169쪽 내지 제2177쪽에 "A CMOS Transciver for 10 MBPS and 100 MBPS Ethernet"이란 논문 제목으로 전류 모드 방식의 병렬 구동기를 제안한 바 있다.
그런데, 위에 언급한 제이 에브릿이 제안한 기술은 10BASE-T 규격을 위한 제1 구동기와 100BASE-T 규격을 위한 제2 구동기를 서로 각각 준비하고 이를 병렬로 연결하는 방식을 사용하고 있으므로, 두개의 구동기 회로를 상보적으로 구성한 기술에 불과하여 회로 구성이 커지고 전력 소모가 과다한 단점이 있다.
상이한 데이터 전송률로 데이터를 송수신할 수 있는 트랜시버 장치를 구성하되, 전압 모드로 구현한 종래 기술로서는, 제이 엔 바바네자드 (J. N. Babanezhad) 등이 1999년 8월 IEEE 고체 전자 회로 저널(J. Solid-state Circuits) 제34편 제8 책 제1044쪽 내지 제1050쪽에 개시한 " A 100 MHZ, 50Ω, -45dB distortion, 3.3V CMOS Line Driver for Ethernet and Fast Ethernet Networking Application" 기술 논문이 있다.
그러나, 전술한 종래기술에서 저자들은 3.3V 공급 전원에서 전압 모드 구동기를 구현하되 동적 범위를 10BASE-T 표준 규격의 피크 투 피크 전압 5볼트를 확보하기 위하여 1:n 변압기(transformer)를 추가로 사용하여 승압시키는 방식에 의존하고 있다. 그러나, 이 경우 트랜시버 크기가 증가하고 전력 소모가 증대되는 단점이 있다.
따라서, 본 발명의 제1 목적은 10BASE-T, 100BASE-TX 및 1000BASE-T 전송 매체에 공통으로 사용될 수 있는 데이터 송수신 구동기를 제공하는데 있다.
본 발명의 제2 목적은 상기 제1 목적에 부가하여, 10BASE-T, 100BASE-TX 및 1000BASE-T 표준 규격이 요구하는 전압의 동적 범위를 만족하며 동시에 저전력 소모를 보장하는 데이터 송수신 구동기를 제공하는 데 있다.
본 발명의 제3 목적은 상기 제1 목적에 부가하여, 공급 전압보다 큰 동적 범위가 보장되는 데이터 송수신 구동기를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명은 저전력에 적합한 전압 모드 회로 구성을 유지하면서도 제한 출력 전압의 범위를 증대하기 위해 전류 소스를 부가하는 방식을 제안한다.
본 발명에 따른 구동기의 양호한 실시예로서, 입력 노드(302, 402)에 입력 신호를 입력받아 입력 신호가 하이(high) 신호인 경우 출력 노드(303, 403)에 공급 전압 VDD를 출력하고 로우(low) 신호인 경우 영전위를 출력하는 전압 버퍼(301, 401); 상기 전압 버퍼(301, 401)의 출력 노드(303, 403)에 직렬 연결된 정합 임피던스(304, 404)의 반대쪽 노드(305, 405)에 병렬로 접속되는 한 쌍의 전류 소스(306, 307; 406, 407)로서, 상기 한 쌍의 전류 소스(306, 307; 406, 407) 중에서 제1 전류 소스(306, 406)는 상기 노드(305, 405)에 전류를 흘러들어가도록 하는 방향으로 배치함으로써 상기 노드(305, 405)의 전압을 풀업(pull-up)하게 되고, 나머지 전류 소스인 제2 전류 소스(307, 407)는 상기 노드(305, 405)로부터 전류를 접지점으로 싱크시키는 방향으로 배치함으로써 상기 노드(305, 405)의 전압을 풀다운(pull-down)하는 한 쌍의 전류 소스(306, 307; 406, 407); 상기 입력 노드(302, 402)에 인가되는 입력 신호가 하이 신호인 경우 상기 노드(305, 405)에 상기 제1 전류 소스(306, 406)가 연결되도록 상기 제1 전류 소스(306, 406)과 상기 노드(305, 405) 사이에 준비된 제1 스위치(308, 408)와, 상기 제2 전류 소스(307, 407)를 상기 노드(305, 405)와 차단하도록 상기 제2 전류 소스(307, 407)와 상기 노드(305, 405) 사이에 준비된 제2 스위치(309, 409)를 구비하여, 상기 전압 버퍼(301, 401)의 두 입력 노드(302, 402)의 양단에 인가되는 비반전 신호 A와 반전 신호
Figure 112006007995998-pat00011
에 대응해서 상기 두 출력 노드(305, 405)의 양단에 상기 공급 전압 VDD 보다 큰 동적 범위의 차동 전압을 발생시키는 것을 특징으로 하는 구동기를 제공한다.
이하에서는, 첨부 도면 도2 및 도3을 참조하여 본 발명에 따른 구동기의 양호한 실시예를 상세히 설명한다.
본 발명에 따른 구동기 회로는 이더넷에서 저전력 소모를 위한 목적에서 적합한 전압 모드의 구조를 유지하면서도 출력 전압의 동적 범위를 넓히기 위해 출력 전압 노드에 전류 소스를 병렬로 부가하는 구조를 포함함을 특징으로 한다.
도2는 본 발명에 따른 구동기의 양호한 실시예를 나타낸 도면이다. 도2를 참조하면, 본 발명에 따른 구동기의 일 실시예로서 차동 전압(differential voltage) 구동기 구조를 나타내고 있으며, 도면의 상단 블록의 전압 버퍼(301)의 입력 노드(302)에 입력 신호 A가 인가되고 출력 노드(303)는 정합용 임피던스 ZO(304)와 연결되어 있다.
한편, 도2의 하단 블록은 반전 입력 신호(inverting input)
Figure 112006007995998-pat00012
를 인가받는 입력 노드(402)와 전압 버퍼(401) 출력의 출력 노드(403)가 같은 구조로 정합용 임피던스 ZO(404)에 연결되어 있다.
한편, 도1b에서 전압 모드 구동기 출력의 동적 범위가 제한되는 이유는 전압 버퍼의 출력 전압이 최대 공급 전원 전압 VDD이고, 직렬로 연결된 저항으로 인해 부하에 흐를 수 있는 최대 전류가
Figure 112006007995998-pat00013
이기 때문이다.
본 발명의 발명자는 부하에 걸리는 전압의 동적 범위(dynamic range)를 넓히기 위해서는 부하(210)에 흐르는 전류량을 증가시키면 된다는 점에 착안하여 도2에 도시한 바와 같이 정합 임피던스(304, 404)의 일측 노드(305, 405)에 전류 소스(306, 307; 406, 407)를 접속하는 구성을 안출하였다.
상기 노드(305, 405)에 병렬 접속된 전류 소스(306, 307; 406, 407)는, 양호한 실시예로서 상황에 따라 온/오프 제어되는 스위치(308, 309; 408, 409)를 구비할 수 있다. 도2에 나타낸 본 발명에 따른 구동기 회로는 전압 버퍼(301, 401)와 전류 소스(306, 307; 406, 407)를 함께 사용함으로써 부하 측의 노드 X점과 Y점 사이에 흐르는 전류를 조절함으로써 차동 전압(differential voltage)을 넓힐 수 있게 된다.
다시 도2를 참조하면, 구동기의 입력단(302)에 입력 신호 A가 하이(high)인 경우 상단의 전압 버퍼(301, " 제1 전압 버퍼"라 칭함)의 출력단 노드(303)와 하단의 출력단 노드(303)와 하단의 전압 버퍼(401, "제2 전압 버퍼"라 칭함)의 출력단 노드(303)와 하단 전압 버퍼(401)의 출력단 노드(403) 사이의 전압 VO1은 하이(high)가 되고, 이 때에 전류 소스는 노드 X와 노드 Y 사이에 흐르는 전류 IO의 방향이 X → Y가 되도록 스위치(308, 309; 408, 409)가 조정된다.
그 결과, 트랜스포머(330)의 제1차 권선측, 즉 입력측 전압 VO2는 하이(high)가 되고, 부하 전압 VO는 하이가 된다. 다시 도2를 살펴보면, 노드 X와 노드 Y는 트랜스포머(330)의 제1차 권선 측에 연결되고, 트랜스포머(330)는 부하 저항 2ZO에 연결되어 출력 단자(331, 332)에 출력 전압 VO를 출력한다.
본 발명에 따른 구동기의 양호한 실시예로서, 입력 노드(302, 402)에 입력 신호를 입력받아 입력 신호가 하이(high) 신호인 경우 출력 노드(303, 403)에 공급 전압 VDD를 출력하고 로우(low) 신호인 경우 영전위를 출력하는 전압 버퍼(301, 401)가 준비된다.
또한, 전압 버퍼(301, 401)의 출력 노드(303, 403)에 직렬 연결된 정합 임피던스(304, 404)의 반대쪽 노드(305, 405)에 병렬로 접속되는 한 쌍의 전류 소스(306, 307; 406, 407)로서, 상기 한 쌍의 전류 소스(306, 307; 406, 407) 중에서 제1 전류 소스(306, 406)는 상기 노드(305, 405)에 전류를 흘러들어가도록 하는 방향으로 배치함으로써 상기 노드(305, 405)의 전압을 풀업(pull-up)하게 되고, 나머지 전류 소스인 제2 전류 소스(307, 407)는 상기 노드(305, 405)로부터 전류를 접지점으로 싱크시키는 방향으로 배치한다.
또한, 노드(305, 405)의 전압을 풀다운(pull-down)하는 한 쌍의 전류 소스(306, 307; 406, 407)가 구성되고, 입력 노드(302, 402)에 인가되는 입력 신호가 하이 신호인 경우 상기 노드(305, 405)에 상기 제1 전류 소스(306, 406)가 연결되도록 상기 제1 전류 소스(306, 406)과 상기 노드(305, 405) 사이에 제1 스위치(308, 408)가 준비된다.
또한, 상기 제2 전류 소스(307, 407)를 상기 노드(305, 405)와 차단하도록 상기 제2 전류 소스(307, 407)와 상기 노드(305, 405) 사이에 제2 스위치(309, 409)를 구비될 수 있다.
그 결과, 위의 전압 버퍼(301, 401)의 두 입력 노드(302, 402)의 양단에 인가되는 비반전 신호 A와 반전 신호
Figure 112006007995998-pat00014
에 대응해서 상기 두 출력 노드(305, 405)의 양단에 상기 공급 전압 VDD 보다 큰 동적 범위의 차동 전압을 발생시키게 된다.
이때에, 본 발명에 따른 양호한 실시예로서, 전압 버퍼의 출력 측에 병렬로 접속되는 전류 소스(306, 307; 406, 407)의 크기는 다음 식으로부터 결정될 수 있다.
Figure 112006007995998-pat00015
따라서, 본 발명에 따른 구동기 회로를 10BASE-T 규격에도 만족되도록 하는 회로를 구성하고자 하는 경우, 전압 버퍼의 출력 마진을 고려할 때에 VO1 = VO2 = 2.5V로 하면 IA = 25 ㎃로 산출된다.
종래기술에 따라 라인 구동기를 전류 모드로 구성할 때에 전류값이 100 ㎃인 것을 고려하면, 전류 소스의 크기를 약 1/4로 감소시킨 결과이다. 더욱이, 이상적인 경우에 전압 버퍼에서 부하쪽으로 흐르는 전류는 없으므로 전체 전력 소비도 최대 1/4 정도로 감소됨을 알 수 있다.
본 발명의 양호한 실시예로서, 노드(305, 405)에 접속된 전류 소스(306, 307; 406, 407)의 전류 공급을 스위칭하는 스위치(308, 309; 408, 409)는 전압 버 퍼의 입력 노드(302, 402)와 연결되어 스위칭 제어될 수 있으며, VO2를 풀업할 경우에는 스위치(308)와 스위치(409)가 단락되고, VO2를 풀 다운할 때에는 스위치(309)와 스위치(408)이 단락되도록 제어된다.
도3은 본 발명에 따른 구동기를 회로를 IEEE802.3 규격 10BASE-T 데이터 전송에 적용한 경우 출력단의 차동 전압 파형을 나타낸 도면이다. 도3을 참조하면, 피크 투 피크 전압은 - 2.5 ∼ + 2.5 V를 확보하고 있음을 알 수 있다. 본 발명에 따른 저전력 대신호를 위한 구동기는 이더넷 트랜시버뿐 아니라 다양한 용도의 구동기 회로에 확대 적용할 수 있다.
전술한 내용은 후술할 발명의 특허 청구 범위를 더욱 잘 이해할 수 있도록 본 발명의 특징과 기술적 장점을 다소 폭넓게 개설하였다. 본 발명의 특허 청구 범위를 구성하는 부가적인 특징과 장점들은 이하에서 상술 될 것이다. 개시된 본 발명의 개념과 특정 실시예는 본 발명과 유사 목적을 수행하기 위한 다른 구조의 설계나 수정의 기본으로 즉시 사용될 수 있음이 당해 기술 분야의 숙련된 사람들에 의해 인식되어야 한다.
또한, 본 발명에서 개시된 발명 개념과 실시예가 본 발명의 동일 목적을 수행하기 위하여 다른 구조로 수정하거나 설계하기 위한 기초로서 당해 기술 분야의 숙련된 사람들에 의해 사용될 수 있을 것이다. 또한, 당해 기술 분야의 숙련된 사람에 의한 그와 같은 수정 또는 변경된 등가 구조는 특허 청구 범위에서 기술한 발명의 사상이나 범위를 벗어나지 않는 한도 내에서 다양한 변화, 치환 및 변경이 가 능하다.
이상에서 살펴본 바와 같이, 본 발명에 따른 구동기는 10BASE-T, 100BASE-TX 및 1000BASE-T 등과 같이 서로 전송 속도가 다른 데이터 송수신을 동일한 트랜시버로 구현하기 위하여, 종래기술과 달리 복수 개의 구동기를 병렬로 사용하거나 n:1 변압기를 사용해서 전압 파형의 동적 범위를 넓히지 아니하고도, 간단한 회로 구성으로 저전력 소모의 넓은 전압 동적 범위를 보장하는 구동기 회로를 제안한다. 그 결과, 저전력 소모가 요구되는 휴대용 이동기기 및 홈네트워크 장치에 다양한 대역폭의 데이터 전송을 하나의 구동 장치로 사용하는 것이 가능하게 된다.

Claims (3)

  1. 입력 노드(302, 402)에 입력 신호를 입력받아 입력 신호가 하이(high) 신호인 경우 출력 노드(303, 403)에 공급 전압 VDD를 출력하고 로우(low) 신호인 경우 영전위를 출력하는 전압 버퍼(301, 401);
    상기 전압 버퍼(301, 401)의 출력 노드(303, 403)에 직렬 연결된 정합 임피던스(304, 404)의 반대쪽 노드(305, 405)에 병렬로 접속되는 한 쌍의 전류 소스(306, 307; 406, 407)로서, 상기 한 쌍의 전류 소스(306, 307; 406, 407) 중에서 제1 전류 소스(306, 406)는 상기 노드(305, 405)에 전류를 흘러들어가도록 하는 방향으로 배치함으로써 상기 노드(305, 405)의 전압을 풀업(pull-up)하게 되고, 나머지 전류 소스인 제2 전류 소스(307, 407)는 상기 노드(305, 405)로부터 전류를 접지점으로 싱크시키는 방향으로 배치함으로써 상기 노드(305, 405)의 전압을 풀다운(pull-down)하는 한 쌍의 전류 소스(306, 307; 406, 407);
    상기 입력 노드(302, 402)에 인가되는 입력 신호가 하이 신호인 경우 상기 노드(305, 405)에 상기 제1 전류 소스(306, 406)가 연결되도록 상기 제1 전류 소스(306, 406)과 상기 노드(305, 405) 사이에 준비된 제1 스위치(308, 408)와, 상기 제2 전류 소스(307, 407)를 상기 노드(305, 405)와 차단하도록 상기 제2 전류 소스(307, 407)와 상기 노드(305, 405) 사이에 준비된 제2 스위치(309, 409);
    를 구비하여, 상기 전압 버퍼(301, 401)의 두 입력 노드(302, 402)의 양 단 에 인가되는 비반전 신호 A와 반전 신호
    Figure 112006007995998-pat00016
    에 대응해서 상기 두 출력 노드(305, 405)의 양단에 상기 공급 전압 VDD 보다 큰 동적 범위의 차동 전압을 발생시키는 것을 특징으로 하는 구동기.
  2. 제1항에 있어서, 상기 구동기의 출력 노드(305, 405) 사이에 발생하는 차동 전압은 트랜스포머의 입력단에 인가되어 상기 트랜스포머의 출력은 부하에 차동 전압을 제공함을 특징으로 하는 구동기.
  3. 제1항에 따른 구동기를 구비한 이더넷 송수신 트랜시버 장치.
KR1020060010184A 2006-02-02 2006-02-02 저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기 KR100687631B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060010184A KR100687631B1 (ko) 2006-02-02 2006-02-02 저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060010184A KR100687631B1 (ko) 2006-02-02 2006-02-02 저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기

Publications (1)

Publication Number Publication Date
KR100687631B1 true KR100687631B1 (ko) 2007-03-08

Family

ID=38102047

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060010184A KR100687631B1 (ko) 2006-02-02 2006-02-02 저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기

Country Status (1)

Country Link
KR (1) KR100687631B1 (ko)

Similar Documents

Publication Publication Date Title
JP4578316B2 (ja) 送信装置
US8415986B2 (en) Voltage-mode driver with pre-emphasis
US20080116943A1 (en) True-differential DVI/HDMI line driver
CN110277988A (zh) 具有从低功率待机到低频信号传输的快速转换的中继器
RU2369977C2 (ru) Устройство сопряжения токового режима для высокоскоростной связи вне микросхем
US7982538B2 (en) Differential output circuit and communication device
US20170295042A1 (en) Method and system using driver equalization in transmission line channels with power or ground terminations
US9312846B2 (en) Driver circuit for signal transmission and control method of driver circuit
US7863935B2 (en) Line driver architecture for 10/100/1000 BASE-T Ethernet
TWI496434B (zh) 多模式乙太網路線路驅動器
US7737747B2 (en) Scheme for controlling rise-fall times in signal transitions
US11005477B2 (en) Driver circuit and control method therefor, and transmission/reception system
KR100687631B1 (ko) 저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기
WO2020047723A1 (zh) 数据接口、芯片和芯片***
WO2020047722A1 (zh) 数据接口、芯片和芯片***
US10418976B1 (en) Charge steering transmitter
KR100780881B1 (ko) 전류원 스위칭에 의한 저전력 듀얼 레벨 차동신호 전송회로
US7990176B2 (en) Low power line driver and method thereof
US9847777B2 (en) Signal potential converter
KR20080098522A (ko) 단일 전류를 사용하는 이중 출력 차동 라인 드라이버
US11921651B2 (en) Interface module with low-latency communication of electrical signals between power domains
CN109067388A (zh) 一种cml结构输出驱动级电路
CN116569526B (zh) 决策反馈均衡分接头***以及相关装置和方法
CN107766278B (zh) 一种兼容直流/交流耦合的高速串行接口接收机前端电路
US10897252B1 (en) Methods and apparatus for an auxiliary channel

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120206

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130521

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee