KR100684749B1 - A plasma display panel - Google Patents

A plasma display panel Download PDF

Info

Publication number
KR100684749B1
KR100684749B1 KR1020040085664A KR20040085664A KR100684749B1 KR 100684749 B1 KR100684749 B1 KR 100684749B1 KR 1020040085664 A KR1020040085664 A KR 1020040085664A KR 20040085664 A KR20040085664 A KR 20040085664A KR 100684749 B1 KR100684749 B1 KR 100684749B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge
scan
dummy cell
address
Prior art date
Application number
KR1020040085664A
Other languages
Korean (ko)
Other versions
KR20060036619A (en
Inventor
김기정
우석균
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040085664A priority Critical patent/KR100684749B1/en
Publication of KR20060036619A publication Critical patent/KR20060036619A/en
Application granted granted Critical
Publication of KR100684749B1 publication Critical patent/KR100684749B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/225Material of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은 더미셀에서 어드레스전극과 주사전극 사이에 어드레스 방전을 유도하여 공간 전하를 형성하고, 이 공간 전하를 더미셀과 이에 인접한 방전셀들 사이에서 주고받게 하여, 더미셀에 인접하는 방전셀에서의 어드레스 방전을 안정시키는 것으로서, 서로 대향 배치되는 제1 기판과 제2 기판, 상기 제1 기판에 나란하게 일 방향으로 신장 형성되는 어드레스전극, 상기 어드레스전극과 대향하여 교차하도록 제2 기판에 형성되는 표시전극, 상기 제1 기판과 제2 기판 사이의 공간에 배치되어 방전셀과 더미셀을 형성하는 격벽, 및 상기 방전셀 내에 형성되는 형광체층을 포함하고, 상기 표시전극은 상기 방전셀에서 유지전극과 주사전극의 쌍으로 배치되고 상기 더미셀에 주사전극으로 배치된다.The plasma display panel of the present invention induces an address discharge between the address electrode and the scan electrode in the dummy cell to form a space charge, and transfers the space charge between the dummy cell and the adjacent discharge cells, thereby adjoining the dummy cell. To stabilize the address discharge in the discharge cells, the first substrate and the second substrate disposed to face each other, the address electrode formed to extend in one direction parallel to the first substrate, and the second electrode so as to cross and face the address electrode. A display electrode formed on a substrate, a partition wall disposed in a space between the first substrate and the second substrate to form a discharge cell and a dummy cell, and a phosphor layer formed in the discharge cell, wherein the display electrode includes the discharge The cells are arranged in pairs of sustain electrodes and scan electrodes and are arranged as scan electrodes in the dummy cell.

플라즈마 디스플레이, 어드레스전극, 더미셀, 주사전극, 불투명전극Plasma Display, Address Electrode, Dummy Cell, Scanning Electrode, Opaque Electrode

Description

플라즈마 디스플레이 패널 {A PLASMA DISPLAY PANEL}Plasma Display Panel {A PLASMA DISPLAY PANEL}

도 1은 본 발명에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.1 is a partially exploded perspective view schematically showing a plasma display panel according to the present invention.

도 2는 방전셀 및 더미셀에 대한 표시전극과 어드레스전극의 배치 관계를 개략적으로 도시한 부분 평면도이다.FIG. 2 is a partial plan view schematically illustrating a relationship between display electrodes and address electrodes for discharge cells and dummy cells.

도 3은 더미셀의 주사전극과 어드레스전극에 인가되는 구동 파형도이다.3 is a driving waveform diagram applied to a scan electrode and an address electrode of a dummy cell.

본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 더미셀(dummy cell)에 인접하는 방전셀의 어드레스 방전을 안정시키는 플라즈마 디스플레이 패널(Plasma Display Panel, 이하 'PDP'라 한다)에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel (hereinafter referred to as a 'PDP') that stabilizes an address discharge of a discharge cell adjacent to a dummy cell.

일반적으로 PDP는 기체 방전을 통하여 플라즈마를 생성하고, 이 플라즈마로부터 진공자외선을 생성하며, 이 진공자외선으로 형광체를 여기시키고, 이 형광체로부터 적색, 녹색, 청색의 가시광을 각각 발생시키며, 이 가시광으로 영상을 구현한다. 이 PDP는 배면패널과 전면패널을 상호 봉착하여 그 사이에 불활성 가스가 충전되는 방전셀을 형성하고, 이 방전셀 내에서 기체 방전을 일으키도록 구성되어 있 다. 즉, 이 배면패널은 배면기판에 어드레스전극을 형성하여 유전층으로 덮고, 이 유전층 상에 격벽을 형성하고, 이 격벽 내에 형광체층을 구비하여 형성된다. 이 배면패널에 대향하는 전면패널은 전면기판에 어드레스전극과 교차하는 상태로 구비되는 표시전극(유지전극과 주사전극의 쌍으로 형성된다)을 유전층과 보호막으로 덮고 있다.In general, PDP generates plasma through gas discharge, generates vacuum ultraviolet rays from the plasma, excites phosphors by the vacuum ultraviolet rays, and generates red, green, and blue visible light from the phosphors, respectively. Implement The PDP is configured to seal the back panel and the front panel to form a discharge cell filled with an inert gas therebetween, and to generate a gas discharge within the discharge cell. In other words, the back panel is formed by forming an address electrode on the back substrate, covering the dielectric layer, forming a partition on the dielectric layer, and including a phosphor layer in the partition. The front panel facing the rear panel covers the display electrode (formed as a pair of holding electrodes and scanning electrodes) provided on the front substrate so as to cross the address electrode with a dielectric layer and a protective film.

이 PDP는 방전셀들을 동시에 구동하기 위하여 기억 특성을 이용한다. 이를 보다 상세히 설명하면, 한 쌍의 표시전극을 구성하는 유지전극과 주사전극 사이에 방전을 일으키기 위하여, 유지전극과 주사전극 사이에는 특정 이상의 전압(방전개시전압, Firing Voltage)을 필요로 한다. 이를 위하여, 먼저, 주사전극에 스캔 전압(-Vsc) 펄스를 인가하고 어드레스전극에 어드레스 전압(Va) 펄스를 인가하면, 주사전극과 어드레스전극 사이에서 어드레스 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마의 전자(-)와 이온(+)은 반대 극성을 갖는 어드레스전극과 주사전극으로 각각 이동되어 유전층에 쌓인다.This PDP uses a memory characteristic to drive the discharge cells simultaneously. In more detail, in order to generate a discharge between the sustain electrode and the scan electrode constituting the pair of display electrodes, a specific voltage or more (firing voltage) is required between the sustain electrode and the scan electrode. To this end, first, when a scan voltage (-Vsc) pulse is applied to the scan electrode and an address voltage Va is applied to the address electrode, an address discharge is started between the scan electrode and the address electrode to form a plasma in the discharge cell. The electrons (-) and ions (+) of the plasma are moved to the address electrode and the scan electrode having opposite polarities, respectively, and are accumulated in the dielectric layer.

이로 인하여, 주사전극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 작아져, 주사전극과 어드레스전극 사이의 방전은 약해지고 이들 사이의 어드레스 방전은 소멸된다. 이 때, 유지전극 측에는 상대적으로 적은 양의 전자(-)가 쌓이고, 주사전극 측에는 상대적으로 많은 양의 이온(+)이 쌓이게 된다. 이 유지전극과 주사전극을 덮고 있는 각 유전층에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 유지전극과 주사전극 사이에 형성되는 공간 전압을 벽전압(Vw: Wall Voltage)이라고 한다. 이 상태에서 유지전극 과 주사전극에 유지전압(+Vs) 펄스를 교호적으로 인가하면, 이 유지전압(+Vs)과 벽전압(Vw)의 크기를 합친 접압(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면서 방전셀 내에서 기체 방전이 일어나다. 이 기체 방전을 통하여 방전셀 내에 충전되어 있는 불활성 가스는 플라즈마 상태로 된다.As a result, the net space potential between the scan electrode and the address electrode becomes smaller than the originally applied address voltage Va, the discharge between the scan electrode and the address electrode is weakened and the address discharge therebetween disappears. At this time, a relatively small amount of electrons (-) are accumulated on the sustain electrode side, and a relatively large amount of ions (+) are accumulated on the scanning electrode side. The charges accumulated in the dielectric layers covering the sustain electrodes and the scan electrodes are called wall charges (Qw), and the space voltages formed between the sustain electrodes and the scan electrodes by the wall charges are wall voltages (Vw). It is called). In this state, when a sustain voltage (+ Vs) pulse is alternately applied to the sustain electrode and the scan electrode, the contact voltage (Vs + Vw) of the sum of the sustain voltage (+ Vs) and the wall voltage (Vw) is the discharge start voltage. It becomes higher than (Vf) and gas discharge generate | occur | produces in a discharge cell. The inert gas charged in the discharge cell through this gas discharge is in a plasma state.

이와 같은 PDP는 어드레스 방전시 공간 전하가 이동되는 것을 이용하여 벽전하를 쌓고 소멸시키는 과정을 반복적으로 수행하므로 인접하는 방전셀 간에 공간 전하를 주고받게 된다. 그러나 어드레스 방전이 일어나지 않는 더미셀에 바로 인접하는 첫 스캔 라인의 방전셀은 더미셀 측에서 공간 전하를 주고받지 못하게 됨에 따라 공간 전하의 부족으로 인하여 어드레스 방전을 안정적으로 일으키지 못한다.Since the PDP repeatedly performs a process of accumulating and dissipating wall charges by using space charges moved during address discharge, space charges are exchanged between adjacent discharge cells. However, since the discharge cells of the first scan line immediately adjacent to the dummy cells that do not generate an address discharge cannot exchange space charges on the dummy cell side, address discharges cannot be stably caused due to lack of space charges.

이를 개선하기 위하여, 첫 스캔 라인의 방전셀에 인접하는 더미셀에 공간 전하를 만들기 위하여, 보조 방전을 일으키는 방안이 강구되고 있다. 그러나 이 더미셀에서의 보조 방전은 어드레스 방전 때에는 공간 전하를 충족시키는 순기능을 하지만, 또한 유지 방전을 일으키게 되어 이 방전을 차폐하여야 하는 역기능을 발생시킨다. 이로 인하여, PDP 제작시, 더미셀의 보조 방전 차폐를 위한 공정이 요구되고, 또 불필요한 방전으로 인하여 PDP의 소비 전력이 증가되어 효율이 저하된다.In order to improve this, in order to create a space charge in the dummy cell adjacent to the discharge cell of the first scan line, a method of causing an auxiliary discharge has been devised. However, the auxiliary discharge in this dummy cell has a net function of satisfying the space charge at the address discharge, but also generates a sustain discharge, and causes a reverse function to shield the discharge. For this reason, when manufacturing the PDP, a process for shielding the auxiliary discharge of the dummy cell is required, and the power consumption of the PDP is increased due to unnecessary discharge, thereby reducing the efficiency.

본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 더미셀에서 어드레스전극과 주사전극 사이에 어드레스 방전을 유도하여 공간 전하를 형성하고, 이 공간 전하를 더미셀과 이에 인접한 방전셀들 사이에서 주고받게 하여, 더미셀에 인접하는 방전셀에서의 어드레스 방전을 안정시키는 플라즈 마 디스플레이 패널을 제공하는 것이다.SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object thereof is to induce an address discharge between an address electrode and a scan electrode in a dummy cell to form a space charge, and to store the space charge in a dummy cell and adjacent discharges. The present invention provides a plasma display panel that transmits and receives between cells to stabilize an address discharge in a discharge cell adjacent to a dummy cell.

상기의 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판과 제2 기판, 상기 제1 기판에 나란하게 일 방향으로 신장 형성되는 어드레스전극, 상기 어드레스전극과 대향하여 교차하도록 제2 기판에 형성되는 표시전극, 상기 제1 기판과 제2 기판 사이의 공간에 배치되어 방전셀과 더미셀을 형성하는 격벽, 및 상기 방전셀 내에 형성되는 형광체층을 포함하고, 상기 표시전극은 상기 방전셀에서 유지전극과 주사전극의 쌍으로 배치되고 상기 더미셀에 주사전극으로 배치된다.In order to achieve the above object, the plasma display panel according to the present invention includes a first substrate and a second substrate disposed to face each other, an address electrode extending in one direction parallel to the first substrate, and facing the address electrode. A display electrode formed on the second substrate so as to intersect, a partition wall disposed in a space between the first substrate and the second substrate to form a discharge cell and a dummy cell, and a phosphor layer formed in the discharge cell; Electrodes are arranged in pairs of sustain electrodes and scan electrodes in the discharge cells and scan electrodes in the dummy cells.

상기 방전셀은 표시영역을 형성하고, 상기 더미셀은 표시영역의 외곽에 비표시영역을 형성한다.The discharge cell forms a display area, and the dummy cell forms a non-display area outside the display area.

상기 방전셀의 유지전극과 주사전극은 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극과, 이 버스전극에서 방전셀의 내측으로 돌출 형성되는 투명전극으로 형성된다.The sustain electrode and the scan electrode of the discharge cell are formed of a bus electrode extending in a direction crossing the address electrode, and a transparent electrode protruding from the bus electrode into the discharge cell.

상기 더미셀의 주사전극은 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극으로 형성된다. 이 더미셀의 주사전극은 불투명 재질로 형성되고, 더미셀의 전(全) 영역을 덮는 크기의 폭으로 형성된다. 이 주사전극에, 리셋 구간에서는 리셋 펄스가 인가되고 스캔 구간에서는 스캔 펄스가 인가되며 유지 구간에서는 유지 펄스가 인가되지 않는다. 이로 인하여 더미셀에서는 어드레스 방전에 의하여 공간 전하는 형성되지만, 유지 방전이 일어나지 않기 때문에 가시광을 발생시키지 않 으므로 소비 전력이 저감된다.The scan electrode of the dummy cell is formed of a bus electrode extending in a direction crossing the address electrode. The scan electrodes of the dummy cells are formed of an opaque material and have a width that covers the entire area of the dummy cells. A reset pulse is applied to the scan electrode in the reset section, a scan pulse is applied in the scan section, and no sustain pulse is applied in the sustain section. As a result, in the dummy cell, space charge is formed by the address discharge, but since no sustain discharge occurs, no visible light is generated, thereby reducing power consumption.

상기 더미셀은 표시영역의 첫 스캔 라인과 마지막 스캔 라인에 인접하게 구비되는 것이 바람직하다.The dummy cell is preferably provided adjacent to the first scan line and the last scan line of the display area.

이하, 첨부한 도면을 참조하여 본 발명의 다양한 실시예를 상세하게 설명한다.Hereinafter, various embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이고, 도 2는 방전셀 및 더미셀에 대한 표시전극과 어드레스전극의 배치 관계를 개략적으로 도시한 부분 평면도이다.1 is a partially exploded perspective view schematically illustrating a plasma display panel according to an exemplary embodiment of the present invention, and FIG. 2 is a partial plan view schematically illustrating an arrangement relationship between display electrodes and address electrodes for discharge cells and dummy cells.

이 PDP는 제1 기판(1, 이하 배면기판이라 한다)을 포함하는 배면패널(100)과 제2 기판(3, 이하 전면기판이라 한다)을 포함하는 전면패널(300) 사이에 방전 공간을 형성하고, 이 방전 공간에 네온-제논(Ne-Xe)과 같은 불활성 가스를 혼합 상태로 충전하여, 면 대향 봉착 구조로 형성된다.The PDP forms a discharge space between the back panel 100 including the first substrate (hereinafter referred to as the back substrate) and the front panel 300 including the second substrate (hereinafter referred to as the front substrate). The discharge space is filled with an inert gas such as neon-xen (Ne-Xe) in a mixed state to form a surface facing sealing structure.

이 배면기판(1)과 전면기판(3)은 상호 대향 배치되어 각각 배면패널(100)과 전면패널(300)을 형성하며, 이 배면패널(100)과 전면패널(100)의 사이에는 격벽(5)이 구비된다. 이 격벽(5)은 PDP 내에서 기체 방전을 일으키는 방전 공간, 즉 방전셀(7)을 구획하여 형성한다. 이 방전셀(7) 내에는 형광체층(9)이 형성되며, 이 형광체층(9)은 기체 방전에 의한 진공 자외선이 충돌됨에 따라 적색, 녹색, 또는 청색의 가시광을 발생시켜 화상을 구현한다.The rear substrate 1 and the front substrate 3 are disposed to face each other to form a rear panel 100 and a front panel 300, and a partition wall between the rear panel 100 and the front panel 100 is provided. 5) is provided. The partition 5 is formed by partitioning a discharge space causing gas discharge, that is, a discharge cell 7 in the PDP. The phosphor layer 9 is formed in the discharge cell 7, and the phosphor layer 9 generates red, green, or blue visible light as the vacuum ultraviolet rays collide with the gas discharge, thereby realizing an image.

이와 같이, 방전셀(7) 내에서 기체 방전을 일으키도록 배면패널(100)의 배면기판(1) 상에는 어드레스전극(11)들이 형성되고, 전면패널(300)의 전면기판(3) 상 에는 표시전극들, 즉 유지전극(13)들과 주사전극(15)들이 형성된다.As such, the address electrodes 11 are formed on the rear substrate 1 of the rear panel 100 so as to cause gas discharge in the discharge cells 7, and on the front substrate 3 of the front panel 300. Electrodes, that is, sustain electrodes 13 and scan electrodes 15, are formed.

이 어드레스전극(11)들은 배면기판(3) 상에서 y 축 방향으로 각각 신장 형성되고, x 축 방향을 따라 각 방전셀(7)에 상응하는 간격으로 배치된다. 표시전극인 유지전극(13)들과 주사전극(15)들은 각 방전셀(7)에서 어드레스전극(11)들과 교차하여 교차되는 부분의 방전셀(7)을 어드레싱하고 이어서 유지 방전시킬 수 있도록 각 방전셀(7)에 쌍으로 배치되어 x 축 방향으로 각각 신장 형성되고 y 축 방향을 따라 각 방전셀(7)에 상응하는 간격으로 배치된다.The address electrodes 11 are elongated on the rear substrate 3 in the y-axis direction, and are disposed at intervals corresponding to the respective discharge cells 7 along the x-axis direction. The display electrodes 13 and the scan electrodes 15, which are the display electrodes, may address the discharge cells 7 at portions intersecting and intersecting with the address electrodes 11 in the discharge cells 7, and then sustain discharge. It is arranged in pairs in each discharge cell 7 and is formed to extend in the x-axis direction, respectively, and is disposed at intervals corresponding to each discharge cell 7 in the y-axis direction.

이 어드레스전극(11)과 유지전극(13) 및 주사전극(15)은, 상기와 같은 배치뿐만 아니라, 어드레스전극(11)과 주사전극(15)의 어드레스 방전으로 각 방전셀(7)을 선택하고, 이렇게 선택된 방전셀(7)에서 유지전극(13)과 주사전극(15)의 유지 방전으로 방전셀(7)에 화상을 표시할 수 있도록, 보다 다양한 구조로 배치 및 형성될 수 있다.The address electrode 11, the sustain electrode 13, and the scan electrode 15 select each discharge cell 7 by the address discharge of the address electrode 11 and the scan electrode 15, as well as the arrangement described above. Further, in the discharge cell 7 thus selected, a sustain discharge of the sustain electrode 13 and the scan electrode 15 can be arranged and formed in a more diverse structure so that an image can be displayed on the discharge cell 7.

이 어드레스전극(11)들은 벽전하를 쌓을 수 있도록 유전층(17)으로 덮여지고, 유지전극(13)과 주사전극(15)은 벽적하를 쌓을 수 있도록 유전층(19)으로 덮여지며, 이 유전층(19)은 방전셀(7)의 기체 방전에 노출되므로 이를 보호하기 위하여 MgO 보호막(21)으로 덮여지는 것이 바람직하다.The address electrodes 11 are covered with a dielectric layer 17 to accumulate wall charges, and the sustain electrode 13 and the scan electrode 15 are covered with a dielectric layer 19 to accumulate wall loads. 19 is exposed to the gas discharge of the discharge cell 7, it is preferable to be covered with the MgO protective film 21 to protect it.

이 어드레스전극(11)은 배면기판(1)에 구비되므로 통전성이 우수한 금속 재질로 형성되는 것이 좋으나, 유지전극(13)과 주사전극(15)은 가시광이 투과되는 전면기판(3)에 구비되므로 통전성과 함께 가시광의 투과를 위한 개구율을 확보하여야 한다.Since the address electrode 11 is provided on the rear substrate 1, it is preferable that the address electrode 11 is formed of a metal material having excellent electrical conductivity, but the sustain electrode 13 and the scan electrode 15 are provided on the front substrate 3 through which visible light is transmitted. In addition to the conductivity, the aperture ratio for the transmission of visible light should be ensured.

따라서, 이 유지전극(13)과 주사전극(15)은 투명전극(13a, 15a)과 버스전극(13b, 15b)으로 이루어진다. 이 투명전극(13a, 15a)은 방전셀(7) 내부에서 면방전을 일으키는 역할을 하는 것으로써, 개구율을 확보하여 가시광의 투과율을 높이기 위하여, 투명한 ITO(Indium Tin Oxide) 재질로 형성되며, 버스전극(13b, 15b)은 이 투명전극(13a, 15a)의 높은 전기적 저항을 보상하여 통전성을 확보하기 위하여 은(Ag)이나 알루미늄(Al)과 같은 금속 재질로 형성되는 것이 바람직하다.Therefore, the sustain electrode 13 and the scan electrode 15 are composed of the transparent electrodes 13a and 15a and the bus electrodes 13b and 15b. The transparent electrodes 13a and 15a play a role of causing surface discharge in the discharge cell 7, and are formed of a transparent indium tin oxide (ITO) material to secure the aperture ratio and increase the transmittance of visible light. The electrodes 13b and 15b are preferably formed of a metal material such as silver (Ag) or aluminum (Al) in order to compensate for the high electrical resistance of the transparent electrodes 13a and 15a to ensure current conduction.

상기 유지전극(13)과 주사전극(15)에서, 각 버스전극(13b, 15b)은 각 스캔 라인의 방전셀(7)들에 쌍으로 대응하면서 x 축 방향으로 신장 형성되고, y 축 방향을 따라 방전셀(7)에 상응하는 간격을 유지하면서 서로 나란하게 배치된다. 그리고 투명전극(13a, 15a)은 이 버스전극(13b, 15b)으로부터 각각 방전셀(7)의 중심을 향하여 돌출 구조로 형성된다. 물론, 버스전극(13b, 15b)은 투명전극(13a, 15a)과 같이 x 축 방향으로 따라 신장되는 스트라이프 형상으로 이루어질 수도 있다.In the sustain electrode 13 and the scan electrode 15, each of the bus electrodes 13b and 15b extends in the x-axis direction while paired with the discharge cells 7 of each scan line, and extends in the y-axis direction. Accordingly, they are arranged in parallel with each other while maintaining a distance corresponding to the discharge cells 7. The transparent electrodes 13a and 15a are formed to protrude from the bus electrodes 13b and 15b toward the center of the discharge cells 7, respectively. Of course, the bus electrodes 13b and 15b may have a stripe shape extending along the x-axis direction like the transparent electrodes 13a and 15a.

한편, 상기 격벽(5)들은 상기한 바와 같이, 전면기판(3)에 유지전극(13)과 주사전극(15)을 구비한 전면패널(300)과, 배면기판(1)에 어드레스전극(17)을 구비한 배면패널(100) 사이에 구비되어, 기체 방전에 필요한 방전 공간, 즉 방전셀(7)을 독립적으로 구획 형성한다.Meanwhile, the barrier ribs 5 are, as described above, the front panel 300 having the sustain electrode 13 and the scan electrode 15 on the front substrate 3, and the address electrode 17 on the rear substrate 1. Is provided between the rear panel 100 provided with) to independently form the discharge space required for gas discharge, that is, the discharge cells 7.

이 격벽(5)은 y 축 방향으로 신장되는 제1 격벽(5a)과 이 제1 격벽(5a)에 교차하여 x 축 방향으로 신장되는 제2 격벽(5b)에 의하여 격자 형상으로 형성된다. 또 이 격벽(5)은 상기 제1 격벽(5a)과 제2 격벽(5b)에 의하여 형성되는 사각형뿐만 아니라, 6각형 및 8각형을 포함하는 다각형, 그리고 제1 격벽(5a)으로만 형성되는 스트라이프 형상과 같이 보다 다양하게 형성될 수 있다.The partition 5 is formed in a lattice shape by a first partition 5a extending in the y-axis direction and a second partition 5b extending in the x-axis direction crossing the first partition 5a. The partition wall 5 is formed not only of the quadrangle formed by the first partition wall 5a and the second partition wall 5b, but also formed of a polygon including hexagons and octagons, and a first partition wall 5a. It may be formed in a variety of ways, such as a stripe shape.

본 발명의 PDP에서, 이 격벽(5)들은 화상을 표시하는 표시영역(a)과 이 표시영역(a)의 외곽에 화상이 표시되지 않는 비표시영역(b)을 형성한다. 또한, 격벽(5)들은 어드레스 방전에 이어 유지 방전을 일으켜 화상을 구현하는 방전셀(7)들과, 화상을 구현하지 않거나 구현된 화상을 차폐하는 더미셀(7a)들을 형성한다.In the PDP of the present invention, the partitions 5 form a display area a for displaying an image and a non-display area b in which no image is displayed outside the display area a. In addition, the partitions 5 form discharge cells 7 for generating sustain discharge following the address discharge to implement an image, and dummy cells 7a for shielding the implemented image or not implementing the image.

이 더미셀(7a)은 다양하게 정의될 수 있으나, 본 발명에서는 화상을 구현하지 않거나 화상을 구현할 수 없는 더미셀(7a)을 의미한다. 따라서 본 발명에서 표시영역(a)은 방전셀(7)로 형성되는 영역이고, 비표시영역(b)은 이 방전셀(7)의 외곽에 더미셀(7a)로 형성되는 영역이다.The dummy cell 7a may be defined in various ways, but in the present invention, it means a dummy cell 7a that does not implement an image or cannot implement an image. Therefore, in the present invention, the display area a is an area formed of the discharge cells 7, and the non-display area b is an area formed of the dummy cells 7a on the outside of the discharge cell 7.

이 격벽(5)에 의하여 구획되는 방전셀(7)에는 상기한 바와 같이, 표시전극, 즉 유지전극(13)과 주사전극(15)이 쌍으로 배치되어 어드레스 방전과 유지 방전이 일어나고, 더미셀(7a)에는 유지전극(13)이 배치되지 않은 상태로 주사전극(15c)이 배치되어 유지 방전이 일어나지 않는 어드레스 방전이 일어난다. 이 주사전극(15c)은 상기한 바와 같은 유지전극(13)이 쌍으로 형성되지는 않지만, 상기한 방전셀(7)에 구비되는 주사전극(15)과 동일한 구조로 형성될 수 있다.As described above, the display cells, that is, the sustain electrodes 13 and the scan electrodes 15 are arranged in pairs in the discharge cells 7 partitioned by the partition walls 5, so that address discharge and sustain discharge occur. At 7a, the scan electrodes 15c are arranged without the sustain electrodes 13 arranged, whereby address discharges in which sustain discharge does not occur occur. The scan electrodes 15c are not formed in pairs with the sustain electrodes 13 as described above, but may have the same structure as the scan electrodes 15 provided in the discharge cells 7.

본 발명에서, 더미셀(7a)에 구비되는 주사전극(15c)은 어드레스전극(11)과 교차하는 방향(x 축 방향)으로 신장 형성되어, 표시영역(a)의 방전셀(7)에 인접하는 비표시영역(b)의 더미셀(7a)을 선택하는 어드레스 방전을 가능케 하면서, 이 더미셀(7a)에 유지전극이 구비되지 않음에 따라 유지 방전을 일으킬 수는 없다.In the present invention, the scan electrode 15c provided in the dummy cell 7a is formed to extend in the direction (x axis direction) intersecting with the address electrode 11, and is adjacent to the discharge cell 7 in the display area a. The address discharge for selecting the dummy cell 7a of the non-display area b is possible, and the sustain discharge cannot be generated because the sustain electrode is not provided in the dummy cell 7a.

즉, 도 3에 도시된 바와 같이, 더미셀(7a)의 주사전극(15c, Y)에는 스캔 전 압(Vsc) 펄스를 인가하고 어드레스전극(11, A)에 어드레스 전압(Va) 펄스를 인가함에 따라 주사전극(15c)과 어드레스전극(11)이 교차하는 해당 더미셀(7a)은 어드레스 방전을 일으킨다. 이 어드레스 방전에 의하여 주사전극(15c) 측에는 이온(+)이 축적되고 어드레스전극(11) 측에는 전자(-)가 축적되면서 더미셀(7a)에는 공간 전하가 형성된다.That is, as shown in FIG. 3, a scan voltage Vsc pulse is applied to the scan electrodes 15c and Y of the dummy cell 7a and an address voltage Va is applied to the address electrodes 11 and A. As shown in FIG. As a result, the corresponding dummy cell 7a where the scan electrode 15c and the address electrode 11 intersect generates an address discharge. Due to this address discharge, ions (+) are accumulated on the scan electrode 15c side and electrons (−) are accumulated on the address electrode 11 side, thereby forming a space charge in the dummy cell 7a.

이 공간 전하는 더미셀(7a)에 인접하는 표시영역(a)의 방전셀(7)과의 사이에서 이 방전셀(7)의 공간 전하와 주고받게 된다. 즉 더미셀(7a)에서 발생된 공간 전하는 표시영역(a)의 첫 스캔 라인의 방전셀(7)로 이동되어 이 방전셀(7)의 어드레스 방전을 도와 안정시킨다.The space charge is exchanged with the space charge of the discharge cell 7 between the discharge cells 7 of the display area a adjacent to the dummy cell 7a. That is, the space charge generated in the dummy cell 7a is moved to the discharge cell 7 of the first scan line of the display area a to help stabilize the address discharge of the discharge cell 7.

물론, 이 더미셀(7a)과 주사전극(15c)이 PDP의 표시영역(a)의 상하측 비표시영역(b)에 같이 구비되는 경우, 더미셀(7a)과 이에 인접하는 방전셀(7)과의 사이에서 주고받는 공간 전하는 표시영역(a)의 첫 스캔 라인의 방전셀(7)과 마지막 스캔 라인의 방전셀(7)의 어드레스 방전을 도와 안정시킨다.Of course, when the dummy cell 7a and the scan electrode 15c are provided together in the upper and lower non-display areas b of the display area a of the PDP, the dummy cell 7a and the discharge cells 7 adjacent thereto are provided. The space charge exchanged between the two and the other side helps stabilize the address discharge of the discharge cells 7 of the first scan line and the discharge cells 7 of the last scan line of the display area a.

또한, 더미셀(7a)의 주사전극(15c)은 이에 교차되는 어드레스전극(11)과 어드레스 방전을 일으켜 상기와 같이 어드레스 방전을 도울 뿐만 아니라 더미셀(7a)에서 불필요한 가시광을 차폐할 수 있도록 형성되는 것이 더욱 좋다.In addition, the scan electrode 15c of the dummy cell 7a is configured to generate an address discharge with the address electrode 11 intersected therewith to assist the address discharge as described above and to shield unnecessary visible light in the dummy cell 7a. It is better to be.

이를 위하여, 더미셀(7a)의 주사전극(15c)은 불투명 재질, 즉 상기한 바와 같은 버스전극의 재질로 형성되는 것이 바람직하며, 더미셀(7a)의 전(全) 영역을 덮을 수 있는 충분한 크기의 광폭을 가지는 것이 바람직하다.To this end, the scan electrode 15c of the dummy cell 7a is preferably formed of an opaque material, that is, a material of the bus electrode as described above, and is sufficient to cover the entire area of the dummy cell 7a. It is desirable to have a wide width.

이와 같이 광폭으로 형성되는 더미셀(7a)의 주사전극(15c)에는 리셋 구간에 리셋 전압 펄스(Yr, Vset, Yf)가 인가되어 더미셀(7a)의 벽전하를 소거하고, 스캔 구간에 스캔 전압(Vsc) 펄스를 인가하여 어드레스전극(11)에 인가되는 어드레스 전압(Va) 펄스와 함께 어드레스 방전을 일으키게 된다. 이 리셋 구간은 어드레스전극(11)과 주사전극(15c)에 적절한 극성과 양으로 벽전하를 형성시켜, 스캔 구간에서의 기억 동작을 원활히 수행할 수 있도록 벽전하의 분포를 조정한다. 즉, 이 더미셀(7a)은 유지 방전이 없이 리셋 방전과 어드레스 방전을 일으키면서 인접하는 표시영역(a)의 첫 스캔 라인 및 마지막 스캔 라인의 방전셀(7)에 공간 전하를 공급하여, 이 방전셀(7)의 어드레스 방전을 안정시킨다.In this manner, the reset voltage pulses Yr, Vset, and Yf are applied to the scan electrode 15c of the dummy cell 7a having a wide width to erase wall charges of the dummy cell 7a, and scan the scan period. The voltage Vsc pulse is applied to generate an address discharge together with the address voltage Va pulse applied to the address electrode 11. In this reset section, wall charges are formed on the address electrode 11 and the scan electrode 15c with appropriate polarities and amounts, thereby adjusting the distribution of the wall charges so as to facilitate the storage operation in the scan section. That is, the dummy cell 7a supplies space charge to the discharge cells 7 of the first scan line and the last scan line of the adjacent display region a while generating reset discharge and address discharge without sustain discharge. The address discharge of the discharge cell 7 is stabilized.

이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.Although the preferred embodiments of the present invention have been described above, the present invention is not limited thereto, and various modifications and changes can be made within the scope of the claims and the detailed description of the invention and the accompanying drawings. Naturally, it belongs to the scope of the invention.

이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 더미셀에 주사전극을 형성하여 더미셀에서 어드레스 방전을 일으켜 더미셀에 인접하는 방전셀과 공간 전하를 주고받게 하여 이 방전셀에서의 안정적인 어드레스 방전을 가능케 하고, 이 주사전극의 폭을 방전셀의 전 영역을 덮는 크기의 폭으로 형성하고 이 주사전극에 유지 펄스를 인가하지 않음에 따라 이 더미셀에서 불필요한 광을 차폐하는 공정을 제거하며 이 더미셀에서의 유지 방전을 제거하여 소비 전력을 저감시키고 효율을 향상시키는 효과가 있다.As described above, according to the plasma display panel according to the present invention, a scan electrode is formed in a dummy cell to generate an address discharge in the dummy cell to exchange space charge with a discharge cell adjacent to the dummy cell, thereby ensuring stable address in the discharge cell. Discharge is made possible, and the width of the scan electrode is formed to have a width covering the entire area of the discharge cell, and the sustain pulse is not applied to the scan electrode, thereby eliminating the process of shielding unnecessary light from the dummy cell. By removing the sustain discharge in the dummy cell, there is an effect of reducing power consumption and improving efficiency.

Claims (9)

서로 대향 배치되는 제1 기판과 제2 기판;A first substrate and a second substrate disposed to face each other; 상기 제1 기판에 나란하게 일 방향으로 신장 형성되는 어드레스전극;An address electrode extending in one direction parallel to the first substrate; 상기 어드레스전극과 대향하여 교차하도록 제2 기판에 형성되는 표시전극;A display electrode formed on the second substrate so as to cross the address electrode; 상기 제1 기판과 제2 기판 사이의 공간에 배치되어, 화상을 구현하는 표시영역의 방전셀과 상기 표시영역의 외곽에 비표시영역의 더미셀을 형성하는 격벽; 및A partition wall disposed in a space between the first substrate and the second substrate to form a discharge cell of a display area for implementing an image and a dummy cell of a non-display area outside the display area; And 상기 방전셀 내에 형성되는 형광체층을 포함하고,A phosphor layer formed in the discharge cell; 상기 표시전극은 상기 방전셀에서 유지전극과 주사전극의 쌍으로 배치되고 상기 더미셀에 주사전극으로 배치되며,The display electrode is disposed as a pair of sustain electrodes and scan electrodes in the discharge cell, and is arranged as a scan electrode in the dummy cell. 상기 더미셀의 주사전극에, 스캔 구간의 스캔 펄스가 인가되는 플라즈마 디스플레이 패널.And a scan pulse of a scan section is applied to the scan electrode of the dummy cell. 삭제delete 제 1 항에 있어서,The method of claim 1, 상기 방전셀의 유지전극과 주사전극은 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극과 이 버스전극에서 방전셀의 내측으로 돌출 형성되는 투명전극으로 형성되는 플라즈마 디스플레이 패널.And the sustain electrode and the scan electrode of the discharge cell are formed of a bus electrode extending in a direction crossing the address electrode and a transparent electrode protruding from the bus electrode into the discharge cell. 제 1 항에 있어서,The method of claim 1, 상기 더미셀의 주사전극은 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극으로 형성되는 플라즈마 디스플레이 패널.And a scan electrode of the dummy cell formed of a bus electrode extending in a direction crossing the address electrode. 제 4 항에 있어서, The method of claim 4, wherein 상기 더미셀의 주사전극은 불투명 재질로 형성되는 플라즈마 디스플레이 패널.The scan electrode of the dummy cell is formed of an opaque material. 제 5 항에 있어서,The method of claim 5, 상기 더미셀의 주사전극은 상기 더미셀의 전 영역을 덮는 크기의 폭으로 형성되는 플라즈마 디스플레이 패널.The scan electrode of the dummy cell is formed to have a width that covers the entire area of the dummy cell. 제 6 항에 있어서,The method of claim 6, 상기 더미셀의 주사전극에, 리셋 구간의 리셋 펄스가 인가되는 플라즈마 디스플레이 패널.And a reset pulse of a reset section is applied to the scan electrode of the dummy cell. 제 1 항에 있어서,The method of claim 1, 상기 더미셀은 상기 표시영역의 첫 스캔 라인과 마지막 스캔 라인에 인접하게 구비되는 플라즈마 디스플레이 패널.The dummy cell is disposed adjacent to the first scan line and the last scan line of the display area. 제 8 항에 있어서,The method of claim 8, 상기 더미셀의 주사전극은 상기 더미셀의 전 영역을 덮는 크기의 폭으로 형성되는 플라즈마 디스플레이 패널.The scan electrode of the dummy cell is formed to have a width that covers the entire area of the dummy cell.
KR1020040085664A 2004-10-26 2004-10-26 A plasma display panel KR100684749B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040085664A KR100684749B1 (en) 2004-10-26 2004-10-26 A plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040085664A KR100684749B1 (en) 2004-10-26 2004-10-26 A plasma display panel

Publications (2)

Publication Number Publication Date
KR20060036619A KR20060036619A (en) 2006-05-02
KR100684749B1 true KR100684749B1 (en) 2007-02-20

Family

ID=37144736

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040085664A KR100684749B1 (en) 2004-10-26 2004-10-26 A plasma display panel

Country Status (1)

Country Link
KR (1) KR100684749B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030074987A (en) * 2002-03-15 2003-09-22 엘지전자 주식회사 Barrier rib of plasma display panel

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030074987A (en) * 2002-03-15 2003-09-22 엘지전자 주식회사 Barrier rib of plasma display panel

Also Published As

Publication number Publication date
KR20060036619A (en) 2006-05-02

Similar Documents

Publication Publication Date Title
JP3723809B2 (en) Plasma display panel
KR100578878B1 (en) Plasma display panel
JP4405977B2 (en) Plasma display panel
KR100684749B1 (en) A plasma display panel
KR100709254B1 (en) A plasma display panel
US20060113912A1 (en) Plasma display panel
KR100578881B1 (en) Plasma display panel
KR100542204B1 (en) Plasma display panel
KR100590104B1 (en) Plasma display panel
KR100648727B1 (en) A plasma display panel
US7768203B2 (en) Plasma display panel including black projections
KR100669738B1 (en) Plasma display panel having the improved structure of electrode
KR100658747B1 (en) A plasma display panel
KR100599779B1 (en) Plasma display panel
KR100599688B1 (en) Plasma display panel
KR100578986B1 (en) A plasma display panel
KR100670292B1 (en) Plasma display panel
KR100766948B1 (en) Plasma display panel
KR100590090B1 (en) Plasma display panel
KR100536256B1 (en) Plasma display panel
KR100615319B1 (en) Plasma display panel
KR100667926B1 (en) Plasma display panel
KR20080000866A (en) Plasma display panel
JP2007073526A (en) Plasma display panel and its driving method
KR20080010828A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee