KR100671539B1 - 엘씨디 패널용 인버터 - Google Patents
엘씨디 패널용 인버터 Download PDFInfo
- Publication number
- KR100671539B1 KR100671539B1 KR1020060031233A KR20060031233A KR100671539B1 KR 100671539 B1 KR100671539 B1 KR 100671539B1 KR 1020060031233 A KR1020060031233 A KR 1020060031233A KR 20060031233 A KR20060031233 A KR 20060031233A KR 100671539 B1 KR100671539 B1 KR 100671539B1
- Authority
- KR
- South Korea
- Prior art keywords
- inverter
- sleeve
- master
- driver
- main controller
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B41/00—Circuit arrangements or apparatus for igniting or operating discharge lamps
- H05B41/14—Circuit arrangements
- H05B41/26—Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc
- H05B41/28—Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters
- H05B41/282—Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices
- H05B41/2821—Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a single-switch converter or a parallel push-pull converter in the final stage
- H05B41/2824—Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a single-switch converter or a parallel push-pull converter in the final stage using control circuits for the switching element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3406—Control of illumination source
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B41/00—Circuit arrangements or apparatus for igniting or operating discharge lamps
- H05B41/14—Circuit arrangements
- H05B41/36—Controlling
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Circuit Arrangements For Discharge Lamps (AREA)
Abstract
본 발명은 엘씨디 패널용 인버터에 관한 것이다.
본 발명은 하나의 콘트롤러로부터 출력되는 제어신호에 의하여 백라이트를 구동하는 마스터 인버터부와 슬리브 인버터부의 전단에 각각의 전류중첩부를 접속하고 상기 마스터 인버터부와 슬리브 인버터부에서 발생되어 피드백되는 전류레벨을 증폭하여 상기 메인 콘트롤러에서 제어신호와 중첩하여 상기 피드백되는 전류레벨 편차에 대한 전류를 조정함으로써, 마스터 인버터부와 슬리브 인버터부의 양단 간에 발생되는 전류편차를 최소 할 수 있게 되는 것이다.
엘씨디패널, 인버터, 전류편차
Description
도 1은 종래 엘씨디 패널용 인버터의 블럭도
도 2는 본 발명의 일실시예에 따른 엘씨디 패널용 인버터의 블럭도
도 3은 본 발명의 일실시예에 따른 엘씨디 패널용 인버터의 전류중첩부 상세회로도
*도면의 주요부분에 대한 부호의 설명*
100; 메인 콘트롤러 200; 마스터 인버터부
210; 마스터 드라이버 220; FET스위칭부
230; 트랜스포머 300; 슬리브 인버터부
310; 슬리브 드라이버 320; FET스위칭부
330; 트랜스포머 400,410; 전류중첩부
본 발명은 엘씨디 패널용 인버터에 관한 것이다.
일반적으로 엘씨디 패널용 인버터는 엘씨디의 백라이트를 점등시키기 위하여 입력되는 직류전압을 교류전압으로 변환시키고, 이 변환된 교류전압을 수백 볼트로 승압시켜 상기 백라이트에 필요한 구동전원을 공급하는 장치이다.
이와 같이 엘씨디의 백라이트를 구동하는 인버터는 최근 들어 엘씨디 패널이 대형화되어감에 따라 백라이트의 길이가 길어지고, 백라이트의 수가 많아짐에 따라 기존의 하이-로우 구동방식으로는 백라이트 점등시 백라이트의 어느 한쪽 부분에만 구동전압을 인가하게 되므로 구동전압이 인가되지 않는 쪽은 어두어지는 현상이 발생되어 하나의 콘트롤러로 상기 백라이트의 양쪽 모두에 구동 전압을 인가하는 하이-하이 구동방식으로 전환하게 되었다.
이러한 상기 하이-하이 인버터 구동 방식은 도 1에 도시한 바와 같이, 메인 콘트롤러(10), 마스터 인버터부(20), 슬리브 인버터부(30)로 구성된다.
상기 메인 콘트롤러(10)는 외부로부터 입력 변동신호에 대한 변화를 제어하여 펄스폭변조신호를 출력하게 된다.
상기 마스터 인버터부(20)는 상기 메인 콘트롤러(10)에서 출력되는 펄스폭변조신호를 받아 구동신호를 발생하는 마스터 드라이버(21)와; 상기 마스터 드라이버(21)에서 발생된 구동신호를 받아 스위칭 구동하는 FET 스위칭부(22)와; 상기 FET 스위칭부(22)에서 출력되는 스위칭신호에 의하여 구동하면서 승압된 전압을 램프에 출력하는 트랜스포머(23)로 구성된다.
상기 슬리브 인버터부(30)는 상기 메인 콘트롤러(10)에서 출력되는 펄스폭변조신호를 받아 구동신호를 발생하는 슬리브 드라이버(31)와; 상기 슬리브 드라이버(31)에서 발생된 구동신호를 받아 스위칭 구동하는 FET스위칭부(32)와; 상기 FET스위칭부(32)에서 출력되는 스위칭신호에 의하여 구동하면서 승압된 전압을 램프에 출력하는 트랜스포머(33)로 구성된다.
이와 같이 구성되는 종래의 하이-하이 인버터는 백라이트 점등시 마스터 인버터부(20)의 트랜스포머(23)와 슬리브 인버터부(30)의 트랜스포머(33)에서 피드백 되어진 전류레벨을 상기 메인 콘트롤러(10)에서 검출한 후, 이 검출되는 전류 레벨에 해당하는 구동신호를 상기 마스터 인버터부(20)의 마스터 드라이버(21)와 슬리브 인버터부(30)의 슬리브 드라이버(31)에 출력하게 되는데, 이때 상기 메인 콘트롤러(10)에서는 상기 마스터 인버터부(20)와 슬리브 인버터부(30)로부터 피드백되어 입력되는 전류레벨을 합하여 평균값을 산출한 제어신호를 출력하게 된다.
따라서 상기 마스터 드라이버(21)와 슬리브 드라이버(31)에서는 평균값이 산출 제어된 제어신호를 FET스위칭부(22)(32)에 출력하여 상기 FET스위칭부(22)(32)를 스위칭하면서 트랜스포머(23)(33)를 각각 거쳐 백라이트를 제어 구동하게 된다.
그러나 상기 메인 콘트롤러(10)에 피드백되는 마스터 인버터부(20)와 슬리브 인버터부(30)의 신호는 각각의 부품에 여러 시정수의 편차 및 트랜스포머의 코일 값 편차에 의하여 서로 다른 피드백 전류레벨이 발생되어 입력되게 되므로 결국 상기 메인 콘트롤러(10)에서는 상기 서로 다른 피드백 편차값으로 상기 마스터 인버터부와 슬리브 인버터부를 제어하게 되는 문제점을 가지게 되었다.
본 발명의 목적은 하나의 콘트롤러로 램프의 양단을 구동하는 하이-하이 인버터 구동에서 마스터 인버터부와 슬리브 인버터부의 양단 간에 발생되는 전류레벨을 조정하여 그 전류 편차를 줄이고자 하는 데 있다.
상기의 목적을 실현하기 위하여 본 발명은 외부로부터 입력 변동신호에 대한 변화를 제어하여 펄스폭변조신호를 출력하는 메인 콘트롤러와; 상기 메인 콘트롤러로부터 출력되는 제어신호를 받아 구동신호를 출력하는 마스터 드라이버, FET스위칭부, 트랜스포머를 갖는 마스터 인버터부와; 상기 메인 콘트롤러에서 출력되는 제어신호를 받아 구동신호를 출력하는 슬리브 드라이버, FET스위칭부, 트랜스포머를 갖는 슬리브 인버터부와; 상기 마스터 인버터부와 슬리브 인버터부의 전단에 각각 접속되어 상기 마스터 인버터부와 슬리브 인버터부의 출력단에서 피드백되는 각각 전류레벨을 증폭하여 상기 마스터 드라이버와 슬리브 드라이버 각각에 입력하는 전류중첩부를 포함한다.
상기 마스터 드라이버와 슬리브 드라이버는 입력되는 전류레벨과 메인 콘트롤러에서 입력되는 신호를 합한 크기와 반대인 듀티 제어신호를 출력하는 인버터 드라이버로 구성된다.
따라서 본 발명에 의하면, 하나의 메인 콘트롤러로부터 출력되는 제어신호에 의하여 백라이트를 구동하는 마스터 인버터부와 슬리브 인버터부의 전단에 각각의 전류중첩부를 접속하여 상기 마스터 인버터부와 슬리브 인버터부에서 발생되어 피드백되는 전류레벨과 메인 콘트롤러로부터 제어신호를 중첩하여 제어함으로써, 마스터 인버터부와 슬리브 인버터부의 양단 간에 발생되는 전류편차를 조정할 수 있게 되는 것이다.
이하 첨부되는 도면에 의거 본 발명을 상세히 설명하면 다음과 같다.
도 2는 본 발명의 일실시예에 따른 엘씨디 패널용 인버터의 블럭도이고, 도 3은 본 발명의 일실시예에 따른 엘씨디 패널용 인버터의 듀티조정회로도로서, 본 발명은 메인 콘트롤러(100), 마스터 인버터부(200), 슬리브 인버터부(300), 전류중첩부(400)(410)로 구성된다.
상기 메인 콘트롤러(100)는 외부로부터 입력 변동신호에 대한 변화를 일정하게 고정시킨 펄스폭변조 제어신호를 출력하게 된다.
상기 마스터 인버터부(200)는 상기 메인 콘트롤러(100)에서 출력되는 펄스폭변조신호를 받아 반대 구동신호를 발생하는 마스터 드라이버(210)와; 상기 마스터 드라이버(210)에서 발생된 구동신호를 받아 스위칭 구동하는 FET스위칭부(220)와; 상기 FET스위칭부(220)에서 출력되는 스위칭신호에 의하여 구동하면서 승압된 전압을 램프에 출력하는 트랜스포머(230)로 구성된다.
상기 슬리브 인버터부(300)는 상기 메인 콘트롤러(100)에서 출력되는 펄스폭변조신호를 받아 반대 구동신호를 발생하는 슬리브 드라이버(310)와; 상기 슬리브 드라이버(310)에서 발생된 구동신호를 받아 스위칭 구동하는 FET스위칭부(320)와; 상기 FET스위칭부(320)에서 출력되는 스위칭신호에 의하여 구동하면서 승압된 전압을 램프에 출력하는 트랜스포머(330)로 구성된다.
상기 전류중첩부(400)(410)는 상기 마스터 인버터부(200)와 슬리브 인버터부(300)의 전단에 각각 접속되게 된다.
상기 전류중첩부(400)(410)는 상기 마스터 인버터부(200)와 슬리브 인버터부(300)에서 피드백되는 각각 전류레벨을 증폭하고 상기 증폭되는 전류레벨과 상기 메인 콘트롤러(100)에서 출력되는 신호를 중첩하여 상기 마스터 드라이버(210)와 슬리브 드라이버(310) 각각에 입력하게 된다.
상기 전류중첩부(400)(410)는 전류레벨을 증폭하는 연산증폭기(OP1)와, 저항(R1-R5), 콘덴서(C1)로 구성되는 수동소자로 구성되게 된다.
상기와 같이 구성되는 본 발명은 백라이트 점등시 마스터 인버터부(200)의 트랜스포머(230)와 슬리브 인버터부(300)의 트랜스포머(330)로부터 자체 또는 외부적인 요인으로 인하여 발생되는 전류레벨이 상기 마스터 인버터부(200)와 슬리브 인버터부(300)의 전단에 접속된 전류중첩부(400)(410)의 연산증폭기(OP1)에 각각 피드백됨과 아울러 상기 메인 콘트롤러(100)로 피드백하게 된다.
따라서 상기 전류중첩부(400)(410)에서는 피드백된 전류레벨을 각각의 연산증폭기(OP1)로 증폭하여 상기 마스터 드라이버(210)와 슬리브 드라이버(310)에 각각 출력하게 되고, 상기 메인 콘트롤러(100)에서는 피드백된 전류레벨을 제어하여 제어된 전류레벨을 중첩하여 상기 마스터 드라이버(210)와 슬리브 드라이버(310)에 각각 출력하게 된다.
상기 메인 콘트롤러(100)에서는 마스터 인버터부(200)와 슬리브 인버터부(300)로부터 피드백되는 전류레벨을 제어하여 그에 해당하는 펄스폭변조 신호를 출력하여 상기 마스터 드라이버(210)와 슬리브 드라이버(310)에 각각 출력하게 된다.
그러므로 상기 마스터 드라이버(210)와 슬리브 드라이버(310)에서는 상기 전류중첩부(400)(410)에서 중첩된 전압이 크게 되므로 상기 마스터 드라이버(210)와 슬리브 드라이버(310)에서 출력되는 듀티도 커지게 되지만, 상기 마스터 드라이버(210)와 슬리브 드라이버(310)는 인버터동작을 하게 되어 상기 마스터 드라이버(210)와 슬리브 드라이버(310)에서는 입력되는 큰 듀티와는 반대로 작은 듀티가 출력되어 상기 마스터 인버터부(200)와 슬리브 인버터부(300)에서는 FET스위칭부(220)(320)과 트랜스포머(230)(330)을 통해서 전류레벨이 낮게 제어되어 출력되게 된다.
여기서 상기 마스터 인버터부(200)와 슬리브 인버터부(300)는 피드백되어 입력되는 전류레벨에 따라 서로 반대 크기의 전류레벨을 출력된다. 즉 상기 마스터 인버부(200)의 피드백 전류레벨이 상기 슬리브 인버터부(300)에서 피드백되는 전류레벨보다 크면, 상기 마스터 인버터부(200)는 마스터 드라이버(210)에 의해 전류를 낮게 출력하게 되는 반면에 상기 슬리브 인버터부(300)는 슬리브 드라이버(310)에 의해 반대로 높은 전류를 출력하게 되어 결국 상기 마스터 인버터부(200)와 슬리브 인버터부(300)의 출력전류 편차를 조정하게 되는 것이다.
이상에서 설명한 바와 같이 본 발명은 하나의 콘트롤러로부터 출력되는 제어신호에 의하여 백라이트를 구동하는 마스터 인버터부와 슬리브 인버터부의 전단에 각각의 전류중첩부를 접속하여 상기 마스터 인버터부와 슬리브 인버터부에서 발생되어 피드백되는 전류레벨을 증폭하여 상기 메인 콘트롤러에서 제어신호와 중첩하여 상기 피드백되는 전류레벨 편차에 대한 전류를 조정함으로써, 마스터 인버터부와 슬리브 인버터부의 양단 간에 발생되는 전류편차를 최소 할 수 있게 되는 것이 다.
Claims (3)
- 외부로부터 입력 변동신호에 대한 변화를 제어하여 펄스폭변조신호를 출력하는 메인 콘트롤러와; 상기 메인 콘트롤러로부터 출력되는 제어신호를 받아 구동신호를 출력하는 마스터 드라이버, FET스위칭부, 트랜스포머를 갖는 마스터 인버터부와; 상기 메인 콘트롤러에서 출력되는 제어신호를 받아 구동신호를 출력하는 슬리브 드라이버, FET스위칭부, 트랜스포머를 갖는 슬리브 인버터부와; 상기 마스터 인버터부와 슬리브 인버터부의 전단에 각각 접속되어 상기 마스터 인버터부와 슬리브 인버터부의 출력단에서 피드백되는 각각 전류레벨을 증폭하여 상기 마스터 드라이버와 슬리브 드라이버 각각에 입력하는 전류중첩부를 포함하는 엘씨디 패널용 인버터.
- 제 1 항에 있어서, 상기 마스터 드라이버와 슬리브 드라이버는 입력되는 전류레벨과 메인 콘트롤러에서 입력되는 신호를 합한 크기와 반대인 듀티 제어신호를 출력하는 인버터 드라이버로 구성됨을 특징하는 엘씨디 패널용 인버터.
- 제 1 항에 있어서, 상기 전류중첩부는 전류레벨을 증폭하는 연산증폭기와, 상기 연산증폭기의 비반전단자에는 저항(R1-R3),콘덴서(C1)를 통해서 피드백신호가 접속되고, 상기 연산증폭기의 반전단자에는 저항(R4)(R5)을 통해서 피드백 출력신호가 접속됨을 특징으로 하는 엘씨디 패널용 인버터.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060031233A KR100671539B1 (ko) | 2006-04-06 | 2006-04-06 | 엘씨디 패널용 인버터 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060031233A KR100671539B1 (ko) | 2006-04-06 | 2006-04-06 | 엘씨디 패널용 인버터 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100671539B1 true KR100671539B1 (ko) | 2007-01-19 |
Family
ID=38014274
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060031233A KR100671539B1 (ko) | 2006-04-06 | 2006-04-06 | 엘씨디 패널용 인버터 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100671539B1 (ko) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000077045A (ko) * | 1999-04-20 | 2000-12-26 | 다카노 야스아키 | 병렬 접속된 인버터를 갖는 전원 시스템을 동작시키는방법 및 전력 변환 시스템 |
KR20060024942A (ko) * | 2004-09-15 | 2006-03-20 | 삼성전자주식회사 | 구동유닛 및 이를 갖는 표시장치 |
-
2006
- 2006-04-06 KR KR1020060031233A patent/KR100671539B1/ko not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000077045A (ko) * | 1999-04-20 | 2000-12-26 | 다카노 야스아키 | 병렬 접속된 인버터를 갖는 전원 시스템을 동작시키는방법 및 전력 변환 시스템 |
KR20060024942A (ko) * | 2004-09-15 | 2006-03-20 | 삼성전자주식회사 | 구동유닛 및 이를 갖는 표시장치 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100867551B1 (ko) | Led 어레이 구동 장치 | |
WO2003017729A1 (en) | Led-driver apparatus | |
US9237614B2 (en) | Capacitance amplifying circuit applied to a controller of a power convertor and operation method thereof | |
JP2008170942A5 (ko) | ||
KR100671539B1 (ko) | 엘씨디 패널용 인버터 | |
JP2008270012A (ja) | 放電灯点灯装置 | |
KR101361279B1 (ko) | 듀얼모드 휘도조절장치 | |
KR100526240B1 (ko) | 복합디밍제어방식의 냉음극형광램프용 인버터 | |
US20080246420A1 (en) | Light source driving device | |
JP2015204412A (ja) | Ledアレイ駆動回路 | |
US20090236995A1 (en) | Ac power feedback control device | |
US11994413B2 (en) | Device for exciting a resolver, and resolver arrangement | |
KR100877998B1 (ko) | 티에프티 엘씨디 백라이트용 다채널 인버터 | |
JP2012209770A (ja) | 固定音発生装置及びスイッチング増幅器 | |
JP2010040209A (ja) | 液晶パネル用バックライト装置 | |
KR100993788B1 (ko) | 디지털 오디오 증폭회로 | |
JP2011130553A (ja) | 電子回路 | |
JP6965817B2 (ja) | 車載dc−acインバータ | |
JP4341641B2 (ja) | 電源装置 | |
JP2007005956A (ja) | 電源装置及びスイッチングコンバータの制御方法 | |
JPH0731136A (ja) | 定電力制御電源 | |
GB2360131A (en) | Current control device which pulse width modulates a pulse width modulated signal | |
KR100666147B1 (ko) | 램프의 휘도제어회로 | |
KR0136360B1 (ko) | 모니터의 수직 사이즈 조정 회로 | |
JP2010148232A (ja) | スイッチングレギュレータ装置及びこのスイッチングレギュレータ装置を備えた電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100112 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |