KR100649232B1 - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR100649232B1
KR100649232B1 KR1020040095007A KR20040095007A KR100649232B1 KR 100649232 B1 KR100649232 B1 KR 100649232B1 KR 1020040095007 A KR1020040095007 A KR 1020040095007A KR 20040095007 A KR20040095007 A KR 20040095007A KR 100649232 B1 KR100649232 B1 KR 100649232B1
Authority
KR
South Korea
Prior art keywords
electrode
substrate
discharge
address
display panel
Prior art date
Application number
KR1020040095007A
Other languages
Korean (ko)
Other versions
KR20060055841A (en
Inventor
김세종
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040095007A priority Critical patent/KR100649232B1/en
Publication of KR20060055841A publication Critical patent/KR20060055841A/en
Application granted granted Critical
Publication of KR100649232B1 publication Critical patent/KR100649232B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/16AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided inside or on the side face of the spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/42Fluorescent layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 저전압 구동과 고효율을 실현할 수 있는 전극 구조를 갖는 플라즈마 디스플레이 패널에 관한 것이다. 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판과 제2 기판을 포함하고 상기 제1 기판과 제2 기판의 사이 공간에는 다수의 방전셀을 구획하는 격벽이 배치된다. 상기 방전셀 내에는 제1 형광체층이 격벽의 측면과, 상기 격벽의 사이에서 상기 제1 기판에 인접한 바닥면에 형성된다. 상기 제1 기판에는 어드레스전극이 일방향을 따라 길게 이어지며 형성된다. 그리고, 상기 제1 기판과 제2 기판의 사이 공간에서 제1 전극이 상기 각 방전셀을 둘러싸면서 상기 어드레스전극과 교차하는 방향으로 연결되고, 상기 제2 기판에는 제2 전극이 상기 어드레스전극과 교차하는 방향을 따라 형성된다. 그리고, 상기 제2 기판에는 상기 제2 전극과 이격되면서 제2 형광체층이 형성된다. The present invention relates to a plasma display panel having an electrode structure capable of realizing low voltage driving and high efficiency. According to an embodiment of the present invention, a plasma display panel includes a first substrate and a second substrate disposed to face each other, and a partition wall partitioning a plurality of discharge cells is disposed in a space between the first substrate and the second substrate. . In the discharge cell, a first phosphor layer is formed on a side surface of the partition wall and a bottom surface adjacent to the first substrate between the partition walls. The address electrode is formed to extend in one direction on the first substrate. A first electrode is connected in a direction intersecting the address electrode while surrounding each of the discharge cells in a space between the first substrate and the second substrate, and a second electrode crosses the address electrode on the second substrate. It is formed along the direction. In addition, a second phosphor layer is formed on the second substrate while being spaced apart from the second electrode.

플라즈마 디스플레이 패널, 표시전극, 방전셀, 어드레스방전, 유지방전Plasma display panel, display electrode, discharge cell, address discharge, sustain discharge

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}Plasma Display Panel {PLASMA DISPLAY PANEL}

도 1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 도시한 부분 분해사시도이다.1 is a partially exploded perspective view showing a plasma display panel according to an embodiment of the present invention.

도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 도시한 부분 평면도이다.2 is a partial plan view of a plasma display panel according to an exemplary embodiment of the present invention.

도 3은 도 1의 플라즈마 디스플레이 패널을 결합한 상태에서 Ⅰ-Ⅰ 선을 따라 잘라서 본 부분 단면도이다. FIG. 3 is a partial cross-sectional view taken along the line II of the plasma display panel of FIG.

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 보다 상세하게는 저전압 구동과 고효율을 실현할 수 있는 전극 구조를 갖는 플라즈마 디스플레이 패널에 관한 것이다.The present invention relates to a plasma display panel, and more particularly, to a plasma display panel having an electrode structure capable of realizing low voltage driving and high efficiency.

일반적으로 플라즈마 디스플레이 패널(plasma display panel, PDP)은 기체 방전에 의해 형성된 플라즈마로부터 방사되는 진공자외선(vacuum ultraviolet, VUV)이 형광체를 여기시킴으로써 발생되는 가시광을 이용하여 영상을 구현하는 디스플레이 소자이다. 이러한 플라즈마 디스플레이 패널은 고해상도의 대화면 구성이 가능하여 차세대 박형 표시장치로 각광받고 있다. In general, a plasma display panel (PDP) is a display device that displays an image using visible light generated by excitation of a phosphor by a vacuum ultraviolet ray (VUV) emitted from a plasma formed by gas discharge. The plasma display panel has a high resolution and large screen configuration, and has been in the spotlight as the next generation thin display device.

플라즈마 디스플레이 패널의 일반적인 구조는 3전극 면방전형 구조이다. 3전극 면방전형 구조는 두 개의 전극으로 이루어지는 표시전극이 형성되는 전면기판과 상기 전면기판으로부터 소정의 거리만큼 이격되며 어드레스전극이 형성되는 배면기판을 포함하고, 양 기판의 사이 공간에는 격벽이 배치되어 다수의 방전셀이 구획된다. 방전셀의 내부에는 배면기판측으로 형광체층이 형성되고, 방전 가스가 주입되어 소정의 발광 및 표시가 일어난다. The general structure of the plasma display panel is a three-electrode surface discharge type structure. The three-electrode surface discharge type structure includes a front substrate on which a display electrode composed of two electrodes is formed, and a rear substrate spaced apart from the front substrate by a predetermined distance, and having an address electrode formed thereon, and a partition wall is disposed between the substrates. Multiple discharge cells are partitioned. A phosphor layer is formed inside the discharge cell toward the rear substrate side, and a discharge gas is injected to cause predetermined light emission and display.

이와 같이 구성되는 플라즈마 디스플레이 패널 내부에는 수백만 개의 이상의 단위 방전셀들이 배열되어 있다. 이러한 플라즈마 디스플레이 패널을 구동하기 위해서는 기억특성을 이용한 구동을 하게 된다.In the plasma display panel configured as described above, millions of unit discharge cells are arranged. In order to drive the plasma display panel, driving using the memory characteristic is performed.

종래의 플라즈마 디스플레이 패널에서는 방전이 표시전극이 형성되는 전면기판에서 집중되므로 방전에 의해 방사되는 진공자외선이 배면기판측으로 형성되는 형광체층에 도달하는 것이 어렵고, 이에 따라 형광체층을 효과적으로 여기시키지 못한다. 따라서, 플라즈마 디스플레이 패널의 효율이 낮은 문제가 있다.  In the conventional plasma display panel, since the discharge is concentrated on the front substrate on which the display electrode is formed, it is difficult for the vacuum ultraviolet rays emitted by the discharge to reach the phosphor layer formed on the back substrate side, and thus, the phosphor layer is not effectively excited. Therefore, there is a problem that the efficiency of the plasma display panel is low.

한편, 표시전극은 투과율 확보를 위한 투명전극과, 이러한 투명전극의 높은 저항을 보상하는 금속전극을 포함하여 형성된다. 그런데, 현재 일반적으로 사용되고 있는 투명전극은 가격이 비싸 해당 플라즈마 디스플레이 패널의 제조 단가를 상승시키는 문제가 있다. On the other hand, the display electrode is formed including a transparent electrode for securing the transmittance, and a metal electrode to compensate for the high resistance of the transparent electrode. However, the transparent electrode currently used in general is expensive and there is a problem of increasing the manufacturing cost of the plasma display panel.

본 발명은 상기한 바와 같은 문제점을 해결하기 위한 것으로, 본 발명의 목 적은 저전압 구동을 가능하게 하고, 고효율을 실현할 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다. SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object of the present invention is to provide a plasma display panel capable of low voltage driving and realizing high efficiency.

본 발명의 또 다른 목적은 높은 생산성 및 양산성을 가지는 플라즈마 디스플레이 패널을 제공하는 것이다. Another object of the present invention is to provide a plasma display panel having high productivity and mass productivity.

상기한 목적을 달성하기 위하여 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판과 제2 기판을 포함하고 상기 제1 기판과 제2 기판의 사이 공간에는 다수의 방전셀을 구획하는 격벽이 배치된다. 상기 방전셀 내에는 제1 형광체층이 격벽의 측면과, 상기 격벽의 사이에서 상기 제1 기판에 인접한 바닥면에 형성된다. 상기 제1 기판에는 어드레스전극이 일방향을 따라 길게 이어지며 형성된다. 그리고, 상기 제1 기판과 제2 기판의 사이 공간에서 제1 전극이 상기 각 방전셀을 둘러싸면서 상기 어드레스전극과 교차하는 방향으로 연결되고, 상기 제2 기판에는 제2 전극이 상기 어드레스전극과 교차하는 방향을 따라 형성된다. 그리고, 상기 제2 기판에는 상기 제2 전극과 이격되면서 제2 형광체층이 형성된다. In order to achieve the above object, a plasma display panel according to an exemplary embodiment of the present invention includes a first substrate and a second substrate disposed to face each other, and a plurality of discharge cells are disposed in a space between the first substrate and the second substrate. Partition walls are arranged. In the discharge cell, a first phosphor layer is formed on a side surface of the partition wall and a bottom surface adjacent to the first substrate between the partition walls. The address electrode is formed to extend in one direction on the first substrate. A first electrode is connected in a direction intersecting the address electrode while surrounding each of the discharge cells in a space between the first substrate and the second substrate, and a second electrode crosses the address electrode on the second substrate. It is formed along the direction. In addition, a second phosphor layer is formed on the second substrate while being spaced apart from the second electrode.

상기 제1 전극은 상기 격벽의 내부에 배치될 수 있고, 상기 제2 전극은 상기 각 방전셀의 중심부에서 길게 이어지는 스트라이프 형태로 이루어질 수 있다. The first electrode may be disposed in the partition wall, and the second electrode may be formed in a stripe shape extending from the center of each discharge cell.

상기 제2 형광체층은 상기 각 방전셀의 양측 가장자리에서 상기 제2 전극과 나란한 방향으로 형성될 수 있다. The second phosphor layer may be formed in a direction parallel to the second electrode at both edges of the discharge cells.

상기 제2 기판에서 상기 제2 전극을 감싸며 상기 제2 전극의 길이방향을 따 라 길게 이어지는 유전층을 포함할 수 있다. 그리고, 상기 유전층은 상기 제2 전극이 형성된 부분에서 상기 제1 기판을 향해 돌출될 수 있다. 이 때, 상기 제2 형광체층은 상기 제2 기판에서 상기 유전층과 인접하여 상기 유전층 및 상기 제2 형광체층을 감싸면서 형성되는 MgO 보호막을 포함할 수 있다. The second substrate may include a dielectric layer surrounding the second electrode and extending in the longitudinal direction of the second electrode. The dielectric layer may protrude toward the first substrate at a portion where the second electrode is formed. In this case, the second phosphor layer may include an MgO protective layer formed on the second substrate to surround the dielectric layer and the second phosphor layer adjacent to the dielectric layer.

상기 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와, 상기 제1 격벽부재와 교차하는 방향으로 형성되는 제2 격벽부재를 포함하고, 상기 제1 전극은 상기 제1 격벽부재 내부에 형성되는 제1 부분과, 상기 제2 격벽부재 내부에 형성되는 제2 부분을 포함할 수 있다. The partition wall includes a first partition member formed in a direction parallel to the address electrode, and a second partition member formed in a direction crossing the first partition member, wherein the first electrode is formed inside the first partition member. It may include a first portion to be formed, and a second portion formed in the second partition member.

상기 제1 전극의 제1 부분은 상기 어드레스전극과 교차하는 방향으로 이웃하는 한 쌍의 방전셀에 공유될 수 있고, 상기 어드레스전극과 나란한 방향으로 이웃한 한 쌍의 방전셀에 대응되는 제1 전극은 제2 부분이 상기 제2 격벽부재 내에서 서로 이격되어 형성될 수 있다. The first portion of the first electrode may be shared by a pair of neighboring discharge cells in a direction crossing the address electrode, and a first electrode corresponding to the pair of neighboring discharge cells in a direction parallel to the address electrode. The silver part may be formed to be spaced apart from each other in the second partition member.

상기 제1 전극 및 제2 전극 각각은 금속전극으로 이루어질 수 있다. Each of the first electrode and the second electrode may be formed of a metal electrode.

이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 상세하게 설명하면 다음과 같다. Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 도시한 부분 분해사시도이다. 1 is a partially exploded perspective view showing a plasma display panel according to an embodiment of the present invention.

도 1을 참조하면, 본 실시예에 따른 플라즈마 디스플레이 패널은 제1 기판(10)(이하 '배면기판' 이라 함)과 제2 기판(20)(이하 '전면기판'이라 함)이 소정의 간격을 두고 서로 대향 배치되고, 배면기판(10)과 전면기판(20)의 사이 공간에는 격벽(16)이 배치되어 다수의 방전셀(18)을 구획한다. Referring to FIG. 1, in the plasma display panel according to the present exemplary embodiment, the first substrate 10 (hereinafter referred to as a "back substrate") and the second substrate 20 (hereinafter referred to as a "front substrate") have a predetermined interval. The substrates are disposed to face each other, and a partition wall 16 is disposed in a space between the rear substrate 10 and the front substrate 20 to partition the plurality of discharge cells 18.

배면기판(10)의 전면기판(20) 대향면에는 일방향(도면의 y축 방향)을 따라 어드레스전극(12)들이 나란히 형성된다. 이러한 어드레스전극(12)들을 덮으면서 배면기판(10)의 전면에 유전층(14)이 형성된다. 어드레스전극(12)들은 이웃한 것들과 소정의 간격을 두고 나란히 위치한다. The address electrodes 12 are formed side by side in one direction (y-axis direction of the drawing) on the opposite surface of the front substrate 20 of the rear substrate 10. The dielectric layer 14 is formed on the front surface of the back substrate 10 while covering the address electrodes 12. The address electrodes 12 are located side by side with a predetermined distance from the neighboring ones.

배면기판(10)에 형성되는 유전층(14) 위로 다수의 방전셀(18)을 구획하는 격벽(16)이 형성된다. 본 실시예에서 격벽(16)은 어드레스전극(12)과 나란한 방향(도면의 y축 방향)을 따라 형성되는 제1 격벽부재(16a)와, 상기 제1 격벽부재(16a)와 교차하는 방향(도면의 x축 방향)을 따라 형성되는 제2 격벽부재(16b)를 포함한다.  A partition wall 16 is formed on the dielectric layer 14 formed on the rear substrate 10 to partition the plurality of discharge cells 18. In this embodiment, the partition wall 16 has a first partition member 16a formed along a direction parallel to the address electrode 12 (y-axis direction in the drawing) and a direction intersecting with the first partition member 16a ( And a second partition member 16b formed along the x-axis direction of the figure.

이러한 격벽구조는 상기 설명한 구조에 한정되는 것은 아니며, 각 방전셀을 독립적으로 구획하는 다양한 형상의 격벽구조가 적용될 수 있으며, 이 또한 발명의 범위에 속한다.Such a barrier rib structure is not limited to the above-described structure, and a barrier rib structure of various shapes that independently partitions each discharge cell may be applied, which is also within the scope of the present invention.

이러한 격벽(16)의 내부에는 방전셀(18)을 둘러싸면서 제1 전극(31)이 형성된다. 즉, 제1 전극(31)은 제1 격벽부재(16a)의 내부에 형성되는 제1 부분(31a)과 제2 격벽부재(16b)의 내부에 형성되는 제2 부분(31b)을 포함하여 형성됨으로써 방전셀(18)을 둘러싸며 형성된다. 본 실시예에서 제1 전극(31)은 방전셀(18)의 측방으로 구비되어 광 투과율을 고려할 필요가 없으므로, 전기 전도율이 높은 금속전극으로 형성될 수 있다. The first electrode 31 is formed in the partition 16 to surround the discharge cell 18. That is, the first electrode 31 includes the first portion 31a formed inside the first partition member 16a and the second portion 31b formed inside the second partition member 16b. As a result, it is formed surrounding the discharge cell 18. In the present exemplary embodiment, since the first electrode 31 is provided to the side of the discharge cell 18, it is not necessary to consider the light transmittance, so that the first electrode 31 may be formed of a metal electrode having high electrical conductivity.

본 실시예에서 제1 전극(31)은 배면기판(10)과 전면기판(20)의 사이 공간에 서 방전셀(18)을 둘러싸면서 형성되어 방전셀(18) 전체에 걸쳐 고른 방전이 일어날 수 있도록 한다.In the present exemplary embodiment, the first electrode 31 is formed to surround the discharge cell 18 in the space between the rear substrate 10 and the front substrate 20 so that even discharge may occur over the entire discharge cell 18. Make sure

격벽(16)의 측면과, 격벽(16) 사이에서 배면기판(10)에 인접한 바닥면에는 진공자외선을 흡수하여 가시광을 방출하는 적색, 청색 및 녹색의 제1 형광체층(19)이 형성되고, 플라즈마 방전을 일으킬 수 있도록 방전가스(일례로 제논(Xe), 네온(Ne) 등을 포함하는 혼합가스)가 채워진다. 이 때, 제1 형광체층(19)은 방전에 의해 생성된 가시광이 전면기판(20)쪽으로 진행하여 사람의 눈에 도달할 수 있도록, 반사형 형광체로 이루어질 수 있다. The first phosphor layer 19 of red, blue, and green, which absorbs vacuum ultraviolet rays and emits visible light, is formed on the side of the partition wall 16 and between the partition wall 16 and the bottom surface adjacent to the back substrate 10. The discharge gas (a mixed gas including xenon (Xe), neon (Ne), etc.) is filled to cause the plasma discharge. In this case, the first phosphor layer 19 may be made of a reflective phosphor so that visible light generated by the discharge may travel toward the front substrate 20 to reach the human eye.

전면기판(20)의 배면기판(10) 대향면에는 방전셀(18)의 중심부에서 어드레스전극(12)과 교차하는 방향(도면의 x축 방향)을 따라 길게 이어지는 스트라이프 형태의 제2 전극(32)이 형성된다. 따라서, 제2 전극(32)은 제1 전극(31)의 제1 부분(31a)과 교차하면서 형성될 수 있다. 이러한 제2 전극(32)은 금속전극으로 이루어질 수 있다. On the opposite surface of the back substrate 10 of the front substrate 20, a stripe-shaped second electrode 32 extending along the direction crossing the address electrode 12 at the center of the discharge cell 18 (x-axis direction in the drawing) ) Is formed. Therefore, the second electrode 32 may be formed while crossing the first portion 31a of the first electrode 31. The second electrode 32 may be made of a metal electrode.

종래에 어드레스방전 및 유지방전에 관여하는 전극이 투명전극과 금속전극을 포함하여 이루어졌으나 본 실시예에서는 상기 전극들을 금속전극으로 형성함으로써, 고가의 투명전극을 사용하지 않는 것이 가능하고 이에 따라 제조 단가를 저감시킬 수 있다. 또한, 본 실시예에서는 전면기판(20)에 형성되는 전극의 수를 줄이고 투명전극을 제거함으로써 종래보다 가시광의 투과율을 향상시킬 수 있다. Conventionally, electrodes involved in address discharge and sustain discharge are made of a transparent electrode and a metal electrode. However, in the present embodiment, the electrodes may be formed of a metal electrode, thereby avoiding the use of expensive transparent electrodes. Can be reduced. In addition, in the present embodiment, by reducing the number of electrodes formed on the front substrate 20 and removing the transparent electrodes, the transmittance of visible light can be improved.

전면기판(20)에는 제2 전극(32)을 감싸면서 제2 전극(32)의 길이방향(도면의 x축 방향)을 따라 길게 이어지는 유전층(24)이 형성된다. 즉, 유전층(24)은 제2 전 극(32)을 둘러싸면서 제2 전극(32)이 형성된 부분에서만 형성되어 방전셀(18)의 중심부에서만 형성된다. 따라서, 유전층(24)은 제2 전극(32)이 형성된 방전셀(18)의 중심부에서 전면기판(20)에서 멀어지는 방향으로 배면기판(10)을 향해 돌출된다. A dielectric layer 24 is formed on the front substrate 20 to extend along the length direction (x-axis direction of the drawing) of the second electrode 32 while surrounding the second electrode 32. That is, the dielectric layer 24 is formed only at the portion where the second electrode 32 is formed while surrounding the second electrode 32 and is formed only at the center of the discharge cell 18. Accordingly, the dielectric layer 24 protrudes toward the rear substrate 10 in a direction away from the front substrate 20 at the center of the discharge cell 18 in which the second electrode 32 is formed.

이러한 구조를 가짐으로써 본 실시에에서는 유전층(24)의 부피를 줄일 수 있고 이에 따라 플라즈마 디스플레이 패널의 커패시턴스(capacitance)를 낮출 수 있다. 결과적으로 방전개시전압을 낮출 수 있어 방전 효율을 향상시킬 수 있다. By having such a structure, in this embodiment, the volume of the dielectric layer 24 can be reduced, thereby lowering the capacitance of the plasma display panel. As a result, the discharge start voltage can be lowered and the discharge efficiency can be improved.

그리고, 유전층(24)에 인접하는 부분의 전면기판(20)에는 진공자외선을 흡수하여 가시광을 방출하는 적색, 녹색 및 ??색의 제2 형광체층(25)이 형성된다. 따라서, 제2 형광체층(25)은 제2 전극(32)과 소정의 간격을 두고 이격되어 형성되며, 각 방전셀(18)의 양측 가장자리에서 제2 전극(32)과 나란한 방향으로 형성된다. 이 때, 제2 형광체층(25)은 방전에 의해 생성된 가시광이 전면기판(20)을 통과하여 사람의 눈에 도달할 수 있도록, 투과형 형광체로 이루어질 수 있다. A second phosphor layer 25 of red, green and ?? color is formed on the front substrate 20 adjacent to the dielectric layer 24 to absorb vacuum ultraviolet rays and emit visible light. Therefore, the second phosphor layer 25 is formed to be spaced apart from the second electrode 32 at a predetermined interval, and is formed in the direction parallel to the second electrode 32 at both edges of each discharge cell 18. In this case, the second phosphor layer 25 may be formed of a transmissive phosphor so that visible light generated by discharge may pass through the front substrate 20 to reach the human eye.

본 실시예에서는 방전셀(18) 내에 배면기판(10)측으로 형성되는 제1 형광체층(19)과 전면기판(20)에 형성되는 제2 형광체층(25)을 구비함으로써, 방전셀(18) 내에 도포되는 형광체층의 면적을 증가시킬 수 있다. 즉, 본 실시예에서는 진공자외선을 흡수하여 가시광을 방출하는 형광체층의 면적이 증가됨으로써 가시광의 방출량을 극대화할 수 있다. 따라서, 플라즈마 디스플레이 패널의 휘도를 향상시키 수 있고, 이에 따라 효율을 상승시킬 수 있다. In the present embodiment, the discharge cell 18 is provided in the discharge cell 18 by providing the first phosphor layer 19 formed on the rear substrate 10 side and the second phosphor layer 25 formed on the front substrate 20. It is possible to increase the area of the phosphor layer applied therein. That is, in this embodiment, the area of the phosphor layer which absorbs vacuum ultraviolet rays and emits visible light is increased, thereby maximizing the amount of visible light emitted. Therefore, the brightness of the plasma display panel can be improved, thereby increasing the efficiency.

이러한 유전층(24)과 제2 형광체층(25)을 감싸면서 MgO 보호막(26)이 형성된다. 이러한 MgO 보호막(26)은 플라즈마 방전 시 전리된 이온이 충돌함으로써 발생 할 수 있는 유전층(24)의 손상을 방지하는 역할을 한다. 또한, 이온의 충돌 시 이차 전자를 방출하여 효율을 향상하는 역할을 한다. The MgO passivation layer 26 is formed to surround the dielectric layer 24 and the second phosphor layer 25. The MgO protective layer 26 serves to prevent damage to the dielectric layer 24, which may be caused by collision of ionized ions during plasma discharge. In addition, secondary electrons are emitted during collision of ions, thereby improving efficiency.

이 때, MgO 보호막(26)은 유전층(24) 및 제2 형광체층(25)을 감싸면서 전면기판(20)의 전면에 형성되는 것도 가능하고, 도면에 도시한 바와 같이 유전층(24) 및 제2 형광체층(25)이 형성된 부분에서만 형성되는 것도 가능하다. In this case, the MgO passivation layer 26 may be formed on the entire surface of the front substrate 20 while surrounding the dielectric layer 24 and the second phosphor layer 25, and as shown in the drawing, the dielectric layer 24 and the second layer may be formed. It is also possible to be formed only at the portion where the two phosphor layers 25 are formed.

도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 도시한 부분 평면도이다. 2 is a partial plan view of a plasma display panel according to an exemplary embodiment of the present invention.

어드레스방전에서 방전셀을 선택하기 위해서, 제1 전극(31)은 어드레스전극(12)과 교차하는 방향(도면의 x축 방향)을 따라서 연결되어야 한다. 그리고, 어드레스전극(12)과 나란한 방향(도면의 y축 방향)으로 이웃한 방전셀에 대응되는 제1 전극(31)은 서로 분리되어 형성되어야 한다.In order to select a discharge cell in the address discharge, the first electrode 31 must be connected along the direction crossing the address electrode 12 (the x-axis direction in the figure). In addition, the first electrodes 31 corresponding to the discharge cells adjacent to each other in the direction parallel to the address electrode 12 (the y-axis direction in the drawing) should be separated from each other.

이를 위하여 본 실시예에서는, 도 2에 도시된 바와 같이, 어드레스전극(12)과 교차하는 방향(도면의 x축 방향)을 따라 이웃한 한 쌍의 방전셀에서 제1 전극(31)의 제1 부분(31a)을 공유한다. 그리고, 어드레스전극(12)과 나란한 방향(도면의 y축 방향)을 따라 이웃한 한 쌍의 방전셀(18) 각각에 대응되는 제1 전극(31)은 제2 부분(31b)이 제2 격벽부재(16b)내에서 서로 이격되어 형성된다. To this end, in the present embodiment, as shown in FIG. 2, the first electrode 31 of the first electrode 31 is disposed in a pair of adjacent discharge cells along a direction crossing the address electrode 12 (the x-axis direction of the drawing). Share part 31a. In addition, the first electrode 31 corresponding to each of the pair of adjacent discharge cells 18 along the direction parallel to the address electrode 12 (the y-axis direction in the drawing) has a second partition 31b. The members 16b are spaced apart from each other.

도 3은 도 1의 플라즈마 디스플레이 패널을 결합한 상태에서 Ⅰ-Ⅰ 선을 따라 잘라서 본 부분 단면도이다. FIG. 3 is a partial cross-sectional view taken along the line II of the plasma display panel of FIG.

본 실시예에 따른 플라즈마 디스플레이 패널에서는 제1 전극(31)이 스캔전극으로, 제2 전극(32)이 유지전극으로 기능한다. 즉, 어드레스전극(12)과 제1 전극 (31)에 소정의 전압을 인가하여 어드레스방전을 일으키고, 제1 전극(31)과 제2 전극(32)에 소정의 전압을 인가하여 유지방전을 일으킨다. 그러나, 각 전극들은 인가되는 신호 전압에 따라 그 역할을 달리할 수 있으므로 이상에 한정될 필요는 없다. In the plasma display panel according to the present exemplary embodiment, the first electrode 31 functions as a scan electrode and the second electrode 32 functions as a sustain electrode. That is, address discharge is caused by applying a predetermined voltage to the address electrode 12 and the first electrode 31, and a sustain discharge is caused by applying a predetermined voltage to the first electrode 31 and the second electrode 32. . However, the electrodes do not need to be limited to the above because they may have different roles depending on the signal voltage applied.

도 3에 도시된 바와 같이, 본 실시예에서는 어드레스방전에 관여하는 전극들, 즉, 어드레스전극(12)과 제1 전극(31) 사이가 짧게 형성된다. 즉, 종래에는 어드레스방전에 관여하는 전극들이 서로 다른 기판에 형성되어 어드레스방전의 경로가 길게 형성되는 반면, 본 실시예에서는 어드레스방전 경로를 짧게 할 수 있고 이에 따라 어드레스방전의 방전개시전압을 저감시킬 수 있다. 따라서, 저전압으로 어드레스방전을 일으키는 것이 가능하고 이에 따라 효율을 향상시킬 수 있다. As shown in Fig. 3, in the present embodiment, the electrodes involved in the address discharge, that is, the address electrode 12 and the first electrode 31 are formed short. That is, conventionally, the electrodes involved in the address discharge are formed on different substrates, so that the path of the address discharge is formed long, while in the present embodiment, the address discharge path can be shortened, thereby reducing the discharge start voltage of the address discharge. Can be. Therefore, it is possible to cause an address discharge at a low voltage, thereby improving the efficiency.

본 실시예에서 유지방전은 배면기판(10)에 형성되는 제1 전극(31)과 격벽(16) 내에서 방전셀(18)을 둘러싸며 형성되는 제2 전극(32) 사이에서 일어나므로, 유지방전이 방전셀(18) 전체에서 고르게 일어날 수 있게 된다. 따라서, 방전 공간을 더욱 효율적으로 사용할 수 있고 이에 따라 방전에 의해 방사되는 진공자외선이 제1 형광체층(19) 및 제2 형광체층(25)에 더 많이 도달할 수 있고, 이에 따라 효율을 향상시킬 수 있다. In this embodiment, the sustain discharge occurs between the first electrode 31 formed on the rear substrate 10 and the second electrode 32 formed surrounding the discharge cell 18 in the partition 16. Discharge can occur evenly throughout the discharge cell 18. Therefore, the discharge space can be used more efficiently, and thus, the vacuum ultraviolet rays emitted by the discharge can reach the first phosphor layer 19 and the second phosphor layer 25 more, thereby improving efficiency. Can be.

상기에서는 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것이 당연하다.Although the preferred embodiments of the present invention have been described above, the present invention is not limited thereto, and various modifications and changes can be made within the scope of the claims and the detailed description of the invention and the accompanying drawings. Naturally, it belongs to the range of.

이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널은, 유지방전 시 방전 공간을 효율적으로 사용하여, 방전에 의해 방사되는 진공자외선이 형광체층에 많이 도달할 수 있도록 하고 이에 따라 형광체층을 효과적으로 여기시킨다. 결과적으로 플라즈마 디스플레이 패널의 효율을 향상시킬 수 있다.  As described above, the plasma display panel according to the present invention efficiently uses the discharge space during the sustain discharge, so that the vacuum ultraviolet rays emitted by the discharge can reach the phosphor layer and thereby excite the phosphor layer effectively. As a result, the efficiency of the plasma display panel can be improved.

또한, 어드레스방전의 경로를 짧게 형성함으로써 어드레스방전의 방전개시전압을 저감시킬 수 있다. 따라서, 본 발명에 따른 플라즈마 디스플레이 패널은 저전압으로 구동할 수 있고, 효율을 향상시킬 수 있다. In addition, by shortening the path of the address discharge, the discharge start voltage of the address discharge can be reduced. Therefore, the plasma display panel according to the present invention can be driven at a low voltage, and the efficiency can be improved.

또한, 본 발명에서는 어드레스방전 또는 유지방전에 관여하는 전극들이 금속전극으로 이루어짐으로써, 제조 단가를 저감시켜 해당 플라즈마 디스플레이 패널의 생상성 및 양산성을 향상시킬 수 있다. In addition, in the present invention, the electrodes involved in the address discharge or the sustain discharge are made of a metal electrode, thereby reducing manufacturing costs and improving productivity and mass production of the plasma display panel.

Claims (12)

서로 대향 배치되는 제1 기판과 제2 기판;A first substrate and a second substrate disposed to face each other; 상기 제1 기판에서 일방향을 따라 길게 이어지는 어드레스전극들;Address electrodes extending in one direction from the first substrate; 상기 제1 기판과 제2 기판의 사이 공간에서 다수의 방전셀을 구획하는 격벽;Barrier ribs defining a plurality of discharge cells in a space between the first substrate and the second substrate; 상기 격벽의 측면과, 상기 격벽의 사이에서 상기 제1 기판에 인접한 바닥면에 형성되는 제1 형광체층;A first phosphor layer formed on a side surface of the partition wall and a bottom surface adjacent to the first substrate between the partition wall; 상기 제1 기판과 제2 기판의 사이 공간에서 상기 각 방전셀을 둘러싸면서 상기 어드레스전극과 교차하는 방향으로 이어지는 제1 전극; A first electrode extending in a direction crossing the address electrode while surrounding the discharge cells in a space between the first substrate and the second substrate; 상기 제2 기판에서 상기 어드레스전극과 교차하는 방향을 따라 형성되는 제2 전극; 및 A second electrode formed along the direction crossing the address electrode on the second substrate; And 상기 제2 전극과 이격되면서 상기 제2 기판에 형성되는 제2 형광체층A second phosphor layer formed on the second substrate while being spaced apart from the second electrode 을 포함하는 플라즈마 디스플레이 패널.Plasma display panel comprising a. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극은 상기 격벽의 내부에 배치되는 플라즈마 디스플레이 패널.And the first electrode is disposed inside the partition wall. 제 1 항에 있어서,The method of claim 1, 상기 제2 전극은 상기 각 방전셀의 중심부에서 길게 이어지는 스트라이프 형태로 형성되는 플라즈마 디스플레이 패널.And the second electrode is formed in a stripe shape extending at a center of each of the discharge cells. 제 1 항에 있어서,The method of claim 1, 상기 제2 형광체층은 상기 각 방전셀의 양측 가장자리에서 상기 제2 전극과 나란한 방향으로 형성되는 플라즈마 디스플레이 패널. And the second phosphor layer is formed in parallel with the second electrode at both edges of each of the discharge cells. 제 1 항에 있어서,The method of claim 1, 상기 제2 기판에서 상기 제2 전극을 감싸며 상기 제2 전극의 길이방향을 따라 길게 이어지는 유전층을 포함하는 플라즈마 디스플레이 패널.And a dielectric layer surrounding the second electrode on the second substrate and extending in the longitudinal direction of the second electrode. 제 5 항에 있어서,The method of claim 5, 상기 유전층은 상기 제2 전극이 형성된 부분에서 상기 제1 기판을 향해 돌출되는 플라즈마 디스플레이 패널. And the dielectric layer protrudes toward the first substrate from a portion where the second electrode is formed. 제 5 항에 있어서,The method of claim 5, 상기 제2 형광체층은 상기 제2 기판에서 상기 유전층과 인접하면서 형성되는 플라즈마 디스플레이 패널. And the second phosphor layer is formed adjacent to the dielectric layer on the second substrate. 제 7 항에 있어서,The method of claim 7, wherein 상기 유전층 및 상기 제2 형광체층을 감싸며 형성되는 MgO 보호막을 포함하는 플라즈마 디스플레이 패널. And a MgO passivation layer formed to surround the dielectric layer and the second phosphor layer. 제 1 항에 있어서,The method of claim 1, 상기 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와, 상기 제1 격벽부재와 교차하는 방향으로 형성되는 제2 격벽부재를 포함하고, The barrier rib includes a first barrier member formed in a direction parallel to the address electrode, and a second barrier member formed in a direction crossing the first barrier member. 상기 제1 전극은 상기 제1 격벽부재 내부에 형성되는 제1 부분과, 상기 제2 격벽부재 내부에 형성되는 제2 부분을 포함하는 플라즈마 디스플레이 패널.The first electrode includes a first portion formed inside the first partition member and a second portion formed inside the second partition member. 제 9 항에 있어서,The method of claim 9, 상기 제1 전극의 제1 부분은 상기 어드레스전극과 교차하는 방향으로 이웃하는 한 쌍의 방전셀에 공유되는 플라즈마 디스플레이 패널. And a first portion of the first electrode is shared by a pair of adjacent discharge cells in a direction crossing the address electrode. 제 9 항에 있어서,The method of claim 9, 상기 어드레스전극과 나란한 방향으로 이웃한 한 쌍의 방전셀에 대응되는 제1 전극은 제2 부분이 상기 제2 격벽부재 내에서 서로 이격되어 형성되는 플라즈마 디스플레이 패널. And a second portion of the first electrode corresponding to the pair of discharge cells adjacent in the direction parallel to the address electrode, the second portion being spaced apart from each other in the second partition member. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극 및 제2 전극 각각은 금속전극으로 이루어지는 플라즈마 디스플레이 패널. And each of the first electrode and the second electrode comprises a metal electrode.
KR1020040095007A 2004-11-19 2004-11-19 Plasma display panel KR100649232B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040095007A KR100649232B1 (en) 2004-11-19 2004-11-19 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040095007A KR100649232B1 (en) 2004-11-19 2004-11-19 Plasma display panel

Publications (2)

Publication Number Publication Date
KR20060055841A KR20060055841A (en) 2006-05-24
KR100649232B1 true KR100649232B1 (en) 2006-11-24

Family

ID=37151774

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040095007A KR100649232B1 (en) 2004-11-19 2004-11-19 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100649232B1 (en)

Also Published As

Publication number Publication date
KR20060055841A (en) 2006-05-24

Similar Documents

Publication Publication Date Title
KR100599630B1 (en) Plasma display panel
JP2006128084A (en) Plasma display panel
KR100581942B1 (en) Plasma display panel
KR100649232B1 (en) Plasma display panel
EP1701373B1 (en) Plasma Display Panel (PDP)
KR100658750B1 (en) Plasma display panel
KR100649228B1 (en) Plasma display panel
KR100649231B1 (en) Plasma display panel
KR100649230B1 (en) Plasma display panel
KR100669422B1 (en) Plasma display panel
KR100627363B1 (en) Plasma display panel
KR100669378B1 (en) Plasma display panel
KR100649234B1 (en) Plasma display panel
KR100589326B1 (en) Plasma display panel
KR100669382B1 (en) Plasma display panel
KR100670314B1 (en) Plasma display panel
KR100508935B1 (en) Plasma display panel
KR100658748B1 (en) Plasma display panel
KR100658720B1 (en) Plasma display panel
KR100578883B1 (en) Plasma display panel
KR100590095B1 (en) Plasma display panel
KR100637532B1 (en) Plasma display panel
KR20060057147A (en) Plasma display panel
KR20050120487A (en) Plasma display panel
KR20060099864A (en) A plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee