KR100566289B1 - 데이타 링크 맵을 이용한 브이5.2 계층 2의 비활성화 제어 방법 및 장치 - Google Patents
데이타 링크 맵을 이용한 브이5.2 계층 2의 비활성화 제어 방법 및 장치 Download PDFInfo
- Publication number
- KR100566289B1 KR100566289B1 KR1019990037474A KR19990037474A KR100566289B1 KR 100566289 B1 KR100566289 B1 KR 100566289B1 KR 1019990037474 A KR1019990037474 A KR 1019990037474A KR 19990037474 A KR19990037474 A KR 19990037474A KR 100566289 B1 KR100566289 B1 KR 100566289B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- link
- data link
- map
- controlling
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 15
- 230000009849 deactivation Effects 0.000 claims abstract description 26
- 230000004044 response Effects 0.000 claims abstract description 11
- 230000000873 masking effect Effects 0.000 claims abstract description 4
- 230000009977 dual effect Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000011664 signaling Effects 0.000 description 2
- 101100029899 Arabidopsis thaliana PKSB gene Proteins 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/10—Packet switching elements characterised by the switching fabric construction
- H04L49/112—Switch control, e.g. arbitration
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/324—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the data link layer [OSI layer 2], e.g. HDLC
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/325—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the network layer [OSI layer 3], e.g. X.25
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Communication Control (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
통신 시스템의 V5.2 프로토콜 계층(Version 5.2 protocol layer)의 비활성화 제어 방법에 관한 것으로, 특히 계층 2의 계층 비활성화 제어 방법을 제공한다. 본 발명에 따른 링크의 비활성화 제어 방법은 운용자의 명령에 대응하는 제어 메시지를 출력하는 MMI(man machine interface)와, 상기 MMI로부터 출력되는 비활성화 메시지에 응답하여 링크를 제어하기 위한 데이타 링크 맵을 출력하는 계층 3 및 상기 계층 3으로부터 출력되는 데이타 링크 맵의 정보에 따라 링크를 제어하는 계층 2를 구비한 교환 통신 시스템의 계층 2의 비활성화 제어 방법에 있어서, V5.2의 링크를 제어하기 위한 데이타 링크 맵을 초기화하고, 통신 채널이 있는 데이타 링크의 타임 슬롯에 피지컬(physical) 채널 정보를 마스킹하고, 그 이외의 채널에 베어러(bearer)를 마스킹하여 상기 계층 2로 전송하는 과정을 포함하여 이루어진다.
V5.2 프로토콜, 계층 비활성화, 데이타 링크
Description
도 1은 본 발명의 실시예에 따른 교환 시스템의 일부분의 블럭도이다.
도 2는 본 발명의 실시예에 따른 V5.2 계층 2의 계층 비활성화 제어 흐름도로서, 이는 도 1에 도시된 VSPP(Version 5.2 subscriber peripheral processor)에서 계층 2의 비활성화를 제어하는 제어 흐름도를 도시한 도면이다.
도 3A와 도 3B는 본 발명에 따라 V5.2 계층 2를 비활성화시키는데 필요한 데이타 링크 맵과, 타입 슬롯 카운터의 비트 맵을 도시한 도면.
본 발명은 통신 시스템의 V5.2 프로토콜 계층(Version 5.2 protocol layer)의 비활성화 제어 방법에 관한 것으로, 특히 계층 2의 계층 비활성화 제어 방법에 관한 것이다.
일반적으로, 교환 시스템에는 V5.2프로토콜로 다양한 AN(access network)를 수용할 수 있도록 되어 있다. 통상 로칼 교환기(local exchange)와 AN간은 V5.2 프로토콜 메시지를 주고받아 링크를 형성하여 데이타를 송수신한다. 상기와 같은 V5.2 프로토콜의 교신에 의해 데이타 링크를 형성하는 시스템은 프로토콜 계층별로 제어하며, V5.2 서비스를 활성화(링크의 형성)할 때 혹은 비활성화(중지)할 때 비활성화 프로토콜 계층 범위를 지정하여야 한다.
현재, 계층 3의 레벨(Layer 3 level)까지는 ETS(European Telecommunication Standard)에서 권고하는 엠디유-스톱-트래픽(MDU-stop-traffic) 프리미티브를 이용하지만, 계층 2범위까지 비활성화하는 방안에 대하여서는 구체적인 언급이되어 있지 않다. 현재의 시스템에서는 V5.2의 계층 2와 계층 3 프로토콜 스펙(spec')이 각각 다른 보드에 올라가 있기 때문에 계층 3을 비활성화 하더라도 계층 2의 레벨에서는 이를 알 수 있는 방법이 없었고, 대국인 AN 시스템에서 볼 때는 계층 2가 활성화 상태이므로 LE측의 V5.2 서비스가 활성화 상태일 것으로 알고 있을 것이며 서비스를 중단하지 않을 것이다. 그러나, 실제 호와 같은 서비스가 되지 않으며, AN은 비활성화 상태를 알 수 있는 방법이 별도로 존재하지 않는다. 따라서, AN과 LE간의 서비스 상태가 일치하지 않게 되어 실제 상황과 다르게되어 문제시된다.
따라서, 본 발명의 목적은 통신 시스템에 있어서, 계층 3의 데이타 링크 맵(data link map)로서 계층 2를 비활성화 상태로 제어할 수 있는 제어 방법 및 장 치를 제공함에 있다.
본 발명의 다른 목적은 로컬 교환기에 있어서, 운용자의 요구에 응답하여 V5.2 계층 3에서 링크를 제어하는 링크 제어기에 비활성화 정보를 제공하여 V5.2 계층 2를 비활성화시키는 방법 및 장치를 제공함에 있다.
상기한 목적을 달성하기 위한 본 발명은 운용자로부터의 명령에 응답하여 V5.2 프로토콜 계층 3 및 계층 2를 제어하기 위한 메시지를 발생하는 메인 프로세서와, 상기 메인 프로세서로부터 발생된 메시지에 응답하여 해당 링크를 제어하기 위한 정보가 실린 3옥탯(3 octet)의 데이타 링크 맵을 초기화하여 비활성화시키기위한 링크의 타임슬롯에 PCC를 마스킹하고 나머지는 비어러로 마스킹된 정보로서 출력하는 V5.2 가입자 제어 프로세서(V5.2 subscriber peripheal processor)(이하 "VSPP"라 칭함)과, 상기 VSPP로부터 발생된 초기화된 데이타 링크 맵의 정보에 의해 해당 링크를 비활성화시키는 링크 제어 보드를 구비함을 특징으로 한다.
본 발명의 다른 원리에 의한 V5.2 계층 2의 비활성화 제어 방법은, 운용자의 명령에 대응하는 제어 메시지를 출력하는 MMI(man machine interface)와, 상기 MMI로부터 출력되는 비활성화 메시지에 응답하여 링크를 제어하기 위한 데이타 링크 맵을 출력하는 계층 3 및 상기 계층 3으로부터 출력되는 데이타 링크 맵의 정보에 따라 링크를 제어하는 계층 2를 구비한 교환 통신 시스템의 계층 2의 비활성화 제어 방법에 있어서, V5.2의 링크를 제어하기 위한 데이타 링크 맵을 초기화하고, 통신 채널이 있는 데이타 링크의 타임 슬롯에 피지컬(physical) 채널 정보를 마스킹하고, 그 이외의 채널에 비어러(bearer)를 마스킹하여 상기 계층 2로 전송하는 과 정을 포함함을 특징으로 한다.
이하에서는 본 발명의 바람직한 일 실시예에 따른 V5.2 계층 2의 비활성화 제어 동작이 첨부된 도면과 함께 설명된다. 다음의 설명에서, 그러한 구성에 대한 상세한 항목들이 본 발명의 보다 철저한 이해를 제공하기 위해 자세하게 설명된다. 그러나, 당해 기술분야에 숙련된 자들에게 있어서는 본 발명이 이러한 상세한 항목들이 없이도 실시될 수 있다는 것이 명백할 것이다.
도 1은 본 발명의 실시예에 따른 교환 시스템의 일부분의 블럭도이다. 도 1에서, MP(10)는 메인 프로세서(main processor)로서, MMI(도시하지 않았음)을 통해 입력되는 운용자의 V5.2 서비스 비활성화 요구에 응답하여 해당 메시지를 IPC 메시지 IPC-S로 출력한다. VSPP(Version 5.2 subscriber peripheral processor)(12)는 계층 3을 담당하는 프로세서로서, 상기 비활성화 요구 메시지인 IPC 메시지(IPC-S)의 입력에 응답하여 해당 링크의 비활성화 제어을 위해 해당 링크의 타임슬롯에는 PCC(physical channel)를 마스킹하고, 나머지에는 비어러(bearer)로 마스킹된 데이타 링크 맵(DLMAP) 정보를 출력한다. 상기 VSPP(12)로부터 출력되는 계층 3인 링크 제어 보드(14)내의 듀얼포트램(16)으로 전송되며, 상기 링크 제어 보드(14)는 상기 듀얼포트램(16)에 저장된 데이타 링크 맵(DLMAP)에 따라 해당 링크를 비활성화 시킨다.
도 1과 같은 구성을 가지는 본 발명은 운용자의 요구에 의해 통신 채널이 있 는 데이타 링크의 타임슬롯에 PCC를 마스크하고, 나머지 슬롯에 비어러 정보를 마스크한 초기화 데이타 링크 맵 정보를 계층 2로 제공한다. 따라서, 계층 2인 링크 제어 보드(14)가, 계층 3인 VSPP(12)로부터 상기와 같이 전송된 데이타 링크 맵을 듀얼포트램(16)을 통해 수신하여 자신의 맵 영역(map area)에 이미 저장된 정보를 갱신하게 되고, 상기 갱신된 맵 정보를 기초로하여 AN으로부터 전송되어 온 SABME(set asnchrous balanced mode extended) 혹은 RR(receive ready)에 대해서 응답을 할 수 없게 되어 비활성화 상태를 유지한다.
도 2는 본 발명의 실시예에 따른 V5.2 계층 2의 계층 비활성화 제어 흐름도로서, 이는 도 1에 도시된 VSPP에서 계층 2의 비활성화를 제어하는 제어 흐름도를 도시한 도면이다.
도 3A와 도 3B는 본 발명에 따라 V5.2 계층 2를 비활성화시키는데 필요한 데이타 링크 맵과, 타임 슬롯 카운터의 비트 맵을 도시한 도면으로서, 도 1에 도시된 VSPP(14)가 링크 제어 보드(16)측으로 전송하는 비트 맵을 나타낸다. 여기서, 도 3A와 같은 데이타 링크 맵은 3개의 옥텟으로 구성되며, 각 옥텟은 링크의 시그날링 신호가 실리는 16번, 15번 및 31번 3개의 타임슬롯에 대응되어 있다.
이하 본 발명의 실시예에 따른 동작을 첨부한 도면을 참조하여 상세하게 설명한다.
지금, 운용자가 MMI 터미널을 이용하여 V5.2 서비스를 비활성화 요구 메시지를 입력시키면 MP(10)는 상기 비활성화 요구 메시지의 입력에 대응하는 IPC 메시지(IPC-S)를 생성하여 계층 3으로 동작되는 VSPP(12)로 공급한다. 이때, 상기 VSPP(12)는 도 2의 20과정에서 내부 메모리 영역에 도 3A 및 도 3B와 같이 설정된 데이타 링크 맵(DLMAP)를 탐색하고, 타임슬롯 카운터(ts_count)와 플레그를 오프시킨다. 그리고, 상기 VSPP(12)는 22과정에서 상기 데이타 링크 맵의 값을 "0X00"의 값으로 초기화 시킨다.
상기와 같이 데이타 링크 맵을 초기화시킨 VSPP(12)는 24과정에서 타임 슬롯 카운터(ts_count)의 값이 3과 같거나 큰지를 검색한다. 이는 링크를 제어하는 시그날링 채널이 3개이기 때문에 각 시그날정보가 실리는 시그날 타임슬롯에 대한 정보를 제어하기 위함이다. 상기 24과정에서 타임슬롯 카운터(ts_counter)의 값이 "3"보다 적다면, VSPP(12)는 26과정에서 내부 저장영역에 설정된 변수의 정보로서 통신 채널이 있는 데이타 링크인지를 검색한다.
상기 검색결과 통신 채널이 없는 데이타 링크라고 판단되면 VSPP(12)는 32과정으로 점프하여 타임슬롯 카운터(ts_count)의 값을 "+1" 증가시켜 전술한 24과정을 반복수행한다. 만약, 26과정에서 통신 채널이 있는 데이타 채널이라고 판단되면 VSPP(12)는 28과정에서 데이타 링크 맵 dlmap[ts_count]의 최상위 비트를 논리 "1"로 세트하여 PCC로 마스크한다. 즉, 통신 채널이 존재하는 타임 슬롯에는 피지칼 채널임을 나타내고, 30과정에서 플레그를 "온"시킨 후 32과정에서 타임슬롯 카운터의 값을 증가시킨다.
상기와 같은 과정에 3번 반복동작되어 3개의 타임슬롯에 대한 데이타 링크 맵의 정보의 갱신이 종료되면, VSPP(12)는 34과정에서 플레그가 "온" 상태인지를 검색하며, 그 결과 플레그가 "온" 상태에 있다면 36과정에서 통신 채널이 존재하는 타임슬롯에는 PCC로 마스크되고 그 이외의 타임슬롯에는 비어러로 마스킹된 데이타 링크 맵들을 링크 제어 보드(14)내의 듀얼포트램(16)으로 전송한다. 즉, 통신 채널이 있는 데이타 링크는 도 3A에 도시된 바와 같이 최상위 비트를 "1"로 세트하여 피지컬 채널임을 표시하고, 그 이외의 정보들을 클리어하여 데이타 링크의 제어가 이루어지지 않도록 하는 것이다.
상기 링크 제어 보드(14)는 소정의 주기로 상기 듀얼포트램(16)에 저장된 데이타 링크 맵(DLMAP)를 억세스하여 내부의 맵 영역에 갱신한다. 상기와 같은 상태에서 AN측으로부터 SABME 나 RR의 메시지가 수신되더러도 상기 링크 제어 보드(14)는 내부 데이타 링크 맵이 모두 초기화 상태를 유지하고 있어 아무런 응답을 주기 않는 비활성화 상태로 있게된다.
상기와 같이 데이타 링크 맵을 이용하여 계층 2까지 서비스 비활성화하게 되면, 유지 보수 데이타 유닛(management data unit)의 정지 트래픽과 같은 V5.2 계층 3 프리미티브 역할을 하는 메시지를 계층 3과 계층 2간에 새로 생성할 필요가 없으며, 계층 2에서 비활성화 정보를 알 필요가 없이 계층 3에서 모든 상황을 파악하여 맵을 전달하는데로 LAP5연결을 하기만 하면 된다.
상술한 바와 같이 본 발명은 계층 3에서 계층 2로 전송하는 데이타 링크 맵에 의해 계층 2의 비활성화를 용이하게 제어할 수 있다.
Claims (2)
- 운용자로부터의 명령에 응답하여 V5.2 프로토콜 계층 3 및 계층 2를 제어하기 위한 메시지를 발생하는 메인 프로세서와, 상기 메인 프로세서로부터 발생된 메시지에 응답하여 해당 링크를 제어하기 위한 정보가 실린 3옥탯(3 octet)의 데이타 링크 맵을 초기화하여 비활성화시키기위한 링크의 타임슬롯에 PCC를 마스킹하고 나머지는 비어러로 마스킹된 정보로서 출력하는 V5.2 가입자 제어 프로세서와 상기 VSPP로부터 발생된 초기화된 데이타 링크 맵의 정보에 의해 해당 링크를 비활성화시키는 링크 제어 보드를 구비함을 특징으로 하는 장치.
- 운용자의 명령에 대응하는 제어 메시지를 출력하는 MMI(man machine interface)와, 상기 MMI로부터 출력되는 비활성화 메시지에 응답하여 링크를 제어하기 위한 데이타 링크 맵을 출력하는 계층 3 및 상기 계층 3으로부터 출력되는 데이타 링크 맵의 정보에 따라 링크를 제어하는 계층 2를 구비한 교환 통신 시스템의 계층 2의 비활성화 제어 방법에 있어서, V5.2의 링크를 제어하기 위한 데이타 링크 맵을 초기화하고, 통신 채널이 있는 데이타 링크의 타임 슬롯에 피지컬(physical) 채널 정보를 마스킹하고, 그 이외의 채널에 베어러(bearer)를 마스킹하여 상기 계층 2로 전송하는 과정을 포함함을 특징으로 하는 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990037474A KR100566289B1 (ko) | 1999-09-03 | 1999-09-03 | 데이타 링크 맵을 이용한 브이5.2 계층 2의 비활성화 제어 방법 및 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990037474A KR100566289B1 (ko) | 1999-09-03 | 1999-09-03 | 데이타 링크 맵을 이용한 브이5.2 계층 2의 비활성화 제어 방법 및 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010026250A KR20010026250A (ko) | 2001-04-06 |
KR100566289B1 true KR100566289B1 (ko) | 2006-03-30 |
Family
ID=19610088
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990037474A KR100566289B1 (ko) | 1999-09-03 | 1999-09-03 | 데이타 링크 맵을 이용한 브이5.2 계층 2의 비활성화 제어 방법 및 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100566289B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014065884A1 (en) * | 2012-10-22 | 2014-05-01 | Jeff Willey | High performance interconnect link layer |
US9444492B2 (en) | 2012-10-22 | 2016-09-13 | Intel Corporation | High performance interconnect link layer |
-
1999
- 1999-09-03 KR KR1019990037474A patent/KR100566289B1/ko not_active IP Right Cessation
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014065884A1 (en) * | 2012-10-22 | 2014-05-01 | Jeff Willey | High performance interconnect link layer |
US9444492B2 (en) | 2012-10-22 | 2016-09-13 | Intel Corporation | High performance interconnect link layer |
US9479196B2 (en) | 2012-10-22 | 2016-10-25 | Intel Corporation | High performance interconnect link layer |
US10360098B2 (en) | 2012-10-22 | 2019-07-23 | Intel Corporation | High performance interconnect link layer |
US10365965B2 (en) | 2012-10-22 | 2019-07-30 | Intel Corporation | High performance interconnect link layer |
Also Published As
Publication number | Publication date |
---|---|
KR20010026250A (ko) | 2001-04-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU680651B2 (en) | Telecommunication switch with programmable communications services | |
WO2002056612A3 (en) | Controlling transmission of cell information between control n odes in radio access network | |
JPH0657007B2 (ja) | ローカルエリア網 | |
WO2001076275A3 (en) | Method and system for providing compatibility between telecommunication networks using different transmission signaling systems | |
CA2137420A1 (en) | Method for controlling components of a communication system | |
US6301475B1 (en) | Procedure for limiting the mobility area of a terminal device in a wireless local loop | |
KR100566289B1 (ko) | 데이타 링크 맵을 이용한 브이5.2 계층 2의 비활성화 제어 방법 및 장치 | |
US6266535B1 (en) | Telecommunication network which transmits the state of an occurrence of a non-call related service request associated with a network termination | |
US6285670B1 (en) | Telecommunications switch with multiple ports for host-node communications | |
KR100279532B1 (ko) | 무선통신시스템의 v5.2프로토콜이 탑재된 억세스 네트워크내의데이터 패스층과 물리계층의 분리구조와 그 두요소가 각각 탑재된 보드간의 통신방법 | |
SE0002959L (sv) | Metod för förkonfigurering av radiobasstationsceller och -kanaler i ett telekommunikationssystem | |
KR20020047754A (ko) | 브로드캐스트 포트 결정방법 | |
KR100295831B1 (ko) | 교환기의 유럽전송방식 중계선 처리 기능과 넘버.7 프로토콜 기능 통합 장치 | |
KR0146558B1 (ko) | 본 위치등록기의 고속통신을 위한 광통신 인터페이스 장치의 이중화 방법 | |
KR100388608B1 (ko) | 넘버.7 신호망에서 엠티피 사용자부의 자국 신호점 관리 방법 | |
JPH0687560B2 (ja) | 情報一斉通知方式 | |
JPH04309038A (ja) | パケット交換網における輻輳制御方式 | |
KR0129140B1 (ko) | Cdma 이동통신 네트워크 노드에서의 멀티캐스팅 통신경로 제어 방법 | |
KR100203358B1 (ko) | 개인 휴대 통신에 있어서 정합 방법 | |
KR100428735B1 (ko) | 호 단절 장치 및 방법 | |
US6970456B1 (en) | Method of monitoring the use of a chargeable dynamic signaling port of an inter-exchange trunk | |
KR20000060619A (ko) | 무선 가입자 망에서 기지국 제어모듈의 오버헤드 채널 운용방법 | |
KR20030085403A (ko) | 교환기에서 신호링크 관리방법 | |
JPH06133028A (ja) | アナログ/ディジタル回線混在収容システム | |
KR19990047890A (ko) | 이동통신 시스템의 신호단말 상태점검 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |