KR100559226B1 - 액정표시장치모듈의 모드검출회로 - Google Patents

액정표시장치모듈의 모드검출회로 Download PDF

Info

Publication number
KR100559226B1
KR100559226B1 KR1020000086127A KR20000086127A KR100559226B1 KR 100559226 B1 KR100559226 B1 KR 100559226B1 KR 1020000086127 A KR1020000086127 A KR 1020000086127A KR 20000086127 A KR20000086127 A KR 20000086127A KR 100559226 B1 KR100559226 B1 KR 100559226B1
Authority
KR
South Korea
Prior art keywords
mode
signal
gate
output
flip
Prior art date
Application number
KR1020000086127A
Other languages
English (en)
Other versions
KR20020056722A (ko
Inventor
문준일
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020000086127A priority Critical patent/KR100559226B1/ko
Publication of KR20020056722A publication Critical patent/KR20020056722A/ko
Application granted granted Critical
Publication of KR100559226B1 publication Critical patent/KR100559226B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시장치모듈에 적용되어 입력모드(DE모드/동기모드)의 자동적인 검출을 행하여 타이밍제어부에 인가함으로써 그 액정표시장치모듈의 입력모드에 적응적인 타이밍제어가 가능하도록 하기 위한 액정표시장치모듈의 모드검출회로에 관한 것이다.
본 발명의 바람직한 실시예에 따르면, 그래픽카드로부터 인가되는 모드신호의 제 1모드신호(DE모드)가 클럭단에 접속된 제 1의 D플립플롭과, 상기 모드신호의 제 2모드신호의 수평동기신호가 클럭단에 접속된 제 2의 D플립플롭, 상기 모드신호의 제 2모드신호의 수직동기신호가 클럭단에 접속된 제 3의 D플립플롭, 상기 제 1∼제 3의 D플립플롭의 출력단의 출력을 앤드처리하는 앤드게이트, 상기 제 1의 D플립플롭의 반전출력과 상기 앤드게이트의 출력을 오아처리하는 오아게이트로 구성되고, 상기 오아게이트 및 앤드게이트로부터 모드검출신호가 상기 타이밍제어부에 출력된다.
바람직하게, 상기 모드검출회로는 상기 액정표시장치모듈에 일체로 형성된다.

Description

액정표시장치모듈의 모드검출회로{MODE DETECT CIRCUIT FOR LCD MODULE}
도 1은 본 발명에 따른 액정표시장치모듈의 모드검출회로가 적용된 예를 설명하기 위한 블록구성도,
도 2는 도 1에 도시된 본 발명에 따른 액정표시장치모듈의 모드검출회로의 상세구성을 나타낸 도면,
도 3은 도 2에 도시된 본 발명에 따른 액정표시장치모듈의 모드검출회로의 모드검출 출력상태를 설명하는 도면이다.
<도면의 주요부분에 대한 부호의 설명>
10: 그래픽카드, 20: 액정표시장치(LCD)모듈,
22: 모드검출회로부, 24: 타이밍제어부,
26: 드라이브IC, 30,32,34: D플립플롭,
36: 앤드게이트, 38: 오아게이트.
본 발명은 액정표시장치모듈의 모드검출회로에 관한 것으로, 보다 상세하게는 액정표시장치모듈내에 적용되어 입력되는 모드신호를 자동으로 검출해서 액정표 시장치모듈의 타이밍제어가 입력모드에 적응적으로 실행될 수 있도록 하기 위한 액정표시장치모듈의 모드검출회로에 관한 것이다.
현재, 액정의 배열상태를 제어하여 영상신호의 화면재현을 위한 액정표시장치가 저전압구동과 저전력소모라는 특징에 기반하여 널리 사용되고 있다.
그러한 액정표시장치는 액정표시패널에 매트릭스어레이형태로 형성된 박막트랜지스터(Thin film transistor)가 영상신호에 대응하여 스위칭 on/off하는 작용에 따라 액정의 광투과도가 제어되어 화상을 표현하게 된다.
따라서, TFT-액정표시장치를 이용하는 디스플레이는 노트북컴퓨터라든지 휴대폰, 카 네비게이션시스템 등에 널리 사용되고 있고, 그 TFT-액정표시장치를 구동하기 위해서는 다양한 종류의 직류전압이 필요하게 되는 바, 그 직류전압을 생성하기 위해서는 차지펌프(Charge pump) 또는 직류-직류변환기(DC-DC converter) 등을 이용하게 된다.
또, 입력전원과 해당하는 TFT-액정표시장치내의 구동회로의 출력전압, 영상데이터(R/G/B), 감마(Gamma)전압 등의 사이에는 적절한 타이밍(즉, 시퀀싱)이 필요하게 된다.
일반적으로, 액정표시장치모듈을 위한 타이밍제어집적회로내에서 생성되는 타이밍제어신호는 DE(Data enable)모드와 싱크(H-/V-sync)모드에 기초하게 된다. 여기서, DE모드에서는 그래픽카드로부터 인가되는 데이터인에이블신호에 기초하여 액정표시장치의 구동에 필요한 타이밍제어신호를 생성하는 반면, 싱크모드에서는 그 그래픽카드로부터 제공되는 동기신호(Hsync/Vsync)를 기준으로하여 타이밍제어 신호를 생성하게 된다.
즉, 그 액정표시장치모듈이 노트북컴퓨터에 적용되는 경우에는 대개 DE모드에 기초하는 타이밍제어가 실행되는 반면, 그 액정표시장치모듈이 모니터에 적용되는 경우에는 대개 동기모드에 기초하는 타이밍제어가 실행된다.
그런데, 종래에는 그 액정표시장치모듈의 실제적인 적용을 고려하여 타이밍제어회로가 DE모드(즉, 노트북컴퓨터의 사용시) 또는 싱크모드(예컨대, 모니터에의 사용시)에 적용되도록 전용적으로 설계됨에 따라 경제적/시간적인 면에서 불리하게 된다.
그러한 점을 고려하여, 그 액정표시장치모듈의 양립적인 사용을 위해 DE모드와 동기모드를 모두 지원하도록 설계된 타이밍제어회로가 제안되어 있기는 하지만, 그 경우에는 액정표시장치모듈의 노트북컴퓨터 또는 모니터의 적용상태에 따라 외부적으로 핀설정이 필요하게 되어 생산성이 불량해지게 된다.
따라서, 본 발명은 상기한 종래 기술의 사정을 감안하여 이루어진 것으로, 액정표시장치모듈의 입력모드(DE모드/싱크모드)를 자동으로 검출하여 타이밍제어회로에 인가해줌으로써 그 검출된 입력모드에 따라 적응적인 타이밍제어신호가 생성될 수 있도록 하기 위한 액정표시장치모듈의 모드검출회로를 제공함에 그 목적이 있다.
상기한 목적을 달성하기 위해, 본 발명의 바람직한 실시양태에 따르면 그래픽카드로부터 인가되는 모드신호에 대응하여 타이밍제어신호를 생성하는 타이밍제 어부와 그 타이밍제어신호에 기초하여 드라이브신호를 생성하는 드라이브IC를 구비한 액정표시장치모듈에 있어서, 상기 모드신호의 제 1모드신호(DE모드)가 클럭단에 접속된 제 1의 D플립플롭과, 상기 모드신호의 제 2모드신호의 수평동기신호가 클럭단에 접속된 제 2의 D플립플롭, 상기 모드신호의 제 2모드신호의 수직동기신호가 클럭단에 접속된 제 3의 D플립플롭, 상기 제 1∼제 3의 D플립플롭의 출력단의 출력을 앤드처리하는 앤드게이트, 상기 제 1의 D플립플롭의 반전출력과 상기 앤드게이트의 출력을 오아처리하는 오아게이트로 구성되고, 상기 오아게이트 및 앤드게이트로부터 모드검출신호가 상기 타이밍제어부에 출력되는 액정표시장치모듈의 모드검출회로가 제공된다.
바람직하게, 본 발명에 따르면 상기 모드검출회로는 상기 액정표시장치모듈에 일체로 형성된다.
상기한 구성의 본 발명에 따른 액정표시장치모듈의 모드검출회로에 의하면, 그래픽카드로부터 인가되는 입력모드신호를 제 1∼제 3의 D플립플롭의 클럭단에 인가하고 그 제 1∼제 3D플립플롭의 출력단을 앤드게이트에 의해 앤드처리함과 더불어 상기 제 1D플립플롭의 출력과 상기 앤드게이트의 출력을 오아게이트에 의해 오아처리하여 상기 오아게이트와 상기 앤드게이트로부터 모드검출신호를 얻어서 타이밍제어부에 인가함으로써 액정표시장치모듈의 입력모드에 적응적인 타이밍제어가 가능하게 되는 것이다.
이하, 본 발명에 대해 첨부도면을 참조하여 상세하게 설명한다.
도 1은 본 발명에 따른 액정표시장치모듈의 모드검출회로의 적용예를 설명하기 위한 블록구성도이다.
도면에서, 노트북컴퓨터 또는 모니터를 위해 그래픽카드(10)의 후단에는 본 발명이 적용되는 LCD모듈(20)이 접속되는 바, 상기 그래픽카드(10)에서는 그 적용상태에 따라 DE모드신호 또는 동기모드신호(H/Vsync)가 출력되거나 DE/동기(H/VSync)모드신호가 출력된다.
또, 상기 LCD모듈(20)에는 본 발명에 따라 구성되는 모드검출회로부(22)가 구비됨과 더불어, 그 모드검출회로부(22)의 후단에는 그 모드검출회로(22)에서 제공되는 모드검출신호를 기초로 타이밍제어신호를 발생하는 타이밍제어부(즉, 타이밍제어회로)(24)가 접속되며, 그 타이밍제어부(24)의 후단에는 그 타이밍제어신호를 기초로 실제적인 LCD모듈(20)의 구동에 필요한 신호를 생성하는 드라이브IC(26)가 접속된다.
도 2를 참조하면, 상기 모드검출회로부(22)는 제 1∼제 3의 D플립플롭(30,32,34)을 포함하여 구성된다.
상기 제 1의 D플립플롭(30)은 그 입력단(D)이 전원(VDD)에 접속되고 그 클럭신호단(CLK)은 풀업저항(R1)을 매개하여 상기 전원(VDD)에 접속됨과 더불어 상기 그래픽카드(10)로부터의 DE모드신호(DE)에도 접속된다.
또, 상기 제 2의 D플립플롭(32)은 그 입력단(D)이 상기 전원(VDD)에 접속되고 그 클럭신호단(CLK)은 풀업저항(R2)을 매개하여 상기 전원(VDD)에 접속됨과 더불어 상기 그래픽카드(10)로부터의 동기모드시에 인가되는 수평동기신호(Hsync)에 도 접속된다.
그리고, 상기 제 3의 D플립플롭(36)은 그 입력단(D)이 상기 전원(VDD)에 접속되고 그 클럭신호단(CLK)은 풀업저항(R3)을 매개하여 상기 전원(VDD)에 접속됨과 더불어 상기 그래픽카드(10)로부터의 동기모드시에 인가되는 수직동기신호(Vsync)에도 접속된다.
또, 상기 제 1∼제 3의 D플립플롭(30,32,34)의 리셋트단(RST)은 액티브 로우레벨로 공통적으로 설정된다.
그에 더하여, 상기 제 1∼제 3의 D플립플롭(30,32,34)의 출력단(Q)은 공통으로 앤드게이트(36)에 접속되고, 상기 제 1의 D플립플롭(30)의 반전출력단(QB)과 상기 앤드게이트(36)의 출력은 오아게이트(38)에 접속된다.
따라서, 상기 오아게이트(38)의 출력(SO)과 상기 앤드게이트(36)의 출력(S1)에 의해 모드검출신호가 얻어져서 상기 타이밍제어부(24)에 인가되게 된다.
즉, 상기 그래픽카드(10)로부터 동기/DE모드에 대응하는 신호가 출력되어 상기 모드검출회로부(22)에 인가되는 경우 상기 제 1∼제 3의 D플립플롭(30,32,34)의 출력단(Q)에서는 하이레벨의 신호가 출력되고, 그에 따라 상기 앤드게이트(36)에서의 앤드(AND)처리결과에 따라 하이레벨의 신호가 출력되며, 그에 따라 상기 오아게이트(38)에서의 오아(OR)처리출력도 하이레벨로 된다.
따라서, 오아게이트(38)의 출력(SO)과 상기 앤드게이트(36)의 출력(S1)이 모드 하이레벨로 되어 상기 타이밍제어회로(24)에는 동기/DE모드검출신호로서 인가된다(도 3 참조).
그에 대해, 상기 그래픽카드(10)로부터 동기모드에 따라 수평/수직동기신호(Hsync/Vsync)가 제공되는 경우 상기 제 2 및 제 3의 D플립플롭(32,34)의 출력단(Q)에서는 하이레벨의 신호가 출력되지만 상기 제 1의 D플립플롭(30)의 출력단(Q)은 로우레벨로 됨에 따라 상기 앤드게이트(36)의 출력은 로우레벨로 되는 반면, 상기 제 1의 D플립플롭(30)의 반전출력단(QB)에서 하이레벨을 인가받는 상기 오아게이트(38)에서는 하이레벨신호가 출력된다.
따라서, 상기 오아게이트(38)의 출력(S0; 하이레벨)과 상기 앤드게이트(AND)의 출력(S1;로우레벨)이 상기 타이밍제어회로(24)에 인가(도 3 참조)되어 동기모드에 대응하는 타이밍제어가 가능하게 된다.
그리고, 상기 그래픽카드(10)에서 DE모드에 대응하는 신호(DE)가 제공되는 경우 상기 제 1의 D플립플롭(30)의 출력단(Q)에서만 하이레벨의 신호가 인가됨에 따라 상기 앤드게이트(36)의 출력은 로우레벨로 되고, 상기 제 1의 D플립플롭(30)의 반전출력단(QB)에 접속된 오아게이트(38)에서도 로우레벨이 출력된다.
즉, 상기 오아게이트(38)의 출력(S0)과 상기 앤드게이트(36)의 출력(S1)이 모두 로우레벨로 설정되어 상기 타이밍제어회로(24)에 인가(도 3 참조)됨에 따라 그 타이밍제어회로(24)에서는 DE모드에 따르는 타이밍제어신호를 생성하게 된다.
한편, 본 발명에 따른 도 2에 도시된 모드검출회로부(22)는 도 1에 예시된 형태로 LCD모듈(20)에 일체로 설계하게 되면 더욱 바람직하게 된다.
상기한 바와 같이, 본 발명에 따른 액정표시장치모듈의 모드검출회로에 의하 면, 액정표시장치모듈에 인가되는 입력모드에 대한 자동적인 검출을 행하여 그 검출된 입력모드에 적응적으로 액정표시장치모듈에 적합한 타이밍제어가 가능하게 됨에 따라 액정표시장치모듈의 타이밍제어를 위한 설계 및 생산에 대한 경제적/시간적인 유리함을 달성할 수 있게 된다.
상기한 본 발명의 바람직한 실시예는 예시의 목적을 위해 개시된 것이며, 당업자라면 본 발명의 사상과 범위 안에서 다양한 수정, 변경, 부가 등이 가능할 것이며, 이러한 수정 변경 등은 이하의 등록청구의 범위에 속하는 것으로 보아야 할 것이다.

Claims (2)

  1. 그래픽카드로부터 인가되는 모드신호에 대응하여 타이밍제어신호를 생성하는 타이밍제어부와 그 타이밍제어신호에 기초하여 드라이브신호를 생성하는 드라이브IC를 구비한 액정표시장치모듈에 있어서,
    상기 모드신호의 제 1모드신호(DE모드)가 클럭단에 접속된 제 1의 D플립플롭과,
    상기 모드신호의 제 2모드신호의 수평동기신호가 클럭단에 접속된 제 2의 D플립플롭,
    상기 모드신호의 제 2모드신호의 수직동기신호가 클럭단에 접속된 제 3의 D플립플롭,
    상기 제 1∼제 3의 D플립플롭의 출력단의 출력을 앤드처리하는 앤드게이트,
    상기 제 1의 D플립플롭의 반전출력과 상기 앤드게이트의 출력을 오아처리하는 오아게이트로 구성되고, 상기 오아게이트 및 앤드게이트로부터 모드검출신호가 상기 타이밍제어부에 출력되는 것을 특징으로 하는 액정표시장치모듈의 모드검출회로.
  2. 제 1항에 있어서, 상기 모드검출회로는 상기 액정표시장치모듈에 일체로 형성된 것을 특징으로 하는 액정표시장치모듈의 모드검출회로.
KR1020000086127A 2000-12-29 2000-12-29 액정표시장치모듈의 모드검출회로 KR100559226B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000086127A KR100559226B1 (ko) 2000-12-29 2000-12-29 액정표시장치모듈의 모드검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000086127A KR100559226B1 (ko) 2000-12-29 2000-12-29 액정표시장치모듈의 모드검출회로

Publications (2)

Publication Number Publication Date
KR20020056722A KR20020056722A (ko) 2002-07-10
KR100559226B1 true KR100559226B1 (ko) 2006-03-15

Family

ID=27689222

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000086127A KR100559226B1 (ko) 2000-12-29 2000-12-29 액정표시장치모듈의 모드검출회로

Country Status (1)

Country Link
KR (1) KR100559226B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006171125A (ja) * 2004-12-13 2006-06-29 Nec Lcd Technologies Ltd 表示装置及び自動同期判定回路

Also Published As

Publication number Publication date
KR20020056722A (ko) 2002-07-10

Similar Documents

Publication Publication Date Title
JP4205120B2 (ja) 液晶表示装置及びその駆動方法
US9214130B2 (en) Display device and mobile terminal
EP2264694B1 (en) Display device and mobile terminal
US8654112B2 (en) Liquid crystal display device with dynamically switching driving method to reduce power consumption
JP4896436B2 (ja) 液晶表示装置制御回路
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
KR100365499B1 (ko) 액정표시장치의 구동방법 및 장치
KR100333969B1 (ko) 멀티 타이밍 컨트롤러를 가지는 액정표시장치
US6292182B1 (en) Liquid crystal display module driving circuit
KR101237789B1 (ko) 액정표시장치 구동회로 및 그 구동방법
JP4762251B2 (ja) 液晶表示装置およびその駆動方法
KR100559226B1 (ko) 액정표시장치모듈의 모드검출회로
JP4291663B2 (ja) 液晶表示装置
US20080012817A1 (en) Driving method capable of generating AC-converting signals for a display panel by setting pin levels of driving circuits and related apparatus
KR0158646B1 (ko) 액정표시장치의 모드 자동 검출회로
KR20080004851A (ko) 액정 표시 장치
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR100421486B1 (ko) 게이트 하이전압 발생장치
JP3521658B2 (ja) 液晶素子の駆動方法,液晶素子の駆動回路,半導体集積回路装置,表示装置および電子機器
KR101036512B1 (ko) 반도체 장치의 타이밍 컨트롤러
KR20020094637A (ko) 액정 표시 장치 및 이의 구동 방법
US7916132B2 (en) Systems for displaying images and related methods
US8358261B2 (en) Liquid crystal display
KR100794656B1 (ko) 타이밍 컨트롤러 및 터치 스크린 아날로그 디지털 변환기를 갖는 휴대용 아이씨를 포함하는 영상 표시 시스템
KR100619161B1 (ko) 액정표시장치의 구동회로

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130305

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140218

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150216

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160222

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170220

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180222

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190226

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20200226

Year of fee payment: 15