KR100509757B1 - 평면 전계방출 표시소자 및 그 구동방법 - Google Patents

평면 전계방출 표시소자 및 그 구동방법 Download PDF

Info

Publication number
KR100509757B1
KR100509757B1 KR10-2001-0073225A KR20010073225A KR100509757B1 KR 100509757 B1 KR100509757 B1 KR 100509757B1 KR 20010073225 A KR20010073225 A KR 20010073225A KR 100509757 B1 KR100509757 B1 KR 100509757B1
Authority
KR
South Korea
Prior art keywords
data
scan
voltage
electrode
pulse
Prior art date
Application number
KR10-2001-0073225A
Other languages
English (en)
Other versions
KR20030042541A (ko
Inventor
문성학
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0073225A priority Critical patent/KR100509757B1/ko
Priority to US10/216,926 priority patent/US20030098873A1/en
Publication of KR20030042541A publication Critical patent/KR20030042541A/ko
Application granted granted Critical
Publication of KR100509757B1 publication Critical patent/KR100509757B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 균일한 휘도를 표시할 수 있도록 한 평면 전계방출 표시소자 및 그 구동방법에 관한 것이다.
본 발명의 평면 전계방출 표시소자의 구동방법은 다수의 스캔전극에 순차적으로 스캔펄스가 공급되는 단계와, 스캔펄스에 동기되도록 다수의 데이터전극에 제 1데이터펄스가 공급되는 단계를 포함하며, 제 1데이터펄스의 전압값은 스캔전극의 저항값에 의하여 발생되는 스캔펄스의 전압강하 성분이 보상되도록 데이터전극의 위치에 대응하여 상이하게 설정된다.

Description

평면 전계방출 표시소자 및 그 구동방법{Metal Insulator Metal Field Emission Display and Driving Method Thereof}
본 발명은 평면 전계방출 표시소자 및 그 구동방법에 관한 것으로 특히, 균일한 휘도를 표시할 수 있도록 한 평면 전계방출 표시소자 및 그 구동방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube : CRT)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 이러한 평판 표시장치에는 액정 표시장치(Liquid Crystal Display : LCD), 전계 방출 표시장치(Field Emission Display : 이하 "FED"라 함) 및 플라즈마 표시장치(Plasma Display Panel : PDP), 일렉트로 루미네센스(Electro-Luminescence : EL) 등이 있다. 표시품질을 개선하기 위하여, 평판 표시장치의 휘도, 콘트라스트 및 색순도를 높이기 위한 연구개발이 활발이 진행되고 있다.
이중 FED는 첨예한 음극(에미터)에 고전계를 집중해 양자역학적인 터널(Tunnel) 효과에 의해 전자를 방출시키는 팁형 FED와, 소정 면적을 가지는 금속에 고전계를 집중해 양자역학적인 터널(Tunnel) 효과에 의해 전자를 방출시키는 평면형(Metal Insulator Metal : MIM) FED로 나뉘어진다.
도 1은 종래의 팁형 전계 방출 표시장치를 나타내는 도면이다.
도 1을 참조하면, 애노드 전극(4) 및 형광체(6)가 적층된 상부 유리기판(2)과, 하부 유리기판(8) 상에 형성되는 전계방출 어레이(32)를 구비한 FED가 도시되어 있다. 전계방출 어레이(32)는 도 2와 같이 하부 유리기판(8) 상에 형성되는 캐소드 전극(10) 및 저항층(12)과, 저항층(12)상에 형성되는 게이트 절연층(14) 및 에미터(22)와, 게이트 절연층(14) 상에 형성되는 게이트 전극(16)을 구비한다.
캐소드 전극(10)은 에미터(22)에 전류를 공급하게 되며, 저항층(12)은 캐소드 전극(10)으로부터 에미터(22) 쪽으로 인가되는 과전류를 제한하여 에미터(22)에 균일한 전류를 공급하는 역할을 하게 된다.
게이트 절연층(14)은 캐소드 전극(10)과 게이트 전극(16) 사이를 절연하게 된다. 게이트 전극(16)은 전자를 인출시키기 위한 인출전극으로 이용된다. 상부 유리기판(2)과 하부 유리기판(8) 사이에는 스페이서(40)가 설치된다. 스페이서(40)는 상부 유리기판(2)과 하부 유리기판(8) 사이의 고진공 상태를 유지할 수 있도록 상부 유리기판(2)과 하부 유리기판(8)을 지지한다.
화상을 표시하기 위하여, 캐소드 전극(10)에 부극성(-)의 캐소드전압이 인가되고 애노드 전극(4)에 정극성(+)의 애노드전압이 인가된다. 그리고 게이트 전극(16)에는 정극성(+)의 게이트 전압이 인가된다. 그러면, 에미터(22)로부터 방출된 전자빔(30)이 적색·녹색·청색의 형광체(6)에 충돌하여 형광체(6)를 여기시키게 된다. 이때, 형광체(6)에 따라 적색·녹색·청색 중 어느 한 색의 가시광이 발광된다.
이와 같은 팁형 FED는 전자 방출에 이용되는 에미터의 특성에 따라서 전자의 방출량이 결정된다. 따라서, 하나의 FED에 포함되는 모든 에미터를 균일하게 제작해야 한다. 하지만, 현재의 제조공정으로는 하나의 FED에 포함되는 모든 에미터가 균일한 특성을 갖도록 제작하기 곤란하다. 아울러, 에미터를 제작하기 위해 많은 공정시간이 소모되는 단점이 있다.
또한, 팁형 FED는 첨예한 이미터에서 전자가 방출되기 때문에 캐소드 전극(10) 및 게이트전극(16)에 수십 내지 백 볼트 사이의 전압이 인가되야 된다. 따라서, 캐소드전극(10) 및 게이트전극(16)에 인가되는 전압에 의해 많은 소비전력이 소모된다.
도 3은 종래의 평면형 전계 방출 표시장치의 화소셀을 나타내는 도면이다.
도 3을 참조하면, 종래의 평면형 전계 방출 표시소자의 화소셀(100)은 애노드전극(44) 및 형광체(46)가 적층된 상부기판(42)과, 하부기판(48) 상에 형성되는 전계 방출 어레이(56)를 구비한다.
전계 방출 어레이(56)는 하부기판(48) 상에 형성되는 캐소드전극(50), 절연층(52) 및 게이트전극(54)을 구비한다. 절연층(52)은 캐소드전극(50)으로부터의 전자가 터널링할 수 있도록 박막으로 형성된다.
화상을 표시하기 위하여, 캐소드전극(50)에 부극성(-)의 제 1펄스가 인가되고 게이트전극(54)에 정극성(+)의 제 2펄스가 인가된다. 그리고, 애노드전극(44)에 정극성(+)의 애노드전압이 인가된다. 그러면, 전자가 캐소드전극(50)으로부터 게이트전극(54)으로 터널링(Tunneling)하여 애노드전극(44) 쪽으로 가속된다.
이 전자들은 적색, 녹색 및 청색의 형광체(46)에 충돌하여 형광체(46)를 여기시키게 된다. 이때, 형광체(46)에 따라 적색, 녹색, 청색 중 어느 한 색의 가시광이 발생된다.
이와 같은 평면형 FED는 캐소드전극(50) 및 게이트전극(54)이 소정면적을 가지고 대향되게 설치되기 때문에 팁형 FED에 비해 저전압 구동이 가능하다. 즉, 평면형 FED의 캐소드전극(50) 및 게이트전극(54)에는 수 내지 10V 사이의 전압이 인가된다. 또한, 평면형 FED는 전자를 방출하는 캐소드전극(50) 및 게이트전극(54)이 소정면적을 가지기 때문에 팁형 FED에 비해 간단한 제조공정으로 제작될 수 있다.
한편, 이와 같은 평면형 FED는 절연층(52)이 박막으로 형성되기 때문에 캐패시턴스 성분이 매우 커지게 된다. 다시 말하여, C=ε×s/d(여기서 ε은 유전율, d는 유전율 두께, s는 셀 면적)의 식에서 유전율의 두께가 박막으로 되어 있기 때문에 캐패시턴스 성분이 매우 커지게 된다. 따라서, 평면형 FED의 화소셀(100)에는 높은 전류가 인가된다.
도 4는 종래의 평면형 전계 방출 표시장치에 공급되는 구동파형을 나타내는 파형도이다. 도 4의 구동파형에서는 캐소드전극(50)이 스캔전극으로 이용되고, 게이트전극(54)이 데이터전극으로 이용된다. 하지만, 캐소드전극(50)이 데이터전극으로 이용되고, 게이트전극(54)이 스캔전극으로 이용될 수도 있다.
도 4를 참조하면, 종래의 평면형 FED의 스캔라인(S)에는 부극성의 스캔펄스(SP)가 순차적으로 공급되고 데이터라인(D)에는 부극성의 스캔펄스(SP)에 동기되는 정극성의 데이터펄스(DP)가 공급된다. 스캔펄스(SP) 및 데이터펄스(DP)가 공급된 화소셀에서는 스캔펄스(SP) 및 데이터펄스(DP)의 전압차에 의해 전자가 방출된다.
예를 들어, 도 5와 같이 제 1 스캔라인(S1)에 -5V의 스캔펄스(SP)가 인가되고, 데이터라인(D)에 5V의 데이터펄스(DP)가 인가되면 제 1 스캔라인(S1)에 형성되어 있는 제 1 화소셀들(P1)에서 10V의 전압차가 발생된다. 따라서, 데이터펄스(DP)가 공급된 제 1 화소셀들(P1)에서 전자가 방출된다.
이때, 데이터펄스(DP)의 폭 및/또는 진폭은 계조에 따라 상이하게 설정된다. 예를 들어, 높은 계조를 표현할 때 데이터펄스(DP)의 폭 및/또는 진폭은 넓거나 높게 설정되고, 낮은 계조를 표현할 때 데이터펄스(DP)의 폭 및/또는 진폭은 좁거나 낮게 설정된다.
한편, 제 2 내지 제 m스캔라인(S2 내지 Sm)에 형성되어 있는 제 2 내지 제 m화소셀들(P2 내지 Pm)에서는 5V, 즉 데이터펄스(DP)만이 인가되기 때문에 전자가 방출되지 않는다.
이후, 제 2 내지 제 m 스캔라인(S2 내지 Sm)까지 순차적으로 스캔펄스(SP) 및 데이터펄스(DP)가 공급되어 화상이 표시된다. 화상이 표시된 후 제 1 내지 제 m 스캔라인(S1 내지 Sm)에는 정극성의 리셋펄스(RP)가 인가된다. 제 1 내지 제 m 스캔라인(S1 내지 Sm)에 리셋펄스(RP)가 인가되면 제 1 내지 제 m 화소셀(P1 내지 Pm)에 충전된 전하들이 제거된다.
이와 같은 종래의 평면형 FED는 스캔라인의 위치에 따라서 상이한 전압이 인가된다. 다시 말하여, 종래의 평면형 FED의 스캔라인은 높은 저항값을 가지기 때문에 많은 전압강하가 발생된다. 이를 도 6을 참조하여 상세히 설명하기로 한다. 도 6에서는 스캔펄스(SP) 및 데이터펄스(DP)를 공급받은 화소셀(100)에 1㎃의 전류가 공급된다고 가정한다.
도 6을 참조하면, 먼저 제 1 스캔라인(S1)의 시작점으로부터 제 1 위치(70)까지의 저항을 R1으로 하고, 제 1 스캔라인(S1)의 시작점으로부터 제 2 위치(72)까지의 저항을 R2라고 가정한다. 그리고, 제 1 스캔라인(S1)의 시작점으로부터 제 3 위치(74) 까지의 저항을 R3이라고 가정한다.
제 1 스캔라인(S1)의 제 1 위치(70)에는 옴의 공식(V=IR)에 의해 1㎃×R1의 전압강하가 발생된다. 또한, 제 1 스캔라인(S1)의 제 2 위치(72)에는 4㎃×R2의 전압강하가 발생된다. 아울러, 제 1 스캔라인(S1)의 제 3 위치(74)에는 100㎃×R3의 전압강하가 발생된다.
따라서, 스캔라인(S)에 공급되는 전압은 도 7과 같이 제 1데이터라인(D1)으로부터 제 n데이터라인(Dn)으로 갈수록 점점 낮아지게 된다. 이와 같이 스캔라인(S)의 위치마다 상이한 전압이 인가되면 화면의 위치에 따라 상이한 밝기의 영상이 표현된다. 실례로, FED에 풀 화이트를 표현하였을 때 화면의 좌측부는 밝게 표시되는 반면에 화면의 우측부는 좌측부보다 어둡게 표시된다.
특히, 이와 같은 전압강화 현상은 FED가 대면적으로 갈수록 더욱 크게 발생된다.
따라서, 본 발명의 목적은 균일한 휘도를 표시할 수 있도록 한 평면 전계방출 표시소자 및 그 구동방법을 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명의 평면 전계방출 표시소자의 구동방법은 다수의 스캔전극에 순차적으로 스캔펄스가 공급되는 단계와, 스캔펄스에 동기되도록 다수의 데이터전극에 제 1데이터펄스가 공급되는 단계를 포함하며, 제 1데이터펄스의 전압값은 스캔전극의 저항값에 의하여 발생되는 스캔펄스의 전압강하 성분이 보상되도록 데이터전극의 위치에 대응하여 상이하게 설정된다. 소정의 기울기를 가지는 기준전압이 생성되는 단계와, 외부로부터 입력되는 데이터의 계조값에 대응하여 제 2데이터펄스가 생성되는 단계와, 기준전압의 전압값 및 제 2데이터펄스의 전압값의 합쳐져 제 1데이터펄스가 생성되는 단계를 포함한다. 상기 기준전압의 전압값은 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈 수록 높아진다. 상기 첫번째 데이터전극과 마지막 데이터전극의 기준전압의 전압차는 스캔라인의 전압강하 성분에 의해 결정된다. 외부로부터 입력되는 데이터의 계조값에 대응하여 제 2데이터펄스가 생성되는 단계와, 제 2데이터펄스의 전압값을 승압하여 제 1데이터펄스를 생성하는 단계를 포함한다. 상기 승압되는 전압값은 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈 수록 높아진다. 상기 승압되는 전압값은 상기 스캔라인의 전압강하 성분에 의해 결정된다. 상기 첫번째 데이터전극은 스캔펄스를 공급하는 스캔구동부에 인접되게 위치된다. 본 발명의 평면 전계방출 표시소자의 구동방법은 다수의 스캔전극에 순차적으로 스캔펄스가 공급되는 단계와, 스캔펄스에 동기되도록 다수의 데이터전극에 데이터펄스가 공급되는 단계를 포함하며, 데이터펄스의 펄스 폭은 스캔전극의 저항값에 의하여 발생되는 스캔펄스의 전압강하 성분이 보상되도록 데이터전극의 위치에 대응하여 상이하게 설정된다. 상기 데이터펄스의 펄스 폭은 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 넓게 설정된다. 상기 첫번째 데이터전극은 스캔펄스를 공급하는 스캔구동부에 인접되게 위치된다. 상기 스캔펄스의 펄스 폭은 풀 화이트를 구현할 때 마지막 데이터전극으로 공급되는 데이터펄스의 펄스 폭과 동일하게 설정된다. 본 발명의 평면 전계방출 표시소자의 구동방법은 다수의 스캔전극에 순차적으로 스캔펄스가 공급되는 단계와, 스캔펄스에 동기되도록 다수의 데이터전극에 데이터펄스가 공급되는 단계를 포함하며, 스캔펄스의 기울기는 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 높은 절대치 전압이 인가되도록 설정된다. 상기 첫번째 데이터전극은 스캔펄스를 공급하는 스캔구동부에 인접되게 위치된다. 본 발명의 평면 전계방출 표시소자는 화상을 표시하기 위한 패널과; 외부로부터 제 1데이터를 공급받아 그 제1 데이터의 계조값에 대응하여 그 제1 데이터를 패널에 공급될 수 있는 형태로 변환하여 제2 데이터를 생성하는 데이터 처리부와; 소정의 기울기를 가지는 기준전압을 생성하는 기준전압 발생부와; 상기 제2 데이터 및 상기 기준전압을 입력받고, 상기 제2 데이터 및 상기 기준전압을 이용하여 상기 패널에 형성된 데이터전극들로 공급되는 데이터펄스를 생성하기 위한 적어도 하나 이상의 데이터 집적회로와; 상기 패널에 형성된 스캔전극들에 스캔펄스를 공급하기 위한 적어도 하나 이상의 스캔 집적회로를 구비하며, 상기 데이터 펄스의 전압값은 상기 스캔전극의 저항값에 의하여 발생되는 상기 스캔펄스의 전압강하성분이 보상되도록 상기 데이터 전극의 위치에 대응하여 상이하게 설정되는 것을 특징으로 한다. 상기 기준전압의 기울기는 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 높은 전압이 인가될 수 있도록 설정된다. 상기 첫번째 데이터전극은 스캔펄스를 공급하는 스캔구동부에 인접되게 형성된다. 상기 데이터 집적회로는 제 2데이터의 전압과 기준전압의 전압을 합하여 데이터펄스를 생성한다. 상기 기준전압 생성부는 외부로부터 스캔전극의 전압강하 값을 입력받는 입력부와, 전압강하 값에 해당하는 기울기를 가지도록 기준전압을 생성하는 기준전압 발생부와, 입력부와 기준전압 발생부의 사이에 설치되어 기준전압 발생부를 제어하는 기울기 제어부를 구비한다. 본 발명의 평면 전계방출 표시소자는 스캔전극 및 데이터 전극을 가지며 화상을 표시하기 위한 패널과, 외부로부터 제1 데이터를 공급받아 그 제1 데이터의 계조값에 대응하여 그 제1 데이터를 패널에 공급될 수 있는 형태로 변환하여 제2 데이터를 생성하는 데이터 처리부와; 상기 제2 데이터를 이용하여 데이터펄스를 생성하는 데이터 집적회로와; 상기 데이터 집적회로와 상기 패널 사이에 설치되어 상기 데이터펄스의 전압을 승압하기 위한 전압 상승부를 구비하며, 상기 데이터 펄스의 전압값은 상기 스캔전극의 저항값에 의하여 발생되는 스캔펄스의 전압강하성분이 보상되도록 상기 데이터 전극의 위치에 대응하여 상이하게 설정되는 것을 특징으로 하는 것을 특징으로 한다. 상기 전압 상승부는, 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 높은 전압을 데이터펄스에 더한다. 상기 첫번째 데이터전극은 스캔전극에 스캔펄스를 공급하는 스캔구동부에 인접되게 형성된다. 상기 전압 상승부는 외부로부터 상기 스캔전극의 전압강하 값을 입력받는 입력부와, 첫번째 데이터전극과 마지막 데이터전극의 승압전압 차가 전압강하 값으로 설정되도록 데이터펄스를 승압하는 전압 승압부를 구비한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 8 내지 도 17을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 8은 본 발명의 실시예에 의한 평면 전계방출 표시소자의 구동장치를 나타내는 도면이다.
도 8을 참조하면, 본 발명의 실시예에 의한 평면형 FED는 데이터 처리부(102), 제어부(104), 기준전압신호 발생부(106), 프레임 메모리(108), 타이밍 제어부(110), 스캔 D-IC(Drive Integrated Circuit)(112), 데이터 D-IC(114A,114B) 및 패널(118)을 구비한다.
데이터 처리부(102)는 외부로부터 데이터를 공급받아 패널(118)에 공급될 수 있는 형태로 변환한다. 기준전압신호 발생부(106)는 도 9와 같이 소정의 기울기를 가지고 상승하는 기준전압을 발생하여 데이터 D-IC(114A,114B)로 공급한다. 프레임 메모리(108)는 데이터 처리부(102)로부터 한 프레임분의 데이터를 입력받는다. 프레임 메모리(108)에 입력된 한 프레임분의 데이터는 데이터 D-IC(114A,114B)로 공급된다.
제어부(104)는 데이터 처리부(102), 기준전압신호 발생부(106), 프레임 메모리(108) 및 타이밍 제어부(110)를 제어한다. 타이밍 제어부(110)는 타이밍 제어신호를 생성하여 스캔 D-IC(112)로 공급한다. 스캔 D-IC(112)는 타이밍 제어신호의 제어에 의하여 순차적으로 스캔펄스를 패널(118)로 공급한다.
데이터 D-IC(114A,114B)는 프레임 메모리(108)로부터 입력된 데이터(즉, 데이터펄스)를 패널(118)로 공급한다. 패널(118)은 데이터 펄스의 계조값에 해당하는 화상을 표시한다.
본 발명에서 데이터 D-IC(114A,114B)에 공급되는 데이터 펄스는 기준전압의 전압값이 합쳐진 값이다. 따라서, 풀 화이트의 데이터가 데이터 D-IC(114A,114B)에 공급되면 패널(118)의 데이터전극(D) 각각에는 도 10과 같이 상이한 전압이 공급된다. 즉, 데이터전극(D)에는 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 높은 전압이 인가된다.
다시 말하여, 도 9와 같이 소정의 기울기를 가지는 기준전압이 공급되고, 이 기준전압과 데이터펄스의 전압이 합쳐진 값이 패널(118)에 공급되기 때문에 도 10과 같이 데이터전극(D)에는 상이한 전압이 공급된다. 한편, 도 10에 도시된 데이터펄스는 게이트전극이 데이터전극으로 사용될 때를 나타낸다. 만약, 캐소드전극이 데이터로 사용된다면 도 10과 극성이 반전된 펄스가 공급된다.
도 11은 본 발명의 화소셀들에 인가되는 전압을 나타내는 도면이다.
도 11을 참조하면, 스캔전극(S)에 공급되는 전압은 스캔전극(S)의 저항성분등에 의하여 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 점차로 낮아지게 된다. 데이터전극(D)에 공급되는 전압은 서서히 증가하는 기준전압에 의하여 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 점차로 높아지게 된다. 따라서, 스캔전극(S) 및 데이터전극(D)으로부터 공급되는 평균 전압은 모든 화소셀에서 균일하게 된다. 다시 말하여, 데이터전극(D)에 서서히 증가하는 기준전압을 공급하므로서 스캔전극(S)의 전압강하를 보상할 수 있고, 이에 따라 패널(118)에는 균일한 휘도를 가지는 화상이 표시된다.
한편, 본 발명에서 데이터전극(D)에 인가되는 데이터펄스의 폭(펄스 폭 변조) 및/또는 진폭(펄스 진폭 변조)은 계조에 따라 상이하게 설정된다. 예를 들어, 높은 계조를 표현할 때 데이터펄스(DP)의 폭 및/또는 진폭은 넓거나 높게 설정되고, 낮은 계조를 표현할 때 데이터펄스(DP)의 폭 및/또는 진폭은 좁거나 낮게 설정된다. 다시 말하여, 펄스 폭 변조방식 또는 펄스 진폭 변조방식에서 풀 화이트를 표현할 때에도 도 10과 같이 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 높은 전압이 인가되어 스캔전극(S)의 전압강하성분이 보상된다.
도 12는 도 8에 도시된 기준전압신호 발생부를 나타내는 도면이다.
도 12를 참조하면, 기준전압신호 발생부(106)는 입력부(124), 기울기 제어부(122) 및 기준전압 생성부(120)를 구비한다.
입력부(124)는 사용자로부터 스캔라인(S)의 전압강하 값을 입력받는다. 이때, 사용자는 도 6에 도시된 바와 같이 제 1데이터전극(D1)과 스캔라인(S)의 제 1교차점과 제 n데이터전극(Dn)과 스캔라인(S)의 제 2교차점의 전압을 측정한다. 제 1교차점에서 5V의 전압이 측정되고, 제 2교차점에서 4V의 전압이 측정된다면 사용자는 1V의 스캔라인(S) 전압강하 전압을 입력부(124)로 입력한다.
입력부에 입력된 스캔라인(S)의 전압강하 값은 기울기 제어부(122)로 입력된다. 기울기 제어부(122)는 입력부에서 입력된 값, 즉 1V의 전압차를 가지는 기준전압을 생성하도록 기준전압 생성부(120)를 제어한다. 이때, 기준전압 생성부(120)는 제 1데이터전극(D1)에 공급되는 전압으로부터 제 n데이터전극(Dn)으로 공급되는 전압이 1V의 차를 가지도록 서서히 상승하는 기준전압을 생성하여 데이터 D-IC(114A,114B)로 공급한다.
도 13은 본 발명의 다른 실시예에 의한 평면 전계방출 표시소자의 구동장치를 나타내는 도면이다. 도 13에 도시된 평면 전계방출 표시소자는 펄스 진폭 변조방식으로 계조를 구현한다.
도 13을 참조하면, 본 발명의 다른 실시예에 의한 평면형 FED는 데이터 처리부(126), 제어부(128), 프레임 메모리(130), 타이밍 제어부(132), 데이터 D-IC(134A,134B), 스캔 D-IC(138), 전압 상승부(136A,136B) 및 패널(142)을 구비한다.
데이터 처리부(126)는 외부로부터 데이터를 공급받아 패널(142)에 공급될 수 있는 형태로 변환한다. 프레임 메모리(130)는 데이터 처리부(126)로부터 한 프레임분의 데이터를 입력받는다. 프레임 메모리(130)에 입력된 한 프레임분의 데이터는 데이터 D-IC(134A,134B)로 공급된다.
제어부(128)는 데이터 처리부(126), 프레임 메모리(130) 및 타이밍 제어부(132)를 제어한다. 타이밍 제어부(132)는 타이밍 제어신호를 생성하여 스캔 D-IC(138)로 공급한다. 스캔 D-IC(138)는 타이밍 제어신호의 제어에 의하여 순차적으로 스캔펄스를 패널(142)로 공급한다.
데이터 D-IC(134A,134B)는 프레임 메모리(130)로부터 입력된 데이터(즉, 데이터펄스)를 전압 상승부(136)로 공급한다. 전압 상승부(136A,136B)는 데이터 D-IC(134A,134B)로 부터 공급되는 데이터펄스를 승압하여 패널(142)로 공급한다. 이때, 패널(142)에는 데이터펄스의 계조값에 해당하는 화상이 표시된다.
한편, 전압 상승부(136A,136B)에서 승압되는 전압은 데이터라인(D)의 위치에 따라서 상이하게 결정된다. 다시 말하여, 전압 상승부(136A,136B)는 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 높은 전압이 인가되게 한다. 따라서, 데이터 D-IC(134A,134B)로부터 풀 화이트에 해당하는 데이터펄스가 공급될 때 패널(142)에는 도 14와 같이 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 높은 전압이 인가된다.
이와 같이 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 높은 전압이 인가되면 도 11에 도시된 바와 같이 스캔전극(S)의 전압강하를 보상할 수 있다.
도 15는 도 13에 도시된 전압 상승부를 상세히 나타내는 도면이다.
도 15를 참조하면, 전압 상승부(136A,136B)는 입력부(135) 및 전압 승압부(137)를 구비한다. 입력부(135)는 사용자로부터 스캔라인(S)의 전압강하 값을 입력받는다. 이때, 사용자는 도 6에 도시된 바와 같이 제 1데이터전극(D1)과 스캔라인(S)의 제 1교차점과 제 n데이터전극(Dn)과 스캔라인(S)의 제 2교차점의 전압을 측정한다. 제 1교차점에서 5V의 전압이 측정되고, 제 2교차점에서 4V의 전압이 측정된다면 사용자는 1V의 스캔라인(S) 전압강하 전압을 입력부(135)로 입력한다.
입력부에 입력된 스캔라인(S)의 전압강하 값은 전압 승압부(137)로 입력된다. 전압 승압부(137)는 입력부에서 입력된 값, 즉 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 공급되는 전압이 1V의 차를 가지도록 데이터펄스의 전압을 승압시킨다.
도 16a는 본 발명의 또 다른 실시예에 의한 평면 전계방출 표시소자의 구동방법을 나타내는 도면이다. 도 16a에서 평면 전계방출 표시소자는 펄스 폭 변조 방식으로 계조를 구현한다.
도 16a를 참조하면, 본 발명의 또 다른 실시예에 의한 평면 FED는 풀 화이트를 표현하였을 때 서로 상이한 데이터펄스 폭을 갖는다. 즉, 데이터펄스는 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 넓은 펄스 폭을 갖는다. 이때, 스캔펄스의 펄스 폭은 도 16b 및 도 16c에 도시된 바와 같이 제 n데이터전극(Dn)에 인가되는 데이터펄스의 폭과 동일하게 설정된다.
이와 같은 데이터펄스의 펄스 폭이 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 넓어지면 스캔전극(S)의 전압강하 성분을 보상할 수 있다.
도 17은 본 발명의 또 다른 실시예에 의한 평면 전계방출 표시소자의 구동방법을 나타내는 도면이다.
도 17을 참조하면, 본 발명의 또 다른 실시예에 의한 평면 FED의 스캔전극(S)에는 소정의 기울기를 가지는 스캔펄스가 공급된다. 이때, 스캔펄스의 기울기는 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 높은 전압이 인가될 수 있도록 설정된다. 이와 같은 스캔전극(S)의 전압 기울기가 제 1데이터전극(D1)으로부터 제 n데이터전극(Dn)으로 갈수록 높은 전압이 인가되도록 설정되면 스캔전극(S)의 전압강하 성분을 보상할 수 있다.
상술한 바와 같이, 본 발명에 따른 평면 전계방출 표시소자 및 그 구동방법에 의하면 데이터펄스 폭 및/또는 진폭을 상이하게 설정함으로써 스캔라인의 전압강하 성분을 보상할 수 있다. 마찬가지로, 스캔펄스가 소정의 기울기를 가지도록 설정함으로써 스캔라인의 전압 강하 성분을 보상할 수 있다. 이와 같이 본 발명에 따른 평면 전계방출 표시소자 및 그 구동방법에 의하면 스캔라인의 전압 강하 성분을 보상하므로써 균일한 휘도를 갖는 화상을 표시할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 종래의 팁형 전계방출 표시소자를 나타내는 사시도.
도 2는 종래의 팁형 전계방출 표시소자를 나타내는 단면도.
도 3은 종래의 평면형 전계방출 표시소자를 나타내는 단면도.
도 4는 도 1 및 도 3에 도시된 평면형 전계 방출 표시장치에 공급되는 구동파형을 나타내는 파형도.
도 5는 도 1 및 도 3에 도시된 전계 방출 표시소자의 화소셀의 배치를 나타내는 도면.
도 6은 도 3에 도시된 평면형 전계 방출 표시소자의 화소셀을 등가적으로 나타내는 도면.
도 7은 도 6에 도시된 스캔전극에 인가되는 전압값을 나타내는 도면.
도 8은 본 발명의 제 1실시예에 의한 평면형 전계 방출 표시소자의 구동장치를 나타내는 블록도.
도 9는 도 8에 도시된 기준전압 신호 발생부에서 생성되는 기준전압을 나타내는 도면.
도 10은 도 8에 도시된 구동장치에 의하여 데이터전극에 인가되는 데이터펄스를 나타내는 도면.
도 11은 도 8에 도시된 구동장치에 의하여 스캔전극에 인가되는 전압값을 나타내는 도면.
도 12는 도 8에 도시된 기준전압 신호 발생부를 상세히 나타내는 블록도.
도 13은 본 발명의 제 2실시예에 의한 평면형 전계 방출 표시소자의 구동장치를 나타내는 블록도.
도 14는 도 13에 도시된 구동장치에 의하여 데이터전극에 인가되는 데이터펄스를 나타내는 도면.
도 15는 도 13에 도시된 전압상승부를 상세히 나타내는 블록도.
도 16a 및 도 16c는 본 발명의 제 3실시예에 의한 구동파형을 나타내는 파형도.
도 17은 본 발명의 제 4실시예에 의한 스캔펄스의 파형을 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
2,42 : 상부기판 4,44 : 애노드 전극
6,46 : 형광체 8,48 : 하부기판
10,50 : 캐소드전극 12 : 저항층
14,52 : 절연층 16,54 : 게이트전극
30 : 전자빔 32,56 : 전계방출 어레이
40 : 스페이서 100 : 화소셀
102,126 : 데이터 처리부 104,128 : 제어부
106 : 기준전압 신호 발생부 108,130 : 프레임 메모리
110,132 : 타이밍 제어부 112,138 : 스캔 D-IC
114A,114B,136A,136B : 데이터 D-IC 118,142 : 패널
120 : 기준전압 생성부 122 : 기울기 제어부
124,135 : 입력부 137 : 전압 상승부

Claims (24)

  1. 다수의 스캔전극에 순차적으로 스캔펄스가 공급되는 단계와,
    상기 스캔펄스에 동기되도록 다수의 데이터전극에 제 1데이터펄스가 공급되는 단계를 포함하며,
    상기 제 1데이터펄스의 전압값은 상기 스캔전극의 저항값에 의하여 발생되는 상기 스캔펄스의 전압강하 성분이 보상되도록 상기 데이터전극의 위치에 대응하여 상이하게 설정되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  2. 제 1항에 있어서,
    소정의 기울기를 가지는 기준전압이 생성되는 단계와,
    외부로부터 입력되는 데이터의 계조값에 대응하여 제 2데이터펄스가 생성되는 단계와,
    상기 기준전압의 전압값 및 상기 제 2데이터펄스의 전압값의 합쳐져 상기 제 1데이터펄스가 생성되는 단계를 포함하는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  3. 제 2항에 있어서,
    상기 기준전압의 전압값은 상기 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈 수록 높아지는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  4. 제 3항에 있어서,
    상기 첫번째 데이터전극과 상기 마지막 데이터전극의 상기 기준전압의 전압차는 상기 스캔라인의 전압강하 성분에 의해 결정되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  5. 제 1항에 있어서,
    외부로부터 입력되는 데이터의 계조값에 대응하여 제 2데이터펄스가 생성되는 단계와,
    상기 제 2데이터펄스의 전압값을 승압하여 상기 제 1데이터펄스를 생성하는 단계를 포함하는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  6. 제 5항에 있어서,
    상기 승압되는 전압값은 상기 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈 수록 높아지는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  7. 제 5항에 있어서,
    상기 승압되는 전압값은 상기 스캔라인의 전압강하 성분에 의해 결정되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  8. 제 3항 또는 제 6항에 있어서,
    상기 첫번째 데이터전극은 상기 스캔펄스를 공급하는 스캔구동부에 인접되게 위치되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  9. 다수의 스캔전극에 순차적으로 스캔펄스가 공급되는 단계와,
    상기 스캔펄스에 동기되도록 다수의 데이터전극에 데이터펄스가 공급되는 단계를 포함하며,
    상기 데이터펄스의 펄스 폭은 상기 스캔전극의 저항값에 의하여 발생되는 상기 스캔펄스의 전압강하 성분이 보상되도록 상기 데이터전극의 위치에 대응하여 상이하게 설정되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  10. 제 9항에 있어서,
    상기 데이터펄스의 펄스 폭은 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 넓게 설정되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  11. 제 10항에 있어서,
    상기 첫번째 데이터전극은 상기 스캔펄스를 공급하는 스캔구동부에 인접되게 위치되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  12. 제 10항에 있어서,
    상기 스캔펄스의 펄스 폭은 풀 화이트를 구현할 때 상기 마지막 데이터전극으로 공급되는 데이터펄스의 펄스 폭과 동일하게 설정되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  13. 다수의 스캔전극에 순차적으로 스캔펄스가 공급되는 단계와,
    상기 스캔펄스에 동기되도록 다수의 데이터전극에 데이터펄스가 공급되는 단계를 포함하며,
    상기 스캔펄스의 기울기는 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 높은 절대치 전압이 인가되도록 설정되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  14. 삭제
  15. 제 13항에 있어서,
    상기 첫번째 데이터전극은 상기 스캔펄스를 공급하는 스캔구동부에 인접되게 위치되는 것을 특징으로 하는 평면 전계방출 표시소자의 구동방법.
  16. 화상을 표시하기 위한 패널과;
    외부로부터 제1 데이터를 공급받아 그 제1 데이터의 계조값에 대응하여 그 제1 데이터를 패널에 공급될 수 있는 형태로 변환하여 제2 데이터를 생성하는 데이터 처리부와;
    소정의 기울기를 가지는 기준전압을 생성하는 기준전압 발생부와;
    상기 제2 데이터 및 상기 기준전압을 입력받고, 상기 제2 데이터 및 상기 기준전압을 이용하여 상기 패널에 형성된 데이터전극들로 공급되는 데이터펄스를 생성하기 위한 적어도 하나 이상의 데이터 집적회로와;
    상기 패널에 형성된 스캔전극들에 스캔펄스를 공급하기 위한 적어도 하나 이상의 스캔 집적회로를 구비하며,
    상기 데이터 펄스의 전압값은 상기 스캔전극의 저항값에 의하여 발생되는 상기 스캔펄스의 전압강하성분이 보상되도록 상기 데이터 전극의 위치에 대응하여 상이하게 설정되는 것을 특징으로 하는 평면 전계방출 표시소자.
  17. 제 16항에 있어서,
    상기 기준전압의 기울기는 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 높은 전압이 인가될 수 있도록 설정되는 것을 특징으로 하는 평면 전계방출 표시소자.
  18. 제 17항에 있어서,
    상기 첫번째 데이터전극은 상기 스캔펄스를 공급하는 스캔구동부에 인접되게 형성된 것을 특징으로 하는 평면 전계방출 표시소자.
  19. 제 16항에 있어서,
    상기 데이터 집적회로는 상기 제2 데이터의 전압과 상기 기준전압의 전압을 합하여 상기 데이터펄스를 생성하는 것을 특징으로 하는 평면 전계방출 표시소자.
  20. 제 16항에 있어서,
    상기 기준전압 생성부는,
    외부로부터 상기 스캔전극의 전압강하 값을 입력받는 입력부와,
    상기 전압강하 값에 해당하는 기울기를 가지도록 상기 기준전압을 생성하는 기준전압 발생부와,
    상기 입력부와 상기 기준전압 발생부의 사이에 설치되어 상기 기준전압 발생부를 제어하는 기울기 제어부를 구비하는 것을 특징으로 하는 평면 전계방출 표시소자.
  21. 스캔전극 및 데이터 전극을 가지며 화상을 표시하기 위한 패널과,
    외부로부터 제1 데이터를 공급받아 그 제1 데이터의 계조값에 대응하여 그 제1 데이터를 패널에 공급될 수 있는 형태로 변환하여 제2 데이터를 생성하는 데이터 처리부와;
    상기 제2 데이터를 이용하여 데이터펄스를 생성하는 데이터 집적회로와;
    상기 데이터 집적회로와 상기 패널 사이에 설치되어 상기 데이터펄스의 전압을 승압하기 위한 전압 상승부를 구비하며,
    상기 데이터 펄스의 전압값은 상기 스캔전극의 저항값에 의하여 발생되는 스캔펄스의 전압강하성분이 보상되도록 상기 데이터 전극의 위치에 대응하여 상이하게 설정되는 것을 특징으로 하는 것을 특징으로 하는 평면 전계방출 표시소자.
  22. 제 21항에 있어서,
    상기 전압 상승부는,
    상기 첫번째 데이터전극으로부터 마지막 데이터전극으로 갈수록 높은 전압을 상기 데이터펄스에 더하는 것을 특징으로 하는 평면 전계방출 표시소자.
  23. 제 22항에 있어서,
    상기 첫번째 데이터전극은 스캔전극에 스캔펄스를 공급하는 스캔구동부에 인접되게 형성된 것을 특징으로 하는 평면 전계방출 표시소자.
  24. 제 22항에 있어서,
    상기 전압 상승부는
    외부로부터 상기 스캔전극의 전압강하 값을 입력받는 입력부와,
    상기 첫번째 데이터전극과 마지막 데이터전극의 승압전압 차가 상기 전압강하 값으로 설정되도록 상기 데이터펄스를 승압하는 전압 승압부를 구비하는 것을 특징으로 하는 평면 전계방출 표시소자.
KR10-2001-0073225A 2001-11-23 2001-11-23 평면 전계방출 표시소자 및 그 구동방법 KR100509757B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR10-2001-0073225A KR100509757B1 (ko) 2001-11-23 2001-11-23 평면 전계방출 표시소자 및 그 구동방법
US10/216,926 US20030098873A1 (en) 2001-11-23 2002-08-13 Flat panel display device and driving method for same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0073225A KR100509757B1 (ko) 2001-11-23 2001-11-23 평면 전계방출 표시소자 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20030042541A KR20030042541A (ko) 2003-06-02
KR100509757B1 true KR100509757B1 (ko) 2005-08-25

Family

ID=19716228

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0073225A KR100509757B1 (ko) 2001-11-23 2001-11-23 평면 전계방출 표시소자 및 그 구동방법

Country Status (2)

Country Link
US (1) US20030098873A1 (ko)
KR (1) KR100509757B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102008133B1 (ko) * 2012-12-12 2019-08-08 엘지디스플레이 주식회사 표시장치 및 그 구동방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204834B1 (en) * 1994-08-17 2001-03-20 Si Diamond Technology, Inc. System and method for achieving uniform screen brightness within a matrix display
US5745086A (en) * 1995-11-29 1998-04-28 Plasmaco Inc. Plasma panel exhibiting enhanced contrast
JP3077579B2 (ja) * 1996-01-30 2000-08-14 株式会社デンソー El表示装置
US6115020A (en) * 1996-03-29 2000-09-05 Fujitsu Limited Liquid crystal display device and display method of the same
US6133895A (en) * 1997-06-04 2000-10-17 Kent Displays Incorporated Cumulative drive scheme and method for a liquid crystal display
US6195196B1 (en) * 1998-03-13 2001-02-27 Fuji Photo Film Co., Ltd. Array-type exposing device and flat type display incorporating light modulator and driving method thereof
JP2000242214A (ja) * 1999-02-17 2000-09-08 Futaba Corp 電界放出型画像表示装置
US6166490A (en) * 1999-05-25 2000-12-26 Candescent Technologies Corporation Field emission display of uniform brightness independent of column trace-induced signal deterioration
JP2001215932A (ja) * 1999-11-22 2001-08-10 Sharp Corp 表示装置およびその駆動方法
JP4754079B2 (ja) * 2001-02-28 2011-08-24 パナソニック株式会社 プラズマディスプレイパネルの駆動方法、駆動回路及びプラズマ表示装置
JP2003029720A (ja) * 2001-07-16 2003-01-31 Fujitsu Ltd 表示装置

Also Published As

Publication number Publication date
KR20030042541A (ko) 2003-06-02
US20030098873A1 (en) 2003-05-29

Similar Documents

Publication Publication Date Title
US7145527B2 (en) Field emission display device and driving method thereof
KR100717334B1 (ko) 일렉트로루미네센스 표시소자의 구동방법 및 장치
US7057586B2 (en) Flat panel display and operation method thereof
KR100447117B1 (ko) 평판 디스플레이 패널
JP2005062464A (ja) マトリクス型表示装置およびその駆動方法
KR100509757B1 (ko) 평면 전계방출 표시소자 및 그 구동방법
KR20030008692A (ko) 평면 전계방출 표시소자의 구동장치 및 방법
KR100415614B1 (ko) 액티브 형 평면 전계방출 표시소자 및 그 구동방법
KR100448478B1 (ko) 평면형 전계 방출소자 및 그 구동방법
KR20030015784A (ko) 일렉트로 루미네센스 표시소자의 구동장치 및 방법
KR100415602B1 (ko) 액티브 형 평면 전계방출 표시소자 및 그 구동방법
KR100430085B1 (ko) 평판 디스플레이 패널 및 그 구동방법
KR100415601B1 (ko) 액티브 형 평면 전계방출 표시소자 및 그 구동방법
KR100421481B1 (ko) 평면 전계방출 표시소자
KR100727304B1 (ko) 전계방출표시소자의 구동방법
KR100747358B1 (ko) 평판 디스플레이 패널 및 그 구동방법
KR100747354B1 (ko) 평판 디스플레이 패널 및 그 구동방법
KR20030014882A (ko) 평면 전계방출 표시소자의 구동장치 및 방법
KR100475159B1 (ko) 평면형 전계방출표시소자와 그의 구동방법 및 장치
KR100456138B1 (ko) 평면 전계방출 표시소자의 구동장치 및 방법
KR100322607B1 (ko) 단순 매트릭스형 표시장치의 구동 방법 및 장치
KR20020075061A (ko) 평판 디스플레이 패널 및 그 구동방법
KR20060124028A (ko) 전자 방출 표시장치 및 그 구동 방법
KR20050077974A (ko) 영상 표시 장치 및 그 구동 방법
KR20050052229A (ko) 전계방출표시장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080618

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee