KR100502464B1 - Structure and Formation Method of Plasma Display Device - Google Patents
Structure and Formation Method of Plasma Display Device Download PDFInfo
- Publication number
- KR100502464B1 KR100502464B1 KR1019970059533A KR19970059533A KR100502464B1 KR 100502464 B1 KR100502464 B1 KR 100502464B1 KR 1019970059533 A KR1019970059533 A KR 1019970059533A KR 19970059533 A KR19970059533 A KR 19970059533A KR 100502464 B1 KR100502464 B1 KR 100502464B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- substrate
- upper substrate
- plasma display
- sustain electrode
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/44—Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/40—Layers for protecting or enhancing the electron emission, e.g. MgO layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J9/00—Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
- H01J9/02—Manufacture of electrodes or electrode systems
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Manufacturing & Machinery (AREA)
- Electromagnetism (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 플라즈마 표시장치의 구조 및 형성방법에 관한 것으로, 특히 플라즈마 표시장치의 콘트라스트틀 향상시키기 위하여 형성되는 BM층의 구조를 변형하고 BM층 형성순서를 달리하여, BM층 소성공정으로 인한 유지전극의 산화현상을 방지하고 PDP의 콘트라스트 및 스크린 휘도를 향상시킬 수 있도록 하는데 목적이 있다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a structure and a method of forming a plasma display device, and more particularly, to modify the structure of the BM layer formed in order to improve the contrast of the plasma display device and to change the order of forming the BM layer, thereby maintaining the sustain electrode due to the BM layer firing process The purpose of the present invention is to prevent oxidation and to improve contrast and screen brightness of the PDP.
이를 실현하기 위하여 본 발명은 평행한 상부기판과 하부기판이 프리트글라스에 의해 결합되고, 상기 상부기판에는 유지전극이 형성되며, 상기 전극상에는 유전체층이 형성되고, 상기 유전체층 위에는 보호층이 형성되고, 상기 하부기판에는 전극이 배열되며, 상기 하부기판 전극 사이에는 격벽이 형성되는 플라즈마 디스플레이 패널에 있어서, 상기 상부기판과 유지전극 사이에 메트릭스형의 BM층 및 BM층 보호를 위한 투명글래스재를 차례로 형성시킨 것이다.In order to realize this, in the present invention, a parallel upper substrate and a lower substrate are joined by fritted glass, a sustain electrode is formed on the upper substrate, a dielectric layer is formed on the electrode, and a protective layer is formed on the dielectric layer. In a plasma display panel in which electrodes are arranged on a lower substrate, and partition walls are formed between the lower substrate electrodes, a matrix-type BM layer and a transparent glass material for protecting the BM layer are sequentially formed between the upper substrate and the sustain electrode. will be.
Description
본 발명은 플라즈마 디스플레이 패널(PDP)에 관한 것으로서, 특히 PDP의 콘트라스트 향상을 위해 상부기판상에 형성되는 BM층의 구조 및 이의 제조방법에 관한 것이다.BACKGROUND OF THE
일반적인 칼라 PDP는 도 1 에 도시된 바와같이 상부구조(이해를 돕기위해 90도 회전시켜 도시함)와 하부구조로 구성되는데, 상부구조는 상부기판(1)과, 상기 상부기판(1)에 형성되는 유지전극(3,3')과, 상기 유지전극의 사이에 평행하게 형성되는 제2BM층(9)과, 상기 유지전극(3,3')의 방전시에 발생한 표면전하를 유지하기 위한 유전체층(4)과, 상기 유전층(4)을 방전으로부터 보호하기 위한 보호층(5)으로 이루어지고, 하부구조는 하부기판(2)과, 상기 하부기판(2) 상에 형성되는 어드레스전극(6)으로 이루어지며, 상기 상판글라스(1)와 하판글라스(2) 사이에는 표면에 형광체(8)가 도포된 격벽(7)이 형성되고, 그 위에 제1BM층(10)을 형성한다. The general color PDP is composed of an upper structure (shown rotated 90 degrees for better understanding) and a lower structure as shown in FIG. 1, which is formed on the
상기에서 임의의 유지전극라인(3,3')은 투명전극라인(3')과 금속전극라인(3)으로 구성되는데, 상기 투명전극라인(3')은 양단에 방전전압이 공급되면 해당 방전공간 내부에서 상호 방전을 일으키고, 상기 금속전극라인(3)은 투명전극라인(3')위에 각각 형성되어 투명전극라인의 저항에 의한 전압강하를 방지한다.The arbitrary
일반적으로 플라즈마 표시패널은 내부의 기체방전현상을 이용하여 화상을 표시하는 발광형 소자의 일종으로서, 각 셀마다 액티브 소자를 장착할 필요가 없어 제조공정이 간단하고, 화면의 대형화가 용이하며, 응답속도가 빨라 대형화면을 가지는 직시형 화상표시장치 특히, HDTV(High Definition TeleVision)시대를 지향한 화상표시장치의 표시소자로 각광받고 있다.In general, a plasma display panel is a light emitting device that displays an image by using an internal gas discharge phenomenon, and there is no need to mount an active device for each cell, so the manufacturing process is simple and the screen is easily enlarged. It has been spotlighted as a display element of a direct view type image display device having a large screen with a high speed, particularly an image display device for HDTV (High Definition TeleVision) era.
상기와 같은 특성을 갖는 종래 PDP중 상부기판의 형성과정을 도 3을 통해 살펴보면, 먼저 (가)와 같이 상부기판(1)상에 투명전극라인(3')을 일정간격으로 패턴을 형성한 후, 그 위에 (나)와 같이 금속전극라인(3)을 형성하여 유지전극을 완성한다. 그리고 (다)와 같이 쌍을 이루는 상기 유지전극(3,3') 사이에 평행하게 제2BM층(9)을 형성하고, 500℃이상에서 소성공정을 거친후 (라)와 같이 유전층(4)을 전체면에 형성하며, 상기 유전층(4)을 방전시 발생하는 스퍼트링으로 부터 보호하기 위하여 (다)에 도시된 바와같이 보호층(5)을 전면에 형성하여 상부구조를 완성한다.Looking at the formation process of the upper substrate of the conventional PDP having the characteristics as described above with reference to Figure 3, first to form a pattern at a predetermined interval on the transparent electrode line (3 ') on the upper substrate (1) The
그리고 하부구조는 절연기판위에 전극페이스트를 이용하여 전극(6)을 형성하고 패드전극(미도시) 등의 바깥단자를 인쇄한 후 격벽(7)을 인쇄하는 단계로 진행된다. 어드레스전극(6)은 일반적으로 인쇄에 의해 형성하나 금속물질의 증착에 의해서 전극을 형성할 수 도 있다. 격벽(7)의 상단부에는 제1BM층(10)을 형성하는데 이는 방전셀 간의 구분을 명확하게하여 스크린의 콘트라스트를 향상시키기 위한 것이다.In the lower structure, the
그리고 이와같이 완성된 상부구조와 하부구조를 프리트 글라스를 이용하여 결합하면 전체 화면은 복수개의 하부전극라인(6)과 복수개의 투명전극라인(3')에 의해 셀 단위로 구분되며, 제1,2BM층(9,10)이 수직을 이루며 겹쳐지게 된다.When the upper structure and the lower structure are combined using frit glass, the entire screen is divided into cell units by the plurality of
그러나 이러한 종래 PDP는 상부기판의 제조공정시 유지전극(3,3') 사이에 제2BM층(9)을 형성한후 소성공정을 거치게 되는데, 이때 유지전극이 소성공정시 고온(500℃)에서 산화되면서 전극불량이 발생하는 문제점이 있었고, 특히 금속전극의 산화가 심해져서 전도성 전기저항 등의 문제점이 발생하고, 또한 하부기판에서는 형광체(8)로부터 발광되는 빛이 제1BM층에 일부 흡수됨으로 스크린 휘도가 저하되는 또 다른 구조적인 문제점이 발생하였다.However, the conventional PDP undergoes a firing process after forming the
본 발명은 상기한 바와같은 종래 기술의 문제점을 해결하기 위하여 발명된 것으로 종래 상부기판과 하부기판에 각각 형성되던 BM층을 상부기판 한곳에만 메트릭스형으로 형성시키고, 그위에 BM층 보호와 유지전극의 형성을 용이하게 하기 위한 투명글래스재를 형성시킴으로서, BM층 소성공정으로 인한 유지전극의 산화현상을 구조적으로 방지함과 동시에 PDP의 휘도를 향상시키도록 하는데 목적이 있다.The present invention has been invented to solve the problems of the prior art as described above to form the BM layer formed on the upper substrate and the lower substrate, respectively, in a matrix form only on the upper substrate, and the BM layer protection and sustain electrode thereon The purpose of forming a transparent glass material to facilitate the formation is to structurally prevent oxidation of the sustain electrode due to the BM layer firing process and to improve the brightness of the PDP.
본 발명을 첨부도면을 참조하여 이하에서 상세히 설명한다.The present invention will be described in detail below with reference to the accompanying drawings.
먼저 본 발명 플라즈마 디스플레이 패널의 구조를 살펴보면 도 4 에 도시된 바와같이 평행한 상부기판(101)과 하부기판(102)이 프리트글라스에 의해 결합되고, 상기 상부기판(101)에는 메트릭스형의 BM층(109)이 형성되며, 상기 BM층(109)위에는 투명 글래스재(110)가 형성되고, 투명 글래스재 위에는 유지전극(103)이 형성되며, 상기 유지전극(103)에는 유전층(104)이 형성되고, 상기 유전층을 방전으로부터 보호하기 위한 보호층(105)이 그 위에 형성되고, 하부기판(102)에는 어드레스전극(106)이 배열되며, 상기 어드레스전극(106) 사이에는 내벽에 형광체(108)가 도포된 격벽(107)이 형성된다.First, referring to the structure of the plasma display panel of the present invention, as shown in FIG. 4, the parallel
본 발명에 의한 PDP의 상부기판 제조공정 및 효과를 도 6을 참조하여 살펴보면 다음과 같다.Looking at the upper substrate manufacturing process and effect of the PDP according to the present invention with reference to FIG.
먼저 (가)에서는 상부기판(101)상에 도 5 에 나타낸 바와같은 메트릭스형상의 BM층(109)을 도포한 후 그위에 (나)와 같이 투명 글래스재(110)을 형성하여 전극에칭시 BM층(109)을 보호하는 역할을 한다. 또한 상기 글래스재(110)는 BM층(109)에 의해 굴곡이 진 기판면을 편평하게하여 전극의 형성공정이 원활히 수행될 수 있도록 한다. First, in (a), a matrix-
상부 유지전극(103) 형성은 스퍼터링 기법으로 기판전면에 유지전극 물질을 균일하게 증착한 후 에칭공정을 통하여 전극을 형성하게 된다. 이때, 상기 기판이 편평해야만 유지전극 물질이 균일하게 형성될 수 있다.The upper
상기 스퍼터링법을 설명하면 다음과 같다.The sputtering method will be described below.
스퍼터링은 스퍼터기를 통해서 이루어지게 되는데 밀폐된 챔버내에서 증착하고자 하는 물질(타겟 이라고함) 과 반대편에 위치한 음극판 사이를 PDP상부기판이 지나가면서 박막증착이 이루어진다. 상기 타겟과 음극판은 고정되어 있고, PDP 기판은 이동하면서 증착이 이루어진다.Sputtering is performed through the sputtering device, and the thin film is deposited as the upper PDP substrate passes between the material to be deposited (called target) and the negative electrode plate opposite to the inside of the sealed chamber. The target and the cathode plate are fixed, and the PDP substrate is moved while being deposited.
먼저 기판을 세정한후에 챔버내에 로딩(Loading)하고 타겟에 전압을 걸어준다. 그러면 타겟과 음극판 사이에 미리 주입해둔 가스에 의해서 플라즈마가 생성되고 상기 플라즈마중 아르곤과 같은 양이온이 타겟을 향하여 빠른 속도로 움직이면서 부딪치게 된다. 타겟의 표면에선 부딪친 아르곤이 가지고 있던 운동량 에너지를 흡수하여 일정한 에너지 이상이 되어 표면에서 입자들이 튀어나오게 된다. 튀어나온 입자들은 타겟과 음극판 사이의 PDP기판으로 직진하게 된다. 진공중에선 입자들이 직선으로 움직이므로 서로의 간섭없이 균일하게 기판에 박막으로 증착된다. 상기 박막 증착시에 대상 기판의 표면이 편평하지 못하면 증착에 어려움이 있다. 특히 전극물질이 고르게 증착되어야만 전극의 불량을 막아 전기적 저항을 떨어뜨려서 기판전체의 표시품질을 높이게 된다.The substrate is first cleaned and then loaded into the chamber and energized to the target. Then, a plasma is generated by the gas previously injected between the target and the negative electrode plate, and cations such as argon in the plasma move and collide at high speed toward the target. The surface of the target absorbs the momentum energy of the argon that has hit, and the particles are more than a certain energy, and the particles pop out of the surface. The protruding particles go straight to the PDP substrate between the target and the negative electrode plate. In a vacuum, the particles move in a straight line, so that the particles are uniformly deposited on the substrate without mutual interference. If the surface of the target substrate is not flat during the thin film deposition, it is difficult to deposit. In particular, the electrode material should be evenly deposited to prevent the defect of the electrode to reduce the electrical resistance to increase the display quality of the entire substrate.
상기와 같은 기법에 의해 (다)와 같이 상기 BM층(109)과 평행하게 유지전극라인(103)을 형성하여 에칭공정을 수행한 후, 전극층 위에 벽전하를 발생시켜 구동전압을 떨어뜨리기 위한 유전층(104)을 형성하는데, 이 유전층은 산화규소 및 산화납이 주성분을 이루고 있다. After the etching process is performed by forming the
다음으로 방전에 의한 유전층(104) 손상을 방지하기 위해서 보호층을 유전층 위에 형성하여 (라)와 같이 상부구조를 완성한다.Next, in order to prevent damage to the
그리고 하부구조는 종래와 동일한 공정을 거쳐 완성됨으로 상부구조와 하부구조가 프리트 글라스에 의해 결합되어 하나의 플라즈마 디스플레이 패널을 이루게 되는 것이다.The lower structure is completed through the same process as in the prior art, and the upper structure and the lower structure are combined by frit glass to form one plasma display panel.
특히, 하부구조의 격벽면(107)에 별도의 BM층은 형성하지 않도록하여 발광시 휘도를 향상시킨다. 종래의 격벽면에는 콘트라스트 향상을 목적으로 BM층을 상단부에 형성시킴으로 인해 형광체로부터 나오는 가시광선의 일부가 상기 BM층에 흡수되어 휘도가 저하되었다. 상기 격벽면 구조는 격벽을 흰색의 저융점 글라스로 모두 형성시킴으로서 가시광선을 난반사 시켜 휘도를 증가시킨다. 그리고 상부구조중 BM층의 메트릭스형상은 복수개의 셀구조와 일치되도록 제품의 콘트라스트를 향상시키게 되는 것이다.In particular, a separate BM layer is not formed on the
이상 설명한 바와같이 본 발명의 BM층 구조는 유지전극 형성공정 전에 BM층을 형성시킴으로 BM층 소성공정으로 인한 유지전극의 산화현상을 방지하고 PDP의 콘트라스트 및 스크린 휘도를 향상시키는 효과가 있다.As described above, the BM layer structure of the present invention forms the BM layer before the sustain electrode forming process, thereby preventing the oxidation of the sustain electrode due to the BM layer firing process and improving the contrast and screen brightness of the PDP.
도 1 은 종래 플라즈마 표시장치의 단면도.1 is a cross-sectional view of a conventional plasma display device.
도 2 는 종래 상부기판의 BM 및 전극 구조도.2 is a BM and an electrode structure diagram of a conventional upper substrate.
도 3 은 종래 상부기판의 형성 공정도.3 is a process chart of forming a conventional upper substrate.
도 4 는 본 발명 플라즈마 표시장치의 단면도.4 is a cross-sectional view of the present invention plasma display device.
도 5 는 본 발명에 의한 BM 형상도.5 is a BM shape diagram according to the present invention.
도 6 은 본 발명에 의한 상부기판 형성 공정도.6 is an upper substrate forming process chart according to the present invention.
*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***
101 : 상부기판 102 : 하부기판101: upper substrate 102: lower substrate
103 : 유지전극 104 : 유전층103: sustain electrode 104: dielectric layer
105 : 보호층 106 : 어드레스전극105: protective layer 106: address electrode
107 : 격벽 108 : 형광체107: partition 108: phosphor
109 : BM층 110 : 투명글라스재109: BM layer 110: transparent glass material
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970059533A KR100502464B1 (en) | 1997-11-12 | 1997-11-12 | Structure and Formation Method of Plasma Display Device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970059533A KR100502464B1 (en) | 1997-11-12 | 1997-11-12 | Structure and Formation Method of Plasma Display Device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990039428A KR19990039428A (en) | 1999-06-05 |
KR100502464B1 true KR100502464B1 (en) | 2005-11-08 |
Family
ID=37305837
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970059533A KR100502464B1 (en) | 1997-11-12 | 1997-11-12 | Structure and Formation Method of Plasma Display Device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100502464B1 (en) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59209246A (en) * | 1983-05-13 | 1984-11-27 | Hitachi Ltd | Gas discharge type flat display device |
JPH08111180A (en) * | 1994-10-12 | 1996-04-30 | Oki Electric Ind Co Ltd | Color filter for gas discharge panel |
JPH0992162A (en) * | 1995-09-20 | 1997-04-04 | Hitachi Ltd | Plasma display panel |
JPH09283030A (en) * | 1996-04-10 | 1997-10-31 | Mitsubishi Electric Corp | Plasma display panel |
-
1997
- 1997-11-12 KR KR1019970059533A patent/KR100502464B1/en not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59209246A (en) * | 1983-05-13 | 1984-11-27 | Hitachi Ltd | Gas discharge type flat display device |
JPH08111180A (en) * | 1994-10-12 | 1996-04-30 | Oki Electric Ind Co Ltd | Color filter for gas discharge panel |
JPH0992162A (en) * | 1995-09-20 | 1997-04-04 | Hitachi Ltd | Plasma display panel |
JPH09283030A (en) * | 1996-04-10 | 1997-10-31 | Mitsubishi Electric Corp | Plasma display panel |
Also Published As
Publication number | Publication date |
---|---|
KR19990039428A (en) | 1999-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH11233026A (en) | Plasma display panel having dielectric layer with different thicknesses | |
US6812641B2 (en) | Plasma display device | |
US7489079B2 (en) | Plasma display having a recessed part in a discharge cell | |
KR100502464B1 (en) | Structure and Formation Method of Plasma Display Device | |
JP4085223B2 (en) | Plasma display device | |
KR100249263B1 (en) | Plasma display panel | |
KR100481322B1 (en) | Plasma Display Panel and Manufacturing Method | |
KR100226848B1 (en) | Manufacturing method of color plasma display panel | |
KR100615193B1 (en) | Plasma display panel | |
KR100189613B1 (en) | Plasma display panel | |
KR19990039427A (en) | Substrate Structure and Forming Method of Plasma Display Panel | |
KR20020065753A (en) | Structure for top plate of plasma display panel device and fabricating method thereof | |
KR100562888B1 (en) | Manufactual methode of PDP | |
KR19980085030A (en) | Plasma Display Panel And Method Of Manufacturing The Same | |
JP3152628B2 (en) | Method of forming transparent thick film dielectric on conductive film | |
KR100269362B1 (en) | color plasma display pannel having maximum height of barrier rib | |
KR100207577B1 (en) | Plasma display panel | |
JP2006024490A (en) | Plasma display panel and its manufacturing method | |
KR20000060512A (en) | plasma display panel and method manufacturing thereof | |
KR20000056503A (en) | Menufacture methode of PDP | |
KR100484874B1 (en) | Manufacturing Method of Plasma Display Panel | |
JPH10177845A (en) | Ac type plasma display panel and manufacture thereof | |
KR19990017002A (en) | Color plasma display panel | |
KR20010027349A (en) | Method manufacturing bus-electrode of Plasma Display Panel | |
KR20000008288A (en) | Method of fabricating electrode of plasma display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080618 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |