KR100487358B1 - 라인 온 글래스형 액정표시패널 및 그 제조방법 - Google Patents

라인 온 글래스형 액정표시패널 및 그 제조방법 Download PDF

Info

Publication number
KR100487358B1
KR100487358B1 KR10-2002-0078376A KR20020078376A KR100487358B1 KR 100487358 B1 KR100487358 B1 KR 100487358B1 KR 20020078376 A KR20020078376 A KR 20020078376A KR 100487358 B1 KR100487358 B1 KR 100487358B1
Authority
KR
South Korea
Prior art keywords
line
liquid crystal
gate
signal
lines
Prior art date
Application number
KR10-2002-0078376A
Other languages
English (en)
Other versions
KR20040050524A (ko
Inventor
송인덕
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR10-2002-0078376A priority Critical patent/KR100487358B1/ko
Priority to US10/669,371 priority patent/US8373837B2/en
Priority to CNB2003101032764A priority patent/CN100405137C/zh
Publication of KR20040050524A publication Critical patent/KR20040050524A/ko
Application granted granted Critical
Publication of KR100487358B1 publication Critical patent/KR100487358B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133308Support structures for LCD panels, e.g. frames or bezels
    • G02F1/133334Electromagnetic shields

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 라인 온 글래스형 신호라인들 간의 신호간섭을 방지할 수 있는 라인 온 글래스형 액정표시패널 및 그 제조 방법을 제공하는 것이다.
본 발명에 따른 라인 온 글래스형 액정표시패널은 액정셀 매트릭스를 갖는 화상표시부와, 상기 화상표시부의 신호라인들을 구동하는 집적회로들에서 필요로 하는 구동신호들을 공급하는 라인 온 글래스형 신호라인들과,적어도 한 층의 절연막을 사이에 두고 상기 라인 온 글래스형 신호라인들 사이에 형성되며 상기 액정셀 구동시 기준전압이 되는 공통전압이 공급되는 더미라인을 구비하는 것을 특징으로 한다.

Description

라인 온 글래스형 액정표시패널 및 그 제조방법{LIQUID CRYSTAL DISPLAY PANEL OF LINE ON GLASS TYPE AND METHOD OF FABRICATING THE SAME}
본 발명은 액정표시패널에 관한 것으로, 특히 라인 온 글래스형 신호라인들 간의 신호간섭을 방지할 수 있는 라인 온 글래스형 액정패널 및 그 제조방법에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
액정패널에는 게이트라인들과 데이터라인들이 교차하게 배열되고 그 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)의 소스 및 드레인 단자들을 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게 하는 게이트라인들 중 어느 하나에 접속된다.
구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 게이트 드라이버와 데이터 드라이버를 제어하기 위한 타이밍 제어부와, 액정표시장치에서 사용되는 여러가지의 구동전압들을 공급하는 전원공급부를 구비한다. 타이밍 제어부는 게이트 드라이버 및 데이터 드라이버의 구동 타이밍을 제어함과 아울러 데이터 드라이버에 화소데이터 신호를 공급한다. 전원공급부는 입력 전원을 이용하여 액정표시장치에서 필요하는 공통전압(Vcom), 게이트 하이전압(Vgh), 게이트 로우전압(Vgl) 등과 같은 구동전압들을 생성한다. 게이트 드라이버는 스캐닝신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 스캐닝신호가 공급될 때마다 데이터라인들 각각에 화소전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
이들 중 액정패널과 직접 접속되는 데이터 드라이버와 게이트 드라이버는 다수개의 IC(Integrated Circuit)들로 집적화된다. 집적화된 데이터 드라이브 IC와 게이트 드라이브 IC 각각은 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 방식으로 액정패널에 접속되거나 COG(Chip On Glass) 방식으로 액정패널 상에 실장된다.
여기서 TCP를 통해 TAB 방식으로 액정패널에 접속되는 드라이브 IC들은 TCP에 접속된 PCB(Printed Circuit Board)의 신호라인들을 통해 외부로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다. 상세히 하면, 데이터 드라이브 IC들은 데이터 PCB에 실장된 신호라인들을 통해 직렬 접속됨과 아울러 타이밍 제어부로부터의 제어신호들 및 화소 데이터 신호와 전원공급부로부터의 구동전압들을 공통적으로 공급받는다. 게이트 드라이브 IC들은 게이트 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 제어부로부터의 제어신호들과 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다.
COG 방식으로 액정패널에 실장되는 드라이브 IC들은 신호라인들이 액정패널, 즉 하부 글래스 상에 실장되는 라인 온 글래스(Line On Glass; 이하 "LOG"라 함) 방식으로 상호 접속됨과 아울러 타이밍 제어부 및 전원공급부로부터의 제어신호들 및 구동전압들을 공급받게 된다.
최근에는 드라이브 IC들이 TAB 방식으로 액정패널에 접속되는 경우에도 LOG방식을 채택하여 PCB를 제거함으로써 액정표시장치가 더욱 박형화될 수 있게 하고 있다. 특히 상대적으로 적은 신호라인들을 필요로 하는 게이트 드라이브 IC들에 접속되는 신호라인들을 LOG 방식으로 액정패널 상에 형성함으로써 게이트 PCB를 제거하고 있다. 다시 말하여 TAB 방식의 게이트 드라이브 IC들은 액정패널의 하부 글래스 상에 실장되는 신호라인들을 통해 직렬로 접속됨과 아울러 제어신호들 및 구동전압신호들(이하, 게이트 구동신호들이라 함)을 공통적으로 공급받게 된다.
실제로, LOG형 신호라인들을 이용하여 게이트 PCB를 제거한 액정표시장치는 도 1에 도시된 바와 같이 액정패널(1)과, 액정패널(1)과 데이터 PCB(12) 사이에 접속되어진 다수개의 데이터 TCP들(8)과, 액정패널(1)의 다른 측에 접속되어진 다수개의 게이트 TCP들(14)과, 데이터 TCP들(8) 각각에 실장되어진 데이터 드라이브 IC(10)들과, 게이트 TCP들(14) 각각에 실장되어진 게이트 드라이브 IC들(16)을 구비한다.
액정패널(1)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(2)과, 칼라필터 어레이가 형성된 상부기판(4)과, 하부기판(2)과 상부기판(4) 사이에 주입된 액정을 포함한다. 이러한 액정패널(1)에는 게이트라인들(20)과 데이터라인들(18)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(21)이 마련된다. 화상표시영역(21)의 외곽부에 위치하는 하부기판(2) 외곽영역에는 데이터라인(18)으로부터 신장되어진 데이터 패드들과, 게이트라인(20)으로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한, 하부기판(2)의 외곽영역에는 게이트 드라이브 IC(16)에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(26)이 위치하게 된다.
데이터 TCP(8)에는 데이터 드라이브 IC(10)가 실장되고, 그 데이터 드라이브 IC(10)와 전기적으로 접속된 입력패드들(24) 및 출력패드들(25)이 형성된다. 데이터 TCP(8)의 입력패드들(24)은 데이터 PCB(12)의 출력패드들과 전기적으로 접속되고, 출력패드들(25)은 하부기판(2) 상의 데이터패드들과 전기적으로 접속된다. 특히 첫번째 데이터 TCP(8)는 하부기판(2) 상의 LOG형 신호라인군(26)에 전기적으로 접속되는 게이트 구동신호 전송군(22)이 추가적으로 형성된다. 이 게이트 구동신호 전송군(22)은 데이터 PCB(12)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군(26)에 공급한다.
데이터 드라이브 IC들(10)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널 상의 데이터라인들(18)에 공급한다.
게이트 TCP(14)에는 게이트 드라이브 IC(16)가 실장되고, 그 게이트 드라이브 IC(16)와 전기적으로 접속된 게이트 구동신호 전송라인군(28) 및 출력패드들(30)이 형성된다. 게이트신호전송라인군(28)은 하부기판(2) 상의 LOG 신호라인군(26)과 전기적으로 접속되고, 출력패드들(30)은 하부기판(2) 상의 게이트패드들과 전기적으로 접속된다.
게이트 드라이브 IC들(16)은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(20)에 순차적으로 공급한다. 또한 게이트 드라이브 IC(16)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.
LOG형 신호라인군(26)은 도 2에 도시된 바와 같이 게이트 하이전압 신호(VGH), 게이트 로우전압 신호(VGL), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같이 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다. 또한, LOG형 신호라인군(26)은 데이터신호가 공급되는 데이터 패드들과 함께 데이터 TCP(8)와 접속되는 LOG형 데이터패드군(32)과, 게이트신호가 공급되는 게이트 패드들과 함께 게이트 TCP(14)와 접속되는 LOG형 게이트 패드군(34)을 포함한다.
이러한 LOG형 액정패널의 LOG형 신호라인들(26)은 도 3에 도시된 바와 같이 하부기판(2) 상에 게이트 금속으로 형성된다. 즉, LOG형 신호라인들(26)은 게이트라인들(20) 형성시 게이트라인들(20)과 동일한 금속으로 동시에 증착되어 패터닝된다. 예를 들어, LOG형 신호라인들(26)은 AlNd 등과 같은 게이트금속이 이용된다.
종래 액정표시장치의 LOG형 신호라인들(26)은 하부기판의 한정된 가장자리 영역에 동일금속으로 인접하게 형성된다. 이에 따라, LOG형 신호라인들은 상대적으로 큰 라인저항과 기생캐패시터를 포함하게 되어 높은 임피던스를 가지게 된다. 이 결과, LOG형 신호라인들(26) 사이에서 신호간섭 및 전자기적 차폐(Electro Magnetic Interference ; 이하 "EMI"라 함)가 발생하게 된다. 이로 인해 LOG형 신호라인들(26)을 통해 게이트 드라이브 IC(16)에 공급되는 게이트신호들의 신호왜곡이 발생하는 문제점이 있다.
따라서, 본 발명의 목적은 라인 온 글래스형 신호라인들 간의 신호간섭 및 전자기적 차폐현상을 방지할 수 있는 라인 온 글래스형 액정표시패널 및 그 제조 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 라인 온 글래스형 액정표시패널은 액정셀 매트릭스를 갖는 화상표시부와, 상기 화상표시부의 신호라인들을 구동하는 집적회로들에서 필요로 하는 구동신호들을 공급하는 라인 온 글래스형 신호라인들과,적어도 한 층의 절연막을 사이에 두고 상기 라인 온 글래스형 신호라인들 사이에 형성되며 상기 액정셀 구동시 기준전압이 되는 공통전압이 공급되는 더미라인을 구비하는 것을 특징으로 한다.
삭제
삭제
상기 목적을 달성하기 위하여, 본 발명에 따른 라인 온 글래스형 액정표시패널의 제조방법은 화상표시부의 외곽영역에 다수개의 라인 온 글래스형 신호라인을 형성하는 단계와, 상기 라인 온 글래스형 신호라인들을 덮도록 적어도 한 층의 절연막을 형성하는 단계와, 상기 액정셀 구동시 기준전압이 되는 공통전압이 공급되며 상기 적어도 한 층의 절연막 상에 상기 라인 온 글래스형 신호라인들 사이에 위치하는 더미라인을 형성하는 단계를 포함하는 것을 특징으로 한다.
삭제
삭제
상기 액정표시패널의 제조방법은 상기 화상표시부의 하부기판 상에 게이트라인들과 데이터라인들의 교차부에 박막트랜지스터를 형성하는 단계와, 상기 박막트랜지스터와 접속되는 화소전극을 형성하는 단계를 추가로 포함하는 것을 특징으로 한다.
상기 라인 온 글래스형 신호라인은 상기 게이트라인과 동일금속으로 형성되는 것을 특징으로 한다.
상기 더미라인은 상기 데이터라인과 동일금속으로 형성되는 것을 특징으로 한다.
상기 더미라인은 상기 화소전극과 동일금속으로 형성되는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 4 내지 도 6을 참조하여 이를 설명하기로 한다.
도 4는 본 발명의 실시 예에 따른 LOG형 액정패널에서 LOG형 신호라인군을 확대 도시한 평면도이다.
도 4를 참조하면, 본 발명에 따른 LOG형 액정표시패널은 LOG형 신호라인군(44)과, LOG형 신호라인군(44) 사이에 형성되는 적어도 하나 이상의 더미라인(60)을 구비한다.
LOG형 액정표시패널은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(66)과, 칼라필터 어레이가 형성된 상부기판(82)과, 하부기판(66)과 상부기판(82) 사이에 주입된 액정을 포함한다. 이러한 액정표시패널에는 게이트라인들(GL)과 데이터라인들(DL)의 교차영역마다 액정셀들로 구성되어 화상을 표시하는 화상표시영역이 마련된다. 화상표시영역의 외곽부에 위치하는 하부기판(66) 외곽영역에는 데이터라인(DL)으로부터 신장되는 데이터 패드들(50)과, 게이트라인(GL)으로부터 신장되는 게이트 패드들(48)이 위치하게 된다. 또한, 하부기판(42)의 외곽영역에는 게이트 드라이브 IC에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(44)이 위치하게 된다. 또한, 하부기판(66)의 외곽영역에는 데이터신호가 공급되는 데이터 패드들(50)과 함께 제1 데이터 TCP(도시하지 않음)와 접속되는 LOG형 데이터패드군(52)과, LOG형 데이터 패드군(52) 사이에 위치하는 제1 더미패드군(56)과, 게이트신호가 공급되는 게이트 패드들(48)과 함께 게이트 TCP(도시하지 않음)와 접속되는 LOG형 게이트패드군(54)과, LOG형 게이트패드군(54) 사이에 위치하는 제2 더미패드군(58)이 위치하게 된다.
LOG형 신호라인군(44)은 게이트 하이전압 신호(VGH), 게이트 로우전압 신호(VGL), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같이 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다.
더미라인(60)은 제1 더미패드군(56)과 제2 더미패드군(58)과 사이에 접속된다. 이 더미라인(60)은 LOG형 신호라인군(44) 사이에 액정셀(Clc) 구동시 기준전압이 되는 공통전압(VCOM)을 공급하는 공통전압신호(EVCOM)라인 또는 그라운드전압(GND)을 공급하는 그라운드 전압신호(EGND)라인으로 형성된다. 이러한 더미라인(60)은 도 5 및 도 6에 도시된 바와 같이 적어도 한층의 절연막을 사이에 두고 LOG형 신호라인(44)과 다른 층에 형성된다. 즉, 더미라인(60)은 도 5에 도시된 바와 같이 게이트절연막(70)을 사이에 두고 LOG형 신호라인군(44) 사이에 데이터금속층으로 형성되거나 도 6에 도시된 바와 같이 게이트절연막(70)과 보호막(72)을 사이에 두고 LOG형 신호라인군(44) 사이에 투명금속층으로 형성된다.
한편, LOG형 신호라인군(44) 중 공통전압을 공급하는 공통전압신호(VCOM)라인 및 더미라인(60) 중 공통전압을 공급하는 공통전압신호라인(EVCOM) 중 적어도 어느 하나는 Ag 도트(80)를 통하여 상부기판(82) 상에 전면 증착된 공통전극에 공통전압신호를 공급한다.
이와 같이, 더미라인들(60)은 적어도 한 층의 절연막을 사이에 두고 LOG형 신호라인군(44) 사이에 형성된다. 이에 따라, 더미라인들(60)과 LOG형 신호라인군(44) 사이에는 캐패시터(C)가 형성된다. 이렇게 더미라인들(60)이 LOG형 신호라인군(44)과 캐패시터(C)를 형성하여 LOG형 신호라인군(44)으로부터의 고주파 성분인 EMI 신호를 바이패스시킴으로써 EMI가 현저히 감소하게 되며 신호간섭을 방지할 수 있다.
도 5는 본 발명에 따른 LOG형 신호라인군과 더미라인들을 나타내는 도면으로써, 이를 참조하여 LOG형 신호라인군과 더미라인들과 하부기판의 박막트랜지스터 어레이 제조공정을 설명하면 다음과 같다.
하부기판(42) 상에 게이트금속이 증착된 후 패터닝됨으로써 박막트랜지스터의 게이트전극, 게이트라인들, 게이트패드들을 포함하는 게이트패턴과 함께 LOG형 신호라인군(44)과 제2 더미패드가 형성된다. 그 다음, 이들을 전면 덮도록 제1 절연물질이 전면 증착됨으로써 게이트절연막(70)이 형성된다. 이 게이트절연막(70) 상에 제1 및 제2 반도체층이 증착된 후 패터닝됨으로써 박막트트랜지스터의 활성층 및 오믹접촉층이 형성한다. 이어서, 하부기판(42) 상에 데이터금속층이 증착된 후 패터닝됨으로써 박막트랜지스터의 소스전극, 드레인전극, 데이터라인들, 데이터패드들과 함께 더미라인(60)이 형성된다. 그런 다음, 이들을 전면 덮도록 제2 절연물질이 전면 증착되어 패터닝됨으로써 접촉홀을 갖는 보호막(72)이 형성된다. 마지막으로 보호막(72) 상에 투명도전성물질이 증착된 후 패터닝됨으로써 화소전극이 형성된다.
도 6은 본 발명에 따른 LOG형 신호라인군과 더미라인들의 다른 형태를 나타내는 도면으로써, 이를 참조하여 LOG형 신호라인군과 더미라인들과 하부기판의 박막트랜지스터 어레이 제조공정을 설명하면 다음과 같다.
하부기판(42) 상에 게이트금속층이 증착된 후 패터닝됨으로써 박막트랜지스터의 게이트전극, 게이트라인들, 게이트패드들을 포함하는 게이트패턴과 함께 LOG형 신호라인들(44)과 제2 신호간섭방지패드를 형성한다. 그 다음, 이들을 전면 덮도록 제1 절연물질을 전면 증착하여 게이트절연막(70)이 형성된다. 게이트절연막(70) 상에 제1 및 제2 반도체층이 증착된 후 패터닝됨으로써 박막트랜지스터의 활성층 및 오믹접촉층이 형성한다. 이어서, 하부기판(42) 상에 데이터금속층이 증착된 후 패터닝됨으로써 박막트랜지스터의 소스전극, 드레인전극, 데이터라인들, 데이터패드들이 형성된다. 그런 다음, 이들을 전면 덮도록 제2 절연물질이 전면 증착되어 패터닝됨으로써 접촉홀을 갖는 보호막(72)이 형성된다. 마지막으로 보호막(72) 상에 투명도전물질이 증착된 후 패터닝됨으로써 화소전극과 함께 더미라인(60)이 형성된다.
상술한 바와 같이, 본 발명에 따른 LOG형 액정표시패널은 LOG형 신호라인군 사이에 공통전압 또는 그라운드전압신호를 전송하는 더미라인이 형성된다. 이 더미라인에 의해 LOG형 신호라인간의 신호간섭 및 EMI현상이 방지된다. 이에 따라, LOG형 신호라인을 통해 게이트 드라이브 IC에 공급되는 구동신호의 왜곡을 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
도 1은 종래의 라인 온 글래스형 액정표시장치의 구성을 개략적으로 도시한 평면도.
도 2는 도 1에 도시된 라인 온 글래스형 액정패널의 신호라인군을 확대도시한 평면도.
도 3은 도 2에 도시된 라인 온 글래스형 신호라인을 "Ⅰ-Ⅰ'"선을 따라 절단하여 도시한 단면도.
도 4는 본 발명의 실시 예에 따른 라인 온 글래스형 액정패널의 신호라인군을 확대도시한 평면도.
도 5는 도 4에서 선 "Ⅱ-Ⅱ'"을 따라 절취한 라인 온 글래스형 신호라인군과 더미라인을 나타내는 단면도.
도 6은 도 4에서 선 "Ⅱ-Ⅱ'"을 따라 절취한 라인 온 글래스형 신호라인군과 더미라인의 다른 형태를 나타내는 단면도.
< 도면의 주요 부분에 대한 부호의 설명 >
1 : 액정패널 2,66 : 하부기판
4,82 : 상부기판 6 : 화상표시부
8 : 데이터 TCP 10 : 데이터 드라이브 IC
12 : 데이터 PCB 14 : 게이트 TCP
16 : 게이트 드라이브 IC 18 : 데이터라인
20 : 게이트라인 22 : 게이트 구동신호 전송군
24 : 데이터 TCP 입력패드 25 : 데이터 TCP 출력패드
26,44 : LOG형 신호라인 21,31,70,72 : 절연층
60 : 더미라인

Claims (10)

  1. 액정셀 매트릭스를 갖는 화상표시부와,
    상기 화상표시부의 신호라인들을 구동하는 집적회로들에서 필요로 하는 구동신호들을 공급하는 라인 온 글래스형 신호라인들과,
    적어도 한 층의 절연막을 사이에 두고 상기 라인 온 글래스형 신호라인들 사이에 형성되며 상기 액정셀 구동시 기준전압이 되는 공통전압이 공급되는 더미라인을 구비하는 것을 특징으로 하는 액정표시패널 .
  2. 삭제
  3. 삭제
  4. 화상표시부의 외곽영역에 다수개의 라인 온 글래스형 신호라인을 형성하는 단계와,
    상기 라인 온 글래스형 신호라인들을 덮도록 적어도 한 층의 절연막을 형성하는 단계와,
    상기 액정셀 구동시 기준전압이 되는 공통전압이 공급되며 상기 적어도 한 층의 절연막 상에 상기 라인 온 글래스형 신호라인들 사이에 위치하는 더미라인을 형성하는 단계를 포함하는 것을 특징으로 하는 라인 온 글래스형 액정표시패널의 제조방법.
  5. 삭제
  6. 삭제
  7. 제 4 항에 있어서,
    상기 화상표시부의 하부기판 상에 게이트라인들과 데이터라인들의 교차부에 박막트랜지스터를 형성하는 단계와,
    상기 박막트랜지스터와 접속되는 화소전극을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정표시패널의 제조방법.
  8. 제 7 항에 있어서,
    상기 라인 온 글래스형 신호라인은 상기 게이트라인과 동일금속으로 형성되는 것을 특징으로 하는 액정표시패널의 제조방법.
  9. 제 8 항에 있어서,
    상기 더미라인은 상기 데이터라인과 동일금속으로 형성되는 것을 특징으로 하는 액정표시패널의 제조방법.
  10. 제 8 항에 있어서,
    상기 더미라인은 상기 화소전극과 동일금속으로 형성되는 것을 특징으로 하는 액정표시패널의 제조방법.
KR10-2002-0078376A 2002-12-10 2002-12-10 라인 온 글래스형 액정표시패널 및 그 제조방법 KR100487358B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2002-0078376A KR100487358B1 (ko) 2002-12-10 2002-12-10 라인 온 글래스형 액정표시패널 및 그 제조방법
US10/669,371 US8373837B2 (en) 2002-12-10 2003-09-25 Liquid crystal display panel of line-on glass type to prevent signal interference between line-on glass signal lines and method of fabricating the same
CNB2003101032764A CN100405137C (zh) 2002-12-10 2003-11-04 玻璃上直接布线型液晶显示板及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0078376A KR100487358B1 (ko) 2002-12-10 2002-12-10 라인 온 글래스형 액정표시패널 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20040050524A KR20040050524A (ko) 2004-06-16
KR100487358B1 true KR100487358B1 (ko) 2005-05-03

Family

ID=32464574

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0078376A KR100487358B1 (ko) 2002-12-10 2002-12-10 라인 온 글래스형 액정표시패널 및 그 제조방법

Country Status (3)

Country Link
US (1) US8373837B2 (ko)
KR (1) KR100487358B1 (ko)
CN (1) CN100405137C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9401122B2 (en) 2010-06-15 2016-07-26 Samsung Display Co., Ltd. Display panel

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7255891B1 (en) * 2003-02-26 2007-08-14 Advanced Cardiovascular Systems, Inc. Method for coating implantable medical devices
KR101136207B1 (ko) * 2004-06-28 2012-04-17 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판 및 그 제조 방법
KR101100888B1 (ko) * 2005-08-04 2012-01-02 삼성전자주식회사 유기 발광 표시 장치용 구동 필름, 구동 패키지 및 이를포함하는 유기 발광 표시 장치
TWI345090B (en) * 2006-04-07 2011-07-11 Chimei Innolux Corp Tft substrate and method for reducing interference between metal lines
KR100884998B1 (ko) 2007-08-29 2009-02-20 엘지디스플레이 주식회사 액정 표시 장치의 데이터 구동 장치 및 방법
KR101427587B1 (ko) * 2008-01-25 2014-08-07 삼성디스플레이 주식회사 액정패널유닛, 디스플레이장치 및 그 제조방법
KR101500680B1 (ko) * 2008-08-29 2015-03-10 삼성디스플레이 주식회사 표시 장치
JP5452290B2 (ja) * 2010-03-05 2014-03-26 ラピスセミコンダクタ株式会社 表示パネル
JP5267549B2 (ja) * 2010-12-27 2013-08-21 ブラザー工業株式会社 画像形成装置
KR20120107176A (ko) * 2011-03-21 2012-10-02 삼성전자주식회사 데이터 저장 장치 및 그의 제조 방법
CN103091920B (zh) * 2013-01-25 2016-03-23 北京京东方光电科技有限公司 一种阵列基板及其驱动方法、显示装置
KR102113526B1 (ko) 2013-12-24 2020-05-21 엘지디스플레이 주식회사 영상 표시장치 및 그 제조방법
KR102223125B1 (ko) 2014-03-27 2021-03-05 삼성디스플레이 주식회사 데이터 구동부 및 이를 구비한 표시 장치
KR102367137B1 (ko) * 2014-03-27 2022-02-25 삼성디스플레이 주식회사 데이터 구동부 및 이를 구비한 표시 장치
KR102445772B1 (ko) * 2017-08-02 2022-09-21 엘지디스플레이 주식회사 표시 패널

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03239225A (ja) * 1990-02-16 1991-10-24 Sanyo Electric Co Ltd 液晶表示装置
JPH0611684A (ja) * 1992-06-25 1994-01-21 Sharp Corp 液晶表示装置
KR940015578A (ko) * 1992-12-14 1994-07-21 오평희 액정표시소자 및 구동방법
JPH1184427A (ja) * 1997-09-11 1999-03-26 Semiconductor Energy Lab Co Ltd 液晶表示装置の駆動回路
KR19990024956A (ko) * 1997-09-09 1999-04-06 구자홍 Cog방식의 액정표시장치 패널의 배선구조 및 배선방법
JP2002049330A (ja) * 2000-07-31 2002-02-15 Seiko Epson Corp 電気光学装置及びそれを有する電子機器並びに投射型表示装置
KR20030057078A (ko) * 2001-12-28 2003-07-04 엘지.필립스 엘시디 주식회사 액정 표시 장치용 어레이 기판

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6397919A (ja) * 1986-10-15 1988-04-28 Seiko Epson Corp 液晶パネル
JP2780543B2 (ja) * 1991-11-06 1998-07-30 日本電気株式会社 液晶表示基板及び液晶表示装置
KR950010661B1 (ko) * 1992-11-07 1995-09-21 엘지전자주식회사 티에프티 엘씨디(tft-lcd)용 신호선 제조방법 및 구조
KR100264161B1 (ko) * 1997-09-23 2000-08-16 구본준 바이패스 캐패시터 실장형 액정패널
US6052171A (en) * 1998-03-05 2000-04-18 Sharp Kabushiki Kaisha Liquid crystal display with electrically connected integrated circuits and opposite voltage line between input and output wirings
US6922226B2 (en) * 1999-12-31 2005-07-26 Lg. Philips Lcd Co. Ltd. Liquid crystal display device implementing improved electrical lines and the fabricating method
KR100633315B1 (ko) * 2000-06-01 2006-10-11 엘지.필립스 엘시디 주식회사 축적용량방식용 액정표시장치의 공통전극 배선과,횡전계모드용 액정표시장치의 스토리지전극 배선의 구조
KR100604271B1 (ko) * 2000-10-16 2006-07-24 엘지.필립스 엘시디 주식회사 액정 표시소자
US20020180686A1 (en) * 2001-05-31 2002-12-05 Fujitsu Limited Liquid crystal display device having a drive IC mounted on a flexible board directly connected to a liquid crystal panel
KR100831300B1 (ko) * 2001-12-20 2008-05-22 엘지디스플레이 주식회사 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100864501B1 (ko) * 2002-11-19 2008-10-20 삼성전자주식회사 액정 표시 장치

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03239225A (ja) * 1990-02-16 1991-10-24 Sanyo Electric Co Ltd 液晶表示装置
JPH0611684A (ja) * 1992-06-25 1994-01-21 Sharp Corp 液晶表示装置
KR940015578A (ko) * 1992-12-14 1994-07-21 오평희 액정표시소자 및 구동방법
KR19990024956A (ko) * 1997-09-09 1999-04-06 구자홍 Cog방식의 액정표시장치 패널의 배선구조 및 배선방법
JPH1184427A (ja) * 1997-09-11 1999-03-26 Semiconductor Energy Lab Co Ltd 液晶表示装置の駆動回路
JP2002049330A (ja) * 2000-07-31 2002-02-15 Seiko Epson Corp 電気光学装置及びそれを有する電子機器並びに投射型表示装置
KR20030057078A (ko) * 2001-12-28 2003-07-04 엘지.필립스 엘시디 주식회사 액정 표시 장치용 어레이 기판

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9401122B2 (en) 2010-06-15 2016-07-26 Samsung Display Co., Ltd. Display panel

Also Published As

Publication number Publication date
US8373837B2 (en) 2013-02-12
KR20040050524A (ko) 2004-06-16
US20040108985A1 (en) 2004-06-10
CN100405137C (zh) 2008-07-23
CN1506720A (zh) 2004-06-23

Similar Documents

Publication Publication Date Title
KR100487358B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
US20070164948A1 (en) Liquid crystal display
KR100800318B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100847812B1 (ko) 라인 온 글래스형 액정표시패널
KR100949496B1 (ko) 라인 온 글래스형 액정표시장치 및 그 제조방법
WO2005036653A1 (en) Thin film transistor, thin film transistor array panel, and display device
KR100831300B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100843955B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR100843478B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR101212156B1 (ko) 라인 온 글래스형 액정표시장치 및 그 제조방법
KR101060772B1 (ko) 라인 온 글래스형 액정표시장치
KR101073248B1 (ko) 액정표시장치
KR100806970B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR101033119B1 (ko) 라인 온 글래스형 액정표시장치
KR101048705B1 (ko) 라인 온 글래스형 액정표시소자 및 그 제조방법
KR100912693B1 (ko) 액정표시장치
KR100855493B1 (ko) 라인 온 글래스형 액정표시장치 및 그 제조방법
KR100834166B1 (ko) 액정표시패널 및 그 제조 방법
KR20050001063A (ko) 액정표시장치
KR20050100497A (ko) 액정표시장치 및 이의 제조방법
KR20080104636A (ko) 액정표시장치의 박막트랜지스터 기판 및 이의 형성방법
KR20040062132A (ko) 액정 표시패널 및 그 제조방법, 이를 구비한 액정 표시장치
KR20080057913A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170320

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190318

Year of fee payment: 15