KR100480168B1 - 플라즈마 디스플레이 패널의 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동방법 Download PDF

Info

Publication number
KR100480168B1
KR100480168B1 KR10-2002-0030605A KR20020030605A KR100480168B1 KR 100480168 B1 KR100480168 B1 KR 100480168B1 KR 20020030605 A KR20020030605 A KR 20020030605A KR 100480168 B1 KR100480168 B1 KR 100480168B1
Authority
KR
South Korea
Prior art keywords
scan line
pixel
electrode
pixels
subpixels
Prior art date
Application number
KR10-2002-0030605A
Other languages
English (en)
Other versions
KR20030092782A (ko
Inventor
김중균
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0030605A priority Critical patent/KR100480168B1/ko
Publication of KR20030092782A publication Critical patent/KR20030092782A/ko
Application granted granted Critical
Publication of KR100480168B1 publication Critical patent/KR100480168B1/ko

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B02CRUSHING, PULVERISING, OR DISINTEGRATING; PREPARATORY TREATMENT OF GRAIN FOR MILLING
    • B02BPREPARING GRAIN FOR MILLING; REFINING GRANULAR FRUIT TO COMMERCIAL PRODUCTS BY WORKING THE SURFACE
    • B02B3/00Hulling; Husking; Decorticating; Polishing; Removing the awns; Degerming
    • B02B3/12Hulling; Husking; Decorticating; Polishing; Removing the awns; Degerming by means of fluid
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B02CRUSHING, PULVERISING, OR DISINTEGRATING; PREPARATORY TREATMENT OF GRAIN FOR MILLING
    • B02BPREPARING GRAIN FOR MILLING; REFINING GRANULAR FRUIT TO COMMERCIAL PRODUCTS BY WORKING THE SURFACE
    • B02B7/00Auxiliary devices

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화질을 향상시킴과 아울러 고해상도를 얻을 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널의 구동방법은 제1 서브필드 동안, 상기 제 1및 제 2픽셀이 i(i는 정수) 번째 주사라인, i+1 번째 주사라인 및 i+2 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계와; 제2 서브필드 동안, 상기 제 1 및 제 2픽셀이 상기 i+1 번째 주사라인, 상기 i+2 번째 주사라인 및 i+3 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계와; 제3 서브필드 동안, 상기 제 1 및 제 2픽셀이 상기 i+2 번째 주사라인, 상기 i+3 번째 주사라인 및 i+4 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계를 포함한다.

Description

플라즈마 디스플레이 패널의 구동방법{DRIVING METHOD OF PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널의 구동방법에 관한 것으로 특히, 화질을 향상시킴과 아울러 고해상도를 얻을 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 이러한 평판표시장치는 액정표시장치(Liquid Crystal Display : LCD), 전계 방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel : PDP) 및 일렉트로 루미네센스(Electro-Luminescence : EL) 표시장치 등이 있다.
이중 PDP는 기체방전을 이용한 표시소자로서 대형패널의 제작이 용이하다는 장점이 있다. PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 제 1전극(12Y) 및 제 2전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다.
제 1 및 제 2전극(12Y,12Z)은 방전셀로부터 공급되는 빛을 투과하기 위하여 투명물질로 형성된다. 제 1전극(12Y)과 제 2전극(12Z)의 배면에는 금속물질로 형성된 버스전극(13Y,13Z)이 제 1 및 제 2전극(12Y,12Z)과 나란하게 형성된다. 이와 같은 버스전극(13Y,13Z)은 높은 저항값을 가지는 제 1 및 제 2전극(12Y,12Z)에 구동신호를 공급하기 위하여 이용된다.
제 1전극(12Y)과 제 2전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다. 상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22) 및 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 제 1전극(12Y) 및 제 2전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 가스방전을 위해 He, Ne, Ar, Kr, Xe등의 불활성 가스, 이들의 조합으로 이루어진 방전가스 또는 방전에 의해 자외선을 발생시킬 수 있는 엑시머 가스가 주입된다.
이와 같은 종래의 PDP에서 제 1전극(12Y) 및 제 2전극(12Z)은 도 2와 같이 방전셀들 각각에서 서로 대향되도록 설치된다. 제 1전극(12Y)에는 리셋펄스, 스캔펄스 및 제 1서스테인펄스가 공급된다. 제 2전극(12Y)에는 제 2서스테인펄스가 공급된다.
제 1전극(12Y)에 리셋펄스가 공급될 때 방전셀들이 초기화된다. 제 1전극(12Y)에 스캔펄스가 공급될 때 어드레스전극(20X)에는 스캔펄스에 동기되는 데이터펄스가 공급된다. 이때, 스캔펄스 및 데이터펄스가 공급된 방전셀들에서는 어드레스 방전이 일어난다.
방전셀들에서 어드레스 방전이 발생된 후 제 1전극(12Y) 및 제 2전극(12Z)에 교번적으로 제 1 및 제 2서스테인펄스가 공급된다. 제 1전극(12Y) 및 제 2전극(12Z)에 제 1 및 제 2서스테인펄스가 공급되면 어드레스 방전이 일어난 방전셀들에서 서스테인 방전이 일어난다. 이와 같은 서스테인 방전은 계조값에 따라 방전시간이 결정되고, 이에 따라 계조값에 따른 화상이 표시된다.
한편, 종래의 제 1전극(12Y) 및 제 2전극(12Z)은 방전셀들에서 넓은 면적을 가지고 서로 대향되게 형성된다. 이와 같이, 제 1전극(12Y) 및 제 2전극(12Z)이 넓은 면적을 가지면 많은 전력이 소비되고, 이에 따라 PDP의 방전효율이 저하된다.
이와같은 단점을 극복하기 위하여 도 3과 같은 PDP가 제안되었다.
도 3을 참조하면, 종래의 다른 PDP는 상/하로 서로 인접되게 위치되어 있는 방전셀들이 하나의 픽셀을 형성하는 델타형 구조를 갖는다. 다시 말하여, 종래의 다른 PDP는 제 n(n은 정수)라인에 위치되는 R 서브픽셀 및 B서브픽셀과 제 n+1 또는 n-1라인과 위치되는 G서브픽셀이 하나의 픽셀을 형성한다.
이와 같은 종래의 다른 PDP는 어드레스전극(30X)과, 어드레스전극과(30X)과 교차되는 방향으로 설치되는 제 1 및 제 2버스전극(32Y,32Z)과, 제 1버스전극(32Y)으로부터 신장되는 제 1전극(34Y)과, 제 2버스전극(32Z)으로부터 신장되는 제 2전극(34Z)을 구비한다.
제 1전극(34Y)은 제 1버스전극(32Y)의 제 1 및 제 2측에서 교번적으로 신장된다. 다시 말하여, n번째 어드레스전극(30X)과 교차되는 제 1전극(34Y)이 제 1버스전극(32Y)의 제 1측에서 신장되었다면, n+1번째 어드레스전극(30X)과 교차되는 제 1전극(34Y)은 제 1버스전극(32Y)의 제 2측에서 신장된다.
제 2전극(34Z)은 제 1전극(34Y)과 마찬가지로 제 2버스전극(32Z)의 제 1 및 제 2측에서 교번적으로 신장되어 형성된다. 이때, 제 2전극(34Z)은 제 1전극(34Y)과 대향되도록 형성된다. 다시 말하여, n번째 어드레스전극(30X)과 교차되는 제 1전극(34Y)이 제 1버스전극(32Y)의 제 1측에서 신장되었다면, n번째 어드레스전극(30X)과 교차되는 제 2전극(34Z)은 제 2버스전극(32Z)의 제 2측에서 신장된다.
이와 같은 종래의 다른 PDP는 방전셀이 형성되는 부분에만 제 1 및 제 2전극(34Y,34Z)이 형성되기 때문에 전극의 길이를 충분히 길게 유지하면서도 총 면적을 줄일 수 있다. 따라서, 제 1 및 제 2전극(34Y,34Z)의 면적이 줄어드는 만큼 소비전력이 감소하고, 이에 따라 방전효율이 향상된다.
도 4는 본 발명의 다른 실시예에 따른 PDP에 사용되는 격벽 구조를 나타내는 도면이다.
도 4를 참조하면, 본 발명의 다른 실시예에 의한 PDP에 사용되는 격벽(42)은 버스전극들(32Y,32Z)과 나란하게 형성되는 다수의 제 1격벽(36)과, 제 1격벽(36)들의 사이에 어드레스전극(30X)과 나란하게 형성되는 제 2격벽(38)을 구비한다. 즉, 본 발명의 다른 실시예에서는 델타형 격벽이 사용되게 된다.
불투명 금속으로 형성된 버스전극들(32Y,32Z)은 방전셀(40)들에서 생성된 가시광선을 차단하지 않도록 제 1격벽(36)과 중첩되게 설치된다. 버스전극들(32Y,32Z)들로부터 신장된 제 1 및 제 2전극(34Y,34Z)은 제 1 및 제 2격벽(36,38)에 의하여 형성된 방전셀(40)에 설치된다.
도 5는 PDP의 픽셀 중심을 나타내는 도면이다.
도 5를 참조하면, PDP의 픽셀 중심은 2개의 서브픽셀(R,B) 사이에 위치된다. 다시 말하여, 픽셀을 이루는 3개의 서브픽셀(R,G,B)의 중심부를 연결하면 삼각형 형태로 나타나고, 이 삼각형의 무게중심은 2개의 서브픽셀(R,B) 사이에 위치되게 된다. 따라서, 종래의 다른 실시예에 의한 PDP에서는 픽셀의 중심이 2개의 서브필셀(R,B) 쪽으로 치우치게 된다.
이와 같이 픽셀의 중심이 2개의 서브필셀(R,B) 쪽으로 치우치게 되면 도 6과 같이 수평방향에서 픽셀의 중심이 지그재그 형태로 위치되게 된다. 즉, 수평방향에서 픽셀의 중심이 일치되지 않고, 이에 따라 화질의 저하가 발생되게 된다. 마찬가지로, 대각선방향(사선방향) 으로도 픽셀의 중심이 직선적으로 위치되지 않기 때문에 화질의 저하가 발생된다. 특히, 이러한 화질의 저하현상은 직선 및/또는 사선이 다수 표현되는 화상에서 크게 나타나게 된다.
아울러, 종래의 PDP에서는 픽셀의 중심이 2개의 주사라인당 하나의 수평라인으로 나타나게 된다. 따라서, 종래의 다른 실시예에 의한 PDP에서는 고해상도의 화질을 구현하기 곤란하다.
따라서, 본 발명의 목적은 화질을 향상시킴과 아울러 고해상도를 얻을 수 있도록 한 PDP의 구동방법을 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명에 따른 PDP의 구동방법은 4 개의 서브픽셀들이 포함되고 상기 4 개의 서브픽셀들 사이에 픽셀 중심이 위치하는 제 1픽셀과, 5 개의 서브픽셀들이 포함되고 상기 5 개의 서브픽셀들 사이에 픽셀 중심이 위치하는 제 2픽셀이 배치되고 델타형 격벽을 가지는 PDP를 다수의 서브필드로 시분할하여 구동하는 방법에 있어서, 제1 서브필드 동안, 상기 제 1및 제 2픽셀이 i(i는 정수) 번째 주사라인, i+1 번째 주사라인 및 i+2 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계와; 제2 서브필드 동안, 상기 제 1 및 제 2픽셀이 상기 i+1 번째 주사라인, 상기 i+2 번째 주사라인 및 i+3 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계와; 제3 서브필드 동안, 상기 제 1 및 제 2픽셀이 상기 i+2 번째 주사라인, 상기 i+3 번째 주사라인 및 i+4 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계를 포함한다.
삭제
삭제
삭제
삭제
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 7a 내지 도 10을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 7a는 본 발명의 실시예에 따른 PDP의 픽셀중심을 나타내는 도면이다.
도 7a를 참조하면, 본 발명의 실시예에 따른 PDP는 3개의 주사라인에 하나의 제 1픽셀이 위치되게 된다. 제 1픽셀은 제 n(n은 정수)주사라인(n (주사라인은 제 1전극라인이 된다.))에 배치된 G서브픽셀(G0)과, 제 n+1주사라인(n+1)에 배치된 R서브픽셀(R) 및 B서브픽셀(B)과, 제 n+2주사라인(n+2)에 배치된 G서브픽셀(G1)을 구비한다.
제 n+1주사라인(n+1)에 배치된 R서브픽셀(R)은 제 j어드레스전극(j(j는 0이상의 정수)과 중첩된다. 제 n+1주사라인(n+1)에 배치된 B서브픽셀(B)은 제 j+2어드레스전극(j+2)과 중첩된다. 제 n주사라인(n) 및 제 n+2주사라인(n+2)에 배치된 G서브픽셀(G0,G1)은 j+1어드레스전극(j+1)과 중첩된다.
이와 같은 제 1픽셀의 픽셀중심은 R 및 B서브픽셀(B)의 사이에 중심부에 위치되게 된다. 다시 말하여, 제 1픽셀을 이루는 4개의 서브픽셀(R,G,B)의 중심부를 이으면 마름모꼴 형태가 되고, 이 마름모꼴의 중심은 R 및 B서브픽셀(R,B)의 사이에 위치된다. 그리고, 제 1픽셀에 포함되어 동일한 색을 표시하는 2개의 G서브픽셀(G0,G1)에는 동일한 휘도가 표시될 수 있도록 동일한 데이터가 공급된다.
한편, 제 1픽셀의 좌/우에는 도 7b와 같은 제 2픽셀이 위치된다. 제 2픽셀은 제 n주사라인(n)에 배치된 R서브픽셀(R0) 및 B서브픽셀(B0)과, 제 n+1주사라인(n+1)에 배치된 G서브픽셀(G)과, 제 n+2주사라인(n+2)에 배치된 R서브픽셀(R1) 및 B서브픽셀(B1)을 구비한다.
제 n주사라인(n)에 배치된 R서브픽셀(R0)은 제 j어드레스전극(j)과 중첩되고, 제 n주사라인(n)에 배치된 B서브픽셀(B0)은 제 j+2어드레스전극(j+2)과 중첩된다. 제 n+1주사라인(n+1)에 배치된 G서브픽셀(G)은 제 j+1어드레스전극(j+1)과 중첩된다. 제 n+2주사라인(n+2)에 배치된 R서브픽셀(R1)은 제 j어드레스전극(j)과 중첩되고, 제 n+2주사라인(n+2)에 배치된 B서브픽셀(B1)은 제 j+2어드레스전극(j+2)과 중첩된다.
이와 같이 제 2픽셀은 5개의 서브픽셀(R0,B0,G,R1,B1)로 이루워지고 픽셀중심은 G서브픽셀(G)의 중심부에 위치된다. 다시 말하여, R0서브픽셀(R0), B0서브픽셀(B0) 및 G서브픽셀(G)은 역삼각형 형태를 가지고, 이 역삼각형의 꼭지점은 G서브픽셀(G)의 중심부에 위치된다. 또한, R1서브픽셀(R1), B1서브픽셀(B1) 및 G서브픽셀(G)은 정삼각형 형태를 가지고, 이 정삼각형의 꼭지점은 G서브픽셀(G)의 중심부에 위치된다.
따라서, 제 2픽셀의 픽셀중심은 정삼각형 및 역삼각형의 꼭지점이 만나는 G서브픽셀(G)의 중심부에 위치된다. 한편, 제 2픽셀에 포함되어 동일한 색을 표시하는 R0 및 R1서브픽셀에는 동일한 데이터가 공급된다. 마찬가지로, 제 2픽셀에 포함되어 동일한 색을 표시하는 B0 및 B1서브픽셀에도 동일한 데이터가 공급된다.
이와 같은 제 1 및 제 2픽셀은 도 8과 같이 수평방향으로 서로 인접되게 배치된다. 이때, 제 1픽셀 및 제 2픽셀의 픽셀중심은 수평방향에서 직선적으로 일치된다. 다시 말하여, 본 발명의 실시예에 의한 PDP에서는 수평방향 및 사선방향에서 픽셀의 중심이 직선적으로 일치되고, 이에 따라 화질을 향상된다.
도 9a 내지 도 9c는 본 발명의 실시예에 의한 PDP의 서브필드를 나타내는 도면이다.
도 9a를 참조하면, 본 발명의 실시예에 의한 i(i는 1,4,7,10,13,16,19,…) 번째 서브필드에서는 제 n-3주사라인(n-3), 제 n주사라인(n) 및 제 n+3주사라인(n+3)에 픽셀중심이 위치되게 된다. 즉, 제 i번째 서브필드에서는 제 n-3주사라인(n-3)과 인접되게 배치되어 있는 n-4주사라인(n-4) 및 n-2주사라인(n-2)에 걸쳐 배치되어 있는 서브픽셀들이 제 1픽셀 또는 제 2픽셀을 이루도록 구동된다.
삭제
마찬가지로, 제 i번째 서브필드에서는 제 n주사라인(n)과 인접되게 배치되어 있는 제 n-1주사라인(n-1) 및 제 n+1주사라인(n+1)에 배치되어 있는 서브픽셀들이 제 1픽셀 또는 제 2픽셀을 이루도록 구동된다.
한편, 도 9b와 같이 제 i+1번째 서브필드에서는 제 1 및 제 2픽셀의 위치가 바뀌고 제 n-2주사라인(n-2), 제 n+1주사라인(n+1)에 제 1 및 2픽셀들의 픽셀중심이 위치되게 된다. 즉, i+1번째 서브필드에서는 제 n-2주사라인(n-2)과 인접되게 배치되어 있는 n-3주사라인(n-3) 및 n-1주사라인(n-12)에 걸쳐 배치되어 있는 서브픽셀들이 제 1픽셀 또는 제 2픽셀을 이루도록 구동된다.
마찬가지로, 제 i+1번째 서브필드에서는 제 n+1주사라인(n+)과 인접되게 배치되어 있는 제 n주사라인(n) 및 제 n+2주사라인(n+2)에 배치되어 있는 서브픽셀들이 제 1픽셀 또는 제 2픽셀을 이루도록 구동된다. 이를 제 i번째 서브필드와 비교해 보면 제 i+1번째 서브필드에서는 픽셀중심이 i번째 서브필드보다 한 주사라인씩 아래로 이동되게 된다.
또한, 도 9c와 같이 i+2번째 서브필드에서는 제 1 및 2픽셀의 위치가 다시 바뀌고 제 n-1주사라인(n-1), 제 n+2주사라인(n+2)에 제1 및 2픽셀들의 픽셀중심이 위치되게 된다. 즉, i+2번째 서브필드에서는 제 n-1주사라인(n-1)과 인접되게 배치되어 있는 n-2주사라인(n-2) 및 n주사라인(n)에 배치되어 있는 서브픽셀들이 제 1픽셀 또는 제 2픽셀을 이루도록 구동된다.
마찬가지로, 제 i+2번째 서브필드에서는 제 n+2주사라인(n+2)과 인접되게 배치되어 있는 제 n+1주사라인(n+1) 및 제 n+3주사라인(n+3)에 배치되어 있는 서브픽셀들이 제 1픽셀 또는 제 2픽셀을 이루도록 구동된다. 이를 제 i+1번째 서브필드와 비교해 보면 제 i+2번째 서브필드에서는 픽셀중심이 i+2번째 서브필드보다 한 주사라인씩 아래로 이동되게 된다.
이와 같은 i, i+1 및 i+2번째 서브필드는 한 프레임동안 소정횟수 반복되게 PDP에 공급된다. 한편, 본 발명의 PDP의 구동방법의 한 프레임에는 모든 주사라인에 픽셀중심이 위치되도록 적어도 3개 이상의 서브필드를 포함하게 된다. 한편, 도 9a 내지 도 9b와 같이 제 1 및 2픽셀들의 위치가 바뀌면서 구동하는 경우에, 패널의 셀 구조에는 변함이 없고 데이터전압만 각 서브필드들에서 다르게 공급하여 제1 및 제2 픽셀의 위치를 한 주사라인씩 이동시키면서 픽셀들을 구동한다. 예컨대, 도 9a와 같은 i 번째 서브필드에서는 n-4주사라인(n-4), n-3주사라인(n-3) 및 n-2주사라인(n-2)이 선택될 때, j-3 번째 어드레스전극(j-3)에 제1 픽셀의 R 데이터, j-2 번째 어드레스전극(j-2)에 제1 픽셀의 G 데이터, j-1 번째 어드레스전극(j-1)에 제1 픽셀의 B 데이터를 각각 인가한다. 이어서, 도 9b와 같은 i+1 번째 서브필드에서는 n-3주사라인(n-3), n-2주사라인(n-2) 및 n-1주사라인(n-1)이 선택될 때, j-3 번째 어드레스전극(j-3)에 제2 픽셀의 R 데이터, j-2 번째 어드레스전극(j-2)에 제2 픽셀의 G 데이터, j-1 번째 어드레스전극(j-1)에 제2 픽셀의 B 데이터를 각각 인가한다. 그리고 도 9c와 같은 i+2 번째 서브필드에서는 n-2주사라인(n-2), n-1주사라인(n-1) 및 n주사라인(n)이 선택될 때, j-3 번째 어드레스전극(j-3)에 제1 픽셀의 R 데이터, j-2 번째 어드레스전극(j-2)에 제1 픽셀의 G 데이터, j-1 번째 어드레스전극(j-1)에 제1 픽셀의 B 데이터를 각각 인가한다.
이와 같이 i, i+1 및 i+2번째 서브필드가 반복되게 구동되면 픽셀중심이 도 10과 같이 한 프레임내에서 모든 주사라인마다 위치되게 된다. 다시 말하여, 본 발명에서는 3개의 주사라인에 포함되어 있는 서브픽셀들이 하나의 픽셀을 이루도록 구동되고, 서브필드마다 픽셀중심이 모든 주사라인마다 위치되도록 하나의 주사라인씩 아래로 이동되게 구동된다. 따라서, 본 발명에서는 주사라인마다 픽셀중심이 나타나게 되고, 이에 따라 고해상도의 화질을 구현할 수 있다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법에 의하면 3개의 주사라인에 배치되어 있는 4개 및 5개의 서브픽셀들이 하나의 픽셀로 구동되기 때문에 수평방향에서 픽셀의 중심이 직선적으로 나타나고, 이에 따라 화질이 향상되게 된다. 아울러, 픽셀의 중심은 사선방향에서도 직선적으로 나타나기 때문에 화질이 향상되게 된다.
또한, 본 발명에서는 픽셀의 중심이 서브필드마다 하나의 주사라인씩 아래로 이동되기 때문에 한 프레임 내에서 모든 주사라인에 픽셀의 중심이 위치되게 된다. 따라서, 본 발명에서는 고해상도의 화질을 구현할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 전극구조를 나타내는 평면도.
도 3은 종래의 다른 플라즈마 디스플레이 패널의 전극구조를 나타내는 평면도.
도 4는 도 3에 도시된 플라즈마 디스플레이 패널에 적용되는 격벽구조를 나타내는 도면.
도 5는 도 3에 도시된 플라즈마 디스플레이 패널의 픽셀중심을 나타내는 도면.
도 6은 도 3에 도시된 플라즈마 디스플레이 패널의 픽셀중심을 연결하여 나타내는 도면.
도 7a 및 도 7b는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 픽셀을 나타내는 도면.
도 8은 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 픽셀중심을 연결하여 나타내는 도면.
도 9a 내지 도 9c는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 서브필드별 구동방법을 나타내는 도면.
도 10은 도 9a 내지 도 9c의 구동방법으로 구동되었을 때 픽셀중심을 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y,34Y : 제 1전극
12Z,34Z : 제 2전극 13Y,13Z,32Y,32Z : 버스전극
14,22 : 유전체층 16 : 보호막
18 : 하부기판 20X,30X : 어드레스전극
24,36,38,42 : 격벽 26 : 형광체층
40 : 방전셀

Claims (5)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 4 개의 서브픽셀들이 포함되고 상기 4 개의 서브픽셀들 사이에 픽셀 중심이 위치하는 제 1픽셀과, 5 개의 서브픽셀들이 포함되고 상기 5 개의 서브픽셀들 사이에 픽셀 중심이 위치하는 제 2픽셀이 배치되고 델타형 격벽을 가지는 플라즈마 디스플레이 패널을 다수의 서브필드로 시분할하여 구동하는 방법에 있어서,
    제1 서브필드 동안, 상기 제 1및 제 2픽셀이 i(i는 정수) 번째 주사라인, i+1 번째 주사라인 및 i+2 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계와;
    제2 서브필드 동안, 상기 제 1 및 제 2픽셀이 상기 i+1 번째 주사라인, 상기 i+2 번째 주사라인 및 i+3 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계와;
    제3 서브필드 동안, 상기 제 1 및 제 2픽셀이 상기 i+2 번째 주사라인, 상기 i+3 번째 주사라인 및 i+4 번째 주사라인에 걸쳐 배치되도록 상기 제 1 및 제 2픽셀을 구동하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 삭제
KR10-2002-0030605A 2002-05-31 2002-05-31 플라즈마 디스플레이 패널의 구동방법 KR100480168B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0030605A KR100480168B1 (ko) 2002-05-31 2002-05-31 플라즈마 디스플레이 패널의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0030605A KR100480168B1 (ko) 2002-05-31 2002-05-31 플라즈마 디스플레이 패널의 구동방법

Publications (2)

Publication Number Publication Date
KR20030092782A KR20030092782A (ko) 2003-12-06
KR100480168B1 true KR100480168B1 (ko) 2005-04-06

Family

ID=32385330

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0030605A KR100480168B1 (ko) 2002-05-31 2002-05-31 플라즈마 디스플레이 패널의 구동방법

Country Status (1)

Country Link
KR (1) KR100480168B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100669329B1 (ko) * 2004-11-15 2007-01-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001176396A (ja) * 1999-12-15 2001-06-29 Fujitsu Ltd 面放電型pdp及び駆動方法
JP2001290462A (ja) * 2000-04-07 2001-10-19 Fujitsu Ltd 画像表示方法および表示装置
US20020063701A1 (en) * 2000-11-24 2002-05-30 Ko Sano Display device
KR20030044182A (ko) * 2001-11-29 2003-06-09 엘지전자 주식회사 플라즈마 표시 패널의 구동방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001176396A (ja) * 1999-12-15 2001-06-29 Fujitsu Ltd 面放電型pdp及び駆動方法
JP2001290462A (ja) * 2000-04-07 2001-10-19 Fujitsu Ltd 画像表示方法および表示装置
US20020063701A1 (en) * 2000-11-24 2002-05-30 Ko Sano Display device
KR20030044182A (ko) * 2001-11-29 2003-06-09 엘지전자 주식회사 플라즈마 표시 패널의 구동방법

Also Published As

Publication number Publication date
KR20030092782A (ko) 2003-12-06

Similar Documents

Publication Publication Date Title
US7235924B2 (en) Plasma display panel
US6992645B2 (en) Method and apparatus for driving plasma display panel
JPH11272232A (ja) プラズマディスプレイパネル及びそれを利用した装置
KR20060088670A (ko) 플라즈마 디스플레이 패널
KR100421487B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100453163B1 (ko) 플라즈마 디스플레이 패널
KR100480168B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US6940224B2 (en) Plasma display panel having specifically spaced holes formed in the electrodes
US7898178B2 (en) Plasma display device with auxiliary electrodes
KR100700516B1 (ko) 플라즈마 디스플레이 패널
US20070018913A1 (en) Plasma display panel, plasma display device and driving method therefor
KR100482339B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100433226B1 (ko) 플라즈마 디스플레이 패널
KR100456142B1 (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR100433228B1 (ko) 플라즈마 디스플레이 패널
KR100638211B1 (ko) 플라즈마 디스플레이 패널
KR100452698B1 (ko) 플라즈마 디스플레이 패널
KR100472352B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100452694B1 (ko) 플라즈마 디스플레이 패널
KR100685316B1 (ko) 플라즈마 디스플레이 패널
US8305402B2 (en) Plasma display device
KR100680222B1 (ko) 플라즈마 디스플레이 장치
KR20080048751A (ko) 플라즈마 디스플레이 장치
KR20050006602A (ko) 플라즈마 디스플레이 패널
KR20100113895A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee