KR100476595B1 - 액정표시장치 - Google Patents
액정표시장치 Download PDFInfo
- Publication number
- KR100476595B1 KR100476595B1 KR1019970033050A KR19970033050A KR100476595B1 KR 100476595 B1 KR100476595 B1 KR 100476595B1 KR 1019970033050 A KR1019970033050 A KR 1019970033050A KR 19970033050 A KR19970033050 A KR 19970033050A KR 100476595 B1 KR100476595 B1 KR 100476595B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- voltage
- liquid crystal
- crystal display
- drive
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
이 발명은 각 드라이브 IC와 액정 표시 장치 패널간의 유의차를 감소시키기 위한 액정 표시 장치의 구동 방법에 관한 것으로서, 게이트 구동 신호를 발생하기 위한 기준 전압인 게이트 온 전압을 각 게이트 드라이브 IC에 다른 레벨로 인가하는 단계를 포함한다.
Description
이 발명은 박막 트랜지스터 액정 표시 장치에 관한 것이다.
일반적으로 박막 트랜지스터 액정 표시 장치(TFT LCD)는, 구동 신호를 전달하는 게이트선과 화상 신호를 전달하는 데이터선, 게이트선의 구동 신호에 따라 데이터선의 화상 신호를 전달하는 박막 트랜지스터가 형성되어 있는 하판, 색필터가 형성되어 있는 상판, 그리고 하판과 상판 사이에 주입되어 있는 액정으로 이루어져 있다.
그리고 이와 같이 구성되어 있는 박막 트랜지스터 액정 표시 장치를 구동하기 위해서는 하판에 형성되어 있는 박막 트랜지스터의 게이트에 게이트 구동 신호를 인가해주어야 하는데, 게이트 드라이브 IC가 이러한 게이트 구동 신호를 만들기 위해서는 특정 레벨의 기준 전압, 즉 게이트 온 전압을 공급받아야 한다.
도 1은 종래 기술에 따라 액정 표시 장치의 게이트 드라이브 IC에 게이트 온 전압을 인가하는 방법을 나타낸 도면이다.
도 1에서 도시한 바와 같이, 종래의 액정 표시 장치 구동에서는 게이트 온 전압 발생 회로(4)로부터 발생되는 동일한 레벨의 게이트 온 전압(Von)을 각 게이트 드라이브 IC(1)에 인가하면, 각 게이트 드라이브 IC(1)는 이 전압(Von)을 가지고 게이트 구동 신호를 발생하여 액정 표시 장치 패널(3)의 하판에 형성된 박막 트랜지스터의 게이트를 구동한다.
그러나 도 1에 도시한 바와 같이 각각의 게이트 드라이브 IC(1)에 동일한 레벨의 게이트 온 전압(Von)을 공급하면, 게이트 구동 IC(1) 간 공급되는 게이트 온 전압의 크기차를 줄일 수 없어 각 드라이브 IC에 의해 구동되는 화소 영역별로 블록화 현상이 발생하는 문제점이 있다. 그리고 이러한 문제점은 액정 표시 장치가 대형화, 고정세화 되어감에 따라 더욱 심각해진다.
따라서 이 발명의 과제는 상기와 같은 문제점을 해결하기 위한 것으로서, 화질을 개선하고자 하는 데에 있다.
상기의 과제를 달성하기 위한 이 발명은, 게이트 온 전압을 생성하는 게이트 온 전압 발생 회로, 상기 게이트 온 전압 발생 회로로부터의 게이트 온 전압을 다양한 레벨로 강하하는 복수의 저항, 상기 저항에 각각 연결되어 있고, 상기 저항으로부터의 게이트 온 전압에 기초하여 게이트 구동 신호를 출력하는 복수의 게이트드라이브 IC, 상기 게이트 구동 신호를 전달하는 복수의 게이트선, 화상 신호를 전달하는 복수의 데이터선, 그리고 상기 게이트선으로부터의 게이트 구동 신호에 따라 상기 데이터선으로부터의 화상 신호를 전달하는 복수의 박막 트랜지스터를 포함한다.
그러면, 첨부된 도면을 참고로 하여 이 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 이 발명의 실시예를 상세히 설명한다.
도 2는 이 발명에 따른 액정 표시 장치의 구동 방법을 나타낸 도면이다.
도 2에서 도시한 바와 같이, 본 발명에 따른 액정 표시 장치는 액정 표시 장치 패널(3), 액정 표시 장치 패널(3)에 연결되어 있는 복수의 소스 드라이브 IC(2), 액정 표시 장치 패널(3)에 연결되어 있는 복수의 게이트 드라이브 IC(1), 게이트 온 전압(Von)을 생성하는 게이트 온 전압 발생 회로(4), 게이트 온 전압 발생 회로(4)와 각 게이트 구동 IC(1) 사이에 연결되어 있는 복수의 저항(R1, R2, ... ,Rn)을 포함한다. 이때, 저항(R1, R2, ... , Rn)은 각 게이트 구동 IC(1)에 인가되는 게이트 온 전압(Von)의 크기차를 보상할 수 있는 값을 갖는다.
이러한 구조에서, 게이트 온 전압 발생 회로(4)로부터의 게이트 온 전압(Von)은 각 연결된 저항(R1, R2, ... ,Rn)을 통해 해당 게이트 구동 IC(1)에 전달된다. 즉, 게이트 온 전압 발생 회로(4)로부터 발생된 게이트 온 전압(Von)은 가변 저항(R1, R2 ...Rn)의 조절된 저항값에 의해 다양한 레벨로 강하된 후 각 게이트 드라이브 IC(1)에 인가된다.
그러므로, 각 게이트 드라이브 IC(1)에 인가되는 게이트 온 전압(Von)의 크기차를 없앤다.
이러한 발명에 의해, 각 게이트 구동 IC 간의 게이트 온 전압의 크기차를 감소시키므로, 액정 표시 장치 패널에 게이트 구동 IC 단위로 발생하는 블록화 현상을 없앰으로써 화질을 개선할 수 있다는 것이다.
도 1은 종래 기술에 따른 액정 표시 장치의 블록도이다.
도 2는 본 발명에 따른 액정 표시 장치의 블록도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
1 : 게이트 드라이브 IC 2 : 소스 드라이브 IC
3 : 액정 표시 장치 패널 4 : 게이트 온 전압 발생 회로
Claims (1)
- 게이트 온 전압을 생성하는 게이트 온 전압 발생 회로,상기 게이트 온 전압 발생 회로로부터의 게이트 온 전압을 다양한 레벨로 강하하는 복수의 저항,상기 저항에 각각 연결되어 있고, 상기 저항으로부터의 게이트 온 전압에 기초하여 게이트 구동 신호를 출력하는 복수의 게이트 드라이브 IC,상기 게이트 구동 신호를 전달하는 복수의 게이트선,화상 신호를 전달하는 복수의 데이터선, 그리고상기 게이트선으로부터의 게이트 구동 신호에 따라 상기 데이터선으로부터의 화상 신호를 전달하는 복수의 박막 트랜지스터를 포함하는 액정 표시 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970033050A KR100476595B1 (ko) | 1997-07-16 | 1997-07-16 | 액정표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970033050A KR100476595B1 (ko) | 1997-07-16 | 1997-07-16 | 액정표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990010294A KR19990010294A (ko) | 1999-02-18 |
KR100476595B1 true KR100476595B1 (ko) | 2005-07-07 |
Family
ID=37303403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970033050A KR100476595B1 (ko) | 1997-07-16 | 1997-07-16 | 액정표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100476595B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100471767B1 (ko) * | 1998-03-13 | 2005-07-07 | 삼성전자주식회사 | 다수의 게이트 온 전압을 이용한 액정 표시 장치 및 그의 구동 방법 |
KR100864489B1 (ko) * | 2002-05-14 | 2008-10-20 | 삼성전자주식회사 | 액정 표시 장치 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60205527A (ja) * | 1984-03-30 | 1985-10-17 | Toshiba Corp | 液晶表示装置 |
JPS6225730A (ja) * | 1985-07-26 | 1987-02-03 | Mitsubishi Electric Corp | 液晶表示装置 |
JPH07218896A (ja) * | 1994-02-02 | 1995-08-18 | Sanyo Electric Co Ltd | アクティブマトリックス型液晶表示装置 |
KR960024595A (ko) * | 1994-12-29 | 1996-07-20 | 윤종용 | 강유전성 액정 표시 소자의 다계조 표시 장치 및 방법 |
-
1997
- 1997-07-16 KR KR1019970033050A patent/KR100476595B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60205527A (ja) * | 1984-03-30 | 1985-10-17 | Toshiba Corp | 液晶表示装置 |
JPS6225730A (ja) * | 1985-07-26 | 1987-02-03 | Mitsubishi Electric Corp | 液晶表示装置 |
JPH07218896A (ja) * | 1994-02-02 | 1995-08-18 | Sanyo Electric Co Ltd | アクティブマトリックス型液晶表示装置 |
KR960024595A (ko) * | 1994-12-29 | 1996-07-20 | 윤종용 | 강유전성 액정 표시 소자의 다계조 표시 장치 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR19990010294A (ko) | 1999-02-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100874637B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR100898784B1 (ko) | 액정표시장치 및 그 구동방법 | |
US7973757B2 (en) | Liquid crystal display | |
KR100831301B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR20050068840A (ko) | 액정표시장치 및 그 구동방법 | |
US6795050B1 (en) | Liquid crystal display device | |
KR100831303B1 (ko) | 액정표시장치 | |
US20030117567A1 (en) | Liquid crystal display panel of line on glass type | |
KR100476595B1 (ko) | 액정표시장치 | |
KR100537886B1 (ko) | 게이트 온 전압 파형 조절이 가능한 박막 트랜지스터 액정표시장치 | |
KR20070068030A (ko) | 액정표시장치 | |
KR100555302B1 (ko) | 제어신호발생회로와 구동회로가 일체화된 액정표시장치 | |
KR100560018B1 (ko) | 액정표시장치의 구동회로 | |
KR20020057227A (ko) | 액정표시장치 및 그에 따른 구동방법 | |
KR100237886B1 (ko) | 신호감쇠를 최소화한 log패널 | |
KR100864489B1 (ko) | 액정 표시 장치 | |
KR20020010320A (ko) | 액정표시장치의 공통 전압 조절회로 | |
KR100861273B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR100899628B1 (ko) | 게이트 고전압 배선 및 게이트 저전압 배선을 구비한액정표시패널 | |
KR100188118B1 (ko) | 회로의 크기를 줄인 박막 트랜지스터 액정표시장치의 구동장치 | |
KR100889538B1 (ko) | 액정표시장치 | |
KR100613654B1 (ko) | 소스 드라이브 ic 및 이를 구비한 액정표시장치 | |
KR20030073073A (ko) | 액정 표시 장치의 게이트 구동신호 발생회로 | |
KR100899629B1 (ko) | 게이트 피씨비가 없는 액정표시장치 | |
KR100495806B1 (ko) | 양방향 부가용량방식의 액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130228 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20140303 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 11 |