KR100431625B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR100431625B1
KR100431625B1 KR1019960079360A KR19960079360A KR100431625B1 KR 100431625 B1 KR100431625 B1 KR 100431625B1 KR 1019960079360 A KR1019960079360 A KR 1019960079360A KR 19960079360 A KR19960079360 A KR 19960079360A KR 100431625 B1 KR100431625 B1 KR 100431625B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
odd
integrated circuit
numbered
Prior art date
Application number
KR1019960079360A
Other languages
English (en)
Other versions
KR19980060012A (ko
Inventor
오정민
신혁상
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019960079360A priority Critical patent/KR100431625B1/ko
Publication of KR19980060012A publication Critical patent/KR19980060012A/ko
Application granted granted Critical
Publication of KR100431625B1 publication Critical patent/KR100431625B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 듀얼 포트(dual port) 데이터 구동 집적 회로를 이용한 4분주 구동을 위한 액정 표시 장치에 관한 것으로서,
각 데이터 구동 집적 회로는 액정 패널 상의 두 개의 데이터 라인을 동시에 구동하며, 홀수 번째 데이터 구동 집적 회로 중 하나와 짝수 번째 데이터 구동 집적회로 중 하나가 동시에 액정 패널을 구동함으로써, 액정 패널 상의 4개의 데이터선이 동시에 구동되도록 하여 4분주 구동을 실현하고, 이로 인해 액정 패널의 구동 주파수를 1/4로 감소시킬 수 있다.

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정 표시 장치에 관한 것으로서, 더욱 상세하게는, 듀얼 포트(dual port) 구동 집적 회로를 이용한 4분주 구동을 제시하는 액정 표시 장치에 관한 것이다.
일반적으로 박막 트랜지스터 액정 표시 장치의 고해상도에 있어서 기술적으로 가장 어려운 점은 입력되는 디지털 데이터(digital data)의 고주파화로 인한 문제이다. 입력 데이터와 클록 신호의 주파수가 높게 되면 데이터 구동 집적 회로의 내부에서 안정된 데이터를 처리하기가 매우 어렵게 되고 데이터 구동 집적 회로의 동작 속도에도 제한을 받게 된다.
따라서, 데이터 2분주를 통하여 주파수를 반감하는 방법이 쓰이고 있으며,또한 듀얼 포트 데이터 구동 집적 회로를 이용하는 방법이 이용되고 있다.
도 1의 일부는 종래의 기술에 따른 액정 표시 장치의 구동 방법을 도시한 타이밍도이다.
도 1에서 도시한 바와 같이, 종래의 액정 표시 장치의 2분주 구동 방법은 듀얼 포트 데이터 구동 집적 회로를 이용하고, 듀얼 포트 데이터 구동 집적 회로의 입력 조건에 맞도록 수평 시작 신호(STH: start horizontal signal)를 발생시키고 DO'(0:17)와 DE'(0:17)를 HCLK1에 동기시켜 데이터선에 인가한다. 여기서, DO'(0:17)의 데이터(D1, D2, D3, ......)는 홀수 번째 데이터선에 입력되는 데이터이고, DE'(0:17)의 데이터(D2, D4, D6, ..........)는 짝수 번째 데이터선에 입력되는 데이터이다.
이러한 종래의 액정 표시 장치에서는 듀얼 포트를 이용하여 두 개의 데이터 선을 통하여 동시에 두 개의 데이터들을 동시에 액정 패널에 입력하여 화상을 표시한다.
그러나, SXGA(1280×1024), UXGA(1600×1200)급에서는 종래의 기술에서 사용되던 2분주된 데이터는 충분한 시간 동안에 데이터를 표시할 수 없으므로 화상의 질이 떨어지는 문제점을 가지고 있다.
본 발명은 이러한 문제점을 해결하기 위한 것으로서, 2분주된 데이터를 다시 2분주하여 전체의 주파수를 1/4로 낮추는 데 있다.
도 1은 종래의 기술과 본 발명의 실시예에 따른 데이터의 신호 처리 방법을 도시한 타이밍도이다.
도 2는 본 발명의 실시예에 따른 4분주 데이터 처리 방식에 의한 데이터 구동 집적 회로의 데이터 배선을 도시한 배선도이다.
이러한 본 발명에 따른 액정 표시 장치에서는 다수의 M개 데이터선이 형성되어 있는 액정 패널에 데이터 신호를 인가하기 위하여 N개의 출력 채널을 가지는 복수의 듀얼 포트 데이터 구동 집적 회로를 포함하고 있다.
여기서, 데이터 구동 집적 회로는 듀얼 포트이므로 N은 짝수이다.
복수의 데이터 구동 집적 회로 중에서 홀수 번째의 데이터 구동 집적 회로는 제1 홀수 데이터 신호선을 통하여 각각의 채널 중에 홀수 번째의 출력에 해당하는 데이터를 입력받는 동시에 제1 짝수 데이터 신호선을 통하여 각각의 채널 중에 짝수 번째의 출력에 해당하는 데이터를 입력받는다. 그리고 홀수 번째의 데이터 구동 집적 회로는 입력 데이터에 따라 액정 패널 상의 대응하는 홀수 데이터선과 짝수 데이터선을 제1 수평 시작 신호에 동기된 타이밍으로 동시에 구동한다.
복수의 데이터 구동 집적 회로 중에서 짝수 번째의 데이터 구동 집적 회로는 제2 홀수 데이터 신호선을 통하여 각각의 채널 중에 홀수 번째의 출력에 해당하는 데이터를 입력받는 동시에 제2 짝수 데이터 신호선을 통하여 각각의 채널 중에 짝수 번째의 출력에 해당하는 데이터를 입력받는다. 그리고 짝수 번째의 데이터 구동 집적 회로는 입력 데이터에 따라 액정 패널 상의 대응하는 홀수 데이터선과 짝수 데이터선을 제2 수평 시작 신호에 동기된 타이밍으로 동시에 구동한다.
이때, 제1 및 제2 수평 시작 신호는 소정 데이터 구간만큼 위상차가 존재한다. 이것은 각 데이터 신호가 최초의 짝수 번째 데이터 구동 집적 회로와 최초의 홀수 번째 데이터 구동 집적 회로에 전달되는 데에 시간차가 존재함을 고려한 것이다. 따라서, 실제적으로는 하나의 짝수 번째 데이터 구동 집적 회로와 하나의 홀수번째 데이터 구동 집적 회로는 소정의 시차를 두고 액정 패널을 동시에 구동한다.
본 발명에 의하면, 각 데이터 구동 집적 회로는 액정 패널 상의 두 개의 데이터선을 동시에 구동하며, 홀수 번째 데이터 구동 집적 회로 중 하나와 짝수 번째 데이터 구동 집적 회로 중 하나가 동시에 액정 패널을 구동한다. 따라서, 액정 패널 상의 4개의 데이터선이 동시에 구동되므로, 4분주 구동이 실현될 수 있고, 이로 인해 액정 패널의 구동 주파수를 1/4로 감소시킬 수 있다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 기술을 가진 자가 용이하게 실시할 수 있을 정도로 상세히 설명한다.
도 1은 종래의 기술과 본 발명의 실시예에 따른 데이터의 신호 처리 방법을 도시한 타이밍도이고, 도 2는 본 발명의 실시예에 따른 4분주 데이터 처리 방식에 의한 데이터 구동 집적 회로의 데이터 배선을 도시한 배선도이다.
먼저, 도 2를 참조하면, 액정 패널(100)에는 다수의 듀얼 포트 데이터 구동 집적 회로(DDIC#1, DDIC#2, DDIC#3, ...)가 연결되어 있다. 각 데이터 구동 집적 회로(DDIC#1, DDIC#2, DDIC#3, ...)는 액정 패널(100) 상의 데이터선 중 임의의 N개의 데이터선을 구동한다.
상기 데이터 구동 집적 회로 중 홀수 번째 데이터 구동 집적 회로(DDIC#1, DDIC#3, ...)에는 제1 홀수 데이터 신호선(101)을 통하여 제1 홀수 데이터 신호[DO1(0:17)]가, 제1 짝수 데이터 신호선(102)을 통하여 제1 짝수 데이터 신호[DE1(0:17)]가 입력되며, 최초의 홀수 번째 데이터 구동 집적 회로에는 제1 수평 시작 신호(STH1)가 입력된다. 그리고, 상기 각 홀수 번째 데이터 구동 집적 회로는 서로 제1 수평 시작 신호(STH1)를 전달할 수 있도록 연결된다.
데이터 구동 집적 회로 중 짝수 번째 데이터 구동 집적 회로(DDIC#2, DDIC#4, ...)에는 제2 홀수 데이터 신호선(201)을 통하여 제2 홀수 데이터 신호[DO2(0:17)]가, 제2 짝수 데이터 신호선(202)을 통하여 제2 짝수 데이터 신호[DE2(0:17)]가 입력되며, 최초의 짝수 번째 데이터 구동 집적 회로에는 제2 수평 시작 신호(STH2)가 입력된다. 그리고, 각 짝수 번째 데이터 구동 집적 회로는 서로 제2 수평 시작 신호(STH2)를 전달할 수 있도록 연결된다.
도 2에 보이는 것처럼, 데이터 신호전(101, 102, 201, 202)은 데이터 신호가 데이터 구동 집적 회로에 전달되는 배선을 의미하고, 데이터선은 데이터 구동 집적 회로가 화상을 표시하기 위하여 데이터 신호를 액정 패널에 전달하는 배선을 의미한다.
이 발명의 실시예에 사용되는 데이터 신호는 3가지 색, R(red), G(green), B(blue)에 대하여 각각 6비트씩 총 18비트로 구성되어 있다고 가정한다.
일반적으로, 그래픽 제어 장치에서 제공되는 데이터 신호는 도 1에 도시된 싱글 뱅크 포맷 또는 듀얼 뱅크 포맷으로 이루어져 있지만, 인터페이스 회로에서 데이터 신호의 포맷이 본 발명에서 사용되는 듀얼 포트 데이터 구동 집적 회로에 맞는 형식으로 변환된다.
홀수 번째 데이터 구동 집적 회로는 제1 수평 시작 신호(STH1)에 의해 결정되는 타이밍으로 입력 데이터에 따라 액정 패널 상의 대응하는 데이터선을 구동하며, 짝수 번째 데이터 구동 집적 회로는 제2 수평 시작 신호(STH2)에 의해 결정되는 타이밍으로 입력 데이터에 따라 액정 패널 상의 대응하는 데이터선을 구동한다. 제1 및 제2 수평 시작 신호(STH1, STH2) 간에는 소정 데이터 구간만큼 위상차가 존재하지만, 이것은 인터페이스 회로에서 최초의 홀수 번째 데이터 구동 집적 회로와 최초의 짝수 번째 데이터 구동 집적 회로에 데이터 신호가 전달되는 데 시간차가 존재함에 기인한 것이다. 실제로, 홀수 번째 데이터 구동 집적 회로 중 하나와 짝수 번째 데이터 구동 집적 회로 중 하나는 소정의 시차를 두고 동시에 액정 패널 상의 대응하는 데이터선을 구동한다.
그리고, 각 데이터 구동 집적 회로는 입력되는 짝수 데이터 신호와 홀수 데이터 신호에 따라 액정 패널 상의 대응하는 짝수 번째 데이터선과 홀수 번째 데이터선을 동시에 구동한다.
따라서, 위에서와 같이 설명된 구조를 가지는 액정 표시 장치에서는 액정 패널 상의 4개의 데이터선이 동시에 구동되며, 이러한 4분주 구동에 의해 액정 패널의 동작 주파수가 종래에 비해 1/4로 감소될 수 있다.
따라서, 본 발명에 따른 4분주 구동을 위한 액정 표시 장치는 액정 패널의 4분주 구동을 가능하게 하며, 높은 구동 주파수로 인해 발생하는 전자파 장애(EMI)문제를 해결할 뿐만 아니라 액정 표시 장치의 고해상도 구현을 용이하게 한다.

Claims (2)

  1. 복수의 데이터선을 가지는 액정 패널,
    제1 홀수 데이터 신호선을 통하여 각각의 채널 중에 홀수 번째 출력에 해당하는 데이터를 입력받고, 동시에 제1 짝수 데이터 신호선을 통하여 각각의 채널 중에 짝수 번째 출력에 해당하는 데이터를 입력받으며, 제1 수평 시작 신호에 동기하여 상기 입력 데이터에 대응하는 상기 액정 패널 상의 홀수 데이터선 및 짝수 데이터선을 동시에 구동하는 홀수 번째 데이터 구동 집적 회로, 그리고
    제2 홀수 데이터 신호선을 통하여 각각의 채널 중에 홀수 번째 출력에 해당하는 데이터를 입력받고, 동시에 제2 짝수 데이터 신호선을 통하여 각각의 채널 중에 짝수 번째 출력에 해당하는 데이터를 입력받으며, 제2 수평 시작 신호에 동기하여 상기 입력 데이터에 대응하는 상기 액정 패널 상의 홀수 데이터선 및 짝수 데이터선을 동시에 구동하는 짝수 번째 데이터 구동 집적 회로
    를 포함하며,
    상기 홀수 번째 데이터 구동 집적 회로 및 상기 짝수 번째 데이터 구동 집적 회로는 소정의 시차를 두고 동시에 구동되는
    액정 표시 장치.
  2. 제1항에서,
    상기 제1 수평 시작 신호와 상기 제2 수평 시작 신호 사이에는 최초의 홀수번째 데이터 구동 집적 회로와 최초의 짝수 번째 데이터 구동 집적 회로에 데이터 신호가 도달하는 시간차에 상응하는 위상차가 설정되는 액정 표시 장치.
KR1019960079360A 1996-12-31 1996-12-31 액정표시장치 KR100431625B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960079360A KR100431625B1 (ko) 1996-12-31 1996-12-31 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960079360A KR100431625B1 (ko) 1996-12-31 1996-12-31 액정표시장치

Publications (2)

Publication Number Publication Date
KR19980060012A KR19980060012A (ko) 1998-10-07
KR100431625B1 true KR100431625B1 (ko) 2004-10-08

Family

ID=37340872

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960079360A KR100431625B1 (ko) 1996-12-31 1996-12-31 액정표시장치

Country Status (1)

Country Link
KR (1) KR100431625B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9406264B2 (en) 2012-06-05 2016-08-02 Samsung Display Co., Ltd. Display device
KR101971099B1 (ko) 2018-02-21 2019-04-23 주식회사 부보 재귀반사 구조를 이용한 발광 안전 밴드
KR20200095298A (ko) 2019-03-19 2020-08-10 주식회사 부보 재귀반사 구조를 이용한 발광 안전 밴드
KR20210056925A (ko) 2019-11-11 2021-05-20 주식회사 부보 발광 안전 밴드의 착탈식 구조

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990074451A (ko) * 1998-03-11 1999-10-05 윤종용 듀얼 뱅크 구조를 갖는 액정표시장치의 전압구동부
US20030164811A1 (en) 2002-02-21 2003-09-04 Jong-Seon Kim Flat panel display including transceiver circuit for digital interface

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61219023A (ja) * 1985-03-23 1986-09-29 Sharp Corp 液晶表示装置
JPH04281429A (ja) * 1991-03-11 1992-10-07 Sanyo Electric Co Ltd 液晶表示装置
JPH06102837A (ja) * 1992-09-18 1994-04-15 Fujitsu Ltd 液晶表示装置の駆動回路
JPH06274132A (ja) * 1993-03-23 1994-09-30 Sanyo Electric Co Ltd 液晶表示装置
KR20030054815A (ko) * 2001-12-26 2003-07-02 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61219023A (ja) * 1985-03-23 1986-09-29 Sharp Corp 液晶表示装置
JPH04281429A (ja) * 1991-03-11 1992-10-07 Sanyo Electric Co Ltd 液晶表示装置
JPH06102837A (ja) * 1992-09-18 1994-04-15 Fujitsu Ltd 液晶表示装置の駆動回路
JPH06274132A (ja) * 1993-03-23 1994-09-30 Sanyo Electric Co Ltd 液晶表示装置
KR20030054815A (ko) * 2001-12-26 2003-07-02 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9406264B2 (en) 2012-06-05 2016-08-02 Samsung Display Co., Ltd. Display device
KR101971099B1 (ko) 2018-02-21 2019-04-23 주식회사 부보 재귀반사 구조를 이용한 발광 안전 밴드
KR20200095298A (ko) 2019-03-19 2020-08-10 주식회사 부보 재귀반사 구조를 이용한 발광 안전 밴드
KR20210056925A (ko) 2019-11-11 2021-05-20 주식회사 부보 발광 안전 밴드의 착탈식 구조

Also Published As

Publication number Publication date
KR19980060012A (ko) 1998-10-07

Similar Documents

Publication Publication Date Title
KR100572218B1 (ko) 평판디스플레이시스템의화상신호인터페이스장치및그방법
KR100380839B1 (ko) 액정 표시 장치, 액정 컨트롤러, 비디오 신호 전송 방법
US7227522B2 (en) Method of driving a liquid crystal display and driver circuit for driving a liquid crystal display
KR100381862B1 (ko) 액정 표시 장치
EP1058233A3 (en) Liquid crystal display
JPH10232656A (ja) Lcdパネルの駆動電圧供給回路
KR100954011B1 (ko) 표시 장치
KR970050043A (ko) 해상도가 향상되도록 설계된 엘씨디 구동 회로
KR100431625B1 (ko) 액정표시장치
US6211850B1 (en) Timing generator for driving LCDs
KR100374365B1 (ko) 액정 표시 장치 및 액정 표시 패널의 데이터 라인 구동장치와 그 방법
KR100440839B1 (ko) 구동 장치 및 그것을 포함하고 있는 표시 모듈
JP2007086746A (ja) 画像表示方法、システム及び装置
JPH11259050A (ja) 液晶表示装置の駆動方法および駆動装置
US6614424B1 (en) Apparatus and method for transmitting data
JP3908797B2 (ja) Led表示装置
JP2586377B2 (ja) 液晶表示パネル駆動回路
KR100431626B1 (ko) 액정표시장치의게이트구동집적회로
JP2785327B2 (ja) 表示制御装置及びこれを用いる表示装置
KR960014486B1 (ko) 액정 프로젝터
KR100348026B1 (ko) 액정표시장치
KR0155928B1 (ko) 액정 디스플레이의 노이즈 제거회로
KR100559222B1 (ko) 액정 표시 장치의 컨트롤러
KR100415620B1 (ko) 액정표시장치 및 그 구동방법
KR101078549B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120416

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee