KR100347326B1 - Oam cc 테스트 셀을 이용한 atm 교환기 테스트장치 및 방법 - Google Patents

Oam cc 테스트 셀을 이용한 atm 교환기 테스트장치 및 방법 Download PDF

Info

Publication number
KR100347326B1
KR100347326B1 KR1020000053508A KR20000053508A KR100347326B1 KR 100347326 B1 KR100347326 B1 KR 100347326B1 KR 1020000053508 A KR1020000053508 A KR 1020000053508A KR 20000053508 A KR20000053508 A KR 20000053508A KR 100347326 B1 KR100347326 B1 KR 100347326B1
Authority
KR
South Korea
Prior art keywords
embedded processor
test
atm switch
oam
test cell
Prior art date
Application number
KR1020000053508A
Other languages
English (en)
Other versions
KR20020020383A (ko
Inventor
김대수
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020000053508A priority Critical patent/KR100347326B1/ko
Publication of KR20020020383A publication Critical patent/KR20020020383A/ko
Application granted granted Critical
Publication of KR100347326B1 publication Critical patent/KR100347326B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5625Operations, administration and maintenance [OAM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5628Testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법, 더욱 상세하게는 ATM 교환기 시스템의 라인 카드간 스위칭 테스트에 OAM CC 기능을 적용하여, ATM 스위칭 기능 및 라인 카드의 정상 동작여부를 손쉽게 점검할 수 있도록 해주는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법에 관한 것으로서, 본 발명에 의한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법에 의하면, ATM 교환기 시스템의 라인 카드간 스위칭 테스트에 OAM CC 기능을 적용하여, ATM 스위칭 기능 및 라인 카드의 정상 동작여부를 손쉽게 점검할 수 있도록 해줌으로써, ATM 교환기 운용상의 효율성 및 편리성을 증대시켜 준다는 뛰어난 효과가 있다.

Description

OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법{DEVICE AND METHOD FOR TESTING ATM SWITCH USING OAM CC TEST CELL}
본 발명은 OAM(Operations and Maintenance; 이하 "OAM"이라 칭함.) CC(Continuous Check; 이하 "CC"라 칭함.) 테스트 셀(Test Cell)을 이용한 ATM(Asynchronous Transfer Mode; 이하 "ATM"이라 칭함.) 교환기 테스트 장치 및 방법에 관한 것으로, 더욱 상세하게는 ATM 교환기 시스템의 라인 카드(Line Card)간 스위칭 테스트(Switching Test)에 OAM CC 기능을 적용하여, ATM 스위칭 기능 및 라인 카드의 정상 동작여부를 손쉽게 점검할 수 있도록 해주는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법에 관한 것이다.
일반적으로 ATM 교환기는 도 1에 도시한 바와 같이, 호 처리 제어 기능, 운용관리 제어 기능, 및 알람 및 상태 제어 기능 등과 같은 전반적인 제어 기능을 수행하는 MCMU(Main CPU Module Unit; 이하 "MCMU"라 칭함.)(1); 다수명의 ATM 가입자 및 타 망과의 정합 기능을 수행하는 다수개의 라인 카드(2); 및 상기 다수개의 라인 카드(2) 사이에 접속되어 ATM 셀의 스위칭 기능을 수행하는 ATM 스위치 보드(3)로 구성되어 있었다.
이때, 상술한 종래 ATM 교환기의 호 설정 과정을 설명하면, 상기 MCMU(1)는 호 설정시 단말(4)로부터 호 설정 요구를 받은 후, 해당 라인 카드(2)에 특정 VCI/VPI(Virtual Circuit Identical/Virtual Path Identical; 이하 "VCI/VPI"라 칭함.) 값등의 호 셋업(Call Setup)에 필요한 데이터만을 전송하여 패스(Path) 설정을 요구하고, 상기 라인 카드(2)는 설정된 값에 따라 단말(4)로부터의 ATM 셀 데이터를 상기 ATM 스위치 보드(3)로 전송하거나 상기 ATM 스위치 보드(3)로부터 ATM 셀을 수신받아 상기 단말(4)로 전송하였다.
그러나, 종래 ATM 교환기는 실제 ATM 셀이 ATM 스위치 보드를 지나는 동안 셀의 실제 데이터 영역의 손상여부를 VCI/VPI별로 구분하여 체크(Check)하지 않은채 단말로 전송하기 때문에 특정 라인 카드들간의 구간에서 특정 호 셋업에 관한 ATM 셀 전송이 오류없이 진행되고 있는지의 여부를 검증할 수 없었고, 단지 오류가 발생한 ATM 셀의 폐기여부를 통계 데이터를 통해 인지할 수 있는 수준이었다.
따라서, 종래에는 ATM 스위칭 기능 및 라인 카드의 정상 동작여부를 손쉽게 점검할 수 없었고, 이로인해 ATM 교환기 운용상의 효율성 및 편리성이 떨어질 뿐만 아니라, 특정 라인 카드간 오류 및 ATM 스위치 보드의 손상으로 인한 호 서비스 중단이 장시간 진행되어 이동통신 서비스의 질이 떨어지는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위해 이루어진 것으로서, 본 발명의 목적은 운용자로 하여금 ATM 스위칭 기능 및 라인 카드의 정상 동작여부를 손쉽게 점검할 수 있도록 해줌으로써, ATM 교환기 운용상의 효율성 및 편리성을 증대시켜 주기 위한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법을 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치는, 호 처리 제어 기능, 운용관리 제어 기능, 및 알람 및 상태 제어 기능 등과 같은 전반적인 제어 기능을 수행하는 MCMU; 다수명의 ATM 가입자 및 타 망과의 정합 기능을 수행함과 동시에 ATM 스위치 테스트시 운용자의 선택에 따라 소스 라인 카드 또는 타겟 라인 카드로 운용되는 다수개의 라인카드; 및 상기 다수개의 라인 카드 사이에 접속되어 ATM 셀의 스위칭 기능을 수행하는 ATM 스위치 보드를 구비한 ATM 교환기의 테스트 장치에 있어서,
운용자가 ATM 스위치 테스트 명령어를 입력하면 이를 전송하는 한편, ATM 스위치 테스트 결과값을 입력받으면 이를 운용자에게 디스플레이시키는 더미 터미널;
상기 MCMU내에 장착되어, 상기 더미 터미널로부터 ATM 스위치 테스트 명령어를 입력받으면 상기 소스 라인 카드 및 타겟 라인 카드로 호 셋업 신호를 전송하여 호 셋업을 진행시킨 후 ATM 스위치 테스트 요구신호를 전송하는 한편, 상기 소스 라인 카드로부터 ATM 스위치 테스트 결과 메시지를 입력받으면 이를 상기 더미 터미널로 전송하는 메인 프로세서;
상기 다수개의 라인 카드중 소스 라인 카드내에 장착되어, 상기 메인 프로세서의 제어하에 호 셋업이 진행된 후 ATM 스위치 테스트 요구신호를 입력받으면 OAM CC 테스트 셀을 상기 ATM 스위치 보드를 통해 상기 타겟 라인 카드로 전송하는 한편, 상기 타겟 라인 카드에서 재전송한 OAM CC 테스트 셀을 상기 ATM 스위치 보드를 통해 입력받으면 최초의 OAM CC 테스트 셀과 상기 타겟 라인 카드를 거친 OAM CC 테스트 셀을 비교 검토하여 이상유무를 판정한 후 그 결과 메시지를 상기 메인 프로세서로 전송하는 소스 내장 프로세서; 및
상기 다수개의 라인 카드중 타겟 라인 카드내에 장착되어, 상기 소스 내장 프로세서에서 전송한 OAM CC 테스트 셀을 상기 ATM 스위치 보드를 통해 입력받은 후 다시 상기 소스 내장 프로세서로 룹백시키는 타겟 내장 프로세서로 구성된 것을 특징으로 한다.
또한, 본 발명 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법은, 메인 프로세서가 더미 터미널로부터 소스 라인 카드 및 타겟 라인 카드의 ID 정보가 포함된 ATM 스위치 테스트 명령어를 수신받는 제 1 단계;
상기 메인 프로세서가 상기 소스 내장 프로세서 및 타겟 내장 프로세서로의 호 셋업을 진행시킨 후 상기 소스 내장 프로세서로 호 셋업 정보가 포함된 ATM 스위치 테스트 요구신호를 전송하는 제 2 단계;
상기 소스 내장 프로세서가 상기 메인 프로세서로부터 ATM 스위치 테스트 요구신호를 수신받음과 동시에 착신점 정보가 포함된 OAM CC 테스트 셀을 생성한 후 ATM 스위치 보드로 전송하는 제 3 단계;
상기 ATM 스위치 보드가 상기 소스 내장 프로세서로부터 OAM CC 테스트 셀을 수신받음과 동시에 착신점을 확인한 후 그 착신점에 해당하는 상기 타겟 내장 프로세서로 스위칭시키는 제 4 단계;
상기 타겟 내장 프로세서가 상기 ATM 스위치 보드로부터 OAM CC 테스트 셀을 수신받음과 동시에 다시 상기 ATM 스위치 보드로 룹백시키는 제 5 단계;
상기 ATM 스위치 보드가 상기 타겟 내장 프로세서로부터 OAM CC 테스트 셀을 수신받은 후 상기 소스 내장 프로세서로 전송하는 제 6 단계;
상기 소스 내장 프로세서가 상기 타겟 내장 프로세서를 거친 OAM CC 테스트 셀을 점검하여 ATM 스위치 테스트 결과값을 작성한 후 상기 메인 프로세서로 전송하는 제 7 단계; 및
상기 메인 프로세서가 상기 소스 내장 프로세서로부터 ATM 스위치 테스트 결과 메시지를 수신받은 후 상기 더미 터미널을 통해 운용자에게 디스플레이시키는 제 8 단계로 이루어진 것을 특징으로 한다.
도 1은 일반적인 ATM 교환기의 구성을 나타낸 기능블록도,
도 2는 본 발명의 일 실시예에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치의 구성을 나타낸 기능블록도,
도 3은 본 발명의 일 실시예에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법을 나타낸 동작플로우챠트,
도 4는 도 2에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법에서 제 2 단계(S2)의 세부 동작과정을 나타낸 동작플로우챠트,
도 5는 도 2에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법에서 제 3 단계(S3)의 세부 동작과정을 나타낸 동작플로우챠트,
도 6은 도 2에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법에서 제 5 단계(S5)의 세부 동작과정을 나타낸 동작플로우챠트,
도 7은 도 2에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법에서 제 7 단계(S7)의 세부 동작과정을 나타낸 동작플로우챠트,
도 8은 도 2에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트방법에서 제 8 단계(S8)의 세부 동작과정을 나타낸 동작플로우챠트,
도 9는 도 2에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법중 제 3 단계(S3)에서 소스 내장 프로세서가 생성하는 OAM CC 테스트 셀의 구성을 나타낸 도면,
도 10은 도 2에 따른 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법을 설명하기 위한 신호 흐름도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 더미 터미널 200 : MCMU
210 : 메인 프로세서 300 : 라인 카드
310 : 소스 라인 카드 311 : 소스 내장 프로세서
320 : 타겟 라인 카드 321 : 타겟 내장 프로세서
400 : ATM 스위치 보드
이하, 본 발명의 일 실시예에 의한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법에 대하여 첨부된 도면을 참조하여 상세히 설명하기로 한다.
도 2는 본 발명의 일 실시예에 의한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치의 기능블록도로서, 본 발명의 일 실시예에 의한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치는 더미 터미널(Dumy Terminal)(100), MCMU(200), 다수개의 라인 카드(300), 및 ATM 스위치 보드(400)로 구성되어 있다.
상기 더미 터미널(100)은 운용자가 ATM 스위치 테스트 명령어를 입력하면 이를 상기 MCMU(200)로 전송하는 한편, 상기 MCMU(200)로부터 ATM 스위치 테스트 결과값을 입력받으면 이를 운용자에게 디스플레이(Display)시키는 역할을 한다.
또한, 상기 MCMU(200)는 호 처리 제어 기능, 운용관리 제어 기능, 및 알람 및 상태 제어 기능 등과 같은 ATM 교환기의 전반적인 제어 기능을 수행하는 장치로써, 메인 프로세서(MP : Main Processor)(210)를 구비하고 있다.
이때, 상기 MCMU(200)내에 장착된 메인 프로세서(210)는 ATM 교환기의 전반적인 제어 기능을 수행하는 프로세서로써, 상기 더미 터미널로부터 ATM 스위치 테스트 명령어를 입력받으면 상기 다수개의 라인 카드(300)중 테스트용 라인 카드(300)로 호 셋업 신호를 전송하여 호 셋업을 진행시킨 후 ATM 스위치 테스트 요구신호를 전송하는 한편, 상기 테스트용 라인 카드(300)로부터 ATM 스위치 테스트 결과 메시지를 입력받으면 이를 상기 더미 터미널(100)로 전송하는 역할을 한다.
한편, 상기 다수개의 라인 카드(300)는 다수명의 ATM 가입자 및 타 망과의 정합 기능을 수행하는 역할을 하며, ATM 스위치 테스트시 운용자의 선택에 따라 소스 내장 프로세서(311)를 구비한 소스 라인 카드(Source Line Card)(310), 또는 타겟 내장 프로세서(321)를 구비한 타겟 라인 카드(Target Line Card)(320)로 운용된다.
이때, 상기 소스 라인 카드(310)내에 장착된 소스 내장 프로세서(311)는 ATM 스위치 테스트시 상기 메인 프로세서(210)의 제어하에 호 셋업이 진행된 후 ATM 스위치 테스트 요구신호를 입력받으면 OAM CC 테스트 셀을 상기 ATM 스위치 보드(400)를 통해 상기 타겟 라인 카드(320)로 전송하는 한편, 상기 타겟 라인 카드(320)에서 재전송한 OAM CC 테스트 셀을 상기 ATM 스위치 보드(400)를 통해 입력받으면 최초의 OAM CC 테스트 셀과 상기 타겟 라인 카드(320)를 거친 OAM CC 테스트 셀을 비교 검토하여 이상유무를 판정한 후 그 결과 메시지를 상기 메인 프로세서(210)로 전송하는 역할을 한다.
또한, 상기 타겟 라인 카드(320)내에 장착된 타겟 내장 프로세서(321)는 ATM스위치 테스트시 상기 소스 내장 프로세서(311)에서 전송한 OAM CC 테스트 셀을 상기 ATM 스위치 보드(400)를 통해 입력받은 후 다시 상기 소스 내장 프로세서(311)로 룹백(Loop-back)시키는 역할을 한다.
한편, 상기 ATM 스위치 보드(400)는 상기 다수개의 라인 카드(300) 사이에 접속되어, ATM 셀의 스위칭 기능을 수행하는 보드이다.
그러면, 상기와 같은 구성을 가지는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치를 이용한 본 발명의 일 실시예에 의한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법에 대해 도 10을 참조하여 설명하기로 한다.
도 3은 본 발명의 일 실시예에 의한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법을 나타내는 동작플로우챠트이다.
먼저, 상기 메인 프로세서(210)는 도 10에 도시한 바와 같이, 상기 더미 터미널(100)로부터 소스 라인 카드(310) 및 타겟 라인 카드(320)의 ID(Identification) 정보가 포함된 ATM 스위치 테스트 명령어를 수신받는다(S1).
그런후, 상기 메인 프로세서(210)는 상기 소스 내장 프로세서(311) 및 타겟 내장 프로세서(321)로의 호 셋업을 진행시킨 후 상기 소스 내장 프로세서(311)로 호 셋업 정보가 포함된 ATM 스위치 테스트 요구신호를 전송한다(S2).
이하, 하기에서는 상기 제 2 단계(S2)의 세부 동작과정에 대해 도 4를 참조하여 설명하기로 한다.
먼저, 상기 메인 프로세서(210)는 도 10에 도시한 바와 같이, 상기 소스 내장 프로세서(311) 및 타겟 내장 프로세서(321)로 호 셋업 신호를 전송한다(S2-1).
그런후, 상기 메인 프로세서(210)는 상기 소스 내장 프로세서(311) 및 타겟 내장 프로세서(321)로부터 설정 시간내에 호 셋업 응답신호가 수신되었는지의 여부를 판단한다(S2-2).
이때, 상기 제 2-2 단계(S2-2)에서 상기 소스 내장 프로세서(311) 및 타겟 내장 프로세서(321)로부터 도 10에 도시한 바와 같이, 설정 시간내에 호 셋업 응답신호가 수신되면(YES), 상기 메인 프로세서(210)는 도 10에 도시한 바와 같이, 호 셋업 정보가 포함된 ATM 스위치 테스트 요구신호를 상기 소스 내장 프로세서(311)로 전송한다(S2-3).
반면에, 상기 제 2-2 단계(S2-2)에서 상기 소스 내장 프로세서(311) 및 타겟 내장 프로세서(321)로부터 설정 시간내에 호 셋업 응답신호가 수신되지 않으면(NO), 상기 메인 프로세서(210)는 ATM 테스트가 실패했음을 알리는 메시지를 상기 더미 터미널(100)로 출력한다. 그러면, 상기 더미 터미널(100)는 상기 메인 프로세서(210)로부터 ATM 테스트가 실패했음을 알리는 메시지를 수신받은 후 운용자에게 그 테스트 결과값을 디스플레이시킨다(S2-4).
또한, 상술한 제 2 단계(S2) 이후 상기 소스 내장 프로세서(311)는 상기 메인 프로세서(210)로부터 도 10에 도시한 바와 같이, ATM 스위치 테스트 요구신호를수신받음과 동시에 착신점 정보가 포함된 OAM CC 테스트 셀을 생성한 후 상기 ATM 스위치 보드(400)로 전송한다(S3). 여기서, 상기 OAM CC 테스트 셀(10)은 도 9에 도시한 바와 같이 착신점 정보인 타겟 내장 프로세서(321)의 ID 정보가 저장된 착심점 필드(10a), VC/VP에 대한 호 셋업 데이터 및 현 데이터가 OAM CC 테스트 셀임을 나타내는 정보가 저장된 헤더 필드(10b), 및 테스트용 체크 섬 데이터가 저장된 데이터 필드(10c)로 구성되어 있다.
이하, 하기에서는 상기 제 3 단계(S3)의 세부 동작과정에 대해 도 5를 참조하여 설명하기로 한다.
먼저, 상기 소스 내장 프로세서(311)는 도 10에 도시한 바와 같이, 상기 메인 프로세서(210)로부터 호 셋업 정보가 포함된 ATM 스위치 테스트 요구신호를 수신받는다(S3-1).
그런후, 상기 소스 내장 프로세서(311)는 ATM 스위치 테스트 요구신호내에 저장된 VC/VP에 대한 호 셋업 데이터를 검색한다(S3-2).
이어서, 상기 소스 내장 프로세서(311)는 ATM 스위치 테스트 요구신호내에 VC/VP에 대한 호 셋업 데이터가 존재하는지의 여부를 판단한다(S3-3).
이때, 상기 제 3-3 단계(S3-3)에서 그 ATM 스위치 테스트 요구신호내에 호 셋업 데이터가 존재하면(YES), 상기 소스 내장 프로세서(311)는 도 10에 도시한 바와 같이, 착신점 정보가 포함된 OAM CC 테스트 셀(10)을 생성한 후 VC/VP 채널을 통해 상기 ATM 스위치 보드(400)로 전송한다(S3-4).
반면에, 상기 제 3-3 단계(S3-3)에서 그 ATM 스위치 테스트 요구신호내에 호 셋업 데이터가 존재하지 않으면(NO), 상기 소스 내장 프로세서(311)는 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 메인 프로세서(210)로 전송한 후 제 8 단계(S8)로 진행한다(S3-5).
한편, 상술한 제 3 단계(S3) 이후, 상기 ATM 스위치 보드(400)는 상기 소스 내장 프로세서(311)로부터 OAM CC 테스트 셀(10)을 수신받음과 동시에 착신점을 확인하고, 이후 도 10에 도시한 바와 같이 그 착신점에 해당하는 상기 타겟 내장 프로세서(321)로 OAM CC 테스트 셀(10)을 스위칭시킨다(S4).
그러면, 상기 타겟 내장 프로세서(321)는 상기 ATM 스위치 보드(400)로부터 OAM CC 테스트 셀(10)을 수신받음과 동시에, 도 10에 도시한 바와 같이 다시 상기 ATM 스위치 보드(400)로 룹백시킨다(S5).
이하, 하기에서는 상기 제 5 단계(S5)의 세부 동작과정에 대해 도 6을 참조하여 설명하기로 한다.
먼저, 상기 타겟 내장 프로세서(321)는 도 10에 도시한 바와 같이, 상기 ATM 스위치 보드(400)로부터 OAM CC 테스트 셀(10)을 수신받는다(S5-1).
그런후, 상기 타겟 내장 프로세서(321)는 그 OAM CC 테스트 셀(10)내 헤더 필드(10b)의 정보를 이용하여 VC/VP에 대한 호 셋업 데이터를 검색한다(S5-2).
이어서, 상기 타겟 내장 프로세서(321)는 그 OAM CC 테스트 셀(10)의 헤더필드(10b)내에 VC/VP에 대한 호 셋업 데이터가 존재하는지의 여부를 판단한다(S5-3).
이때, 상기 제 5-3 단계(S5-3)에서 그 OAM CC 테스트 셀(10)의 헤더 필드(10b)내에 VC/VP에 대한 호 셋업 데이터가 존재하면(YES), 상기 타겟 내장 프로세서(321)는 도 10에 도시한 바와 같이, 상기 ATM 스위치 보드(400)로부터 수신받은 OAM CC 테스트 셀(10)을 다시 상기 ATM 스위치 보드(400)로 룹백시킨다(S5-4).
반면에, 상기 제 5-3 단계(S5-3)에서 그 OAM CC 테스트 셀(10)의 헤더 필드(10b)내에 VC/VP에 대한 호 셋업 데이터가 존재하지 않으면(NO), 상기 타겟 내장 프로세서(321)는 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 소스 내장 프로세서(311)로 전송한다. 그러면, 상기 소스 내장 프로세서(311)는 상기 타겟 내장 프로세서(321)로부터 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 수신받은 후 상기 메인 프로세서(210)로 전송하고, 상기 메인 프로세서(210는 그 ATM 스위치 테스트 실패 메시지를 상기 더미 터미널(100)로 전송한다. 그리고, 상기 더미 터미널(100)은 상기 메인 프로세서(210)로부터 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 수신받음과 동시에 운용자에게 디스플레이시킨 후 제 8 단계(S8)로 진행한다(S5-5).
또한, 상술한 제 5 단계(S5) 이후, 상기 ATM 스위치 보드(400)는 도 10에 도시한 바와 같이, 상기 타겟 내장 프로세서(321)로부터 OAM CC 테스트 셀(10)을 수신받은 후 상기 소스 내장 프로세서(311)로 전송한다(S6).
그러면, 상기 소스 내장 프로세서(311)는 상기 타겟 내장 프로세서(321)를 거친 OAM CC 테스트 셀(10)을 점검하여, 그 점검 결과에 따라 ATM 스위치 테스트 결과값을 작성한 후 도 10에 도시한 바와 같이, 상기 메인 프로세서(210)로 전송한다(S7).
이하, 하기에서는 상기 제 7 단계(S7)의 세부 동작과정에 대해 도 7을 참조하여 설명하기로 한다.
먼저, 상기 소스 내장 프로세서(311)는 상기 타겟 내장 프로세서(321)로부터 룹백된 OAM CC 테스트 셀(10)이 설정 시간내에 수신되었는지의 여부를 판단한다(S7-1).
이때, 상기 제 7-1 단계(S7-1)에서 상기 타겟 내장 프로세서(321)로부터 룹백된 OAM CC 테스트 셀(10)이 설정 시간내에 수신되면(YES), 상기 소스 내장 프로세서(311)는 그 타겟 내장 프로세서(321)로부터 룹백된 OAM CC 테스트 셀(10)과 전송되기 전 OAM CC 테스트 셀(10)이 상호 동일한지의 여부를 판단한다(S7-2).
상기 제 7-2 단계(S7-2)에서 그 타겟 내장 프로세서(321)로부터 룹백된 OAM CC 테스트 셀(10)과 전송되기 전 OAM CC 테스트 셀(10)이 상호 동일하면(YES), 상기 소스 내장 프로세서(311)는 ATM 스위치 보드(400) 및 각 라인 카드(300)가 정상임을 알리는 결과값을 상기 메인 프로세서(210)로 전송한다(S7-3).
그러나, 상기 제 7-1 단계(S7-1)에서 상기 타겟 내장 프로세서(321)로부터 룹백된 OAM CC 테스트 셀(10)이 설정 시간내에 수신되지 않으면(NO), 상기 소스 내장 프로세서(311)는 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 메인 프로세서(210)로 전송한 후 제 8 단계(S8)로 진행한다(S7-4).
한편, 상기 제 7-2 단계(S7-2)에서 그 타겟 내장 프로세서(321)로부터 룹백된 OAM CC 테스트 셀(10)과 전송되기 전 OAM CC 테스트 셀(10)이 상호 동일하지 않으면(NO), 상기 소스 내장 프로세서(311)는 ATM 스위치 보드(400) 및 각 라인 카드(300)가 비정상임을 알리는 결과값을 상기 메인 프로세서(210)로 전송한 후 제 8 단계(S8)로 진행한다(S7-5).
그러면, 상술한 제 7 단계(S7) 이후 상기 메인 프로세서(210)는 상기 소스 내장 프로세서(311)로부터 ATM 스위치 테스트 결과 메시지를 수신받은 후 상기 더미 터미널(100)로 전송한다. 이어서, 상기 더미 터미널(100)은 상기 메인 프로세서(210)로부터 ATM 스위치 테스트 결과 메시지를 수신받은 후 운용자에게 디스플레이시킨다(S8).
이하, 하기에서는 상기 제 8 단계(S8)의 세부 동작과정에 대해 도 8을 참조하여 설명하기로 한다.
먼저, 상기 메인 프로세서(210)는 상기 소스 내장 프로세서(311)로부터 설정시간내에 ATM 스위치 테스트 결과 메시지가 수신되었는지의 여부를 판단한다(S8-1).
이때, 상기 제 8-1 단계(S8-1)에서 상기 소스 내장 프로세서(311)로부터 설정 시간내에 ATM 스위치 테스트 결과 메시지가 수신되면(YES), 상기 메인 프로세서(210)는 그 ATM 스위치 테스트 결과 메시지를 도 10에 도시한 바와 같이 상기 더미 터미널(100)로 출력한다. 그러면, 상기 더미 터미널(100)은 상기 메인 프로세서(210)로부터 그 ATM 스위치 테스트 결과 메시지를 수신받은 후 운용자에게 디스플레이시킨다(S8-2).
반면에, 상기 제 8-1 단계(S8-1)에서 상기 소스 내장 프로세서(311)로부터 설정 시간내에 ATM 스위치 테스트 결과 메시지가 수신되지 않으면(NO), 상기 메인 프로세서(210)는 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 더미 터미널(100)로 출력한다. 그러면, 상기 더미 터미널(100)은 상기 메인 프로세서(210)로부터 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 수신받은 후 운용자에게 디스플레이시킨다(S8-3).
상술한 바와 같이 본 발명에 의한 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치 및 방법에 의하면, ATM 교환기 시스템의 라인 카드간 스위칭 테스트에 OAM CC 기능을 적용하여, ATM 스위칭 기능 및 라인 카드의 정상 동작여부를 손쉽게 점검할 수 있도록 해줌으로써, ATM 교환기 운용상의 효율성 및 편리성을 증대시켜 준다는 뛰어난 효과가 있다.

Claims (14)

  1. 호 처리 제어 기능, 운용관리 제어 기능, 및 알람 및 상태 제어 기능 등과 같은 전반적인 제어 기능을 수행하는 MCMU; 다수명의 ATM 가입자 및 타 망과의 정합 기능을 수행함과 동시에 ATM 스위치 테스트시 운용자의 선택에 따라 소스 라인 카드 또는 타겟 라인 카드로 운용되는 다수개의 라인 카드; 및 상기 다수개의 라인 카드 사이에 접속되어 ATM 셀의 스위칭 기능을 수행하는 ATM 스위치 보드를 구비한 ATM 교환기의 테스트 장치에 있어서,
    운용자가 ATM 스위치 테스트 명령어를 입력하면 이를 전송하는 한편, ATM 스위치 테스트 결과값을 입력받으면 이를 운용자에게 디스플레이시키는 더미 터미널;
    상기 MCMU내에 장착되어, 상기 더미 터미널로부터 ATM 스위치 테스트 명령어를 입력받으면 상기 소스 라인 카드 및 타겟 라인 카드로 호 셋업 신호를 전송하여 호 셋업을 진행시킨 후 ATM 스위치 테스트 요구신호를 전송하는 한편, 상기 소스 라인 카드로부터 ATM 스위치 테스트 결과 메시지를 입력받으면 이를 상기 더미 터미널로 전송하는 메인 프로세서;
    상기 다수개의 라인 카드중 소스 라인 카드내에 장착되어, 상기 메인 프로세서의 제어하에 호 셋업이 진행된 후 ATM 스위치 테스트 요구신호를 입력받으면 OAM CC 테스트 셀을 상기 ATM 스위치 보드를 통해 상기 타겟 라인 카드로 전송하는 한편, 상기 타겟 라인 카드에서 재전송한 OAM CC 테스트 셀을 상기 ATM 스위치 보드를 통해 입력받으면 최초의 OAM CC 테스트 셀과 상기 타겟 라인 카드를 거친 OAMCC 테스트 셀을 비교 검토하여 이상유무를 판정한 후 그 결과 메시지를 상기 메인 프로세서로 전송하는 소스 내장 프로세서; 및
    상기 다수개의 라인 카드중 타겟 라인 카드내에 장착되어, 상기 소스 내장 프로세서에서 전송한 OAM CC 테스트 셀을 상기 ATM 스위치 보드를 통해 입력받은 후 다시 상기 소스 내장 프로세서로 룹백시키는 타겟 내장 프로세서로 구성된 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 장치.
  2. 메인 프로세서가 더미 터미널로부터 소스 라인 카드 및 타겟 라인 카드의 ID 정보가 포함된 ATM 스위치 테스트 명령어를 수신받는 제 1 단계;
    상기 메인 프로세서가 상기 소스 내장 프로세서 및 타겟 내장 프로세서로의 호 셋업을 진행시킨 후 상기 소스 내장 프로세서로 호 셋업 정보가 포함된 ATM 스위치 테스트 요구신호를 전송하는 제 2 단계;
    상기 소스 내장 프로세서가 상기 메인 프로세서로부터 ATM 스위치 테스트 요구신호를 수신받음과 동시에 착신점 정보가 포함된 OAM CC 테스트 셀을 생성한 후 ATM 스위치 보드로 전송하는 제 3 단계;
    상기 ATM 스위치 보드가 상기 소스 내장 프로세서로부터 OAM CC 테스트 셀을 수신받음과 동시에 착신점을 확인한 후 그 착신점에 해당하는 상기 타겟 내장 프로세서로 스위칭시키는 제 4 단계;
    상기 타겟 내장 프로세서가 상기 ATM 스위치 보드로부터 OAM CC 테스트 셀을수신받음과 동시에 다시 상기 ATM 스위치 보드로 룹백시키는 제 5 단계;
    상기 ATM 스위치 보드가 상기 타겟 내장 프로세서로부터 OAM CC 테스트 셀을 수신받은 후 상기 소스 내장 프로세서로 전송하는 제 6 단계;
    상기 소스 내장 프로세서가 상기 타겟 내장 프로세서를 거친 OAM CC 테스트 셀을 점검하여 ATM 스위치 테스트 결과값을 작성한 후 상기 메인 프로세서로 전송하는 제 7 단계; 및
    상기 메인 프로세서가 상기 소스 내장 프로세서로부터 ATM 스위치 테스트 결과 메시지를 수신받은 후 상기 더미 터미널을 통해 운용자에게 디스플레이시키는 제 8 단계로 이루어진 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  3. 제 2항에 있어서,
    상기 제 3 단계에서 소스 내장 프로세서가 생성하는 OAM CC 테스트 셀은, 착신점 정보인 타겟 내장 프로세서의 ID 정보가 저장된 착심점 필드;
    VC/VP에 대한 호 셋업 데이터 및 현 데이터가 OAM CC 테스트 셀임을 나타내는 정보가 저장된 헤더 필드; 및
    테스트용 체크 섬 데이터가 저장된 데이터 필드로 이루어진 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  4. 제 2항에 있어서,
    상기 제 2 단계는, 상기 메인 프로세서가 상기 소스 내장 프로세서 및 타겟 내장 프로세서로 호 셋업 신호를 전송하는 제 2-1 단계;
    상기 메인 프로세서가 상기 소스 내장 프로세서 및 타겟 내장 프로세서로부터 설정 시간내에 호 셋업 응답신호가 수신되었는지의 여부를 판단하는 제 2-2 단계; 및
    상기 제 2-2 단계에서 상기 소스 내장 프로세서 및 타겟 내장 프로세서로부터 설정 시간내에 호 셋업 응답신호가 수신되면, 상기 메인 프로세서가 호 셋업 정보가 포함된 ATM 스위치 테스트 요구신호를 상기 소스 내장 프로세서로 전송하는 제 2-3 단계로 이루어진 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  5. 제 4항에 있어서,
    상기 제 2-2 단계에서 상기 소스 내장 프로세서 및 타겟 내장 프로세서로부터 설정 시간내에 호 셋업 응답신호가 수신되지 않으면, 상기 메인 프로세서가 ATM 테스트가 실패했음을 알리는 메시지를 상기 더미 터미널을 통해 운용자에게 디스플레이시키는 제 2-4 단계를 추가로 포함시킴을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  6. 제 2항에 있어서,
    상기 제 3 단계는, 상기 소스 내장 프로세서가 메인 프로세서로부터 호 셋업 정보가 포함된 ATM 스위치 테스트 요구신호를 수신받는 제 3-1 단계;
    상기 소스 내장 프로세서가 ATM 스위치 테스트 요구신호내에 저장된 VC/VP에 대한 호 셋업 데이터를 검색하는 제 3-2 단계;
    상기 소스 내장 프로세서가 ATM 스위치 테스트 요구신호내에 VC/VP에 대한 호 셋업 데이터가 존재하는지의 여부를 판단하는 제 3-3 단계; 및
    상기 제 3-3 단계에서 그 ATM 스위치 테스트 요구신호내에 호 셋업 데이터가 존재하면, 상기 소스 내장 프로세서가 착신점 정보가 포함된 OAM CC 테스트 셀을 생성한 후 VC/VP 채널을 통해 ATM 스위치 보드로 전송하는 제 3-4 단계로 이루어진 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  7. 제 6항에 있어서,
    상기 제 3-3 단계에서 그 ATM 스위치 테스트 요구신호내에 호 셋업 데이터가 존재하지 않으면, 상기 소스 내장 프로세서가 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 메인 프로세서로 전송한 후 제 8 단계로 진행하는 제 3-5 단계를 추가로 포함시킴을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM교환기 테스트 방법.
  8. 제 2항에 있어서,
    상기 제 5 단계는, 상기 타겟 내장 프로세서가 상기 ATM 스위치 보드로부터 OAM CC 테스트 셀을 수신받는 제 5-1 단계;
    상기 타겟 내장 프로세서가 그 OAM CC 테스트 셀내 헤더 필드의 정보를 이용하여 VC/VP에 대한 호 셋업 데이터를 검색하는 제 5-2 단계;
    상기 타겟 내장 프로세서가 그 OAM CC 테스트 셀의 헤더 필드내에 VC/VP에 대한 호 셋업 데이터가 존재하는지의 여부를 판단하는 제 5-3 단계; 및
    상기 제 5-3 단계에서 그 OAM CC 테스트 셀의 헤더 필드내에 VC/VP에 대한 호 셋업 데이터가 존재하면, 상기 타겟 내장 프로세서가 상기 ATM 스위치 보드로부터 수신받은 OAM CC 테스트 셀을 다시 상기 ATM 스위치 보드로 룹백시키는 제 5-4 단계로 이루어진 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  9. 제 8항에 있어서,
    상기 제 5-3 단계에서 그 OAM CC 테스트 셀의 헤더 필드내에 VC/VP에 대한 호 셋업 데이터가 존재하지 않으면, 상기 타겟 내장 프로세서가 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 소스 내장 프로세서를 통해 상기 메인 프로세서로 전송한 후 제 8 단계로 진행하는 제 5-5 단계를 추가로 포함시킴을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  10. 제 2항에 있어서,
    상기 제 7 단계는, 상기 소스 내장 프로세서가 상기 타겟 내장 프로세서로부터 룹백된 OAM CC 테스트 셀이 설정 시간내에 수신되었는지의 여부를 판단하는 제 7-1 단계;
    상기 제 7-1 단계에서 상기 타겟 내장 프로세서로부터 룹백된 OAM CC 테스트 셀이 설정 시간내에 수신되면, 상기 소스 내장 프로세서가 그 타겟 내장 프로세서로부터 룹백된 OAM CC 테스트 셀과 전송되기 전 OAM CC 테스트 셀이 상호 동일한지의 여부를 판단하는 제 7-2 단계; 및
    상기 제 7-2 단계에서 그 타겟 내장 프로세서로부터 룹백된 OAM CC 테스트 셀과 전송되기 전 OAM CC 테스트 셀이 상호 동일하면, 상기 소스 내장 프로세서가 ATM 스위치 보드 및 각 라인 카드가 정상임을 알리는 결과값을 상기 메인 프로세서로 전송하는 제 7-3 단계로 이루어진 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  11. 제 10항에 있어서,
    상기 제 7-1 단계에서 상기 타겟 내장 프로세서로부터 룹백된 OAM CC 테스트 셀이 설정 시간내에 수신되지 않으면, 상기 소스 내장 프로세서가 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 메인 프로세서로 전송한 후 상기 제 8 단계로 진행하는 제 7-4 단계를 추가로 포함시킴을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  12. 제 10항에 있어서,
    상기 제 7-2 단계에서 그 타겟 내장 프로세서로부터 룹백된 OAM CC 테스트 셀과 전송되기 전 OAM CC 테스트 셀이 상호 동일하지 않으면, 상기 소스 내장 프로세서가 ATM 스위치 보드 및 각 라인 카드가 비정상임을 알리는 결과값을 상기 메인 프로세서로 전송한 후 상기 제 8 단계로 진행하는 제 7-5 단계를 추가로 포함시킴을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  13. 제 2항에 있어서,
    상기 제 8 단계는, 상기 메인 프로세서가 상기 소스 내장 프로세서로부터 설정 시간내에 ATM 스위치 테스트 결과 메시지가 수신되었는지의 여부를 판단하는 제 8-1 단계; 및
    상기 제 8-1 단계에서 상기 소스 내장 프로세서로부터 설정 시간내에 ATM 스위치 테스트 결과 메시지가 수신되면, 상기 메인 프로세서가 그 ATM 스위치 테스트 결과 메시지를 상기 더미 터미널을 통해 운용자에게 디스플레이시키는 제 8-2 단계로 이루어진 것을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
  14. 제 13항에 있어서,
    상기 제 8-1 단계에서 상기 소스 내장 프로세서로부터 설정 시간내에 ATM 스위치 테스트 결과 메시지가 수신되지 않으면, 상기 메인 프로세서가 ATM 스위치 테스트가 실패했음을 알리는 결과 메시지를 상기 더미 터미널을 통해 운용자에게 디스플레이시키는 제 8-3 단계를 추가로 포함시킴을 특징으로 하는 OAM CC 테스트 셀을 이용한 ATM 교환기 테스트 방법.
KR1020000053508A 2000-09-08 2000-09-08 Oam cc 테스트 셀을 이용한 atm 교환기 테스트장치 및 방법 KR100347326B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000053508A KR100347326B1 (ko) 2000-09-08 2000-09-08 Oam cc 테스트 셀을 이용한 atm 교환기 테스트장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000053508A KR100347326B1 (ko) 2000-09-08 2000-09-08 Oam cc 테스트 셀을 이용한 atm 교환기 테스트장치 및 방법

Publications (2)

Publication Number Publication Date
KR20020020383A KR20020020383A (ko) 2002-03-15
KR100347326B1 true KR100347326B1 (ko) 2002-08-07

Family

ID=19688257

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000053508A KR100347326B1 (ko) 2000-09-08 2000-09-08 Oam cc 테스트 셀을 이용한 atm 교환기 테스트장치 및 방법

Country Status (1)

Country Link
KR (1) KR100347326B1 (ko)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09238146A (ja) * 1996-03-01 1997-09-09 Fujitsu Ltd Atm交換機の通信監視システム
JPH10303912A (ja) * 1997-04-25 1998-11-13 Nec Corp Atmスイッチ試験装置
JPH11122261A (ja) * 1997-10-17 1999-04-30 Fujitsu Ltd Atm交換機の装置内導通試験装置
KR19990038491A (ko) * 1997-11-05 1999-06-05 이계철 순방향 성능감시 순방향 모니터링 셀 장치 및 셀 전송방법
KR20000007886A (ko) * 1998-07-08 2000-02-07 윤종용 교환시스템의 경로 시험방법
KR20000020254A (ko) * 1998-09-18 2000-04-15 서평원 에이티엠 교환기에서 오에이엠 셀 테스트 방법
KR20000045799A (ko) * 1998-12-30 2000-07-25 서평원 비동기전송모드 교환기에서 스위치 경로 시험 방법

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09238146A (ja) * 1996-03-01 1997-09-09 Fujitsu Ltd Atm交換機の通信監視システム
JPH10303912A (ja) * 1997-04-25 1998-11-13 Nec Corp Atmスイッチ試験装置
JPH11122261A (ja) * 1997-10-17 1999-04-30 Fujitsu Ltd Atm交換機の装置内導通試験装置
KR19990038491A (ko) * 1997-11-05 1999-06-05 이계철 순방향 성능감시 순방향 모니터링 셀 장치 및 셀 전송방법
KR20000007886A (ko) * 1998-07-08 2000-02-07 윤종용 교환시스템의 경로 시험방법
KR20000020254A (ko) * 1998-09-18 2000-04-15 서평원 에이티엠 교환기에서 오에이엠 셀 테스트 방법
KR20000045799A (ko) * 1998-12-30 2000-07-25 서평원 비동기전송모드 교환기에서 스위치 경로 시험 방법

Also Published As

Publication number Publication date
KR20020020383A (ko) 2002-03-15

Similar Documents

Publication Publication Date Title
CN1099793C (zh) 实现用于异步传输方式(atm)网络的环回测试的带外控制
US6775239B1 (en) Checking communication-path data in MPLS communication scheme
KR100347326B1 (ko) Oam cc 테스트 셀을 이용한 atm 교환기 테스트장치 및 방법
US6373820B1 (en) Method and apparatus for maintenance and repair of CAMA interface in PCX system
US7353292B2 (en) Device and method for changing connection types between a fixed or variable state with an external switching unit
KR100535584B1 (ko) 망관리시스템에서의 광대역 가입자망 통합 관리 방법
KR0175461B1 (ko) 에이티엠 계층에서의 방송형 루프백 제어 방법
JP3618550B2 (ja) Stm回線を含むatmネットワークシステムの保守方法
KR100247024B1 (ko) 유사 동기식 디지털 계위(pdh)호에 대한 비동기전송모드(atm) 궤환 시험 방법
KR100251702B1 (ko) 비동기 전송 모드 네트웍에서 특정 디바이스의 고장 진단 방법
KR100478833B1 (ko) 교환기의 데이터 전송경로 시험 장치 및 방법
KR100366541B1 (ko) 이동통신 교환기 시스템에서의 ass-t 구간별 신호링크경로 테스트 방법
JPH05191434A (ja) Atmマルチリンク通信方式
JPH1065696A (ja) 通信ネットワークおよび障害通知方法
JP3730824B2 (ja) 信号導通試験方式
JPH1127343A (ja) 通信装置
KR20020053241A (ko) 데이터 전송시스템의 핑테스트 방법
KR20020035673A (ko) 에이티엠 스위치 테스트방법
KR20000020254A (ko) 에이티엠 교환기에서 오에이엠 셀 테스트 방법
KR0123250B1 (ko) 상대적 위치값을 이용한 장애 위치 파악 방법
CN118401906A (en) Fault message validation
JP2001230780A (ja) 非同期転送モード伝送装置における故障検出装置
KR20000033346A (ko) 루프백 시험을 이용한 스위치 링크의 장애 메시지 출력 방법
JPH07183889A (ja) Atm交換機における各装置のオンライン試験方法
JP2001024650A (ja) Atm交換機及びそれにおける回線装置の試験方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060720

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee