KR100313328B1 - 이종 주파수 겸용 위상 동기 루프 모듈 - Google Patents

이종 주파수 겸용 위상 동기 루프 모듈 Download PDF

Info

Publication number
KR100313328B1
KR100313328B1 KR1019990027072A KR19990027072A KR100313328B1 KR 100313328 B1 KR100313328 B1 KR 100313328B1 KR 1019990027072 A KR1019990027072 A KR 1019990027072A KR 19990027072 A KR19990027072 A KR 19990027072A KR 100313328 B1 KR100313328 B1 KR 100313328B1
Authority
KR
South Korea
Prior art keywords
frequency
voltage
terminal
capacitor
oscillator
Prior art date
Application number
KR1019990027072A
Other languages
English (en)
Other versions
KR20010008966A (ko
Inventor
김윤석
Original Assignee
이형도
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이형도, 삼성전기주식회사 filed Critical 이형도
Priority to KR1019990027072A priority Critical patent/KR100313328B1/ko
Publication of KR20010008966A publication Critical patent/KR20010008966A/ko
Application granted granted Critical
Publication of KR100313328B1 publication Critical patent/KR100313328B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/002Switching arrangements with several input- or output terminals
    • H03K17/005Switching arrangements with several input- or output terminals with several inputs only

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 특정 주파수 대역의 일정한 주파수 신호를 발생시키는 발진부와, 사용자의 선택 또는 시스템 제어신호에 의해 입력되는 전압에 대응하는 각기 다른 이종의 기준 주파수를 발생시키도록 하는 듀얼 전압 제어 발진기, 및 듀얼 전압 제어 발진기에서 발생되는 기준주파수와 발진부에서 발생되는 주파수 신호를 입력받아 듀얼 전압 제어 발진기에 인가하는 전압의 크기를 변화시키는 PLL을 구비하는 이종 주파수 겸용 위상 동기 루프 모듈에 관한 것으로 특히, 듀얼 전압 제어 발진기가, PLL로부터 발생되는 전압에 대응하여 저주파 대역의 특정 주파수 신호를 발생시키는 발진부와, DCS용 발진부에서 발생되는 저주파수 신호를 증폭하여 출력하는 증폭부와, 및 증폭부의 출력 주파수 신호를 입력받아 증폭하여 출력하되 사용자의 선택 또는 시스템 제어신호에 의해 온/오프 동작하여 증폭 주파수 대역을 설정하는 스위칭 필터수단을 구비한 DCS/PCS겸용 증폭부를 포함하는 것을 특징으로 하는 이종 주파수 겸용 위상 동기 루프 모듈을 제공하여 PLL모듈을 패키지화하는 작업 또는 반도체 칩화하는 작업에서 기본적으로 공간을 가장 많이 차지하는 소자인 트랜지스터의 개수를 최소화하여 소형화하면서도 일정 주파수 발생동작을 수행하여 얻어지는 기준주파수에서 희망하는 특정 주파수 신호를 얻어내므로써 소자의 단순성을 꾀하는 이점이 있다.

Description

이종 주파수 겸용 위상 동기 루프 모듈{Phase lock loop module for a combined use of difference frequency}
본 발명은 이동통신 시스템에서 서비스되고 있는 디지털 셀룰러 시스템(Digital Cellular System: 이하, DCS라 함) 단말기와 개인 통신 시스템(Personal Communication System: 이하, PCS라 함) 단말기에서 모두 사용 가능한 PLL(Phase Lock Loop: 이하 PLL이라 함) 방식의 기준 주파수를 발생 장치에 관한 것으로 특히, 해당 디바이스의 소형화와 생산 단가의 절감을 위하여 해당 주파수별로 구비되어 있던 두 개의 전압 제어 발진부를 하나로 결합한 이종 주파수겸용 위상 동기 루프 모듈에 관한 것이다.
일반적으로, 기존의 DCS중 디지털 방식의 경우는 PCS와 마찬가지로 CDMA 방식을 사용하며, 상기 DCS와 PCS의 하드웨어 구현상 가장 큰 차이점은 사용 주파수 대역과 채널 간격이 다르다는 점에 있다. 즉, DCS의 채널 간격은 30㎑이고, PCS의 채널 간격은 50㎑로서, 각각의 PLL의 기준 주파수는 19.68㎒(30㎑×656)와 24.6㎒를 사용한다.
그런데, 지역 특성에 따라 또는 사용자의 필요성에 따라 동일한 단말기가 PCS로 또는 DCS로 사용되어야 하는 경우가 발생되었다. 이러한 경우 하나의 단말기에는 상술한 바와 같은 이종의 사용 주파수를 모두 만족시킬 수 있는 PLL모듈이 필요하다는 기술적 필요성이 대두되었다.
따라서, 상술한 기술적 필요성에 의하여 제안되어진 종래의 PLL모듈은 첨부한 도 1에 도시되어 있는 바와 같이, 각각 별개의 기준주파수 발생을 위한 PLL모듈을 구비하였다.
즉, 참조번호 10a, 20a 및 30a에 해당하는 DCS 관련 PLL모듈과 참조번호 10b, 20b 및 30b에 해당하는 PCS 관련 PLL모듈을 모두 구비하고서 사용자의 선택 모드 또는 특정 운영 방식에 따른 마이크로 프로세서의 제어에 의해, DCS 단말기로 사용될 경우에는 DSC용 VCO인 D-VCO(30a)에서 발생되는 주파수를 기준주파수로 사용하고, PCS 단말기로 사용될 경우에는 PSC용 VCO인 P-VCO(30b)에서 발생되는 주파수를 기준주파수로 사용하는 방식이였다.
상술한 종래의 방식은 동일한 하드웨어를 갖는 두 개의 PLL모듈을 모두 구비하는 방식이므로 하드웨어적인 중복성과 부피의 증대 및 생산단가의 상승이라는 문제점이 발생되었다.
따라서, 상술한 종래 기술의 문제점을 해소하기 위하여 제안되어진 기술이 첨부한 도 2에 도시되어 있는 바와 같이 전압 제어 발진기를 선택신호에 따라 각기 다른 기준 주파수를 발생시키도록 하는 듀얼 전압 제어 발진기를 구비한 것으로, 사용자의 선택 또는 시스템 제어신호에 의해 듀얼 전압 제어 발진기(300)는 DCS관련 모드 또는 PCS관련 모드로 전환되고, PLL(200)에서 출력되는 기준 주파수 제어용 전압을 입력받아 전환된 해당 모드에 적합한 기준신호를 발생시키는 것이다.
상기 도 2에 도시되어 있는 듀얼 전압 제어 발진기(300)의 구성 및 동작을 첨부한 도 3에 도시되어 있는 상세 회로를 참조하여 살펴보면, 도 3은 크게 DCS용 기준 주파수의 발생을 위한 DCS용 VCO모듈(310a, 320a, 330a)과 PCS용 기준 주파수의 발생을 위한 PCS용 VCO모듈(310b, 320b, 330b)로 구분할 수 있다.
이때, 참조번호 310a로 표시되는 DCS용 기준주파수 발진부는 첨부한 도 2의 PLL(200)에서 출력되는 전압신호를 입력받아 DCS에 적합한 기준주파수를 발생시키기 위해 발진 동작하는 부분이며, 참조번호 310b로 표시되는 PCS용 기준주파수 발진부는 상기 DCS용 기준주파수 발진부(310a)와 마찬가지로 첨부한 도 2의 PLL(200)에서 출력되는 전압신호를 입력받아 PCS에 적합한 기준주파수를 발생시키기 위해 발진 동작하는 부분이다.
또한, 참조번호 320a와 320b로 표시되는 기준주파수 증폭부는 서로 반동하는데, 각 증폭부를 구성하고 있는 트랜지스터의 베이스 단자에 걸리는 신호 SWa와 SWb는 서로 반전되는 신호를 받게되어 어느 한쪽의 증폭부내 트랜지스터가 온동작하면 다른 한쪽의 증폭부내 트랜지스터는 오프 동작함으로써 참조번호 Out로 표시되는 출력단에는 DCS용 기준주파수 또는 PCS용 기준주파수중 어느 하나만이 출력되어진다.
즉, 사용자 또는 단말기 시스템의 제어수단에서 DCS로 시스템을 사용하고자 하는 경우 SWa신호를 논리 하이 상태로 전환하게된다. 그에 따라 참조번호 320a로 표시되는 DCS용 기준주파수 증폭부내의 트랜지스터들은 온 동작하게 되고, 이후 상기 DCS용 기준주파수 발진부(310a)에서 발생되는 기준주파수를 중폭한 후 출력단(Out)을 통해 송수신부에서 사용되는 기준주파수로 제공하게 되는 것이다.
반면에, SWa가 논리 하이 상태라면 SWb가 논리 로우 상태가 되므로 참조번호 320b로 표시되는 PCS용 기준주파수 증폭부내의 트랜지스터들은 오프 동작하게 되고, 그에 따라 상기 PCS용 기준주파수 발진부(310b)에서 발생되는 기준주파수를 중폭할수 없으며 아울러 출력단(Out)과 상기 PCS용 기준주파수 발진부(310b)간의 신호 전달경로를 차단함으로써 상기 출력단(Out)을 통해 PCS용 기준주파수가 출력되는 것을 방지한다.
따라서, 사용자 또는 단말기 시스템의 제어수단에서는 현재 단말기가 사용하여야 하는 최적의 통신방식에 따라 하나의 단말기를 PCS 또는 DCS로 사용할 수 있게 되는 것이다.
그러나, 상술한 바와 같은 종래의 듀얼 PLL 모듈에서는 하드웨어적으로는 동일한 기능의 블록을 중복적으로 가지고 있으며, 단지 증폭단의 스위칭 기능에 의해 어느 하나를 선택하는 방식이기 때문에 그 부피가 줄어들지는 않고 있다.
따라서, 점차 소형화 경량화 슬립화되어지는 소비자의 취향을 만족시키는데 기술적으로 한계를 내포하고 있다. 또한, 중복적인 하드웨어의 사용은 생산단가의 상승요인으로 작용하기도 한다.
상기와 같은 문제점을 해소하기 위한 본 발명의 목적은 해당 디바이스의 소형화와 생산 단가의 절감을 위하여 해당 주파수별로 구비되어 있던 두 개의 전압 제어 발진부를 하나로 결합하되 종래 두 개로 구성되어 있던 증폭부를 하나로 줄이는 대신에 출력단에 스위칭 필터를 삽입하여 스위칭 필터의 제어를 통해 DCS 단말기와 PCS 단말기에서 모두 사용 가능한 PLL 방식의 이종 주파수겸용 위상 동기 루프 모듈을 제공하는 데 있다.
도 1은 이종 주파수 겸용 무선 통신 시스템에서 종래 위상 동기 루프 모듈의 블록 구성 예시도,
도 2는 개량된 종래 위상 동기 루프 모듈의 블록 구성 예시도,
도 3은 도 2에 도시되어 있는 전압 제어 발진기의 회로 구성 예시도,
도 4는 본 발명에 따른 전압 제어 발진기의 회로 구성 예시도,
도 5a와 도 5b는 도 4에 도시되어 있는 스위칭 필터의 동작에 따라 최종 출력되는 주파수 신호의 스펙트럼 예시도.
상기 목적을 달성하기 위한 본 발명의 특징은, 특정 주파수 대역의 일정한 주파수 신호를 발생시키는 발진부와, 사용자의 선택 또는 시스템 제어신호에 의해 입력되는 전압에 대응하는 각기 다른 이종의 기준 주파수를 발생시키도록 하는 듀얼 전압 제어 발진기, 및 상기 듀얼 전압 제어 발진기에서 발생되는 기준주파수와 상기 발진부에서 발생되는 주파수 신호를 입력받아 상기 듀얼 전압 제어 발진기에 인가하는 전압의 크기를 변화시키는 PLL을 구비하는 이종 주파수 겸용 위상 동기 루프 모듈에 있어서: 상기 듀얼 전압 제어 발진기가, 상기 PLL로부터 발생되는 전압에 대응하여 저주파 대역의 특정 주파수 신호를 발생시키는 발진부와, 상기 DCS용 발진부에서 발생되는 저주파수 신호를 증폭하여 출력하는 증폭부와, 및 상기 증폭부의 출력 주파수 신호를 입력받아 증폭하여 출력하되 상기 사용자의 선택 또는 시스템 제어신호에 의해 온/오프 동작하여 증폭 주파수 대역을 설정하는 스위칭 필터수단을 구비한 DCS/PCS겸용 증폭부를 포함하는 데 있다.
본 발명의 상술한 목적과 여러 가지 장점은 이 기술 분야에 숙련된 사람들에 의해 첨부된 도면을 참조하여 후술되는 발명의 바람직한 실시예로부터 더욱 명확하게 될 것이다.
이하, 첨부한 도면을 참조하여 본 발명에 따른 바람직한 실시예를 설명한다.
도 4는 본 발명에 따른 전압 제어 발진기의 회로 구성 예시도로서, 전체적인 PLL 모듈의 구성은 첨부한 도 2에 도시되어 있는 바와 유사하지만 차이점은 시스템 제어신호를 반전/비반전하여 사용하지 않고 즉, 도 2에 도시되어 있는 인버터를 사용하지 않고 직접 하나의 시스템 제어신호만을 사용한다는 것이다.
즉, 본 발명은 도 3에 도시되어 있는 이종 주파수 겸용 전압 제어 발진기의 증폭부의 구성을 개량한 것으로, 그 구성을 간략히 살펴보면, 바랙터 다이오드의 한계전압을 가변할 수 있는 가변형 바랙터 다이오드를 구비하고 구비된 가변형 바랙터 다이오드의 한계전압을 조정하여 최적의 주파수 발진부를 형성한 후 이에 따른 1차 증폭부와 2차 증폭부를 구비한다. 이때, 2차 증폭부에 스위칭 필터를 구비시켜 출력되는 주파수의 대역을 DCS용 주파수 대역과 PCS용 주파수 대역으로 구분할 수 있도록 하는데 그 기술적 요지가 있다.
우선, 본 발명에서 적용하고자 하는 기술적 사상을 간략히 살펴보면, 임의의 주파수 신호에는 주된 주파수 대역의 신호 이외에 복수개의 고주파 대역의 신호들이 섞여있으므로 필터의 통과 대역을 조정하면 사용자가 요망하는 주파수 대역을 취득할 수 있다는 점에 착안한 것이다.
따라서, 첨부한 도 4에 도시되어 있는 본 발명에 따른 이종 주파수 겸용 전압 제어 발진기의 구성을 살펴보면, 크게 가변형 바랙터 다이오드(VVD)를 구비하고 구비된 가변형 바랙터 다이오드(VDD)의 한계전압을 조정하여 최적의 주파수를 발진시키는 발진부(310a)와, 상기 발진부(310a)에서 발생되는 주파수신호를 증폭하여 출력하는 증폭부(350), 및 상기 증폭부(350)에서 출력되는 주파수 신호를 필터링하여 증폭하는 DCS/PCS겸용 필터링 증폭부(360, 360a)로 구분할 수 있다.
그 세부 구성을 각 구성요소별로 살펴보면, 우선 발진부(310a)는 입력단(In)에 걸리는 전압을 제 1코일(L1)을 통해 캐소드 단자에 입력받고 애노드 단자는 접지단과 연결되어 있으며 한계전압이 가변 가능한 가변형 바렉터 다이오드(VVD)와, 두 개의 콘덴서가 직렬 연결되어 있으며 전체적으로 상기 가변형 바렉터 다이오드(VVD)와 병렬 연결되어 있는 제 2,3콘덴서(C2, C3)와, 상기 제 2콘덴서(C2)와 제 3콘덴서(C3)의 연결점에 일단이 연결되고 접지단에 타단이 연결되어 있는 제 2코일(L2), 및 상기 제 2콘덴서(C2)와 제 3콘덴서(C3)의 연결점에 일단이 연결되어 있는 제 4 콘덴서(C4)로 구성된다.
또한, 참조번호 350으로 표시되는 증폭부는 소정의 양전압(Vcc)이 입력되는 단자와 상기 제 4 콘덴서(C4)의 타단 사이에 연결되어 있는 제 1저항(R1)과, 상기제 1저항(R1)에 걸리는 전압에 의하여 충전되는 제 5콘덴서(C5)와, 상기 제 5콘덴서(C5)에 충전되어진 전압을 콜렉터 단자에 입력받고 베이스 단자에 걸리는 상기 제 1저항(R1)과 제 4 콘덴서(C4)의 연결점의 전압상태에 의해 온/오프 동작하는 제 1트랜지스터(Q1)와, 상기 제 1트랜지스터(Q1)의 베이스 단자와 접지단사이에 연결되어 있는 제 2저항(R2)과, 상기 제 1트랜지스터(Q1)의 베이스 단자와 에미터 단자에 연결되는 제 6콘덴서(C6)와, 상기 제 1트랜지스터(Q1)의 베이스 단자와 접지단 사이에 연결되는 제 3저항(R3)과, 상기 제 3저항(R3)에 병렬 연결되어 상기 제 1트랜지스터(Q1)의 에미터 단자에 걸리는 전압에 의하여 충전되는 제 7콘덴서(C7), 및 직렬 연결되어 있으며 전체적으로 상기 제 7콘덴서(C7)에 병렬 연결되어 있는 제 8,9 콘덴서(C8, C9)로 구성되어 진다.
마지막으로 DCS/PCS겸용 필터링 증폭부(360)는 상기 증폭부에서 증폭되어진 신호를 입력받아 2차 증폭하여 출력하는 증폭부분과 증폭되는 신호를 일정 주파수 대역으로 한정하기 위한 스위칭 필터부(360a)로 구분된다.
상기 증폭부분은 참조번호 360으로 묶여있는 구성중 참조번호 360a로 묶여있는 스위칭 필터부를 제외한 구성으로써, 소정의 양전압(Vcc)에 의하여 충전되며 상기 양전압(Vcc)을 일정한 정전압으로 유지시켜주기 위한 제 10콘덴서(C10)와, 상기 제 10콘덴서(C10)에 충전되는 전압을 일단으로 입력받고 타단은 상기 제 8콘덴서(C8)와 제 9콘덴서(C9)의 연결점에 연결되어 있는 제 4저항(R4)과, 베이스 단자에 걸리는 상기 제 4저항(R4)의 타단의 전압상태에 의해 온/오프 동작하는 제 2트랜지스터(Q2)와, 두 개의 콘덴서가 직렬 연결되어 있으며 전체적으로 일단은 상기 제 2트랜지스터(Q2)의 콜렉터 단자와 접지단사이에 연결되며 콘덴서의 연결점이 출력단을 형성하고 있는 제 13, 14콘덴서(C13, C14)와, 상기 제 2트랜지스터(Q2)의 에미터 단자에 걸리는 전압에 의하여 충전되는 제 11콘덴서(C11)와, 상기 제 11콘덴서(C11)에 병렬로 연결되며 상기 제 11콘덴서(C11)에 충전된 전압의 방전 경로를 형성하는 제 6저항(R6), 및 상기 제 2트랜지스터(Q2)의 베이스 단자와 접지단 사이에 연결되어 있는 제 5저항(R5)으로 구성된다.
이때, 상기 제 10콘덴서(C10)에 충전된 전압이 상기 제 2트랜지스터(Q2)의 콜렉터 단자에 걸리게 되는데, 상기 제 10콘덴서(C10)의 일단과 상기 제 2트랜지스터(Q2)의 콜렉터 단자사이에 스위칭 필터부(360a)가 구비되어 있다.
상기 스위칭 필터부(360a)는 상기 시스템 제어신호(SW)가 입력되는 단자에 일단이 연결되어 있는 제 7저항(R7)과, 상기 제 7저항(R7)의 타단에 애노드 단자가 연결되고 캐소드 단자는 접지단에 연결되어 있는 다이오드(D)와, 상기 다이오드(D)의 애노드 단자에 일단이 연결되어 있는 제 12콘덴서(C12), 및 상기 제 10콘덴서(C10)의 일단과 상기 제 2트랜지스터(Q2)의 콜렉터 단자사이에 연결되어 있으며 상기 제 12콘덴서(C12)의 일단이 중간에 연결되어 리액턴스 성분의 크기가 가변되는 가변코일(VL)로 이루어진다.
상술한 바와 같이 구성되는 본 발명에 따른 이종 주파수 겸용 위상 동기 루프 모듈의 바람직한 동작예를 첨부한 도 5a와 도 5b를 참조하여 상세히 살펴보기로 한다.
도 5a와 도 5b는 도 4에 도시되어 있는 스위칭 필터의 동작에 따라 최종 출력되는 주파수 신호의 스펙트럼 예시도이다.
우선, 참조번호 310a로 표시되는 발진부의 동작을 살펴보면, 입력단(In)을 통해 유입되는 첨부한 도 2의 PLL(200)에서 출력되는 전압신호를 제 1코일(L1)을 통해 캐소드 단자에 입력받고 애노드 단자는 접지단과 연결되어 있는 가변형 바렉터 다이오드(VVD)를 통해 임계 전압 이상인가를 검출한다.
이때, 상기 가변형 바렉터 다이오드(VVD)의 캐소드 단자에 임계전압 이상이 걸리는 경우에 제 3콘덴서(C3)와 제 2코일(L2)측에 입력단(In)을 통해 유입되는 전압이 인가된다. 따라서, 제 3콘덴서(C3)와 제 2코일(L2)의 LC공진 동작에 의해 제 4콘덴서(C4)를 통해 우선적으로 DCS용 기준 주파수가 출력된다.
만약, 사용자 또는 시스템 제어부의 제어신호에 의해 현재의 단말기를 DCS용으로 사용하고자 하는 경우 즉, 제어신호(SW)가 로우 상태를 유지하게 되는데, 그에 따라 스위칭 필터부(360a) 내부의 다이오드(D)는 오프동작 상태를 유지하게 된다.
따라서, 제 2트랜지스터(Q3)의 콜렉터 단자에 연결되어 있는 코일의 리액턴스 값은 제 3코일(L3)이 갖는 고유의 리액턴스값을 모두 갖게되고, 상기 제 3코일(L3)이 갖는 리액턴스 합성분과 제 10콘덴서(C10)의 캐패시터 성분 및 상기 제 2트랜지스터(Q2)의 콜렉터 단자에 연결되어 있는 제 13, 14콘덴서(C13, C14)의 캐패시터 성분으로 인해 공진되면서 해당 DCS주파수 대역의 신호 성분이 출력단(Out)을 통해 후단의 디바이스로 제공되는 것이다.(첨부한 도 5a 참조)
상술한 동작과 상반되는 형태 즉, 사용자 또는 시스템 제어부의 제어신호에의해 현재의 단말기를 PCS용으로 사용하고자 하는 경우 즉, 제어신호(SW)가 하이상태이면 상기 스위칭 필터부(360a)내의 다이오드(D)는 온동작하고 그에 따라 제 12콘덴서(C12)의 일단이 접지단에 연결되어진다.
따라서, 상기 제 2트랜지스터(Q3)의 콜렉터 단자에 연결되어 있는 코일의 리액턴스 값은 제 3코일(L3)이 갖는 고유의 리액턴스값의 절반정도에 해당하며, 상기 제 3코일(L3)이 갖는 절반의 리액턴스 합성과 제 12콘덴서(C12)의 캐패시터 성분 및 상기 제 2트랜지스터(Q2)의 콜렉터 단자에 연결되어 있는 제 13, 14콘덴서(C13, C14)의 캐패시터 성분으로 인해 공진되면서 해당 PCS주파수 대역의 신호 성분이 출력단(Out)을 통해 후단의 디바이스로 제공되는 것이다.(첨부한 도 5b 참조)
이상의 설명에서 본 발명은 특정의 실시예와 관련하여 도시 및 설명하였지만, 특허청구범위에 의해 나타난 발명의 사상 및 영역으로부터 벗어나지 않는 한도 내에서 다양한 개조 및 변화가 가능하다는 것을 당업계에서 통상의 지식을 가진 자라면 누구나 쉽게 알 수 있을 것이다.
상술한 바와 같이 동작하는 본 발명에 따른 이종 주파수 겸용 위상 동기 루프 모듈을 제공하여 PLL모듈을 패키지화하는 작업 또는 반도체 칩화하는 작업에서 기본적으로 공간을 가장 많이 차지하는 소자인 트랜지스터의 개수를 최소화하여 소형화하면서도 일정 주파수 발생동작을 수행하여 얻어지는 기준주파수에서 희망하는 특정 주파수 신호를 얻어내므로써 소자의 단순성을 꾀하는 이점이 있다.

Claims (3)

  1. 특정 주파수 대역의 일정한 주파수 신호를 발생시키는 발진부와, 사용자의 선택 또는 시스템 제어신호에 의해 입력되는 전압에 대응하는 각기 다른 이종의 기준 주파수를 발생시키도록 하는 듀얼 전압 제어 발진기, 및 상기 듀얼 전압 제어 발진기에서 발생되는 기준주파수와 상기 발진부에서 발생되는 주파수 신호를 입력받아 상기 듀얼 전압 제어 발진기에 인가하는 전압의 크기를 변화시키는 PLL을 구비하는 이종 주파수 겸용 위상 동기 루프 모듈에 있어서:
    상기 듀얼 전압 제어 발진기가,
    상기 PLL로부터 발생되는 전압에 대응하여 저주파 대역의 특정 주파수 신호를 발생시키는 발진부와;
    상기 DCS용 발진부에서 발생되는 저주파수 신호를 증폭하여 출력하는 증폭부와; 및
    상기 증폭부의 출력 주파수 신호를 입력받아 증폭하여 출력하되 상기 사용자의 선택 또는 시스템 제어신호에 의해 온/오프 동작하여 증폭 주파수 대역을 설정하는 스위칭 필터수단을 구비한 DCS/PCS겸용 증폭부를 포함하는 것을 특징으로 하는 이종 주파수 겸용 위상 동기 루프 모듈.
  2. 제 1 항에 있어서,
    상기 DCS/PCS겸용 증폭부는 소정의 양전압에 의하여 충전되며 상기 양전압을일정한 정전압으로 유지시켜주기 위한 제 1콘덴서와;
    상기 제 1콘덴서에 충전되는 전압을 일단으로 입력받는 제 1저항의 타단이 베이스 단자에 연결되어 있으며 베이스 단자에 걸리는 전압상태에 의해 온/오프 동작하는 트랜지스터와;
    두 개의 콘덴서가 직렬 연결되어 있으며 전체적으로 일단은 상기 트랜지스터의 콜렉터 단자와 접지단사이에 연결되며 콘덴서의 연결점이 출력단을 형성하고 있는 제 2, 3콘덴서와
    상기 트랜지스터의 에미터 단자에 걸리는 전압에 의하여 충전되는 제 4콘덴서와;
    상기 4콘덴서에 병렬로 연결되며 상기 제 4콘덴서에 충전된 전압의 방전 경로를 형성하는 제 2저항과;
    상기 트랜지스터의 베이스 단자와 접지단 사이에 연결되어 있는 제 3저항; 및
    상기 제 1콘덴서에 충전된 전압이 상기 트랜지스터의 콜렉터 단자에 걸리는데 상기 제 1콘덴서의 일단과 상기 트랜지스터의 콜렉터 단자사이에 위치하며 상기 사용자의 선택 또는 시스템 제어신호에 의해 온/오프 동작하여 증폭 주파수 대역을 설정하는 스위칭 필터부를 포함하는 것을 특징으로 하는 이종 주파수 겸용 위상 동기 루프 모듈.
  3. 제 2 항에 있어서,
    상기 스위칭 필터부는 상기 시스템 제어신호가 입력되는 단자에 일단이 연결되어 있는 제 4저항과;
    상기 제 4저항의 타단에 애노드 단자가 연결되고 캐소드 단자는 접지단에 연결되어 있는 다이오드와;
    상기 다이오드의 애노드 단자에 일단이 연결되어 있는 제 5콘덴서; 및
    상기 제 1콘덴서의 일단과 상기 트랜지스터의 콜렉터 단자사이에 연결되어 있으며 상기 제 5콘덴서의 일단이 중간에 연결되어 리액턴스 성분의 크기가 가변되는 가변코일로 이루어지는 것을 특징으로 하는 이종 주파수 겸용 위상 동기 루프 모듈.
KR1019990027072A 1999-07-06 1999-07-06 이종 주파수 겸용 위상 동기 루프 모듈 KR100313328B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990027072A KR100313328B1 (ko) 1999-07-06 1999-07-06 이종 주파수 겸용 위상 동기 루프 모듈

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990027072A KR100313328B1 (ko) 1999-07-06 1999-07-06 이종 주파수 겸용 위상 동기 루프 모듈

Publications (2)

Publication Number Publication Date
KR20010008966A KR20010008966A (ko) 2001-02-05
KR100313328B1 true KR100313328B1 (ko) 2001-11-07

Family

ID=19599655

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990027072A KR100313328B1 (ko) 1999-07-06 1999-07-06 이종 주파수 겸용 위상 동기 루프 모듈

Country Status (1)

Country Link
KR (1) KR100313328B1 (ko)

Also Published As

Publication number Publication date
KR20010008966A (ko) 2001-02-05

Similar Documents

Publication Publication Date Title
US7259638B2 (en) Voltage controlled oscillator and semiconductor integrated circuit for communication
KR100408118B1 (ko) 전압제어발진회로
EP1023769B1 (en) Dual band voltage controlled oscillator
US6853257B2 (en) PLL circuit including a voltage controlled oscillator and a method for controlling a voltage controlled oscillator
CN101247124A (zh) 锁相环电路和无线装置
US7386064B2 (en) Communication semiconductor integrated circuit device and a wireless communication system
JP4920421B2 (ja) 集積型低ノイズ・マイクロ波広帯域プッシュプッシュ電圧制御発振器
US6157821A (en) Voltage step up for a low voltage frequency synthesizer architecture
KR100313328B1 (ko) 이종 주파수 겸용 위상 동기 루프 모듈
KR100313327B1 (ko) 이종 주파수 겸용 위상 동기 루프 모듈
KR100316845B1 (ko) 이중대역을 갖는 위상 잠금 주파수 합성 장치
KR20010010197A (ko) 이종 주파수 겸용 위상 동기 루프 모듈
KR100313330B1 (ko) 이종 주파수 겸용 위상 동기 루프 모듈
KR100340757B1 (ko) 이종 주파수 겸용 위상 동기 루프 모듈
KR20010013185A (ko) 통신 장치
KR100349510B1 (ko) 이종 주파수 겸용 위상 동기 루프 모듈
KR100369098B1 (ko) 단일 버퍼증폭기를 이용한 듀얼 전압 제어 발진기
EP1111771A2 (en) A multi-band type voltage controlled oscillator
KR20010003361A (ko) 이종 주파수 겸용 위상 동기 루프 모듈
JP2005311594A (ja) 周波数シンセサイザ
KR100313329B1 (ko) 위상 동기 루프 모듈에서의 전압 제어 발진기
KR20020084776A (ko) 다중밴드용 전압제어 발진기
KR100309227B1 (ko) 듀얼 밴드 무선단말기의 위상동기루프회로
KR100431184B1 (ko) 쿼드 밴드 복합화 전압제어발진기
KR20020016392A (ko) 송수신용 전압 제어 발진기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060928

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee