KR100257028B1 - 구동 회로 접속 구조 및 그 접속 구조를 포함하는 디스플레이 장치 - Google Patents

구동 회로 접속 구조 및 그 접속 구조를 포함하는 디스플레이 장치 Download PDF

Info

Publication number
KR100257028B1
KR100257028B1 KR1019970008878A KR19970008878A KR100257028B1 KR 100257028 B1 KR100257028 B1 KR 100257028B1 KR 1019970008878 A KR1019970008878 A KR 1019970008878A KR 19970008878 A KR19970008878 A KR 19970008878A KR 100257028 B1 KR100257028 B1 KR 100257028B1
Authority
KR
South Korea
Prior art keywords
electrode
semiconductor device
substrate
conductor
circuit board
Prior art date
Application number
KR1019970008878A
Other languages
English (en)
Other versions
KR970066684A (ko
Inventor
미사노리 다까하시
리이찌 사이또
도시미찌 오우찌
Original Assignee
미다라이 후지오
캐논 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다라이 후지오, 캐논 가부시끼가이샤 filed Critical 미다라이 후지오
Publication of KR970066684A publication Critical patent/KR970066684A/ko
Application granted granted Critical
Publication of KR100257028B1 publication Critical patent/KR100257028B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

회로 접속 구조는 전극 단자가 형성된 제1기판, 상기 제1기판의 전극 단자에 접속된 제1전극과 제2전극을 가지는 반도체 장치, 제1단부로부터 제2단부로 각각 연장되는 도전체의 일정한 패턴을 가지고 상기 도전체의 상기 제1단부가 상기 반도체 장치의 상기 제2전극에 접속되는 가요성 와이어링 부재, 및 상기 가요성 와이어링 부재 상의 상기 도전체의 상기 제2단부에 접속된 전극 단자를 가지는 회로 기판에 의해 형성된다. 회로 접속 구조는 픽셀 전극을 보유하기 위한 제1기판을 가지는 디스플레이 패널을 포함하며 패널에 의해 높은 해상도의 디스플레이에 소망되는 작은 피치를 허용하여 반도체 장치에 대해 낮은 임피던스 전력 및 신호공급을 보장한다.

Description

구동 회로 접속 구조 및 그 접속 구조를 포함하는 디스플레이 장치
본 발명은 디스플레이 장치에 사용하기 적당한 구동 회로 접속 구조에 관한 것으로, 특히 디스플레이 장치를 구성하는 디스플레이 패널의 투명 기판의 주변부에 접속된 구동 반도체 장치 및 상기 반도체 장치에 입력 신호 및 전력을 공급하도록 상기 반도체 장치에 접속된 회로 기판을 포함하는 접속 구조에 관한 것이다.
지금까지, 예를 들면 단순 매트릭스형 및 활성 매트릭스형의 EL 디스플레이 패널 및 액정 디스플레이 패널과 같은 매트릭스형으로 정렬된 디스플레이 전극을 가지는 플랫 디스플레이 장치를 포함하는 디스플레이 장치가 공지되어 있다. 그러한 디스플레이 장치는 일반적으로 예를 들면 매트릭스의 형태로 정렬된 디스플레이 전극을 구비한 글래스 기판 또는 플래스틱 기판과 같은 투명 기판, TAB(테이프 자동화 접착) 방법에 의해 구동 IC가 적재된 가요성 테이프 캐리어 패키지(TCP), 인쇄 배선 회로 기판(PCB, 이하 "PCB 기판"으로도 불림)을 포함하는 회로 접속 구조를 갖는다.
도 12 및 도 13(도 12의 A-A' 단면을 도시하는 도면)는 플랫 디스플레이 패널에 대한 그러한 구동 회로 접속 구조의 예를 도시한다. 이러한 도면을 참조하면, 접속 구조는 (구동 반도체 회로인)구동 IC(5p 및 9p) 및 (출력 전극인)구리 포일 패턴(32)이 적재된 TCP(4ap 및 8p), 주변부로 연장된 전극 단자(12p)를 가지는 액정 패널(1)용의 글래스 기판(1ap 및 1bp), 및 글래스 기판 상의 전극 단자(12p)와 TCP상의 구리 포일 패턴(32)를 가열-접합하기 위한 (이방성 도전극 또는 이방성 도전 접착제)ACF를 포함한다. 또한, 구동 IC(5p, 9p)에 전련 및 제어 신호를 공급하기 위한 PCB 기판(3p)은 TCP(4ap)의 (입력 전극인) 구리 포일 패턴(17)과 땜납(20p)을 통해 접속된다.
도 12 및 도 13에 도시된 것과 같은 디스플레이 장치를 위한 이러한 디스플레이 패널 접속 구조에서, 디스플레이 패널(특히 액정 패널)이 고 밀도로 대량의 디스플레이 전극을 구비함에 따라, TCP의 출력 전극과 투명 기판상의 전극 단자 사이의 접속을 위한 접속 피치는 50㎛ 또는 그 보다 작은 피치로 감소된다. 그러나, 도 12 및 도 13을 참조로 설명된 것처럼 TCP와 기판을 접속하는 방법에 따르면, 그러한 미세한 접속 피치를 보장하기 위해서는 TCP의 크기의 정밀성의 한계 및 TCP의 열 접합에 의한 접속시의 열 팽창으로 인한 편차로 인하여 매우 정교하고 정확한 접합 기술이 필요하다. 그러한 미세한 접속 피치를 보장하기 위해, 패이스-다운(face-down) 모드에 의해 구동 IC(5)를 기판(1bp)에 접합하는 것을 포함하는 도 14에 도시된 것과 같은 접속 구조가 제안되었다.
더욱 상세하게는, 도 14를 참조로, 접속 구조는 디스플레이 패널의 한 쌍의 글래스 기판(1ap 및 1bp) 주변부로 연장된 전극 단자 및 글래스 기판(1ap 및 1bp)상에 형성된 입력 단자(도시 없음)와 구동 IC(5)와의 패이스-다운 접합 모드에 의한 접속을 포함한다. 접속 구조는 또한 외부 제어 회로로부터 구동 전력 및 제어 신호를 공급하기 위한 플랫 케이블(7a, 7b 및 7c)을 포함한다.
그러나, 최근에 도 14에서 도시된 것과 같은 접속 구조가 대형 크기의 디스플레이 패널, 특히 소망하는 것처럼 확대된 크기의 액정 디스플레이 패널 구동에서 채택이 되는 경우, 기판(1ap 및 1bp)은 좁은 비-대향 주변 영역만을 보유하고, 입력 전극의 길이는 증가하므로, 입력 전극은 높은 임피던스를 가지게 되어, 디스플레이 또는 픽셀로 향하는 픽셀 전극으로의 구동 파형의 전송을 지연시키기 쉽다.
이러한 문제를 방지하기 위해서, 전극을 두껍게 형성함으로서 입력 전극의 임피던스를 낮추는 것이 가능하지만, 그 실현은 제조 공정 및 크기의 제약으로 인해 매우 어렵다. 또한, 입력 전극의 증가된 임피던스는 고 해상도의 액정 디스플레이 패널을 위한 화상 데이타의 구동 IC로의 전송시 데이타 전송의 오동작을 야기할 수 있다.
본 발명의 일반적인 목적은 종래 기술의 상술한 문제를 해결하는 것이다.
본 발명의 특정한 목적은 미세한 접속 피치를 보장하면서 낮은 입력 전극 임피던스를 제공할 수 있는 회로 접속 구조를 제공하는 것이다.
본 발명의 다른 목적은 그러한 회로 접속 구조를 포함하는 디스플레이 장치를 제공하는 것이다.
본 발명에 따르면, 전극 단자들이 형성되어 있는 제1기판, 제1전극 및 제2전극을 가지며 상기 제1전극이 상기 제1기판의 상기 전극 단자에 접속되는 반도체 장치, 제1단부에서 제2단부로 각각 연장하는 일정한 패턴의 도전체를 가지며, 상기 도전체의 상기 제1단부는 상기 반도체 장치의 상기 제2전극에 접속되는 가요성 와이어링 부재(fiexible wiring member), 및 상기 가요성 와이어링 부재 상의 상기 도전체의 제2단부에 접속되는 전극 단자를 갖는 회로 기판을 포함하는 회로 접속 구조가 제공된다.
상기 반도체 장치의 제1 및 제2전극은 상기 회로 기판으로부터 입력 데이타를 수신하고 출력 신호를 제1기판에 공급하도록 반도체 장치의 출력 전극 및 입력 전극으로 각각 사용되어 상기 제1기판을 포함하는 전자 장치를 구동하는 것이 바람직하다.
가요성 와이어링 부재는 각각이 제1단부에서 제2단부로 연장되는 다수의 도전체 와이어에 의해 구성되고 캐리어 필름에 수반되지 않도록 구성되는 것도 가능하다.
본 발명의 다른 특성에 따르면, 기판의 주변부 상에 전극 단자를 형성하도록 연장하는 픽셀 전극을 가지는 적어도 하나의 기판을 포함하는 디스플레이 패널(panal), 입력 전극 및 상기 디스플레이 패널의 상기 픽셀 전극에 구동 파형을 공급하는 출력 전극을 가지는 반도체 장치, 및 상기 반도체 장치에 전력 및 제어 신호를 공급하도록 전극 단자를 가지는 회로 기판을 포함하는 디스플레이 장치가 제공되는데, 상기 디스플레이 패널의 상기 적어도 하나의 기판 상의 상기 전극 단자는 상기 반도체 장치의 상기 출력 전극에 접속되고, 상기 반도체 장치는 각각이 제1단부에서 제2단부로 연장되는 일정한 패턴의 도전체를 가지는 가요성 와이어링 부재를 통해 상기 회로 기판에 접속되어 상기 반도체 장치의 상기 입력 전극이 상기 가요성 와이어링 부재 상의 상기 도전체의 상기 제1단부에 접속되고, 상기 가요성 와이어링 부재의 상기 도전체의 상기 제2단부가 상기 회로 기판의 상기 전극 단자에 접속된다.
본 발명의 회로 접속 구조에 따르면, 반도체 장치의 한 측 상의 제1전극은 TAB 방법에 따른 가요성 와이어링 부재를 통하지 않고 예를 들면 이방성 도전성 접착제(ACF) 등을 통하여 픽셀 전극을 수반하는 제1기판 상의 전극 단자에 접속되어, 미세한 접속 피치를 보장한다. 반면에, 반도체 장치의 다른 측 상의 제2전극은 가요성 와이어링 부재의 도전체를 통해 회로 기판의 전극 단자에 접속된다. 특히, 반도체 장치의 제1 및 제2전극이 출력 및 입력 단자로 각각 사용되는 경우, 반도체 장치에는 가요성 와이어링 부재 및 제2전극을 통해 회로 기판으로부터 낮은 임피던스로 전력 및 제어 신호가 제공될 수 있고, 고해상도 출력에 적합한 미세한 정렬 피치로 제1전극을 통해 출력 신호를 공급할 수 있다.
특히, 회로 접속 구조가 디스플레이 패널의 픽셀 전극을 보유하는 기판으로서의 제1기판과 전력 및 제어 신호를 구동 IC에 공급하기 위한 회로 기판을 포함하는 디스플레이 장치용 구동 IC 접속 구조내에 포함되는 경우, 반도체 장치에는 낮은 임피던스로 오동작 없이 입력 데이타가 제공될 수 있고 고 해상도 디스플레이에 적합한 미세 접속 피치로 정렬된 제1전극을 통해 디스플레이 패널로 구동 신호를 공급할 수 있다.
본 발명의 이러한 목적, 특성 및 장점은 첨부된 도면과 연관된 본 발명의 양호한 실시예를 참조하면 명확히 알 수 있을 것이며, 도면에서 유사한 부분은 유사한 참조 번호로 표시되었다.
제1도는 본 발명의 제1실시예에 따른 구동 회로 접속 구조를 포함하는 디스플레이 장치의 평면도.
제2도는 제1도의 선 A-A'을 절단할 부분 단면도.
제3a-3c는 제1도 및 제2도의 디스플레이 장치내의 가요성 와이어링 부재상에 구동 IC를 접합하기 위한 단계를 설명하기 위한 부분 평면도.
제4도는 제3a-3c도의 단계 이후에 각각에 접속된 구동 IC 및 가요성 와이어링 부재를 포함하는 최종 접속 구조의 측면 단면도.
제5도 내지 6 및 8 내지 제10도는 본 발명의 제2 내지 제6 실시예에 따른 구동 회로 접속 구조를 각각 포함하는 디스플레이 장치의 부분 횡단면도.
제7도는 제8도의 실시예내에 포함된 부분 접속 구조의 횡단면도.
제11도는 액정 디스플레이 장치의 블럭도.
제12도는 구동 회로 접속 구조를 포함하는 액정 디스플레이 장치의 평면도.
제13도는 제12도의 선 A-A'를 따라 절단된 부분 횡단면도.
제14도는 다른 구동 회로 접속 구조를 포함하는 액정 디스플레이 장치의 부분 횡단면도.
* 도면의 주요부분에 대한 부호의 설명
1 : 액정 패널 2 : 편광판
3 : 회로 기판 4a, 8 : 가요성 와이어링 부재
5, 9 : 구동 IC 6, 7 : 플랫 케이블
10 : 회로 기판 11 : 액정
12 : 전극 단자 13 : 돌출 전극
14 : 도전성 접착제 15 : 골드 범프
16 : 수지성 밀봉제 17 : 도전체
18 : 도전성 접착제 19 : 접속 전극
20 : 땜납
도 1은 디스플레이 장치의 실시예로서 본 발명의 제1 실시예에 따른 구동 회로 접속 구조를 포함하는 액정 디스플레이 장치의 평면도이며, 도 2는 도 1의 선 A-A'를 따라 절단된 횡단면도이다. 도 1 및 도 2에서, 도 12 내지 도 13에 사용된것과 동일한 참조 번호는 도 12 내지 도 13의 것과 동일 또는 유사한 부분을 지시한다.
도 1 및 도 2에 있어서, 액정 디스플레이 장치(1)은 유리로 제조된 한 쌍의 투명 기판(1a 및 1b), 편광판(2)[대향 측상의 편광판(도시 없음)과 함께 액정 패널(1)을 사이에 까운], 구동 IC(5 및 9)로 구동 전력 및 제어 신호를 공급하기 위한 회로 기판(3 및 10)[예를 들면 다중층 글래스 에폭시 PCB 기판], 가요성 와이어링 부재(4a 및 8), 데이타 신호를 회로 기판(3)에 공급하기 위한 플랫 캐이블(6), 및 외부 제어 회로(도시 없음)로부터 구동 전력 및 제어 신호를 공급하기 위한 플랫 캐이블(7)을 포함한다. 도 2를 참조로, 액정(11)[본 실시예에서는 강유전성 액정이지만 네마틱 액정 등도 가능]이 기판(1a 및 1b) 사이에 배치된다.
기판(1a 및 1b)에는 액정(1)에 구동 전압을 인가하기 위한 전극이 제공되며, 기판중 적어도 하나에는 픽셀로 연결되거나 픽셀을 한정하고 디스플레이 데이타 신호를 각각의 픽셀로 공급하는 디스플레이 전극 또는 픽셀 전극을 구비한다. 픽셀 전극은 전극 단자를 형성하도록 기판(1a) 및/또는 기판(1b)의 비대향 주변부로 연장된다. 이 실시예에서, 기판(1a) 및 기판(1b) 모두는 픽셀 전극을 구비하여 예를 들면 기판(1a) 상에 데이타 전극 및 기판(1B) 상에 주사 전극을 포함하는 강유전성 액정을 구동하기에 적합한 단순 매트릭스 전극 구조를 형성하고, 픽셀 전극은 전극 단자(12)를 형성하도록 기판(1a 및 1b) 모두의 비대향 주변부로 연장된다.
각각의 구동 IC(5)는 글래스 기판(1b) 상에 형성되고 글래스 기판(1b)의 주변부측으로 연장되는 전극 단자(12)에 접속되며, 구동 IC(5)의 입력 전극에는 가요성 와이어링 부재(4a) 상의 도전체의 제1단부가 TAB 방법에 의해 접속되는 골드 범프(gold bump, 15)가 제공되고, 가요성 와이어링 부재(4a) 상의 도전체의 제2(다른) 단부는 회로 기판(3)의 전극 단자에 접속된다.
디스플레이 장치를 어셈블링할 때, 각각의 구동 IC(5)는 먼저 구동 IC(5)의 돌출 전극(13)[예를 들면, 출력 전극 상에 형성된 골프 범프]과 글래스 기판(1b) 상의 전극 단자(12)를 위치적으로 정렬하고 돌출 전극(13) 및 전극 단자(12)를 이방성 도전성 접착제(14)를 통해 열 및 압력을 인가하여 접속함에 의해 글래스 기판(1b)에 접속된다. 돌출 전극(13)[예를 들면 골드 범프]은 아래에 설명할 도 3a 내지 도 3c 내에 도시된 것과 같이 양호하게는 50㎛ 또는 그 이하의 미세한 접속 구조로 형성된다.
돌출 전극(13)을 구비한 구동 IC(5)를 가요성 와이어링 부재(4a)를 경유하지 않고 글래스 기판(1b)의 전극 단자에 접속함으로써, 열-압력 접합 동안 열로인한 열위치 편차를 방지하는 것이 가능하므로, 상술한 접속 피치를 보장하게 된다.
반면에, 제1단부에서 구동 IC의 입력 전극에 먼저 접속되어 있던 가요성 와이어링 부재(4a) 상의 도전체(17)[예를 들면 15-35㎛ 두께의 패턴화된 구리 포일]의 제2단부는 이방성 도전성 접착제(18)을 통해 열-압력 접합에 의해 회로 기판(3)의 접속 전극(전극 단자)(19)에 접속된다.
가요성 와이어링 부재(4a) 및 이방성 도전성 접착제(18)의 구리 포일 전극(17)은 각각 선정 두께를 가져서 구동 IC(5)와 회로 기판(3) 사이의 도전체는 낮은 임피던스를 가진다.
상술한 방식으로 낮은 임피던스 도전체(17)을 통해 입력 신호를 구동 IC(5)에 공급함에 의해, 데이타 전송시 구동 파형의 전송의 지연 및 오기능을 방지하는 것이 가능하다. 첨언하면, 글래스 기판(1b) 상의 전극 단자(12)와 구동 IC(5)의 출력 단자를 접속하기 위한 이방성 도전성 접착제(14), 및 가요성 와이어링 부재(4a) 상의 구리 포일 전극(17)와 회로 기판(3)의 접속 전극(19)을 접속하기 위한 이방성 도전성 접착제(18)은 전기전도성 입자와 적합한 접착제를 선택함으로써 각각 구성되며 서로 동일할 필요가 없다.
더욱 상세하게는, 상술한 실시예에서, 시판중인 이방성 도전성 필름(ACF)을 이방성 도전성 접착제(18)로 사용할 수 있다. 그러나, 일반적으로 이방성 도전성 접착제(18)은 분산된 전기도전성 입자를 함유하는 열-경화형 또는 UV-경화형의 액체 절연 접착제를 포함한다. 선택적으로 전극 단자 상에 형성된 골드 범프와 함께 그러한 액제 절연 접착제를 사용하는 것이 가능하다. 전기도전성 입자의 예는 출력 전극 접속을 위해 2-5㎛ 직경의 Ni-도금 또는 Ni-Au-도금 수지 입자를 포함하고 입력 전극 접속을 위해 5-10㎛ 직경의 Au-도금 수지 입자를 포함한다.
도 1에 도시된 실시예에 있어서, 상술한 것과 같은 본 발명에 따른 회로 접속 구조는 디스플레이 패널(1)의 하나의 기판(1b)의 주변부측에만 인가되고, 다른 기판(1a)의 주변부측에서는 구동 IC(9)는 도 12의 경우와 유사한 입력측 및 출력측 모두에 대해 TCP를 경유하여 접속된다. 그러나, 기판(1b)에 접속된 구동 IC(5)와 유사하게 기판(1a)에 구동 IC(9)를 접합하기 위해 도 2에 도시된 것과 같은 단면 구조를 가지는 회로 접속 구조를 채택하는 것이 가능하다.
다음으로, 가요성 와이어링 부재(4a)는 TAB 방법, 예를 들면 아래의 방법에 의해 구동 IC(5)에 접속된다.
먼저, 도 3a에 도시된 것처럼, 어퍼츄어(24)가 예를 들면 약 25-125㎛ 두께의 폴리이미드 또는 폴리에틸렌 테레프탈레이트의 필름 캐리어(4)내에 형성되고, 주석-도금 구리 포일 도전체(17 및 17a)가 그 위에 형성된다. 다음으로, 구동 IC(5)의 입력 전극상에 형성된 골드 범프(15)(도 2)는 구리 포일 패턴(17 및 17a)과 위치적으로 정렬되고 접합 툴을 사용하여 내부 리드 접합을 하게 된다. 상술한 두께 0.2-0.6㎛의 주석 도금 대신에, 구리 포일 도전체(17 및 17a)를 코팅하기 위해서 0.2-10㎛ 두께 땜납 또는 0.2-0.9㎛ 두께 골드 또는 0.2-10㎛ 두께 Ni를 사용하는 것도 또한 가능하다.
구리 포일 패턴(17a)는 구동 IC를 고정하기 위한 지지 패턴으로 사용되며 구동 IC(5) 상에 형성된 더미(dummy) 골드 범프(도시 없음)에 접속된다. 그러나, 가요성 와이어링 부재(4a)에 접속할 수 있고 가요성 와이어링 부재(4a)로부터 신호를 수신할 수 있는 추가 입력 전극을 배치하는 것도 또한 가능하다.
다음으로, 도 3b에 도시된 것처럼, 구동 IC(4)의 입력측만이 수지성 밀봉제(16)로 밀봉된다. 다음으로, 가요성 와이어링 부재(4a)의 불필요한 부분이 도 3c에 도시된 평면 구조 및 도 4에 도시된 단면 구조를 가지는 접속 구조를 유지하도록 천공에 의해 제거된다.
이 예에서, 전극 단자(12)와 구동 IC(4)의 출력 전극을 이방성 도전성 접착제(14)를 사용하여 신뢰성 있게 접합하기 위해, 구동 IC의 출력 전극 상의 골드 범프(돌출 전극)(13)는 내부 리드 접합시의 접합 툴에 의해 또는 다른 편평한 압력 부재로 압력을 가함에 의해 평탄화되어 균일한 돌출 높이를 제공하는 것이 바람직하다.
액정 장치를 구성하도록 채택된 회로 접속 구조의 양호한 예에서, 각각의 구동 IC는 데이타 신호측 IC 및 주사 신호측 IC를 구성하는 모든 경우에 약 100-500㎛ 의 피치로 정렬된 약 30-60 개의 입력 전극(제2전극)을 가진다.
또한, 각각의 구동 IC는 데이타 신호 측 IC로 사용되는 약 20-60㎛ 의 피치로 정렬되고 주사 신호측 IC로 사용되는 경우 약 100-300㎛ 의 피치로 정렬되는 약 200-500 개의 출력 전극(제1전극)을 가진다. 본 발명에 따른 회로 접속 구조는 데이타 신호측 IC 및 주사 신호측 IC 모두에 대해 적용될 수 있지만 양호하게는 도 1의 실시예에서 고밀도로 정렬된 출력 전극(제1전극)을 요하는 적어도 데이타 신호측 IC용으로 사용될 수 있다.
첨언하자면, 쌍안정성을 보이는 액정을 사용하는 구동 시스템에 있어서, 강유전성 액정, 반-강유전성 액정 또는 2진 모드로 구동되는 BTN-모드 액정, 픽셀 분할에 따른 영역 단계 디스플레이 모드가 사용될 수 있어서, 픽셀 분할 및 고밀도에서의 구동 IC와 출력 전극의 정렬에 응답하여 전극 수를 증가시키는 것이 필요하다. 그러한 경우, 본 발명에 따른 회로 접속 구조는 데이타 신호측 IC외에도 주사 신호측 IC용으로 사용된다.
도 5는 본 발명의 제2실시예에 따른 구동 회로 접속 구조를 포함하는 액정 디스플레이 장치의 부분 횡단면도인데, 구리 포일 패턴(17) 및 회로 기판(3) 상의 접속 전극(19)이 땜납(20)으로 접속된다. 도 2와 동일한 숫자로 표기된 다른 부재는 도 2의 것과 동일한 또는 유사한 부재를 나타내며, 23은 땜납 부분에서 폴리이미드 필름 캐리어(4)내에 형성되는 어퍼츄어를 나타낸다.
도 6은 본 발명의 제3 실시예에 따른 구동 회로 접속 구조를 포함하는 액정 디스플레이 장치의 부분 횡단면도로서, 접속 구조는 수지 밀봉제(21)에 의해 보호되고 보강 플레이트(22)에 의해 보강된다. 이 예에서, 수지 밀봉제(21)를 적용한 이후에, 보강 플레이트는 후면으로부터 글래스 기판(1a) 및 회로 기판(3)에 접합되어, 회로 기판(3)에 압력이 가해지더라도 전기 접속이 파괴되는 것을 방지한다. 구동 IC(5)의 전극(본 실시예에서는 출력 전극)의 한 면이 본 실시예에서 처럼 가요성 와이어링 부재를 사용하지 않고 기판(1b) 상의 전극 단자에 접합되는 경우 보강 플레이트(22)를 가진 보강 구조를 채택하는 것이 특히 양호하다.
도 7은 본 발명의 제4 실시예에 따른 구동 회로 접속 구조의 단면도로서, 구동 IC(5)는 이방성 도전성 접착제(26)에 접속된다. 접속 구조는 도 8에서 도시된 것과 같은 단면 구조를 가지는 액정 디스플레이 장치내에 포함되고, 구동 IC(5)의 돌출 전극(13)은 이방성 도전 접착제(14)를 통해 글래스 기판(1b) 상의 전극 단자(12)에 열적 가압-접합되고, 가요성 부재(4a) 상의 도전체(17)는 회로 기판(3) 상의 접속 전극(19)에 열적으로 가압-접합된다.
도 8에서, 도전체(구리 포일 패턴, 17)는 가요성 와이어링 부재(4a)의 상부 표면 상에 배치되고, 따라서 회로 기판(3)는 가요성 와이어링 부재(4a)[도전체(17)를 가지는 면 상의 위에 배치된다.
도 9는 본 발명의 제5 실시예에 따른 구동 회로 접속 구조를 포함하는 액정 디스플레이 장치의 부분 단면도로서, 보강 플레이트(30)는 회로 기판(3)를 따라 배치되고, 도 8에 도시된 것과 유사한 구조로 회로 기판(3), 구동 IC(5) 및 다른 기판(1a)에 접합된다. 최종 구조는 회로 기판(3) 등에 인가된 압력에 내성을 가져서, 도 6의 실시예와 유사하게 전기적 접속의 파손을 방지할 수 있다.
도 10은 본 발명의 제6실시예에 따른 구동 회로 접속 구조를 포함하는 액정 디스플레이 장치의 부분 단면도로서, 글래스 기판(1b) 상의 전극 단자(12) 및 구동 IC(5) 상의 돌출 전극(13)은 그 사이의 위치 정렬 이후에 이방성 도전성 접착제(14)를 통해 각각에 열적 압력-접착되고, 구동 IC(5)의 입력 전극(29)는 도전성 와이어링(28)로 회로 기판(3) 상의 접속 전극에 전기적으로 접속되고, 보강 플레이트(30)은 도 9와 유사한 접합에 의해 글래스 기판(1a), 구동 IC 및 회로 기판(3)을 고정하도록 제공된다.
마지막으로, 제어 시스템과 함께 상술한 것처럼 액정 디스플레이 패널을 포함하는 액정 디스플레이 장치의 구성이 예를 들면 도 11에 도시된 액정 디스플레이 장치의 블럭도를 참조하여 간단히 설명된다.
도 11을 참조로, 칼라 디스플레이 장치와 같은 액정 디스플레이 장치는 본 발명에 따라 상술한 것처럽 액정 패널(1)을 포함하고, 이에는 주사 신호 제어 회로(406) 및 데이타 신호 제어 회로(407), 구동 제어 회로(404) 및 그래픽 제어기(405)에 순차적으로 접속되는 주사 신호 응용 회로(402) 및 데이타 신호 응용 회로(403)가 접속된다. 그래픽 제어기(405)로부터 비디오 데이타 및 주사 구성 신호(scanning scheme signal)가 구동 제어 회로(401)를 통해 주사 신호 제어 회로(406) 및 데이타 신호 제어 회로(407)에 공급된다.
비디오 데이타는 주사 신호 제어 회로(406) 및 데이타 신호 제어 회로(407)을 주사함에 의해 주사 선 어드레스 데이타 및 디스플레이 데이타로 변환되고, 주사 구성 신호는 데이타 신호 응용 회로(402) 및 데이타 신호 응용 회로(403)에 대해서와 같이 공급된다.
주사 신호 응용 회로(402)는 주사 구성 신호에 의해 결정된 주사 신호를 주사 선 어드레스 데이타에 의해 결정된 순서로 주사 전극에 인가하고, 데이타 신호 응용 회로(403)는 백 또는 흑 디스플레이 상태를 결정하는 디스플레이 데이타와 주사 구성 신호의 결합에 의해 결정된 파장을 가지는 데이타 신호를 각각의 데이타 전극에 인가한다. 이러한 데이타 신호 및 주사 신호는 플랫 캐이블(6 및 7)을 경유하여 회로 기판(3 및 10)에 공급되고, 화면 디스플레이는 도 1에 도시된 것처럼 액정 패널 상에서 수행된다.
상기에서, 본 발명에 따른 회로 접속 구조는 액정 디스플레이 장치내에서의 사용에 적합한 것으로서 원칙적으로 설명되었지만, EL-디스플레이 및 플라즈마 디스플레이 패널에 의해 표시된 것과 같은 자기 광 방출형 플랫 디스플레이 패널을 포함하는 다른 디스플레이 장치에서도 적합하게 구현될 수 있다.
상술한 것처럼, 본 발명에 따르면, 디스플레이 패널의 주변부면 상에 배치된 전극 단자를 예를 들면 이방성 도전성 접착제로 구동 반도체 장치의 한 면 상의 제1전극에 접속함에 의해, 전극 단자 및 구동 반도체 장치는 가요성 와이어링 부재없이 접속되어 작은 접속 피치를 보장한다.
반면에, 구동 반도체 장치의 다른 면 상의 제2전극은 가요성 와이어링 부재에 접속될 수 있으며, 가요성 와이어링 부재는 땜납 또는 이방성 도전성 접착제로 공급원 측 상의 회로 기판에 접속되고, 전력 및 신호는 낮은 임피던스로 구동 반도체 장치에 공급될 수 있다. 결과적으로, 액정 디스플레이 패널과 같은 디스플레이 패널이 영역 크기로 확대되고 고속으로 구동되더라도, 구동 파형은 전송 지연 또는 구동 파형의 변형 없이 디스플레이 패널의 픽셀 전극으로 전송될 수 있다. 또한, 고해상도의 디스플레이 패널에 대해 화상 데이타를 공급하는 경우 데이타 전송시 오동작을 방지하는 것이 가능하다.

Claims (28)

  1. 회로 접속 구조에 있어서, 전극 단자들이 형성되어 있는 제1기판; 제1전극 및 제2전극을 가지며 상기 제1전극이 상기 제1기판의 상기 전극 단자에 접속되는 반도체 장치; 제1단부에서 제2단부로 각각 연장하는 일정한 패턴의 도전체를 가지며, 상기 도전체의 상기 제1단부가 상기 반도체 장치의 상기 제2전극에 접속되는 가요성 와이어링 부재(flexible wiring member); 및 상기 가요성 와이어링 부재 상의 상기 도전체의 제2단부에 접속되는 전극 단자를 갖는 회로 기판을 포함하며, 상기 가요성 와이어링 부재 상의 상기 도전체의 상기 제2단부와 상기 회로 기판 상의 상기 전극 단자가 이방성 도전성 접착제로 서로 접속되는 것을 특징으로 하는 회로 접속 구조.
  2. 제1항에 있어서, 상기 반도체 장치는 상기 회로 기판으로부터 입력 데이타를 수신하고 출력 신호를 상기 제1기판에 공급하도록 반도체 장치의 출력 전극 및 입력 전극으로 각각 사용되는 제1 및 제2전극을 구비하여, 상기 제1기판을 포함하는 전자 장치를 구동하는 것을 특징으로 하는 회로 접속 구조.
  3. 제1항에 있어서, 상기 반도체 장치의 상기 제2전극이 테이프 자동화 접착 방법(tape-automated bonding method)에 의해 상기 가요성 와이어링 부재 상의 상기 도전체의 상기 제1단부에 접속되는 것을 특징으로 하는 회로 접속 구조.
  4. 제1항에 있어서, 상기 반도체 장치의 상기 제1전극과 상기 제1기판의 상기 전극 단자가 실질적으로 이방성 도전성 접착제(anisotropic conductive adhesive)만으로 서로 접속되는 것을 특징으로 하는 회로 접속 구조.
  5. 제1항에 있어서, 상기 가요성 와이어링 부재 상의 도전체의 상기 제2단부와 상기 회로 기판상의 상기 전극 단자가 땜납으로 서로 접속되는 것을 특징으로 하는 회로 접속 구조.
  6. 제1항에 있어서, 상기 반도체 장치의 상기 제2전극과 상기 가요성 와이어링 부재 상의 상기 도전체의 상기 제1단부 사이의 접속 부분이 수지(resin)로 밀봉되는 것을 특징으로 하는 회로 접속 구조.
  7. 제1항에 있어서, 상기 반도체 장치의 상기 제2전극이 상기 가요성 와이어링 부재의 상기 도전체의 상기 제1단부에 이방성 도전성 접착제로 접속되는 것을 특징으로 하는 회로 접속 구조.
  8. 제1항에 있어서, 상기 제1기판과 상기 회로 기판을 고정적으로 지지하는 보강 플레이트(reinforcing plate)를 더 포함하는 것을 특징으로 하는 회로 접속 구조.
  9. 회로 접속 구조에 있어서; 전극 단자들이 형성되어 있는 제1기판, 제1전극 및 제2전극을 가지며 상기 제1전극이 상기 제1기판의 상기 전극 단자에 접속되는 반도체 장치; 제1단부에서 제2단부로 각각 연장하는 다수의 도전체 와이어를 가지며, 상기 도전체 와이어의 상기 제1단부가 상기 반도체 장치의 상기 제2전극에 접속되는 가요성 와이어링 부재; 및 상기 도전체 와이어의 상기 제2단부에 접속되는 전극 단자를 갖는 회로 기판을 포함하는 것을 특징으로 하는 회로 접속 구조.
  10. 제9항에 있어서, 상기 반도체 장치는 상기 회로 기판으로부터 입력 데이터를 수신하고 출력 신호를 상기 제1기판에 공급하도록 반도체 장치의 출력 전극 및 입력 전극으로 각각 사용되는 제1 및 제2전극을 구비하여, 상기 제1기판을 포함하는 전자 장치를 구동하는 것을 특징으로 하는 회로 접속 구조.
  11. 제9항에 있어서, 상기 제1기판과 상기 회로 기판을 고정적으로 지지하는 보강 플레이트를 더 포함하는 것을 특징으로 하는 회로 접속 구조.
  12. 디스플레이 장치에 있어서, 기판의 주변부 상에 전극 단자를 형성하도록 연장하는 픽셀 전극을 가지는 적어도 하나의 기판을 포함하는 디스플레이 패널(panal); 입력 전극 및 상기 디스플레이 패널의 상기 픽셀 전극에 구동 파형을 공급하는 출력 전극을 가지는 반도체 장치; 및 상기 반도체 장치에 전력 및 제어 신호를 공급하는 전극 단자를 가지는 회로 기판을 포함하되, 상기 디스플레이 패널의 상기 적어도 하나의 기판 상의 상기 전극 단자는 상기 반도체 장치의 상기 출력 전극에 접속되고, 상기 반도체 장치는 제1단부에서 제2단부로 연장되는 일정한 패턴의 도전체를 가지는 가요성 와이어링 부재를 통해 상기 회로 기판에 접속되어 상기 반도체 장치의 상기 입력 전극이 상기 가요성 와이어링 부재 상의 상기 도전체의 상기 제1단부에 접속되고, 상기 가요성 와이어링 부재의 상기 도전체의 상기 제2단부가 상기 회로 기판의 상기 전극 단자에 접속되며, 상기 가요성 와이어링 부재 상의 도전체의 상기 제2단부와 상기 회로 기판상의 상기 전극 단자가 이방성 도전성 접착제로 서로 접속되는 것을 특징으로 하는 디스플레이 장치.
  13. 제12항에 있어서, 상기 반도체 장치의 상기 제2전극이 테이프 자동화 접합 방법에 의해 가요성 와이어링 부재 상의 도전체의 상기 제1단부에 접속되는 것을 특징으로 하는 디스플레이 장치.
  14. 제12항에 있어서, 상기 반도체 장치의 상기 제1전극 및 상기 디스플레이 패널의 상기 하나의 기판 상의 상기 전극 단자가 실질적으로 이방성 도전성 접착제만으로 서로 접속되는 것을 특징으로 하는 디스플레이 장치.
  15. 제12항에 있어서, 상기 가요성 부재 상의 도전체의 상기 제2단부와 상기 회로 기판 상의 상기 전극 단자가 땜납으로 서로 접속되는 것을 특징으로 하는 디스플레이 장치.
  16. 제12항에 있어서, 상기 반도체 장치의 상기 제2전극과 상기 가요성 부재 상의 상기 도전체의 상기 제1단부 사이의 접속부가 수지로 밀봉되는 것을 특징으로 하는 디스플레이 장치.
  17. 제12항에 있어서, 상기 반도체 장치의 상기 제2전극이 상기 가요성 와이어링 부재의 상기 도전체의 상기 제1단부에 이방성 도전성 접착제로 접속되는 것을 특징으로 하는 디스플레이 장치.
  18. 제12항에 있어서, 상기 적어도 하나의 기판 및 상기 회로 기판을 고정적으로 지지하는 보강 플레이트를 더 포함하는 것을 특징으로 하는 디스플레이 장치.
  19. 제18항에 있어서, 상기 보강 플레이트는 상기 적어도 하나의 기판과 상기 회로 기판의 전극 단자를 보유하는 측에 대향인 측으로부터 상기 적어도 하나의 기판 및 상기 회로 기판에 접합되어 지지해주는 것을 특징으로 하는 디스플레이 장치.
  20. 제18항에 있어서, 상기 디스플레이 패널로부터 상기 적어도 하나의 기판에 대향되게 다른 기판이 배치되며, 상기 보강 플레이트는 상기 전극 단자를 보유하는 측에 대향인 상기 적어도 하나의 기판 및 상기 회로 기판과 접하지 않는 측으로부터 상기 다른 기판에 접합되어 지지해주는 것을 특징으로 하는 디스플레이 장치.
  21. 제12항에 있어서, 상기 디스플레이 패널은 액정 디스플레이 패널인 것을 특징으로 하는 디스플레이 장치.
  22. 디스플레이 장치에 있어서; 기판의 주변부 상에 전극 단자를 형성하도록 연장하는 픽셀 전극을 가지는 적어도 하나의 기판을 포함하는 디스플레이 패널(panal), 입력 전극 및 상기 디스플레이 패널의 상기 픽셀 전극에 구동 파형을 공급하는 출력 전극을 가지는 반도체 장치; 및 상기 반도체 장치에 전력 및 제어 신호를 공급하는 전극 단자를 가지는 회로 기판을 포함하되, 상기 디스플레이 패널의 상기 적어도 하나의 기판 상의 상기 전극 단자는 상기 반도체 장치의 상기 출력 전극에 접속되고, 상기 유도체 장치는 제1단부에서 제2단부로 연장되는 다수의 도전체 와이어를 포함하는 가요성 와이어링 부재를 통해 상기 회로 기판에 접속되어 상기 반도체 장치의 상기 입력 전극이 상기 가요성 와이어링 부재 상의 상기 도전체 와이어의 상기 제1단부에 접속되고, 상기 가요성 와이어링 부재의 상기 도전체 와이어의 상기 제2단부가 상기 회로 기판의 상기 전극 단자에 접속되는 것을 특징으로 하는 디스플레이 장치.
  23. 제22항에 있어서, 상기 적어도 하나의 기판 및 상기 회로 기판을 고정적으로 지지하는 보강 플레이트를 더 포함하는 것을 특징으로 하는 디스플레이 장치.
  24. 제22항에 있어서, 상기 디스플레이 패널이 액정 디스플레이 패널인 것을 특징으로 하는 디스플레이 장치.
  25. 테이프 캐리어 패키지 유닛에 있어서, 제1피치로 정렬된 제1전극과 제1피치보다 큰 제2피치로 정렬된 제2전극을 가지는 반도체 장치와; 가요성 캐리어 필름 및 상기 캐리어 필름 상에 형성된 일정한 패턴의 도전체를 포함하는 가요성 와이어링 부재를 포함하되, 상기 캐리어 필름 상의 각각의 도전체는 제1단부에서 제2단부로 연장되며, 상기 반도체 장치의 제2전극은 상기 가요성 캐리어 필름상의 도전체의 상기 제1단부에 접속되고, 상기 반도체 장치의 제1전극은 다른 전극과의 추가 접속을 위해 접속되지 않고 유보되어 있는 것을 특징으로 하는 테이프 캐리어 패키지 유닛.
  26. 제25항에 있어서, 상기 반도체 장치는 상기 제1 및 제2전극을 각각 출력 전극 및 입력 전극으로 하는 것을 특징으로 하는 테이프 캐리어 패키지 유닛.
  27. 제25항에 있어서, 상기 반도체 장치의 상기 제2전극은 테이프 자동화 접착 방법에 의해 상기 가요성 와이어링 부재 상의 상기 도전체의 상기 제1단부에 접속되는 것을 특징으로 하는 테이프 캐리어 패키지 유닛.
  28. 제25항에 있어서, 상기 제1전극을 위한 제1피치는 20-60㎛ 이고, 상기 제2전극을 위한 제2피치는 100-500㎛ 인 것을 특징으로 하는 테이프 캐리어 패키지 유닛.
KR1019970008878A 1996-03-15 1997-03-15 구동 회로 접속 구조 및 그 접속 구조를 포함하는 디스플레이 장치 KR100257028B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP96-059665 1996-03-15
JP5966596 1996-03-15

Publications (2)

Publication Number Publication Date
KR970066684A KR970066684A (ko) 1997-10-13
KR100257028B1 true KR100257028B1 (ko) 2000-05-15

Family

ID=13119729

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970008878A KR100257028B1 (ko) 1996-03-15 1997-03-15 구동 회로 접속 구조 및 그 접속 구조를 포함하는 디스플레이 장치

Country Status (4)

Country Link
US (1) US6738123B1 (ko)
EP (1) EP0795772B1 (ko)
KR (1) KR100257028B1 (ko)
DE (1) DE69717331T2 (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990073703A (ko) * 1998-03-02 1999-10-05 윤종용 액정표시장치 모듈
US20120162161A1 (en) * 1998-03-25 2012-06-28 Sony Corporation Liquid crystal display
JP3654116B2 (ja) * 2000-03-10 2005-06-02 セイコーエプソン株式会社 半導体装置及びその製造方法、回路基板並びに電子機器
JP3756418B2 (ja) * 2001-02-28 2006-03-15 株式会社日立製作所 液晶表示装置及びその製造方法
JP4485708B2 (ja) * 2001-05-21 2010-06-23 シャープ株式会社 液晶表示装置用周辺回路基板及びそれを備えた液晶表示装置
CN1292299C (zh) * 2001-06-29 2006-12-27 西铁城时计株式会社 液晶显示板及其制造方法
KR100404200B1 (ko) * 2001-07-12 2003-11-03 엘지전자 주식회사 유기 el 디스플레이 패널
JP3603890B2 (ja) * 2002-03-06 2004-12-22 セイコーエプソン株式会社 電子デバイス及びその製造方法並びに電子機器
JP3875130B2 (ja) * 2002-03-26 2007-01-31 株式会社東芝 表示装置及びその製造方法
JP3690378B2 (ja) * 2002-07-26 2005-08-31 株式会社 日立ディスプレイズ 表示装置
KR100641793B1 (ko) * 2002-12-26 2006-11-02 샤프 가부시키가이샤 표시패널 및 그 제조방법
KR20040075377A (ko) * 2003-02-20 2004-08-30 삼성전자주식회사 구동 아이씨 및 이를 갖는 디스플레이 장치
JP2004271611A (ja) * 2003-03-05 2004-09-30 Pioneer Electronic Corp フラットパネル型表示装置
JP3693056B2 (ja) * 2003-04-21 2005-09-07 セイコーエプソン株式会社 半導体装置及びその製造方法、電子装置及びその製造方法並びに電子機器
US7139060B2 (en) * 2004-01-27 2006-11-21 Au Optronics Corporation Method for mounting a driver IC chip and a FPC board/TCP/COF device using a single anisotropic conductive film
US7742142B2 (en) 2005-08-09 2010-06-22 Chunghwa Picture Tubes, Ltd. Display and tape carrier package structure
KR100814819B1 (ko) * 2006-10-31 2008-03-20 삼성에스디아이 주식회사 플라즈마 디스플레이 장치
JP2008130803A (ja) * 2006-11-21 2008-06-05 Toshiba Matsushita Display Technology Co Ltd 基板装置および基板
US8017873B2 (en) * 2008-03-03 2011-09-13 Himax Technologies Limited Built-in method of thermal dissipation layer for driver IC substrate and structure thereof
US8421979B2 (en) * 2008-07-28 2013-04-16 Sharp Kabushiki Kaisha Display panel and display device including the same
KR101989824B1 (ko) * 2012-12-07 2019-06-17 삼성전자주식회사 디스플레이 모듈
KR102383737B1 (ko) * 2015-04-01 2022-04-06 삼성디스플레이 주식회사 표시 장치
KR102339282B1 (ko) * 2015-11-02 2021-12-15 삼성디스플레이 주식회사 디스플레이 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07321152A (ja) * 1994-03-29 1995-12-08 Citizen Watch Co Ltd 半導体装置およびその製造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6246482U (ko) * 1985-09-06 1987-03-20
KR940006185Y1 (ko) * 1990-06-07 1994-09-10 가시오 게이상기 가부시끼가이샤 Ic 모듈
JPH0540274A (ja) 1990-09-13 1993-02-19 Canon Inc 液晶装置
JPH04216589A (ja) * 1990-12-18 1992-08-06 Mitsubishi Electric Corp 電子回路の接続構造
JPH04269722A (ja) 1991-02-26 1992-09-25 Rohm Co Ltd 表示装置
JPH04301817A (ja) * 1991-03-29 1992-10-26 Rohm Co Ltd 液晶表示装置とその製造方法
JP2801487B2 (ja) * 1992-04-30 1998-09-21 シャープ株式会社 パネルの実装構造および実装方法並びに樹脂供給硬化方法
EP0600279B1 (en) 1992-11-12 1999-02-24 Canon Kabushiki Kaisha Liquid crystal display device
EP0604893B1 (en) 1992-12-26 2002-05-02 Canon Kabushiki Kaisha Liquid crystal apparatus
JPH06230405A (ja) 1993-02-04 1994-08-19 Nec Corp 液晶表示装置
US5467210A (en) * 1993-02-16 1995-11-14 Casio Computer Co., Ltd. Arrangement of bonding IC chip to liquid crystal display device
JP3096192B2 (ja) 1993-04-28 2000-10-10 京セラ株式会社 Icの実装構造および液晶ディスプレイ駆動用icの実装方法
JP2798027B2 (ja) * 1995-11-29 1998-09-17 日本電気株式会社 液晶表示装置およびその製造方法
JP3459928B2 (ja) * 1996-07-04 2003-10-27 パイオニア株式会社 反射型液晶表示装置
KR100269947B1 (ko) * 1997-09-13 2000-10-16 윤종용 인쇄회로기판및이를이용한엘씨디모듈

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07321152A (ja) * 1994-03-29 1995-12-08 Citizen Watch Co Ltd 半導体装置およびその製造方法

Also Published As

Publication number Publication date
US6738123B1 (en) 2004-05-18
EP0795772A1 (en) 1997-09-17
DE69717331T2 (de) 2003-09-18
KR970066684A (ko) 1997-10-13
EP0795772B1 (en) 2002-11-27
DE69717331D1 (de) 2003-01-09

Similar Documents

Publication Publication Date Title
KR100257028B1 (ko) 구동 회로 접속 구조 및 그 접속 구조를 포함하는 디스플레이 장치
US6952250B2 (en) Pressure-welded structure of flexible circuit boards
EP0680082B1 (en) Structure for mounting semiconductor device and liquid crystal display device
US5084961A (en) Method of mounting circuit on substrate and circuit substrate for use in the method
EP1630592B1 (en) Liquid crystal display device with a tape circuit substrate having a signal line with a slit
KR100269947B1 (ko) 인쇄회로기판및이를이용한엘씨디모듈
JP3343642B2 (ja) テープキャリアパッケージ及び液晶表示装置
JP2004134649A (ja) 回路基板、バンプ付き半導体素子の実装構造、及び電気光学装置、並びに電子機器
US6559549B1 (en) Tape carrier package and method of fabricating the same
JP2005057258A (ja) 安価型フレキシブルフィルムパッケージモジュール及びその製造方法
JP2004087940A (ja) 電子部品の実装基板、電気光学装置、電気光学装置の製造方法及び電子機器
JP2003068795A (ja) 表示装置およびその製造方法
KR100194690B1 (ko) 액정 표시 모듈
JP2001264794A (ja) 液晶表示装置の製造方法
JPH09305121A (ja) 回路接続構造、この回路接続構造を有する表示装置及びtcp構造体
JP2009016578A (ja) フレキシブル配線基板、該フレキシブル配線基板を用いた半導体装置、および該半導体装置を備えた表示装置
TW546514B (en) Liquid crystal display module structure
JP2004134647A (ja) 回路基板、バンプ付き半導体素子の実装構造、及び電気光学装置、並びに電子機器
JP3987288B2 (ja) 半導体素子の実装構造及び液晶表示装置
JPH11145373A (ja) テープキャリアパッケージおよびテープキャリアパッケージ使用の液晶表示装置
JP3608514B2 (ja) 半導体素子の実装構造及び電子装置
JP2003091015A (ja) 液晶表示装置及びその製造方法
KR100615831B1 (ko) 인쇄회로기판 및 이를 채용한 액정표시장치
JP2009188202A (ja) 基板実装構造及び液晶表示装置
JP2000276071A (ja) 電気光学装置、その製造方法、およびその装置を搭載する電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110125

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee