KR100235379B1 - 화상데이터 기억제어장치 - Google Patents

화상데이터 기억제어장치 Download PDF

Info

Publication number
KR100235379B1
KR100235379B1 KR1019960000712A KR19960000712A KR100235379B1 KR 100235379 B1 KR100235379 B1 KR 100235379B1 KR 1019960000712 A KR1019960000712 A KR 1019960000712A KR 19960000712 A KR19960000712 A KR 19960000712A KR 100235379 B1 KR100235379 B1 KR 100235379B1
Authority
KR
South Korea
Prior art keywords
address
image data
frames
address signal
port
Prior art date
Application number
KR1019960000712A
Other languages
English (en)
Other versions
KR960029982A (ko
Inventor
마코토 타케베
Original Assignee
안자키 사토루
가부시키가이샤 고마쓰 세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 안자키 사토루, 가부시키가이샤 고마쓰 세이사쿠쇼 filed Critical 안자키 사토루
Publication of KR960029982A publication Critical patent/KR960029982A/ko
Application granted granted Critical
Publication of KR100235379B1 publication Critical patent/KR100235379B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/022Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using memory planes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

프레임형의 기억에 의한 화상처리를 할 수 있음과 동시에, 하나의 멀티포트비디오메모리(4)에 기억한 복수프레임의 화상데이터를 소정의 수개의 비트단위로 대략 동시에 출력할 수 있도록 하는데에 목적이 있다.
본 발명에서는, 입력된 번지신호에 대응하여 데이터를 탐독/기입하기 위한 랜덤포트를 가지는 메모리부(100)와, 상기한 메모리부(100)에 기억된 데이터가 입력되는 클록신호에 동기하여 저위의 번지부터 순서대로 직렬로 출력하는 직렬포트를 가지는 레지스터부(110)를 구비한 멀티포트비디오메모리(4)에 대하여 복수프레임의 화상데이터를 기억하는 화상데이터 기억제어장치에 있어서, 상기한 복수프레임을 식별하는 프레임식별비트부분(An∼An-1)을 최상위비트부분으로 하는 번지신호를 출력함과 아울러, 그 번지신호에 대응하여 복수프레임의 화상데이터를 상기한 멀티포트비디오메모리(4)에 출력하는 화상프로세서(1)와, 상기한 화상프로세서(1)로 부터 출력되는 번지신호중, 상기한 프레임식별비트부분(An∼An-1)을 최하위부분으로 이행하고, 나머지의 비트(AO∼An)를 그 최하위부분에 이어지는 상위비트로 이행시키는 상기한 번지신호의 변환을 실행하는 번지변환수단(3)을 구비하도록 한다.

Description

화상데이터 기억제어장치
제1도는 이 발명의 실시예를 도시하는 블록도이다.
제2도는 번지변환의 내용을 도시하는 설명도이다.
제3도는 번지변환 전후의 기억내용을 도시하는 도면이다.
제4도는 2주사용으로 상하분할된 표시화면을 도시하는 도면이다.
제5도는 2주사용 화상데이터를 기억할 경우의 번지변환 내용을 도시하는 도면이다.
제6도는 제5도의 번지변환에 의한 비디오메모리의 기억내용을 표시하는 도면이다.
제7도는 2주사용의 칼라화상데이터를 기억할 경우의 번지변환 내용을 도시하는 도면이다.
제8도는 제7도 및 제9도의 번지변환에 의하여 기억되는 비디오메모리의 내용을 도시하는 도면이다.
제9도는 2주사용의 칼라화상데이터를 기억할 경우의 번지변환 내용의 다른 예를 도시하는 도면이다.
제10도는 멀티포트비디오 RAM을 도시하는 도면이다.
제11도는 프레임형의 기억방식을 도시하는 도면이다.
제12도는 팩트픽셀형의 기억방식을 도시하는 도면이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 화상프로세서 2 : 제어회로
3 : 번지변환부 4 : 멀티포트비디오메모리
6 : 데이터변환부 100 : 메모리부
110 : 레지스터부
이 발명은 표시용 메모리로서의 멀티포트비디오메모리에 대한 화상데이터의 기억방식을 개량하고자 하는 것이다.
최근에, 표시용 메모리로서, 제10도에 도시한 것같은 멀티포트비디오 RAM이라고 불리우는 것이 주목을 받고 있다.
이 멀티포트비디오 RAM은, 통상적인 DRAM메모리 셀로 구성되는 RAM부(100)외에 데이터레지스터로 구성되는 SAM부(110)를 내장하고 있다. 이들 RAM부(100)와 SAM부(110)가 각각의 포트를 가지고 있고, 이들 RAM부(100)와 SAM부(110)는 전적으로 독립되어 다른 시간으로 동작시킬 수가 있다.
따라서, RAM부(100)의 랜덤포트축을 화상용기기의 데이터의 판독용으로 사용하고, SAM부(110)의 직류포트측을 CRT등의 표시부의 표시용으로 사용하도록 하면, 이들 동작을 전적으로 독립적으로 할 수 있으므로, 효율이 좋은 비디오메모리를 얻을 수가 있다.
여기에서, 상기한 멀티포트비디오 RAM에 있어서 RAM부(100)는, 번지포트를 보유하고, 번지신호에 의하여 데이터가 판독되는 것이나, SAM(110)는 번지신호가 아니고 소정의 클록신호에 동기하여 데이터를 저위의 번지로부터 순서대로 출력하는 것이다. 즉, SAM부(110)에 있어서는, 클록신호가 순차적으로 증가되는 계수동작이 행하여지고, 이 계수신호에 따라서 데이터가 저위의 번지로부터 순서대로 판독되는 것이다. 그리고, 이 멀티포트비디오 RAM에 있어서는, RAM부(100)로부터 SAM(110)로는, 소정의 비트수(예컨데 1024)단위로 데이터가 전송되도록 되어 있다.
그런데, 종래의 표시용 메모리에 대한 화상데이터의 기억방식으로서는, 프레임(frame)과 팩트픽셀(packed pixel)형이 있다.
프레임형은 제11도에 표시한 바와 같이, 1워드 내의 정보를 1메모리프레임 위의 16비트 정보로서 표시메모리를 구성하는 방식이다.
또, 팩트픽셀형은, 제12도에 표시하는 바와 같이, 1워드 내의 정보를 1픽셀 또는 수개의 픽셀의 정보로서 표시메모리를 구성하는 방식이다.
화상처리는, 동일한 프레임 데이터가 연속적인 번지에 있는 프레임형이 팩트픽셀형에 비하여 쉽고, 보편적으로 많이 사용되고 있다.
그러나, 이 프레임형의 기억방식을 앞의 제10도에 표시한 멀티포트비디오 RAM에 적용한 경우, 프레임형에 있어서는, 각 프레임의 데이터의 번지가 멀리 떨어져 있으므로, 각 프레임의 데이터를 1워드 단위나, 1바이트 단위로 단시간 사이에 병렬 판독하기 위하여는, 각 프레임마다에 1개의 멀티포트비디오 RAM을 설치할 필요가 있다. 즉, 하나의 멀티포트비디오 RAM에 복수의 프레임의 데이터를 기억하여도, 멀티포트비디오 RAM의 직렬포트로 부터의 출력형태는 클록신호에 따른 저위의 번지로부터의 순차판독을 하므로, 복수의 프레임의 데이터를 1워드 단위나 1바이트 단위로 단시간에 출력하는 것은 불가능하다.
또, 최근에 비디오 RAM도 대용량화되어서, 기억용량에 대하여만 말하면, 복수의 프레임의 화상데이터를 하나의 비디오 RAM에 기억할 수 있도록 되어 있고, 이와 같은 대용량의 비디오 RAM을 유효하게 이용하는 기억방식이 요망되고 있다.
이 발명은, 이와 같은 상황을 감안해서 이루어진 것으로, 프레임형의 기억에 의한 화상처리를 할 수 있음과 아울러, 하나의 멀티포트비디오 메모리에 기억한 복수프레임의 화상데이터를 소정의 4개의 비트단위로 거의 동시에 출력할 수 있는 화상데이터 기억제어장치를 제공하는 것을 목적으로 한다.
이 발명에서는, 입력된 번지신호에 대응하여 데이터를 판독/기입하기 위한 랜덤 포트를 가진 메모리부와 상기한 메모리부에 기억된 데이터를 입력된 클록신호에 동기하여 저위의 번지로부터 순서대로 직렬로 출력하는 직렬포트를 가지는 레지스터부를 구비한 멀티포트 메모리에 대하여 복수의 프레임의 화상데이터를 기억하는 화상데이터 기억제어장치에 있어서, 상기한 복수의 프레임을 식별하는 프레임 식별비트부분을 최상위비트부분으로 하는 번지신호를 출력함과 함께, 그 번지신호에 대응하여 복수의 프레임의 화상데이터를 상기한 멀티포트비디오메모리에 출력하는 화상프로세서와, 상기한 화상프로세서로부터 출력되는 번지신호 중, 상기한 프레임식별비트부분을 최하위비트부분으로 이동하고, 나머지의 비트를 그 최하위 부분에 이어지는 상위비트로 이동시키는 상기한 번지신호의 변환을 실행하는 번지 변환수단등을 구비하도록 하고 있다.
이러한 발명에 의하면, 멀티포트비디오메모리에 있어서, 복수의 프레임의 화상데이터가 소정의 수개의 비트단위로 소정의 순번으로 뒤섞여서 기억된다.
따라서, 이들 복수의 프레임의 화상데이터를 하나의 멀티포트비디오메모리에 기억할 수 있게 되고, 또 이들 복수의 프레임의 화상데이터를 소정의 수개의 비트단위로 대략 동시에 출력할 수 있게 된다.
[실시예]
이제부터, 이 발명을 도면에 도시한 실시예에 따라서 상세하게 설명한다.
제1도는 이 발명의 실시예를 표시하는 것으로, 이 경우는 4프레임 R, G, B, S의 화상데이터에 의하여 16색의 칼러표시를 실현하는 경우를 상정하고 있다.
화상프로세서(1)는, 래스터(raster)스캔주사를 전제로한 표시제어를 행하는 것으로, 제어회로(2)에 대하여 수평동기신호, 수직동기신호등의 제어신호를 출력함과 동시에 멀티포트비디오메모리(4)에 대하여 4프레임의 화상데이터를 입출력단자(D)에 의하여 출력한다. 또, 번지단자(A)를 통하여 번지신호(Ao)∼(An)를 번지변환부(3)에 출력한다. 이 경우, 화상프로세서(1)는, 멀티포트비디오메모리(4)에, 4프레임의 화상데이터가 앞의 제11도에 표시한 프레임형에서 기억된 것을 전제로 하여 데이터의 입출력제어를 실행한다.
번지변환부(3)는, 화상프로세서(1)로부터 입력된 번지신호(Ao)∼(An)를 제2도에 도시한 것 같은 형태로 번지변환하고, 그 번지변환 후의 번지신호를 멀티포트비디오메모리(4)의 번지단자에 입력한다. 이 번지변환에 대한 상세한 설명은 나중에 설명한다.
제어회로(2)에서는, 화상프로세서(1)로부터 입력된 수평동기신호나, 수직동기 신호등의 제어신호에 따라서 접속된 도시하지 않은 디스플레이에 대하여 소요의표시가 이루어지도록, 비디오메모리(4) 내의 화상데이터의 입출력제어등을 실행한다.
멀티포트비디오메모리(4)는, 제10도에 도시한 바와 같이, 랜덤액세스포트를 가지는 메모리부(100) 및 직렬포트를 가지는 레지스터부(110)을 보유하는 것이고, 이 경우에 메모리부(100)는 적어도 4프레임의 화상데이터를 기억할 수 있는 용량을 가지고 있다.
이 멀티포트비디오메모리(4)에 있어서의 주요한 동작은 다음의 3가지이다.
(1) 랜덤포트를 통한 화상프로세서(1)와의 사이의 데이터의 판독/기입동작, 보편적인 다이나믹메모리에 대한 액세스와 마찬가지로, 지정된 번지에 대하여 데이터가 판독/기입된다.
(2) 메모리부(100)로부터 레지스터부(110)로의 데이터 전송동작, 지정된 번지로부터 소정의 몇 개의 워드의 데이터가 전송된다.
(3) 레지스터부(110)로부터의 시리알데이터출력, 레지스터부에 축적된 데이터가 입력되는 클록신호에 동기하여 순차출력된다.
래치(latch)(5)는 멀티포트비디오메모리(4)의 직렬포트를 통하여 출력되는 4프레임의 화상데이터를 일단 래치하고, 그 출력을 데이터 변환회로(6)에 출력한다. 데이터변환회로(6)에서는, 입력된 화상데이터의 비트수를 디스플에이에 출력할 수 있도록 2비트마다나 4비트마다등으로 분할하여 전송하는 처리나, 4프레임의 화상데이터를 화소단위로 혼합하는 칼러처리등을 실행하고, 그 출력을 디스플레이에 출력한다.
다음에 번지변환부에서 실행되는 번지변환에 대하여 상세하게 설명한다. 그리고, 번지변환부(3)에서의 번지변환은, 상기한 멀티포트비디오메모리(4)의 3개의 동작에 있어서 (1)의 판독/기입동작 때에만 실행되고, 기타의 (2),(3)의 동작시에는 번지변환은 실행되지 않는다.
먼저, 제2도에 표시하는 바와 같이, 화상프로세서(1)의 번지단자(A)로부터 출력되는 변환전의 번지신호를 (Ao)∼(An)의 n+1비트로 한 경우, 그 최상위의 2비트 (An)(An-1)는 4프레임(R),(G),(B),(S)을 식별하기 위한 프레임 식별비트로 되고, 나머지의 번지비트(Ao)∼(An-2)에서 각 프레임의 데이터를 1워드(또는 1바이트)씩으로 분할하도록 하고 있다. 이와 같은 번지변환전의 프레임형의 번지지정에 의하면, 4프레임의 화상데이터는, 제3도의 (a)에 표시하는 바와 같이, 프레임마다에 하나의 정리된 영역에 기억되는 것으로 된다. 그리고, 제3도에 있어서, 1워드를 16비트로 한 경우, 1워드분의 기억영역에는 16화소분의 화상데이터가 2진수데이터로서 기억되고 있다. 이와 같이 화상프로세서(1)로부터는, 최상위의 2비트(An),(An-1)를 4프레임(R),(G),(B),(S)을 식별하기 위한 프레임 식별비트로 한 번지신호(An)∼(Ao)가 번지변환부(3)에 입력된다.
번지변환부(3)에서는, 화상프로세서(1)로부터 입력된 번지신호(An)∼(Ao)를 제2도에 표시하는 것 같은 형태로 번지변환하고, 그 번지변화 후의 번지신호를 멀티포트비디오메모리(4)에 입력한다.
즉, 번지변환부(3)에서는, 제2도에 표시한 바와 같이, 화상프로세서(1)로부터 입력된 번지신호(Ao)∼(An)의 최상위의 2비트(An),(An-1)에서 구성되는 프레임 식별비트를 최하위의 2비트로 이행함과 동시에 나머지의 번지비트(Ao)∼(An-2)를 그 최하위의 2비트에 이어지는 상위비트부분에 슬라이드시키는 번지변환을 실행한다.
이와 같은 번지변환에 의하여, 멀티포트비디오메모리(4)의 메모리부(100)에는, 4프레임의 화상데이터가 실제로는 제3도의 (b)에 도시하는 것 같은 상태 즉, 4프레임의 화상데이터가 1워드단위로 혼합된 형태로 기억되게 된다.
메모리부(100)에 제3도에 도시하는 것 같은 상태로 기억되는 4프레임의 화상데이터는, 앞서 설명한 메모리부(100)로부터 레지스터부(110)로의 전송동작에 의하여 선두번지부터 소정의 수개의 워드당 순차적으로 레지스터부(110)로 전송된다. 그리고, 레지스터부(110)에 전송된 화상데이터는 소정의 클록신호에 동기하여 선두번지로부터 순번으로 1워드씩 출력된다.
이상과 같은 번지변환에 의하면, 멀티포트비디오메모리(4)의 메모리부(100)에는, 4프레임의 화상데이터가 제3도의 (b)에 도시하는 바와 같이, 1워드단위로 혼합된 형태로 기억되게 되므로, 하나의 멀티포트비디오메모리(4)의 메모리부(100)에 복수프레임의 화상데이터를 기억할 수 있음과 동시에, 이들 복수의 프레임의 화상데이터를 1워드단위로 대략 동시에 출력할 수 있게 된다.
다음에, 본 발명은 제4도에 표시하는 바와 같이, 디스플레이를 상부영역(UA)과 하부영역(DA)으로 2분할한 화상휘도향상을 위한 2주사방식에 적용할 수도 있다. 즉, CRT용의 콘트롤러를 사용하여 EL이나, 액정등의 평면디스플레이를 구동할 때나, 대형화면인 경우에는, CRT디스플레이의 배(倍)의 속도로 래스터스캔을 행하지 않으면, 화면의 휘도가 저하하므로, 1주사선신호를 2주사선신호로 전개하여 디스플레이에 출력하는 2주사방식이 채용된다.
이와 같은 2주사방식의 단색표시에 본 발명을 적용하는 경우는, 번지변환부(3)에 있어서, 제5도에 표시하는 것 같은 번지변환을 행하도록 하면 좋다. 물론 단색표시의 경우는 화상프로세서(1)로부터는 1프레임의 화상데이터밖에 출력되지 않는다.
즉, 이와 같은 경우는, 화상프로세서(1)로부터 출력되는 번지신호(An)∼(Ao)중의 상부영역(UA) 및 하부영역(DA)의 데이터를 식별하는 상하영역 식별비트를 Ak로 한 경우(Ak+1∼An는 빈비트), 이 실질적으로 최상위에 있는 상하영역 식별비트(Ak)를 최하위비트로 이행함과 동시에, 나머지의 번지비트(Ao)∼(Ak-1)를 그 최하위비트에 이어지는 상위비트부분에 슬라이드시키는 번지변환을 실행한다.
이와 같은 번지변환을 행하는 것에 의하여 비디오메모리(4)에는, 제6도에 도시하는 바와 같이, 상(上)화면용의 화상데이터와 하(下)화면용의 화상데이터가 1워드단위로 번갈아서 기억되게 되고, 하나의 멀티포트비디오메모리(4)에 대하여 2주사용의 상호면데이터 및 하화면데이터를 기억할 수 있음과 아울러, 이들 상화면용의 화상데이터와 하화면용의 화상데이터가 1워드단위로 대략 동시에 출력할 수 있게 된다.
그리고, 멀티포트비디오메모리(4)의 기억번지를 결정함에 있어서는, 제4도에 도시한 상부영역(UA)의 최종워드(De)의 번지가 Ak∼Ao=0111…1로 되고, 또한 하부영역(DA)의 선두워드(Ds)의 번지가 Ak∼Ao=1000…0으로 되도록, 상부영역(UA)의 선두워드(Da)에 대응하는 멀티포트비디오메모리(4)의 기억개시 번지를 결정하고, 이 개시번지로부터 각 워드의 데이터를 연속적으로 기억하도록 한다. 이와 같은 번지방식을 채용하는 것에 의해, 표시하여야 할 화소수에 관계 없이 Ak비트로 상부영역과 하부영역을 식별할 수 있게됨과 아울러, 연속적인 번지영역에 2주사용 화상데이터를 기억할 수 있게 된다.
또, 본 발명은 복수의 프레임에 의한 칼러화상표시에 있어서의 2주사방식에도 적용가능하고, 제7도 및 제9도에 그 번지변환의 하나의 예를 표시한다.
제7도는 4프레임의 경우이고, 이 경우는, 화상프로세서(1)로부터 출력되는 번지신호(An)∼(Ao)중의 상하영역식별비트(Ak)를 최하위비트로 이행함과 동시에 최상위의 2비트(An)(An-1)로 구성되는 프레임 식별비트를 상기한 최하위비트에 이어지는 상위 2비트로 이행하고, 나머지의 번지비트(Ao)∼(Ak-1),(Ak+1)∼(An-2)를 상기한 최하위 3비트에 이어지는 상위비트부분에 슬라이드시키는 번지변환을 실행한다.
이와 같은 번지변환을 행하는 것에 의해, 비디오메모리(4)에는, 제8도의 (a)(b)에 도시하는 바와 같이, 4프레임의 상화면용 및 하화면용의 화상데이터가 1워드단위로 혼재하여 기억되게 되고, 하나의 멀티포트비디오메모리(4)에 대하여 2주사용의 복수의 프레임의 상화면데이터 및 하화면데이터를 기억할 수 있음과 함께, 이들 복수의 프레임의 상화면데이터 및 하화면데이터를 1워드단위로 대략 동시에 출력할 수 있게 된다.
제9도는, 제7도의 변형예이고, 이 경우는, 화상프로세서(1)로부터 출력되는 번지신호(An)∼(Ao)중의 최상위의 2비트(An)(An-1)에서 구성되는 프레임 식별비트를 최하위비트로 이행함과 동시에, 상하영역식별비트(Ak)를 최하위 2비트에 이어지는 상위비트에 이행하고, 또한 나머지의 번지비트(Ao)∼(Ak-1),(Ak+1)∼(An-2)를 상기한 최하위 3비트에 이어지는 상위비트부분에 슬라이드시키는 번지변환을 실행한다.
이와 같은 번지변환을 행하는 것에 의하여, 비디오메모리(4)에는, 제8도의 (a)(c)에 도시하는 바와 같이, 4프레임의 상화면용 및 하화면용의 화상데이터가 4워드 단위로 혼재하여 기억되게 되어, 하나의 멀티포트비디오메모리(4)에 대하여 2주사용의 복수의 프레임의 상화면데이터 및 하화면데이터를 기억할 수 있음과 아울러, 이들 복수의 프레임의 상화면데이터 및 하화면데이터를 1워드 단위로 대략 동시에 출력할 수 있게 된다.
그리고, 상기한 실시예에서는, 복수의 프레임의 화상데이터의 기억 또는 2주사용의 화상데이터의 기억에 본 발명을 적용하도록 하였으나, 본 발명은 다른 데이터영역에 화상데이터가 기억되는 다른 임의의 기억방식에 적용할 수도 있다.
이 경우도, 앞서 설명한 실시예와 마찬가지로, 데이터영역을 식별하는 식별번지를 상기한 멀티포트비디오메모리(4)의 최하위번지부로 이행시킴과 동시에, 상기한 식별번지 이외의 번지부분을 상기한 최하위번지에 이어지는 상위번지에 이행시키도록 하는 번지변환을 행하도록 하면 된다.
앞에서 설명한 바와 같이, 본 발명에 의하면, 소정의 번지변환을 행하는 것에 의하여 멀티포트비디오메모리에 있어서는, 복수 프레임의 화상데이터가 소정의 수개의 단위로 소정의 순번으로 혼재하여 기억되므로, 이들 복수의 프레임의 화상데이터를 소정의 수개의 단위로 대략 동시에 출력할 수 있게 되어, 복수의 프레임의 화상데이터를 하나의 멀티포트비디오메모리에 기억할 수 있게 된다. 이 결과, 멀티포트비디오메모리를 유효하게 활용할 수 있게 되고 또, 화상프로세서에서 행하여지는 멀티포트비디오메모리에 대한 제어는 종래와 같은 프레임형이므로, 기존의 소프트웨어를 그대로 이용할 수 있다.

Claims (5)

  1. 입력된 번지신호에 대응하여 데이터를 탐독/기입하기 위한 랜덤포트를 가지는 메모리부(100)와, 상기한 메모리부(100)에 기억된 데이터가 입력되는 클록신호에 동기하여 저위의 번지로부터 순서대로 직렬로 출력하는 직류포트를 가지는 래지스터부(110)를 구비한 멀티포트비디오메모리(4)에 대하여 복수의 프레임의 화상데이터를 기억하는 화상데이터 기억제어장치에 있어서, 상기한 복수의 프레임을 식별하는 프레임 식별비트부분(An)(An-1)을 최상위비트부분으로 하는 번지신호를 출력하는 것과 동시에, 그 번지신호에 대응하여 복수의 프레임의 화상데이터를 상기한 멀티포트비디오에 출력하는 화상프로세서(1)와, 상기한 화상프로세서(1)로부터 출력되는 번지신호중 상기한 프레임 식별비트부분(An)(An-1)을 최하위비트부분으로 이행하고, 나머지의 비트(AO∼An-2)를 그 최하위부분에 이어지는 상위비트로 이행시키는 상기한 번지신호의 변환을 실행하는 번지변환수단(3)으로 구성되는 화상데이터 기억제어장치.
  2. 입력된 번지신호에 대응하여 데이터를 탐독/기입하기 위한 랜덤포트를 가지는 메모리부(100)와, 상기한 메모리부(100)에 기억된 데이터가 입력되는 클록신호에 동기하여 저위의 번지로부터 순서대로 직렬로 출력하는 직류포트를 가지는 레지스터부(110)를 구비한 멀티포트비디오메모리(4)에 대하여, 디스플레이의 표시영역을 상하로 2분할한 2주사용의 화상데이터를 기억하는 화상데이터 기억제어장치에 있어서, 상기한 화상데이터가 상하영역의 어느 것인가를 식별하는 상하식별비트(Ak)를 최상위비트로 하는 번지신호를 출력함과 동시에 그 번지신호에 대응하여 2주사용의 화상데이터를 상기한 멀티포트비디오메모리(4)에 출력하는 화상프로세서(1)와, 상기한 화상프로세서(1)로부터 출력되는 번지신호중, 상기한 상하식별비트(Ak)를 최하위비트로 이행하고, 나머지의 비트(AO∼Ak-1),(Ak+1∼An)를 그 최하위부분에 이어지는 상위비트로 이행시키는 상기한 번지신호의 변환을 실행하는 번지변환수단(3)으로 구성되는 화상데이터 기억제어장치.
  3. 입력된 번지신호에 대응하여 데이터를 탐독/기입하기 위한 랜덤포트를 가지는 메모리부(100)와, 상기한 메모리부(100)에 기억된 데이터를 입력되는 클록신호에 동기하여 저위의 번지부터 순서대로 직렬로 출력하는 직류포트를 가지는 레지스터부(110)를 구비한 멀티포트비디오메모리부(4)에 대하여, 디스플레이의 표시영역을 상하로 2분할한 2주사용의 화상데이터를 복수의 프레임만큼 기억하는 화상데이터 기억제어장치에 있어서, 상기한 복수의 프레임을 식별하는 프레임식별비트부분(An)(An-1)을 최상위비트부분으로 하고, 상기한 화상데이터가 상하영역의 어느 것인가를 식별하는 상하식별비트(Ak)를 상기한 프레임 식별비트부분보다 하위의 비트로 하는 번지신호를 출력함과 동시에, 그 번지신호에 대응하여 2주사용의 화상데이터를 복수의 프레임만큼 상기한 멀티포트비디오메모리에 출력하는 화상프로세서(1)와, 상기한 화상프로세서(1)로부터 출력되는 번지신호중 상기한 상하 식별비트(Ak)를 최하위비트부분으로 이행하고, 상기한 프레임 식별비트(An)(An-1)를 상기한 최하위비트에 이어지는 상위비트부분으로 이행시키고, 또한 나머지의 비트(AO∼Ak-1),(Ak+1∼An-2)를 상기한 프레임식별비트부분에 이어지는 상위비트로 이행시키는 상기한 번지신호의 변환을 실행하는 번지변환수단(3)으로 구성되는 화상데이터 기억제어장치.
  4. 입력된 번지신호에 대응하여 데이터를 탐독/기입하기 위한 랜덤포트를 가지는 메모리부(100)와, 상기한 메모리부(100)에 기억된 데이터가 입력되는 클록신호에 동기하여 저위의 번지부터 순서대로 직렬로 출력하는 직류포트를 가지는 래지스터부(100)를 구비한 멀티포트비디오메모리에 대하여, 디스플레이의 표시영역을 상하로 2분할한 2주사용의 화상데이터를 복수프레임만큼 기억하는 화상데이터 기억제어장치에 있어서, 상기한 복수프레임을 식별하는 프레임식별비트부분(An)(An-1)을 최상위비트부분으로 하고, 상기한 화상데이터가 상하영역의 어느 것인가를 식별하는 상하식별비트(Ak)를 상기한 프레임 식별비트부분보다 하위의 비트로하는 번지신호를 출력함과 동시에, 그 번지신호에 대응하여 2주사용의 화상데이터를 복수프레임만큼 상기한 멀티포트비디오메모리(4)에 출력하는 화상프로세서(1)와, 상기한 화상프로세서(1)로부터 출력되는 번지신호중 상기한 프레임 식별비트부분(An)(An-1)을 최하위비트부분으로 이행하고, 상기한 상하식별비트(Ak)를 상기한 최하위비트부분에 이어지는 상위비트부분으로 이행시키고, 또한 나머지의 비트(AO∼Ak-1), (Ak+1∼An-2)를 상기한 상하식별비트부분에 이어지는 상위비트에 이행시키는 상기한 번지신호의 변환을 실행하는 번지변환수단(3)으로 구성되는 화상데이터 기억제어장치.
  5. 입력된 번지신호에 대응하여 데이터를 탐독/기입하기 위한 랜덤포트를 가지는 메모리부(100)와, 상기한 메모리부(100)에 기억된 데이터를 입력되는 클록신호에 동기하여 저위의 번지부터 순서대로 직렬로 출력하는 직렬포트를 가지는 래지스터부(110)를 구비한 멀티포트비디오메모리(4)에 대하여 화상데이터를 기억하는 화상데이터 기억제어장치에 있어서, 데이터에어리어를 식별하는 식별번지를 상기한 멀티포트비디오메모리(4)의 최하위 번지부로 이행시키는 제1의 데이터배치변환수단과, 상기한 식별번지외의 번지비트부분을 상기한 최하위번지에 이어지는 상위번지로 이행시키는 제2의 데이터배치변환수단으로 구성되는 화상데이터 기억제어장치.
KR1019960000712A 1995-01-20 1996-01-16 화상데이터 기억제어장치 KR100235379B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-7458 1995-01-20
JP7007458A JP3002951B2 (ja) 1995-01-20 1995-01-20 画像データ記憶制御装置

Publications (2)

Publication Number Publication Date
KR960029982A KR960029982A (ko) 1996-08-17
KR100235379B1 true KR100235379B1 (ko) 1999-12-15

Family

ID=11666386

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960000712A KR100235379B1 (ko) 1995-01-20 1996-01-16 화상데이터 기억제어장치

Country Status (3)

Country Link
US (1) US5678035A (ko)
JP (1) JP3002951B2 (ko)
KR (1) KR100235379B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100501699B1 (ko) * 2001-01-02 2005-07-18 삼성에스디아이 주식회사 유기 이엘 디스플레이 시스템
FR2841680B1 (fr) * 2002-07-01 2006-02-24 St Microelectronics Sa Dispositif de stockage de donnees multiports, en particulier pour une unte arithmetique et logique d'un processeur de traitement numerique du signal
JP2007034643A (ja) * 2005-07-27 2007-02-08 Fujitsu Ltd メモリ装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2796329B2 (ja) * 1989-02-08 1998-09-10 株式会社日立製作所 表示メモリとそれを備えた画像処理装置
KR950003605B1 (ko) * 1990-04-27 1995-04-14 가부시키가이샤 도시바 반도체 기억장치
JPH06202616A (ja) * 1993-01-07 1994-07-22 Matsushita Electric Ind Co Ltd 画像表示制御装置

Also Published As

Publication number Publication date
US5678035A (en) 1997-10-14
JPH08202324A (ja) 1996-08-09
KR960029982A (ko) 1996-08-17
JP3002951B2 (ja) 2000-01-24

Similar Documents

Publication Publication Date Title
KR860001671B1 (ko) 텍스트 문자 서입방법 및 화상표시 제어장치
US5469190A (en) Apparatus for converting twenty-four bit color to fifteen bit color in a computer output display system
US4783652A (en) Raster display controller with variable spatial resolution and pixel data depth
US5268682A (en) Resolution independent raster display system
JPS6334471B2 (ko)
US4630039A (en) Display processing apparatus
AU602062B2 (en) Video apparatus employing vrams
US5903253A (en) Image data control apparatus and display system
US5461680A (en) Method and apparatus for converting image data between bit-plane and multi-bit pixel data formats
JPH0141994B2 (ko)
EP0298243A2 (en) A computer video demultiplexer
KR100196686B1 (ko) 이중버퍼출력 디스플레이 시스템에서 프레임 버퍼간에 카피를 고속으로 하기 위한 장치
US5657044A (en) Liquid crystal display converter
KR100235379B1 (ko) 화상데이터 기억제어장치
US5506602A (en) Display control apparatus and method whereby a display identifies its display control method to a display controller in order that the display controller can configure itself to output the display control signals corresponding to the identified display co
US5585824A (en) Graphics memory apparatus and method
US6606673B2 (en) Direct memory access transfer apparatus
US5467109A (en) Circuit for generating data of a letter to be displayed on a screen
KR950008023B1 (ko) 래스터 주사 표시 시스템
US5847700A (en) Integrated apparatus for displaying a plurality of modes of color information on a computer output display
US4788536A (en) Method of displaying color picture image and apparatus therefor
JP2907630B2 (ja) フレームメモリ制御装置
JPH04275592A (ja) 液晶表示装置
JPH0346832B2 (ko)
JPS6024586A (ja) 表示デ−タの処理回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee