KR100232920B1 - Dynamic focus circuit of multi-sync. monitor - Google Patents

Dynamic focus circuit of multi-sync. monitor Download PDF

Info

Publication number
KR100232920B1
KR100232920B1 KR1019970029771A KR19970029771A KR100232920B1 KR 100232920 B1 KR100232920 B1 KR 100232920B1 KR 1019970029771 A KR1019970029771 A KR 1019970029771A KR 19970029771 A KR19970029771 A KR 19970029771A KR 100232920 B1 KR100232920 B1 KR 100232920B1
Authority
KR
South Korea
Prior art keywords
signal
dynamic focus
vertical
amplifying
voltage
Prior art date
Application number
KR1019970029771A
Other languages
Korean (ko)
Other versions
KR19990005559A (en
Inventor
우상언
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019970029771A priority Critical patent/KR100232920B1/en
Priority to GB9811973A priority patent/GB2327326A/en
Priority to JP10157883A priority patent/JPH1132231A/en
Publication of KR19990005559A publication Critical patent/KR19990005559A/en
Application granted granted Critical
Publication of KR100232920B1 publication Critical patent/KR100232920B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/26Modifications of scanning arrangements to improve focusing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/27Circuits special to multi-standard receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 멀티싱크 모니터에서 다이나믹 포커스 회로에 관한 것으로서, 본 발명의 회로는 램프 신호를 입력받아 수직 다이나믹 포커스 신호를 발생한 후 FBT의 이차권선을 통해 CRT의 포커스 그리드에 다이나믹 포커스 신호를 제공하도록 하는 수직 다이나믹 포커스부를 포함하며 구성된 멀티싱크 모니터의 다이나믹 포커스 회로에 있어서, 상기 램프 신호를 입력받아 상기 램프 신호의 주파수와 비례하도록 증폭한 후 상기 수직 다이나믹 포커스부로 출력하는 보상회로를 더 포함하며 구성된다.The present invention relates to a dynamic focus circuit in a multi-sync monitor, wherein the circuit of the present invention receives a ramp signal to generate a vertical dynamic focus signal and then provides a vertical focus signal to provide a dynamic focus signal to the focus grid of the CRT through the secondary winding of the FBT. A dynamic focus circuit of a multi-sync monitor including a dynamic focus unit, the dynamic focus circuit comprising: a compensation circuit for receiving the ramp signal and amplifying the ramp signal in proportion to the frequency of the ramp signal and outputting the ramp signal to the vertical dynamic focus unit.

따라서, 본 발명에 따른 다이나믹 포커스 회로는 수직 주파수가 고주파인 경우 램프 신호를 증폭시킨 후 수직 다이나믹 포커스부로 인가하기 때문에 상기 램프 신호가 파라볼라 파형으로 변환되는 과정에서 진폭의 파고치가 감소되더라도 바람직한 파고치를 가지는 수직 다이나믹 포커스 신호를 얻을 수 있는 효과가 있다.Therefore, the dynamic focus circuit according to the present invention has a preferable crest value even if the crest value of the amplitude is reduced in the process of converting the ramp signal into a parabolic waveform since the ramp signal is amplified and applied to the vertical dynamic focus unit when the vertical frequency is a high frequency. This has the effect of obtaining a vertical dynamic focus signal.

Description

멀티싱크 모니터의 다이나믹 포커스 회로Dynamic Focus Circuit in Multi-Sync Monitors

본 발명은 모니터에서 화면의 가장자리를 주사할 경우에 포커스가 틀어지는 것을 보상하기 위한 다이나믹 포커스 회로에 관한 것으로, 특히 멀티싱크 모니터에서 수직 주파수에 따라 수직 다이나믹 포커스 전압이 변동되는 것을 보상하기 위한 다이나믹 포커스 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a dynamic focus circuit for compensating for a shift in focus when scanning an edge of a screen in a monitor, and in particular, a dynamic focus circuit for compensating for variation in vertical dynamic focus voltage according to vertical frequency in a multi-sync monitor. It is about.

일반적으로 모니터에 사용되는 칼라표시장치(CRT)는 R,G,B 전자총에서 방출된 열전자를 집속 및 가속시킨 후 샤도우 마스크상의 일점을 통해 R,G,B 형광면에 충돌시켜 화소를 형성하고, 수직 및 수평 편향코일에 톱니파 전류를 흘려 2차원 화면을 형성하도록 된 것이다.In general, a color display device (CRT) used in a monitor focuses and accelerates hot electrons emitted from R, G, and B guns and collides with R, G, and B fluorescent surfaces through a point on a shadow mask to form pixels. And a sawtooth current flowing through the horizontal deflection coil to form a two-dimensional screen.

이러한 칼라표시장치(CRT)의 동작을 위해서 히터에 약 6.3V 정도의 히터전압이 인가됨과 아울러 방출된 열전자의 집속을 위한 포커스 그리드 전압, 스크린 그리드 전압 등이 요구되고, 열전자를 가속시키기 위하여 아노드에 약 25KV 정도의 고압이 인가되게 된다.In order to operate the color display device (CRT), a heater voltage of about 6.3V is applied to the heater, a focus grid voltage, a screen grid voltage, etc. are required for focusing the emitted hot electrons, and an anode is used to accelerate the hot electrons. The high pressure of about 25KV will be applied.

이때, 케소드에서 방출되는 전자빔의 포커싱을 위한 포커스 그리드는 스터틱 포커스(S.FOCUS) 그리드와 다이나믹 포커스(D.FOCUS) 그리드로 구분되는데, 상기 다이나믹 포커스 그리드에는 다이나믹 포커싱을 위해서 파라볼라 파형의 신호(이를 다이나믹 포커스 신호라 한다)가 인가되도록 되어 있다.In this case, the focus grid for focusing the electron beam emitted from the cathode is divided into a static focus (S.FOCUS) grid and a dynamic focus (D.FOCUS) grid, and the dynamic focus grid has a parabolic waveform signal for dynamic focusing. (This is called a dynamic focus signal).

잘 알려진 바와 같이, CRT에서 전자빔(beam)의 직경은 스크린 주변 쪽으로 갈수록 증가한다. 즉, 모니터의 중앙에 맺히는 초점에 비해 가장자리에서의 초점은 넓게 퍼지기 때문에 가장자리에서 선명도가 떨어진다. 이것을 보상해 주기 위해서 고해상도 모니터에서는 전자빔의 초점이 CRT의 형광면에 정확히 맺히도록 보상 파형 즉, 상기한 다이나믹 포커스 신호를 걸어준다.As is well known, the diameter of the electron beam in the CRT increases toward the periphery of the screen. That is, the focus at the edge is wider than the focus at the center of the monitor, so the sharpness is poor at the edge. In order to compensate for this, a high resolution monitor applies a compensation waveform, that is, the dynamic focus signal, so that the electron beam focuses exactly on the fluorescent surface of the CRT.

상기 다이나믹 포커스 신호는 CRT와 편향 코일의 조합에 의해 좌우되는데, 통상 CRT의 화면이 커질수록 보상을 위해 요구되는 전압 파고치가 증가하는 경향이 있다. 따라서, CRT의 센터부위와 CRT 주변간의 주행거리 차이에 따라 발생되는 포커스의 차이를 보정하는 기능을 가진 다이나믹 포커스 신호는 수백 볼트의 전원이 필요하며, 이와 같은 전원은 통상 FBT로부터 얻어진다.The dynamic focus signal depends on the combination of the CRT and the deflection coil. In general, as the screen of the CRT is larger, the voltage peak required for compensation tends to increase. Therefore, a dynamic focus signal having a function of correcting a difference in focus generated according to a difference in driving distance between the center portion of the CRT and the CRT periphery requires several hundred volts of power, and such power is usually obtained from an FBT.

상기한 파라볼라 파형의 다이나믹 포커스 신호가 발생되는 과정을 도 1을 참조하여 설명하면, 수직 주파수에 따른 램프 신호가 입력되면 증폭기(OP1)는 상기 램프 신호를 증폭한 후 출력하는 바, 상기한 증폭된 램프 신호 즉, 포인트b의 출력전압은 수학식 1과 같이 표현될 수 있다.The process of generating the dynamic focus signal of the parabolic waveform will be described with reference to FIG. 1. When a ramp signal according to a vertical frequency is input, the amplifier OP1 amplifies and outputs the ramp signal. The ramp signal, that is, the output voltage of the point b may be expressed as in Equation 1.

[수학식 1][Equation 1]

Figure kpo00001
'
Figure kpo00001
'

상기와 같은 수학식 1은 수직 주파수가 고주파일 경우와 저주파일 경우에 동일하게 적용될 수 있는 바, 포인트a의 신호 파형과 포인트b의 신호 파형이 도 2A 및 도 2B에 각각 도시되어 있다.Equation 1 as described above may be applied to the case where the vertical frequency is the high frequency and the case of the curse file. The signal waveform of point a and the signal waveform of point b are shown in FIGS. 2A and 2B, respectively.

상기와 같이 증폭된 램프 신호는 오피앰프(OP2)에서 기준 전압을 기준으로 정류되는 바, 기준 전압보다 큰 신호가 리미팅되면서 평활되도록 되어 있다. 즉, 상기 오피앰프(OP2)의 출력단자(포인트c)에서 수직 파라볼라 파형이 출력되도록 되어 있는데, 상기 포인트c의 신호 파형이 도 2C에 도시되어 있다.The ramp signal amplified as described above is rectified based on the reference voltage in the op amp OP2, so that a signal larger than the reference voltage is smoothed while limiting. That is, a vertical parabola waveform is output from the output terminal (point c) of the op amp OP2, and the signal waveform of the point c is shown in FIG. 2C.

상기 오피앰프(OP2)의 출력단자에서 출력되는 수직 파라볼라 파형의 신호는 트랜지스터(Q1)에서 증폭되고 수평 파라볼라 파형과 중첩되어 다이나믹 포커스 신호를 형성하는 바, 상기 다이나믹 포커스 신호는 FBT로 입력되어 DC 전압과 함께 CRT 의 다이나믹 포커스 그리드에 인가된다.The signal of the vertical parabola waveform output from the output terminal of the op amp OP2 is amplified by the transistor Q1 and overlapped with the horizontal parabola waveform to form a dynamic focus signal. The dynamic focus signal is input to FBT to be DC voltage. Is applied to the dynamic focus grid of the CRT.

이때, 원활한 다이나믹 포커싱을 위한 상기 다이나믹 포커스 신호가 도 3에 도시되어 있는 바, 화면의 좌측 가장자리와 우측 가장자리를 보상해주기 위한 수평 다이나믹 포커스 신호는 도 3A에 도시된 바와 같이, 수평주기(1H)로 발생되는 중앙부분이 오목한 파라볼라 파형의 신호이고, 화면의 상측 가장자리와 하측 가장자리를 보상해주기 위한 수직 다이나믹 포커스신호는 도 3B에 도시된 바와 같이, 수직주기(1V)로 발생되는 중앙부분이 오목한 파라볼라 파형의 신호이다. 이때, 가장자리 부분에서의 파고치의 전압은 CRT화면이 커질수록 증가하는데, 통상 수평의 경우는 300VP-P정도이고, 수직의 경우는 150VP-P정도이다.In this case, the dynamic focus signal for smooth dynamic focusing is shown in FIG. 3, and the horizontal dynamic focus signal for compensating the left and right edges of the screen is displayed at a horizontal period 1H as shown in FIG. 3A. The generated central portion is a concave parabola waveform signal, and the vertical dynamic focus signal for compensating the upper and lower edges of the screen is a parabolic waveform in which the central portion generated at the vertical period (1V) is concave, as shown in FIG. 3B. Is a signal. At this time, the voltage of the crest value at the edge portion increases as the CRT screen becomes larger. In general, the voltage at the edge portion is about 300V PP in the horizontal case and about 150V PP in the vertical case.

즉, 모니터가 고해상도 모드로 동작할수록 수평 다이나믹 포커스 신호와 수직 다이나믹 포커스 신호의 파고치가 커져야만 원활한 다이나믹 포커싱이 이루어지게 된다.That is, as the monitor operates in the high resolution mode, the dynamic dynamic focusing is achieved only when the peak values of the horizontal dynamic focus signal and the vertical dynamic focus signal are increased.

그러나, 종래의 다이나믹 포커스 회로는 램프 신호가 오피앰프(OP2)에서 정류되고 평활되는 과정에서 수직 주파수가 고주파일 경우, 도 2C에 도시된 바와 같이 상기 오피앰프(OP2)에서 출력되는 수직 파라볼라 파형의 파고치가 낮아지게 된다.However, in the conventional dynamic focus circuit, when the vertical signal is a high frequency while the ramp signal is rectified and smoothed in the op amp OP2, the vertical parabola waveform output from the op amp OP2 is shown in FIG. 2C. The crest will be lowered.

이에 따라, 도 2D에 도시된 바와 같이 상기 수직 파라볼라 파형이 증폭되어 수평 파라볼라 파형과 중첩된 후 트랜지스터(Q1)의 콜렉터단으로 출력되는 다이나믹 포커스 신호의 수직 다이나믹 포커스 신호의 파고치가 매우 작아지면서, 다이나믹 포커스 보상이 원활하게 이루어지지 못하게 되는 문제점이 있다.Accordingly, as shown in FIG. 2D, the vertical parabola waveform is amplified and overlapped with the horizontal parabola waveform, and the peak value of the vertical dynamic focus signal of the dynamic focus signal output to the collector terminal of the transistor Q1 is very small. There is a problem that the focus compensation is not made smoothly.

따라서, 본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위해 안출된 것으로, 멀티싱크 모니터에서 수직 주파수가 달라져도 바람직한 다이나믹 포커스 신호를 발생할 수 있도록 된 다이나믹 포커스 회로를 제공하는데 그 목적이 있다.Accordingly, an object of the present invention is to provide a dynamic focus circuit capable of generating a desirable dynamic focus signal even when the vertical frequency is changed in a multi-sync monitor.

상기와 같은 목적을 달성하기 위하여 본 발명의 회로는, 램프 신호를 입력받아 수직 다이나믹 포커스 신호를 발생한 후 FBT의 이차권선을 통해 CRT의 포커스 그리드에 다이나믹 포커스 신호를 제공하도록 하는 수직 다이나믹 포커스부를 포함하며 구성된 멀티싱크 모니터의 다이나믹 포커스 회로에 있어서,In order to achieve the above object, the circuit of the present invention includes a vertical dynamic focus unit for receiving a ramp signal to generate a vertical dynamic focus signal and then providing a dynamic focus signal to the focus grid of the CRT through the secondary winding of the FBT. In the dynamic focus circuit of the configured multi-sync monitor,

상기 램프 신호를 입력받아 상기 램프 신호의 주파수와 비례하도록 증폭한 후 상기 수직 다이나믹 포커스부로 출력하는 보상회로를 더 포함하며 구성된 것을 특징으로 한다.And a compensation circuit for receiving the ramp signal and amplifying the ramp signal in proportion to the frequency of the ramp signal and outputting the ramp signal to the vertical dynamic focus unit.

도 1은 모니터에 있어서 종래의 다이나믹 포커스 회로를 도시한 회로도,1 is a circuit diagram showing a conventional dynamic focus circuit in a monitor;

도 2A∼2D는 수직 주파수에 따라 종래의 다이나믹 포커스 회로의 각 부에 나타나는 파형을 도시한 도면,2A to 2D are diagrams showing waveforms appearing in respective parts of a conventional dynamic focus circuit according to a vertical frequency;

도 3은 일반적인 다이나믹 포커싱을 설명하기 위하여 도시한 도면,3 is a diagram for explaining general dynamic focusing;

도 4는 모니터에 있어서 본 발명에 따른 다이나믹 포커스 회로의 일 실시 예를 도시한 회로도,4 is a circuit diagram showing an embodiment of a dynamic focus circuit according to the present invention in a monitor;

도 5A∼5G는 수직 주파수에 따라 도 4에 도시된 다이나믹 포커스 회로의 각 부에 나타나는 파형을 도시한 도면,5A to 5G show waveforms appearing in respective parts of the dynamic focus circuit shown in FIG. 4 according to the vertical frequency;

도 6은 모니터에 있어서 본 발명에 따른 다이나믹 포커스 회로의 다른 실시 예를 도시한 회로도,6 is a circuit diagram showing another embodiment of a dynamic focus circuit according to the present invention in a monitor;

도 7A∼7C는 수직 주파수에 따라 도 6에 도시된 다이나믹 포커스 회로의 각 부에 나타나는 파형을 도시한 도면이다.7A to 7C are diagrams showing waveforms appearing in respective parts of the dynamic focus circuit shown in FIG. 6 according to the vertical frequency.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

100 : 수직 다이나믹 포커스부 200, 300 : 보상회로100: vertical dynamic focus unit 200, 300: compensation circuit

210 : 멀티 바이브레이터 OP21 : 비교기210: multivibrator OP21: comparator

OP22 : 증폭용 오피앰프 OP23 : 버퍼 오피앰프OP22: Amplified Op Amp OP23: Buffer Op Amp

Q21 : npn형 스위칭 트랜지스터 R21 : 에미터 저항Q21: npn type switching transistor R21: emitter resistor

310 : 마이콤 OP31 : 증폭용 오피앰프310: microcomputer OP31: amplifying op amp

OP32 : 예비 증폭기 R37 : 콜렉터 저항OP32: spare amplifier R37: collector resistor

Q31 : pnp형 스위칭 트랜지스터Q31: pnp type switching transistor

이하, 첨부된 도면을 참조하여 본 발명의 일 실시 예를 상세하게 설명하면 다음과 같다.Hereinafter, an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

본 발명에 따른 다이나믹 포커싱 회로는 도 4에 도시된 바와 같이, 램프 신호를 입력받아 수직 다이나믹 포커스 신호를 발생한 후 FBT의 이차권선을 통해 CRT의 포커스 그리드에 다이나믹 포커스 신호를 제공하도록 하는 수직 다이나믹 포커스부(100)와, 상기 램프 신호를 입력받아 상기 램프 신호의 주파수와 비례하도록 증폭한 후 상기 수직 다이나믹 포커스부(100)로 출력하는 보상회로(200)를 포함하며 구성된다.As shown in FIG. 4, the dynamic focusing circuit according to the present invention receives a ramp signal to generate a vertical dynamic focus signal and then provides a dynamic focus signal to the focus grid of the CRT through the secondary winding of the FBT. And a compensation circuit 200 which receives the ramp signal and amplifies the ramp signal in proportion to the frequency of the ramp signal and outputs the ramp signal to the vertical dynamic focus unit 100.

여기서, 상기한 보상회로(200)는 램프 신호의 주파수와 동일한 주파수의 펄스 신호를 발생하는 비교기(OP21)와, 상기 비교기(OP21)에서 출력되는 펄스 신호를 입력받아 이에 따른 듀티 온 타임의 구형파 신호를 출력하는 멀티 바이브레이터(210)와, 상기 구형파 신호를 정류하여 상기 구형파 신호의 온 타임과 비례한 DC 전압을 출력하는 정류부와, 상기 DC 전압이 높을수록 큰 증폭도로 상기 램프 신호를 증폭한 후 상기 수직 다이나믹 포커스부(100)로 출력하는 증폭부로 구성되어 있다.Here, the compensating circuit 200 receives a comparator OP21 for generating a pulse signal having the same frequency as the ramp signal frequency and a pulse signal output from the comparator OP21 and receives a square wave signal having a duty on time accordingly. A multi-vibrator 210 for outputting a rectifying unit, a rectifying unit for rectifying the square wave signal to output a DC voltage proportional to an on time of the square wave signal, and amplifying the ramp signal with a larger amplification as the DC voltage becomes higher. It is comprised by the amplifier which outputs to the vertical dynamic focusing part 100. As shown in FIG.

상기 증폭부는 상기 DC 전압이 베이스단으로 인가되어 상기 DC 전압과 비례한 에미터 전류가 흐르게 되는 npn형 스위칭 트랜지스터(Q21)와, 상기 npn형 스위칭 트랜지스터(Q21)의 콜렉터 단자가 부입력 단자와 접속되고 램프 신호가 정입력 단자와 접속되며 부궤환 되는 증폭용 오피앰프(OP22)와, 상기 npn형 스위칭 트랜지스터(Q21)의 에미터 단자에 접속되어 상기 npn형 스위칭 트랜지스터(Q21)의 에미터 전류에 의해 상기 증폭용 오피앰프(OP22)의 증폭도가 조절되도록 하는 에미터 저항(R21)으로 구성된다.The amplifier part is connected to the npn-type switching transistor (Q21) and the collector terminal of the npn-type switching transistor (Q21) that the DC voltage is applied to the base terminal flows the emitter current proportional to the DC voltage And an amplifying op amp OP22 connected to a positive input terminal and negatively feedback, and an emitter terminal of the npn type switching transistor Q21 to be connected to the emitter current of the npn type switching transistor Q21. The emitter resistor R21 is configured to adjust the amplification degree of the amplifying op amp OP22.

상기와 같이 구성된 본 발명의 작용 및 효과는 다음과 같다.The operation and effects of the present invention configured as described above are as follows.

도 4를 참조하면, 램프 신호가 버퍼 오피앰프(OP23)에서 지연된 후 비교기(OP21)로 입력되는데, 상기 비교기(OP21)는 상기 램프 신호가 기준 전압보다 클 때에는 하이 레벨이 되고 상기 램프 신호가 기준 전압보다 작을 때에는 로우 레벨이 되는 펄스신호를 출력하게 된다.Referring to FIG. 4, the ramp signal is delayed by the buffer op amp OP23 and then input to the comparator OP21. The comparator OP21 becomes high when the ramp signal is greater than the reference voltage and the ramp signal is referenced. When the voltage is smaller than the voltage, the pulse signal at the low level is output.

즉, 상기 비교기(OP21)에서 출력되는 펄스 신호는 상기 램프 신호와 동일한 주파수를 가지게 되고, 상기 펄스 신호가 멀티 바이브레이터(210)로 입력되면서 상기 멀티 바이브레이터(210)에서 출력되는 구형파 신호의 듀티 온 타임이 결정된다.That is, the pulse signal output from the comparator OP21 has the same frequency as the ramp signal, and the duty on time of the square wave signal output from the multivibrator 210 while the pulse signal is input to the multivibrator 210. This is determined.

상기 멀티 바이브레이터(210)는 상기 펄스 신호의 주파수가 저주파이면 듀티 온 타임이 짧은 구형파 신호를 출력하고, 상기 펄스 신호의 주파수가 고주파이면 듀티 온 타임이 긴 구형파 신호를 출력하게 된다.The multivibrator 210 outputs a square wave signal having a short duty on time if the frequency of the pulse signal is low, and outputs a square wave signal having a long duty on time if the frequency of the pulse signal is a high frequency.

상기와 같은 구형파 신호는 상기 멀티 바이브레이터(210)의 10번 핀을 통해 출력되는바, 상기 저항(R26)과 캐패시터(C21)로 구성된 정류부를 통해 DC 전압으로 정류된 후 npn형 스위칭 트랜지스터(Q21)의 베이스 단자로 인가된다.The square wave signal is output through pin 10 of the multivibrator 210, and is rectified to a DC voltage through a rectifier including the resistor R26 and the capacitor C21, and then npn-type switching transistor Q21. Is applied to the base terminal of.

이때, 상기한 DC 전압은 구형파 신호의 듀티 온 타임에 의해 결정되는 바, 수직 주파수가 저주파일 경우에 상기 DC 전압은 0.6V 정도이고, 수직 주파수가 고주파일 경우에 상기 DC 전압은 1.2V 까지 상승하게 된다.In this case, the DC voltage is determined by the duty-on time of the square wave signal. When the vertical frequency is cursed, the DC voltage is about 0.6V. When the vertical frequency is a high frequency, the DC voltage rises to 1.2V. Done.

상기 DC 전압이 낮으면 npn형 스위칭 트랜지스터(Q21)는 턴 오프되고 증폭용 오피앰프(OP22)의 정입력 단자로 입력되는 램프 신호는 저항(R22,R23)에 의해 증폭된 후 수직 다이나믹 포커스부(100)로 입력된다.When the DC voltage is low, the npn type switching transistor Q21 is turned off and the ramp signal input to the positive input terminal of the amplifying op amp OP22 is amplified by the resistors R22 and R23 and then the vertical dynamic focusing unit ( 100).

이때, 상기 증폭용 오피앰프(OP22)의 증폭도는 '

Figure kpo00002
' 이다.At this time, the amplification degree of the amplification op amp (OP22) is'
Figure kpo00002
' to be.

한편, 상기 DC 전압이 높으면 npn형 스위칭 트랜지스터(Q21)는 턴 온되기 때문에 에미터 저항(R21)과 저항(R23)이 병렬로 접속되면서, 상기 증폭용 오피앰프(OP22)의 증폭도는 높아지게 되는데, 이때의 증폭도는 '

Figure kpo00003
' 이 된다.On the other hand, when the DC voltage is high, since the npn type switching transistor Q21 is turned on, the emitter resistor R21 and the resistor R23 are connected in parallel, thereby increasing the amplification degree of the amplifying op amp OP22. The amplification degree at this time is'
Figure kpo00003
'Becomes.

상기의 '

Figure kpo00004
'는 '
Figure kpo00005
'보다 그 값이 작기 때문에 상기와 같이 npn형 스위칭 트랜지스터(Q21)가 턴 온되어 에미터 저항(R21)과 저항(R23)이 병렬로 접속되면 증폭용 오피앰프(OP22)의 증폭도가 증가하게 된다.Above '
Figure kpo00004
'Is'
Figure kpo00005
Since the value is smaller than ', when the npn type switching transistor Q21 is turned on as described above and the emitter resistor R21 and the resistor R23 are connected in parallel, the amplification degree of the amplifying op amp OP22 is increased. .

즉, 수직 주파수가 저주파일 경우에는 상기 증폭용 오피앰프(OP22)의 증폭도가 매우 작기 때문에 램프 신호는 증폭되지 않은 채 수직 다이나믹 포커스부(100)로 입력되지만, 상기 수직 주파수가 고주파일 경우에는 상기 증폭용 오피앰프(OP22)의 증폭도가 증가하기 때문에 상기 램프 신호는 증폭용 오피앰프(OP22)에서 증폭된 후 상기 수직 다이나믹 포커스부(100)로 입력된다.That is, when the vertical frequency is cursed, since the amplification degree of the amplifying op amp OP22 is very small, the ramp signal is input to the vertical dynamic focus unit 100 without being amplified, but when the vertical frequency is a high frequency, Since the amplification degree of the amplifying op amp OP22 is increased, the ramp signal is amplified by the amplifying op amp OP22 and then input to the vertical dynamic focus unit 100.

상기와 같이 수직 다이나믹 포커스부(100)로 입력된 램프 신호는 종래와 동일한 경로를 통과하면서 수직 파라볼라 파형이 출력되며 상기 수직 파라볼라 파형과 수평 파라볼라 파형이 중첩된 다이나믹 포커스 신호는 FBT를 통해 CRT의 다이나믹 포커스 단자로 인가된다.As described above, the ramp signal inputted to the vertical dynamic focus unit 100 passes through the same path as in the prior art, and a vertical parabola waveform is output. The dynamic focus signal in which the vertical parabola waveform and the horizontal parabola waveform overlap is a dynamic of the CRT through FBT. It is applied to the focus terminal.

여기서, 미설명 부호 Vcc2는 멀티 바이브레이터(210)를 구동하기 위한 구동전원이다.Here, reference numeral Vcc2 is a driving power source for driving the multivibrator 210.

도 5는 도 4에 도시된 회로의 각 부 파형도이다.FIG. 5 is a diagram of each sub waveform of the circuit shown in FIG. 4.

이를 참조하면, 도 5A는 포인트a2(버퍼 오피앰프(OP23)의 정입력 단자)에 인가되는 램프 신호와 포인트b2(버퍼 오피앰프(OP23)의 출력 단자)에 인가되는 신호를 도시하고 있다.Referring to this, FIG. 5A shows a ramp signal applied to point a2 (a positive input terminal of buffer op amp OP23) and a signal applied to point b2 (output terminal of buffer op amp OP23).

즉, 상기 버퍼 오피앰프(OP23)는 입력 신호를 출력 단자로 출력하기 때문에 상기 포인트a2와 포인트b2는 동일한 신호 파형이 인가된다.That is, since the buffer op amp OP23 outputs an input signal to the output terminal, the same signal waveform is applied to the points a2 and b2.

도 5B는 포인트c2(비교기(OP21)의 출력 단자)에 인가되는 신호를 도시하고 있는데, 상기 비교기(OP21)는 기준 전압보다 램프 신호의 전압이 높은 때에는 하이 레벨을 출력하고 기준 전압보다 램프 신호의 전압이 낮을 때에는 로우 레벨을 출력하여 상기 램프 신호의 주파수와 동일한 주파수의 펄스 신호를 출력하게 된다.5B shows a signal applied to the point c2 (output terminal of the comparator OP21). The comparator OP21 outputs a high level when the voltage of the ramp signal is higher than the reference voltage and outputs a high level of the ramp signal than the reference voltage. When the voltage is low, a low level is output to output a pulse signal having the same frequency as that of the ramp signal.

도 5C는 포인트d2(멀티 바이브레이터(210)의 10번 핀)에 인가되는 신호를 도시하고 있는데, 상기 멀티 바이브레이터(210)는 상기 펄스 신호의 주파수 즉, 램프 신호의 주파수가 저주파일 때에는 듀티 온 타임이 짧은 구형파 신호를 출력하고, 상기 램프 신호의 주파수가 고주파인 때에는 듀티 온 타임이 긴 구형파 신호를 출력하도록 되어 있다.FIG. 5C shows a signal applied to point d2 (pin 10 of the multivibrator 210). The multivibrator 210 has a duty on time when the frequency of the pulse signal, that is, the frequency of the ramp signal is cursed. This short square wave signal is output, and when the frequency of the ramp signal is a high frequency, a square wave signal having a long duty on time is output.

도 5D는 상기 구형파 신호가 정류부(R26,C21)에 의해 정류되어 DC 전압으로 출력되는 포인트e2의 신호를 도시하고 있는 바, 램프 신호의 주파수가 저주파이어서 듀티 온 타임이 짧을 때에는 낮은 DC 전압이 출력되고, 램프 신호의 주파수가 고주파이어서 듀티 온 타임이 길 때에는 높은 DC 전압이 출력된다.5D shows a signal at point e2 in which the square wave signal is rectified by the rectifiers R26 and C21 and output as a DC voltage. When the frequency of the ramp signal is low, the low DC voltage is output when the duty on time is short. When the frequency of the ramp signal is high frequency and the duty on time is long, a high DC voltage is output.

도 5E는 수직 다이나믹 포커스부(100)로 입력되는 램프 신호를 도시하고 있다. 상기 DC 전압이 낮으면 증폭용 오피앰프(OP22)의 증폭도가 낮기 때문에 버퍼 오피앰프(OP23)에서 출력되는 램프 신호가 거의 변함없이 포인트f2로 출력되고, 상기 DC 전압이 높으면 상기 증폭용 오피앰프(OP22)의 증폭도가 높기 때문에 상기 버퍼 오피앰프(OP23)에서 출력되는 램프 신호가 증폭된 후 포인트f2로 출력된다.5E illustrates a ramp signal input to the vertical dynamic focus unit 100. When the DC voltage is low, since the amplification degree of the amplifying op amp OP22 is low, the ramp signal output from the buffer op amp OP23 is almost output at point f2. When the DC voltage is high, the amplifying op amp OP22 is amplified. Since the amplification degree of OP22) is high, the ramp signal output from the buffer op amp OP23 is amplified and then output to point f2.

도 5F는 수직 다이나믹 포커스부(100)의 포인트c에 인가된 신호의 파형을 도시하고 있는 바, 상기 수직 다이나믹 포커스부(100)의 오피앰프(OP2)를 통해 램프 신호가 파라볼라 파형으로 전환될 때 고주파에서 상기 수직 파라볼라 파형의 파고치가 낮아지더라도 이미 증폭되어 있었기 때문에 주파수에 관계없이 상기 수직 파라볼라 파형의 파고치는 일정할 수 있게 된다.FIG. 5F illustrates a waveform of a signal applied to point c of the vertical dynamic focus unit 100, when the ramp signal is converted into a parabolic waveform through the op amp OP2 of the vertical dynamic focus unit 100. Even when the crest value of the vertical parabola waveform decreases at a high frequency, the crest value of the vertical parabola waveform can be constant regardless of the frequency since it has already been amplified.

즉, 도 5G에 도시된 바와 같이 다이나믹 포커스 신호 중 수직 다이나믹 포커스 신호의 파고치는 모든 수직 주파수에서 가장 적합한 150VP-P정도가 될 수 있게 된다.That is, as shown in FIG. 5G, the peak value of the vertical dynamic focus signal among the dynamic focus signals may be about 150 V PP most suitable at all vertical frequencies.

도 6은 본 발명의 다른 실시 예를 도시한 도면으로서, 다이나믹 포커스 회로는 램프 신호를 입력받아 수직 다이나믹 포커스 신호를 발생한 후 FBT의 이차권선을 통해 CRT의 포커스 그리드에 다이나믹 포커스 신호를 제공하도록 하는 수직 다이나믹 포커스부(100)와, 상기 램프 신호를 입력받아 상기 램프 신호의 주파수와 비례하도록 증폭한 후 상기 수직 다이나믹 포커스부(100)로 출력하는 보상회로(300)를 포함하며 구성된다.FIG. 6 is a diagram illustrating another embodiment of the present invention in which a dynamic focus circuit receives a ramp signal to generate a vertical dynamic focus signal and then provides a vertical focus signal to a focus grid of the CRT through a secondary winding of the FBT. And a compensation circuit 300 which receives the ramp signal and amplifies the ramp signal in proportion to the frequency of the ramp signal and outputs the ramp signal to the vertical dynamic focus section 100.

여기서, 상기한 수직 다이나믹 포커스부는 종래 기술 및 도 4에 도시된 본 발명의 일 실시 예와 그 구성 및 작용, 효과가 동일한 바, 여기서는 그 설명을 생략하기로 한다.Here, the above-described vertical dynamic focus unit has the same construction, operation, and effect as those of the prior art and the embodiment of the present invention illustrated in FIG. 4, and a description thereof will be omitted.

한편, 상기한 보상회로(300)는 수직 주파수와 반비례한 듀티 온 타임의 PWM 신호를 출력하는 마이콤(310)과, 상기 마이콤(310)에서 출력되는 PWM 신호를 증폭하고 정류하여 상기 PWM 신호의 온 타임과 비례한 DC 전압을 출력하는 정류부와, 상기 DC 전압이 낮을수록 큰 증폭도로 램프 신호를 증폭한 후 상기 수직 다이나믹 포커스부로 출력하는 증폭부로 구성된다.Meanwhile, the compensation circuit 300 amplifies and rectifies the microcomputer 310 outputting a PWM signal having a duty on time inversely proportional to the vertical frequency, and the PWM signal output from the microcomputer 310 to turn on the PWM signal. And a rectifier for outputting a DC voltage proportional to time, and an amplifier for amplifying a ramp signal with a larger amplification as the DC voltage is lower and outputting the ramp signal to the vertical dynamic focusing unit.

상기 증폭부는 상기 DC 전압이 베이스단으로 인가되어 상기 DC 전압과 반비례한 에미터 전류가 흐르게 되는 pnp형 스위칭 트랜지스터(Q31)와, 상기 pnp형 스위칭 트랜지스터(Q31)의 에미터 단자가 부입력 단자와 접속되고 램프 신호가 정입력 단자와 접속되며 부궤환 되는 증폭용 오피앰프(OP31)와, 상기 pnp형 스위칭 트랜지스터(Q31)의 콜렉터 단자에 접속되어 상기 pnp형 스위칭 트랜지스터(Q31)의 에미터 전류에 의해 상기 증폭용 오피앰프(OP31)의 증폭도가 조절되도록 하는 콜렉터 저항(R37)으로 구성된다.The amplifying unit includes a pnp type switching transistor Q31 through which the DC voltage is applied to the base terminal, and an emitter current flowing in inverse proportion to the DC voltage, and an emitter terminal of the pnp type switching transistor Q31 is connected to a negative input terminal. Amplified op amp OP31 connected to the positive input terminal and negatively feedback, and connected to a collector terminal of the pnp type switching transistor Q31 and connected to an emitter current of the pnp type switching transistor Q31. The collector resistor R37 is configured to adjust the amplification degree of the amplifying op amp OP31.

상기와 같이 구성된 본 발명의 작용 및 효과는 다음과 같다.The operation and effects of the present invention configured as described above are as follows.

도 6을 참조하면, 마이콤(310)은 수직 주파수와 반비례한 PWM 신호를 출력하는 바, 상기 PWM 신호는 구동전원(Vcc2)과 다수의 저항들(R31,R32,R33)로 구성된 정류부에서 DC 전압으로 정류된다.Referring to FIG. 6, the microcomputer 310 outputs a PWM signal inversely proportional to the vertical frequency, and the PWM signal is a DC voltage at a rectifier including a driving power source Vcc2 and a plurality of resistors R31, R32, and R33. Rectified by

상기한 DC 전압은 저항(R34)을 통해 예비 증폭기(OP32)에서 증폭된 후 증폭부로 입력되는 바, 상기 예비 증폭기(OP32)의 증폭도는 저항(R35,R36)에 의해 결정된다.The DC voltage is amplified by the preliminary amplifier OP32 through the resistor R34 and then input to the amplifier. The amplification degree of the preliminary amplifier OP32 is determined by the resistors R35 and R36.

상기 예비 증폭기(OP32)에서 증폭된 DC 전압은 pnp형 스위칭 트랜지스터(Q31)의 베이스 단자로 인가되는 바, 상기 DC 전압이 높으면 상기 pnp형 스위칭 트랜지스터(Q31)가 턴 오프되고, 상기 DC 전압이 상기 pnp형 스위칭 트랜지스터(Q31)의 에미터 전압보다 낮으면 상기 pnp형 스위칭 트랜지스터(Q31)는 턴 온된다.The DC voltage amplified by the preliminary amplifier OP32 is applied to the base terminal of the pnp type switching transistor Q31. When the DC voltage is high, the pnp type switching transistor Q31 is turned off. When the pnp type switching transistor Q31 is lower than the emitter voltage, the pnp type switching transistor Q31 is turned on.

이때, 램프 신호는 증폭용 오피앰프(OP31)의 정입력 단자로 입력되어 상기 증폭용 오피앰프(OP31)에서 증폭된 후 수직 다이나믹 포커스부(100)로 입력되는 바, 상기 증폭용 오피앰프(OP31)의 증폭도는 상기 pnp형 스위칭 트랜지스터(Q31)의 스위칭 상태에 따라 달라지게 된다.At this time, the ramp signal is input to the positive input terminal of the amplifying op amp (OP31), amplified by the amplifying op amp (OP31) and then input to the vertical dynamic focus unit 100, the amplifying op amp (OP31) Amplification degree depends on the switching state of the pnp type switching transistor Q31.

즉, 상기 DC 전압이 높아서 상기 pnp형 스위칭 트랜지스터(Q31)가 턴 오프되면 상기 증폭용 오피앰프(OP31)의 증폭도는 '

Figure kpo00006
' 이 되고, 상기 DC 전압이 낮아져 상기 pnp형 스위칭 트랜지스터(Q31)가 턴 온되어 콜렉터 저항(R37)과 저항(R39)이 병렬 접속되면 상기 증폭용 오피앰프(OP31)의 증폭도는 '
Figure kpo00007
' 이 된다.That is, when the pnp type switching transistor Q31 is turned off due to the high DC voltage, the amplification degree of the amplifying op amp OP31 is'
Figure kpo00006
When the DC voltage is lowered and the pnp type switching transistor Q31 is turned on so that the collector resistor R37 and the resistor R39 are connected in parallel, the amplification degree of the amplifying op amp OP31 is'
Figure kpo00007
'Becomes.

이는, 증폭도 '

Figure kpo00008
'가 증폭도 '
Figure kpo00009
'보다 작기 때문에 DC 전압이 낮을 때의 증폭도가 상기 DC 전압이 높을 때의 증폭도보다 높다는 의미가 된다.This, amplification degree '
Figure kpo00008
'Amplification'
Figure kpo00009
Since it is smaller than ', it means that the amplification degree when the DC voltage is low is higher than the amplification degree when the DC voltage is high.

즉, 수직 주파수가 낮을 때 마이콤(310)에서 출력되는 PWM 신호의 듀티 온 타임이 길고 이때의 DC 전압이 높게 되며, 상기 DC 전압이 높으면 증폭용 오피앰프(OP31)의 증폭도가 낮아져 램프 신호는 거의 증폭되지 않은 채 수직 다이나믹 포커스부(100)로 입력된다.That is, when the vertical frequency is low, the duty-on time of the PWM signal output from the microcomputer 310 is long and the DC voltage at this time is high, and when the DC voltage is high, the amplification degree of the amplifying op amp OP31 is lowered, so that the ramp signal is almost The input is input to the vertical dynamic focus unit 100 without being amplified.

한편, 수직 주파수가 높을 때 마이콤(310)에서 출력되는 PWM 신호의 듀티 온 타임이 짧아지고 이때의 DC 전압이 낮아지면, 증폭용 오피앰프(OP31)의 증폭도가 높아지면서 램프 신호는 상기 증폭용 오피앰프(OP31)에서 증폭된 후 수직 다이나믹 포커스부(100)로 입력된다.On the other hand, if the duty-on time of the PWM signal output from the microcomputer 310 is short when the vertical frequency is high and the DC voltage at this time is low, the amplification degree of the amplifying op amp OP31 is increased and the ramp signal is amplified. After being amplified by the amplifier OP31, it is input to the vertical dynamic focusing unit 100.

도 7은 도 6의 회로도에 있어서 각 부의 신호 파형을 도시한 파형도이다.FIG. 7 is a waveform diagram showing signal waveforms of respective parts in the circuit diagram of FIG. 6.

도 7A는 포인트a3에 인가된 신호의 파형 즉, 마이콤(310)에서 출력되는 PWM 신호를 도시하고 있는 바, 수직 주파수가 낮으면 듀티 온 타임이 긴 PWM 신호가 출력되고 수직 주파수가 높으면 듀티 온 타임이 짧은 PWM 신호가 출력된다.FIG. 7A illustrates a waveform of a signal applied to point a3, that is, a PWM signal output from the microcomputer 310. When the vertical frequency is low, a PWM signal with a long duty on time is output when the vertical frequency is low, and the duty on time when the vertical frequency is high. This short PWM signal is output.

도 7B는 포인트b3에 인가된 신호의 파형을 도시하고 있는 바, 정류부에 의해 정류된 DC 전압은 수직 주파수가 저주파일 때 높고, 수직 주파수가 고주파일 때 낮은 것을 알 수 있다.7B shows the waveform of the signal applied to point b3, it can be seen that the DC voltage rectified by the rectifier is high when the vertical frequency is low and low when the vertical frequency is high frequency.

도 7C는 포인트c3에 인가되어 수직 다이나믹 포커스부(100)로 출력되는 신호의 파형을 도시하고 있는 바, 수직 주파수가 저주파일 경우에는 원 신호와 동일한 크기의 파고치를 가지는 램프 신호가 수직 다이나믹 포커스부(100)로 인가되고, 수직 주파수가 고주파일 경우에는 원 신호가 증폭된 후 상기 수직 다이나믹 포커스부(100)로 인가되는 것을 알 수 있다.FIG. 7C illustrates a waveform of a signal applied to point c3 and output to the vertical dynamic focus unit 100. When the vertical frequency is cursed, a ramp signal having a crest value having the same magnitude as that of the original signal is a vertical dynamic focus unit. If it is applied to 100 and the vertical frequency is a high frequency, it can be seen that the original signal is amplified and then applied to the vertical dynamic focus unit 100.

도 7C에 도시된 램프 신호가 수직 다이나믹 포커스부(100)로 인가되면 상기 수직 다이나믹 포커스부(100)의 각 부에는 도 5F와 도 5G에 도시된 파형과 동일한 파형이 포인트c와 포인트d에 각각 인가되어 수직 다이나믹 포커스 신호의 파고치는 적절한 값을 가질 수 있게 된다.When the ramp signal shown in FIG. 7C is applied to the vertical dynamic focus unit 100, the same waveform as the waveforms shown in FIGS. 5F and 5G is provided at each point of the vertical dynamic focus unit 100 at points c and d, respectively. The crest value of the applied vertical dynamic focus signal can have an appropriate value.

이상에서 살펴본 바와 같이, 본 발명에 따른 다이나믹 포커스 회로는 수직 주파수가 고주파인 경우 램프 신호를 증폭시킨 후 수직 다이나믹 포커스부로 인가하기 때문에 상기 램프 신호가 파라볼라 파형으로 변환되는 과정에서 진폭의 파고치가 감소되더라도 바람직한 파고치를 가지는 수직 다이나믹 포커스 신호를 얻을 수 있는 효과가 있다.As described above, since the dynamic focus circuit according to the present invention amplifies a ramp signal after applying a high frequency to a vertical dynamic focus unit when the vertical frequency is a high frequency, even when the peak value of amplitude is reduced in the process of converting the ramp signal into a parabolic waveform. There is an effect that a vertical dynamic focus signal having a desired crest value can be obtained.

Claims (5)

램프 신호를 입력받아 수직 다이나믹 포커스 신호를 발생한 후 FBT의 이차권선을 통해 CRT의 포커스 그리드에 다이나믹 포커스 신호를 제공하도록 하는 수직 다이나믹 포커스부를 포함하며 구성된 멀티싱크 모니터의 다이나믹 포커스 회로에 있어서,In the dynamic focus circuit of a multi-sync monitor comprising a vertical dynamic focus unit for receiving a ramp signal and generating a vertical dynamic focus signal, and then providing a dynamic focus signal to the focus grid of the CRT through the secondary winding of the FBT. 상기 램프 신호를 입력받아 상기 램프 신호의 주파수와 비례하도록 증폭한 후 상기 수직 다이나믹 포커스부로 출력하는 보상회로를 더 포함하며 구성된 것을 특징으로 하는 멀티싱크 모니터의 다이나믹 포커스 회로.And a compensation circuit for receiving the ramp signal and amplifying the ramp signal in proportion to the frequency of the ramp signal and outputting the ramp signal to the vertical dynamic focus unit. 제1항에 있어서, 상기 보상회로는 램프 신호의 주파수와 동일한 주파수의 펄스 신호를 발생하는 비교기와,2. The apparatus of claim 1, wherein the compensation circuit comprises: a comparator for generating a pulse signal having a frequency equal to a frequency of a ramp signal; 상기 비교기에서 출력되는 펄스 신호를 입력받아 이에 따른 듀티 온 타임의 구형파 신호를 출력하는 멀티 바이브레이터와,A multivibrator receiving a pulse signal output from the comparator and outputting a square wave signal having a duty on time according to the pulse signal; 상기 구형파 신호를 정류하여 상기 구형파 신호의 온 타임과 비례한 DC 전압을 출력하는 정류부와,A rectifier for rectifying the square wave signal and outputting a DC voltage proportional to an on time of the square wave signal; 상기 DC 전압이 높을수록 큰 증폭도로 상기 램프 신호를 증폭한 후 상기 수직 다이나믹 포커스부로 출력하는 증폭부로 구성된 것을 특징으로 하는 멀티싱크 모니터의 다이나믹 포커스 회로.The dynamic focus circuit of the multi-sync monitor, characterized in that the amplification unit for amplifying the lamp signal with a larger amplification as the DC voltage is higher, and outputs it to the vertical dynamic focus unit. 제2항에 있어서, 상기 증폭부는 상기 DC 전압이 베이스단으로 인가되어 상기 DC 전압과 비례한 에미터 전류가 흐르게 되는 npn형 스위칭 트랜지스터와,3. The npn type switching transistor of claim 2, wherein the amplifying unit includes an npn type switching transistor in which the DC voltage is applied to a base terminal, and an emitter current in proportion to the DC voltage flows; 상기 npn형 스위칭 트랜지스터의 콜렉터 단자가 부입력 단자와 접속되고 램프 신호가 정입력 단자와 접속되며 부궤환 되는 증폭용 오피앰프와,An amplifying op amp with a collector terminal of the npn type switching transistor connected to a negative input terminal, a ramp signal connected to a positive input terminal, and negative feedback; 상기 npn형 스위칭 트랜지스터의 에미터 단자에 접속되어 상기 npn형 스위칭 트랜지스터의 에미터 전류에 의해 상기 증폭용 오피앰프의 증폭도가 조절되도록 하는 에미터 저항으로 구성된 것을 특징으로 하는 멀티싱크 모니터의 다이나믹 포커스 회로.A dynamic focus circuit of the multi-sink monitor, wherein the emitter resistor is connected to an emitter terminal of the npn type switching transistor so that the amplification degree of the amplifying op amp is controlled by the emitter current of the npn type switching transistor. . 제1항에 있어서, 상기 보상회로는 수직 주파수와 반비례한 듀티 온 타임의 PWM 신호를 출력하는 마이콤과,2. The apparatus of claim 1, wherein the compensation circuit comprises: a microcomputer outputting a PWM signal having a duty on time in inverse proportion to a vertical frequency; 상기 마이콤에서 출력되는 PWM 신호를 증폭하고 정류하여 상기 PWM 신호의 온 타임과 비례한 DC 전압을 출력하는 정류부와,A rectifier for amplifying and rectifying the PWM signal output from the microcomputer and outputting a DC voltage proportional to an on time of the PWM signal; 상기 DC 전압이 낮을수록 큰 증폭도로 램프 신호를 증폭한 후 상기 수직 다이나믹 포커스부로 출력하는 증폭부로 구성된 것을 특징으로 하는 멀티싱크 모니터의 다이나믹 포커스 회로.The dynamic focus circuit of the multi-sync monitor, characterized in that the amplification unit for amplifying the ramp signal with a larger amplification as the DC voltage is lower, and outputs to the vertical dynamic focus unit. 제4항에 있어서, 상기 증폭부는 상기 DC 전압이 베이스단으로 인가되어 상기 DC 전압과 반비례한 에미터 전류가 흐르게 되는 pnp형 스위칭 트랜지스터와,The pnp type switching transistor of claim 4, wherein the amplifying unit includes a pnp type switching transistor in which an emitter current is inversely proportional to the DC voltage, and the DC voltage is applied to a base terminal. 상기 pnp형 스위칭 트랜지스터의 에미터 단자가 부입력 단자와 접속되고 램프 신호가 정입력 단자와 접속되며 부궤환 되는 증폭용 오피앰프와,An amplifying op amp, in which an emitter terminal of the pnp type switching transistor is connected to a negative input terminal, a lamp signal is connected to a positive input terminal, and negative feedback; 상기 pnp형 스위칭 트랜지스터의 콜렉터 단자에 접속되어 상기 pnp형 스위칭 트랜지스터의 에미터 전류에 의해 상기 증폭용 오피앰프의 증폭도가 조절되도록 하는 콜렉터 저항으로 구성된 것을 특징으로 하는 멀티싱크 모니터의 다이나믹 포커스 회로.And a collector resistor connected to the collector terminal of the pnp type switching transistor such that the amplification degree of the amplifying op amp is controlled by the emitter current of the pnp type switching transistor.
KR1019970029771A 1997-06-30 1997-06-30 Dynamic focus circuit of multi-sync. monitor KR100232920B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019970029771A KR100232920B1 (en) 1997-06-30 1997-06-30 Dynamic focus circuit of multi-sync. monitor
GB9811973A GB2327326A (en) 1997-06-30 1998-06-03 Vertical dynamic focusing circuit for a multi-mode monitor
JP10157883A JPH1132231A (en) 1997-06-30 1998-06-05 Vertical dynamic focusing circuit for monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970029771A KR100232920B1 (en) 1997-06-30 1997-06-30 Dynamic focus circuit of multi-sync. monitor

Publications (2)

Publication Number Publication Date
KR19990005559A KR19990005559A (en) 1999-01-25
KR100232920B1 true KR100232920B1 (en) 1999-12-01

Family

ID=19512712

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970029771A KR100232920B1 (en) 1997-06-30 1997-06-30 Dynamic focus circuit of multi-sync. monitor

Country Status (3)

Country Link
JP (1) JPH1132231A (en)
KR (1) KR100232920B1 (en)
GB (1) GB2327326A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6300731B1 (en) * 1998-08-07 2001-10-09 Thomson Licensing S.A. Dynamic focus voltage amplitude controller

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5245254A (en) * 1992-07-15 1993-09-14 Gold Star Co., Ltd. Horizontal focus circuit in an image display
KR100209001B1 (en) * 1996-11-14 1999-07-15 전주범 Dynamic focus circuit of multi-sync monitor
KR100236034B1 (en) * 1996-12-28 1999-12-15 전주범 Dynamic focus circuit in a multisync. monitor

Also Published As

Publication number Publication date
GB2327326A (en) 1999-01-20
GB9811973D0 (en) 1998-07-29
KR19990005559A (en) 1999-01-25
JPH1132231A (en) 1999-02-02

Similar Documents

Publication Publication Date Title
US4985665A (en) Black level tracking for multiple frequency apparatus
KR100209001B1 (en) Dynamic focus circuit of multi-sync monitor
KR970009847B1 (en) Dynamic focus circuit
JP2989614B2 (en) Raster size adjustment circuit
KR100236034B1 (en) Dynamic focus circuit in a multisync. monitor
KR100232920B1 (en) Dynamic focus circuit of multi-sync. monitor
US6011593A (en) Cathode ray tube with apparatus for reducing variation of deflection size due to brightness changes
US5886482A (en) Display device with dynamic focus circuit
US6297861B1 (en) Images adjusting circuit of display monitor
US4187451A (en) Color picture display device with a circuit for generating a screen grid voltage
US6580232B2 (en) Dynamic focus voltage amplitude controller
US6664746B2 (en) Dynamic focusing circuit, picture display device and method of generating a dynamic focusing voltage
KR100226692B1 (en) A dynamic focusing circuit of a monitor being separated high voltage section from horizontal deflection section
KR20040064723A (en) Dynamic focus amplifier output with step-up autotransformer
KR200153720Y1 (en) A dynamic focus circuit of monitor
KR100233949B1 (en) Dynamic focus circuit of multi-sync monitor
KR200145472Y1 (en) Circuit for muting dynamic focus signal in case of changing mode in a monitor
JPH10155097A (en) Dynamic focus circuit
KR100228391B1 (en) Dynamic luminance compensation apparatus
US6661188B2 (en) Cathode ray tube filament voltage control with a multifrequency deflection scanner
KR100667734B1 (en) Dynamic focus apparatus
KR19990027210U (en) Dynamic Focus Circuit of High Voltage Separate Monitor
KR19990019102U (en) Dynamic focusing circuit of the monitor
KR19990027209U (en) Dynamic Focus Circuit of Monitor
KR19980031639A (en) Dynamic focusing circuit of the monitor

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020828

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee