KR100225823B1 - Ic chip for radio receiver - Google Patents

Ic chip for radio receiver Download PDF

Info

Publication number
KR100225823B1
KR100225823B1 KR1019920000787A KR920000787A KR100225823B1 KR 100225823 B1 KR100225823 B1 KR 100225823B1 KR 1019920000787 A KR1019920000787 A KR 1019920000787A KR 920000787 A KR920000787 A KR 920000787A KR 100225823 B1 KR100225823 B1 KR 100225823B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
supplied
intermediate frequency
local oscillation
Prior art date
Application number
KR1019920000787A
Other languages
Korean (ko)
Other versions
KR930003581A (en
Inventor
다이와 오까노부
히또시 도미야마
다이스께 야마자끼
Original Assignee
이데이 노부유끼
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼가이샤 filed Critical 이데이 노부유끼
Publication of KR930003581A publication Critical patent/KR930003581A/en
Application granted granted Critical
Publication of KR100225823B1 publication Critical patent/KR100225823B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Superheterodyne Receivers (AREA)
  • Noise Elimination (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

단자핀의 수를 감한 라디오 수신기용 1칩을 제공한다.Provides 1 chip for radio receivers with reduced number of terminal pins.

위상이 서로 90°다른 제1 및 제2국부 발진 신호를 형성하는 회로와, 제1 및 제2의 믹서 회로와, 그 믹서 출력이 공급되는 연산 회로와, 그 믹서 출력의 한쪽을 다른쪽에 대하여 90°이상하는 이상 회로와, 연산 회로의 출력에서 중간 주파 신호를 취출하는 밴드 패스 필터와, 그 중간 주파신호를 검파하는 검파 회로와, 그 검파 출력이 공급되는 앰프를 1칩 IC화 한다. 제1 및 제2국부 발진 신호의 주파수는, 중간 주파수가, 수신 대역에 비하여 충분히 낮게되도록 설정한다. 연산 회로에서, 제1 및 제2믹서 회로의 믹서 출력에 포함되는 영상 신호가 삭제되는 극성에서 가산 내지 감산을 행한다.A circuit for forming the first and second local oscillation signals 90 ° out of phase with each other, the first and second mixer circuits, an arithmetic circuit supplied with the mixer output, and one of the mixer outputs with respect to the other. A single-chip IC is used for the abnormal circuit with abnormality, the band pass filter for taking out the intermediate frequency signal from the output of the calculation circuit, the detection circuit for detecting the intermediate frequency signal, and the amplifier supplied with the detection output. The frequencies of the first and second local oscillation signals are set such that the intermediate frequency is sufficiently low compared to the reception band. In the arithmetic circuit, addition or subtraction are performed at polarities at which video signals included in the mixer outputs of the first and second mixer circuits are deleted.

Description

라디오 수신기용 1칩 IC1-chip IC for radio receiver

제1도는 본 발명의 일예의 계통도.1 is a schematic diagram of an example of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols on main parts of drawing

1 : 안테나 동조 회로 2 : 국부 발진기용의 공진 회로1: antenna tuning circuit 2: resonant circuit for local oscillator

11 : 고주파 앰프 14 : 카운터11: high frequency amplifier 14: counter

15 : 이상 회로 16 : 감산 회로15: abnormal circuit 16: subtraction circuit

17 : 밴드 패스 필터17: band pass filter

본 발명은 라디오 수신기용의 1칩 IC에 관한 것이다.The present invention relates to a one-chip IC for a radio receiver.

IC에서, 그 단자핀의 수가 많게되면, IC가 고가격으로 되어 버린다. 단자핀의 수가 많을 때에는, 외부 부품도 많게 되어 있지만, 그러한 상태에서는 IC 및 외부 부품이 탑재되는 프린트 기판의 배선 패턴의 레이아웃이 복잡하게 되고, 프린트기판 및 외부 부품을 포함하는 전체의 가격이 상승하여 버린다.In the IC, when the number of the terminal pins increases, the IC becomes expensive. When the number of terminal pins is large, there are many external components, but in such a state, the layout of the wiring pattern of the printed circuit board on which the IC and the external components are mounted becomes complicated, and the overall price including the printed board and external components increases. Throw it away.

단자핀의 수가 많으면, IC의 패케지를 소형화할 수 없고, 외부 부품의 증가에 따라 장치의 소형화를 방지하여 버린다. 또한 단자핀의 수가 많으면, IC의 실장시, 핸더 브릿지 등의 트러블도 발생하기 쉽게 되고, 역시 고가격을 초래하여 버린다.If the number of terminal pins is large, the IC package cannot be miniaturized, and the miniaturization of the device is prevented as the number of external components increases. In addition, when the number of terminal pins is large, troubles such as a hand bridge and the like are easily generated when the IC is mounted, which also leads to high price.

따라서, IC단자판의 증가는 IC 및 그 IC를 사용하는 장치에서, 콘디메리트이다. 그런데, 라디오 수신기는 일반적으로 수퍼헤테로 방식으로 되어 있으므로 중간 주파필터를 필요로 하지만, 그 중간 주파 필터는 세라믹 필터등에 의하여 구성되어 있다. 따라서 라디오 수신기를 1칩 IC화 하는 경우, 중간 주파 필터는 IC에 외부하게 되지만, 이때문에, IC단자핀의 수가 2개 많게 되어 버린다. 그리고 단자핀의 수가 많게 되면, 상술과 같은 문제를 발생하여 버린다.Therefore, the increase in the IC terminal plate is a condiment in the IC and the apparatus using the IC. By the way, since the radio receiver is generally in a superhetero manner, an intermediate frequency filter is required, but the intermediate frequency filter is composed of a ceramic filter or the like. Therefore, when the radio receiver is integrated into a single-chip IC, the intermediate frequency filter is external to the IC, which causes two IC terminal pins. If the number of terminal pins increases, the above-described problem occurs.

물론, 수신기를 스트레이트 방식으로 하면, 중간 주파필터가 불요하고, IC에 외부를 할 필요가 없게 됨으로, IC단자핀의 수를 감할 수 있다. 그러나, 이 경우에는, 안테나 동조 회로만으로 선택성을 얻게됨으로, 방해 특성이 나쁘게 되고 혼신을 발생하게 하여 버린다.Of course, if the receiver is a straight system, the intermediate frequency filter is unnecessary, and the IC does not need to be external, so the number of IC terminal pins can be reduced. In this case, however, the selectivity is obtained only by the antenna tuning circuit, which results in poor interference characteristics and interference.

본 발명은 이상과 같은 문제점을 해결한 라디오 수신기용의 1칩 IC를 제공하는 것이다.The present invention provides a one-chip IC for a radio receiver which solves the above problems.

이때문에, 본 발명에서는For this reason, in the present invention

1. 수신방식은 슈퍼 헤테로다인 방식으로 한다.1. The reception method is super heterodyne method.

2. 중간 주파 필터는 콘덴서, 저항기 및 앰프를 가지는 필터에 의하여 구성하여 IC에 내장된다.2. The intermediate frequency filter is composed of a filter having a capacitor, a resistor, and an amplifier and built in the IC.

3. 중간 주파수는, 일반의 중간 주파수 450-455㎑, 또는 수신 대역 531-1611㎑에 비하여 충분하게 낮은 주파수, 예를들면 55㎑로 한다.3. The intermediate frequency is sufficiently low as the intermediate frequency 450-455 kHz or the reception band 531-1611 kHz, for example, 55 kHz.

4. 영상 신호를 제거하는 회로를 설치한다.4. Install a circuit to remove the video signal.

즉, 각부의 참조 부호를 후술의 실시예에 대응시키면, 위상이 서로 90°다른 제1 및 제2의 국부 발진 신호(Soa,Sob)를 형성하는 회로(13,14)와, 방송파 신호(Sr)와, 제1국부 발진 신호(Soa)가 공급되는 제1믹서 회로(12A)와, 방송파 신호(Sr)와, 제2국부 발진신호(Sob)가 공급되는 제2믹서 회로(12B)와, 제1 및 제2믹서 회로(12A,12B)의 출력 신호(Sia,Sib)가 고급되는 연산 회로(16)와, 제1 및 제2믹서 회로(12A,12B)에서 연산 회로(16)에 공급되는 신호(Sia, Sib)중, 한쪽 신호를 다른쪽 신호에 대하여 90°이상하는 이상 회로(15)와, 연산회로(16)의 출력 신호에서 중간 주파 신호(Si)를 취출하는 밴드 패스 필터(17)와, 이 밴드 패스 필터(17)에 의하여 취출된 중간 주파신호(Si)를 검파하는 검파 회로(22)와, 이 검파 회로(22)의 검파 출력이 공급되는 앰프(23)를 1칩 IC10에 IC화 하고, 이때, 제1 및 제2국부 발진 신호(Soa, Sob)의 국부 발진 주파수(fo)는, 중간 주파 신호(Si)의 중간 주파수(fi)가, 수신대역에 비하여 충분히 낮게 되도록 설정하고, 연산 회로(16)에서, 제1 및 제2믹서 회로(12A,12B)의 출력 신호(Sia,Sib)에 포함되는 영상 신호(Sm)가 삭제되는 극성에서 가산 내지 감산을 행하도록 한것이다.That is, when the reference numerals of the respective parts correspond to the embodiments described later, the circuits 13 and 14 and the broadcast wave signal (1, 14) which form the first and second local oscillation signals Soa and Sob that are 90 ° out of phase with each other, Sr, the first mixer circuit 12A supplied with the first local oscillation signal Soa, the broadcast wave signal Sr, and the second mixer circuit 12B supplied with the second local oscillation signal Sob. And arithmetic circuit 16 in which output signals Sia and Sib of the first and second mixer circuits 12A and 12B are advanced, and arithmetic circuit 16 in the first and second mixer circuits 12A and 12B. The band path for taking out the intermediate frequency signal Si from the output circuit of the abnormal circuit 15 and the output signal of the arithmetic circuit 16 among one of the signals Sia and Sib supplied to the ideal signal 90 degrees or more with respect to the other signal. A filter 17, a detection circuit 22 for detecting the intermediate frequency signal Si extracted by the band pass filter 17, and an amplifier 23 to which the detection output of the detection circuit 22 is supplied. IC to 1 chip IC10, where the first and second The local oscillation frequency fo of the local oscillation signals Soa and Sob is set such that the intermediate frequency fi of the intermediate frequency signal Si is sufficiently low as compared with the reception band, and in the arithmetic circuit 16, And adding or subtracting the polarity in which the video signals Sm included in the output signals Sia and Sib of the second mixer circuits 12A and 12B are deleted.

중간 주파 필터용의 밴드 패스 필터(17)를, 콘덴서, 저항기 및 앰프에 의하여 구성할 수 있으므로, IC10에 내장시킬 수 있고, 따라서, 단자핀의 수를 2개 감할 수 있다. 수신 방식이 슈퍼헤테로다인 방식이므로, 충분한 선택성을 얻을 수 있고, 혼신등의 방해 특성이 개선된다.Since the band pass filter 17 for an intermediate frequency filter can be comprised by a capacitor | condenser, a resistor, and an amplifier, it can be built in IC10, Therefore, the number of terminal pins can be reduced two. Since the reception method is a superheterodyne method, sufficient selectivity can be obtained, and disturbance characteristics such as interference are improved.

제1도에서, 쇄선으로 둘러싸인 부분이, 본 발명에 의하여 1칩 IC화된 AM수신기용의 IC10를 나타내고, T1-T8은 그 단자핀이고, 핀(T3)은 전원 단자핀, 판(T4)은 접지 단자판이다.In Fig. 1, the portion enclosed by the dashed line shows the IC10 for AM receiver IC which has been single-chip IC according to the present invention, where T1-T8 is the terminal pin, pin T3 is the power supply terminal pin, and plate T4 is the Ground terminal board.

쇄선 외측의 부품이 외부된 부품 또는 회로이고, 1은 안테나 동조회로, 2는 국부 발진기용의 공진 회로이다. 그리고, 동조 회로(1)는 비안테나(안테나 동조코일) L1 및 바리콘(가변 콘덴서) VC1에서 구성되고, 공진 회로(2)는 국부 발진 코일(L2)과, 바리콘(VC1)에 연동하는 바리콘(VC2)에서 구성되어 있다.Components outside the dashed line are external components or circuits, 1 is an antenna tuning circuit, and 2 is a resonant circuit for a local oscillator. The tuning circuit 1 is composed of a non-antenna (antenna tuning coil) L1 and a varicon (variable capacitor) VC1, and the resonant circuit 2 includes a local oscillation coil L2 and a variicon (linked to a VC1). VC2).

SW는 전원 스위치, BATT는 저원용의 예를들면 3V의 전지, VR은 음량 조정용의 가변 저항기, SP는 스피커이다.SW is a power switch, BATT is a 3V battery for low power, VR is a variable resistor for volume adjustment, and SP is a speaker.

그리고, 안테나 동조 회로(1)에 의하여 주파수(fr)의 방송파 신호(AM파 신호) Sr, 즉,Then, by the antenna tuning circuit 1, a broadcast wave signal (AM wave signal) Sr of frequency fr, that is,

이 선택되어 취출된다. 또한 이후의 신호 처리에서는, 각 신호의 상대적인 진폭 및 위상이 관계할 뿐이므로, 상식 및 이후의 설명에서는, 각 신호의 초기 위상은 생략한다.Is selected and taken out. In the subsequent signal processing, since the relative amplitudes and phases of the respective signals are only related, the initial phase of each signal is omitted in the common sense and the following explanation.

그리고, 이 신호(Sr)가 IC10의 핀(T1)을 통하여 고주파 앰프(11)에 공급시키고, 이 앰프(11)에서의 신호(Sr)가, 제1 및 제2믹서 회로(12A,12B)에 공급된다.The signal Sr is supplied to the high frequency amplifier 11 through the pin T1 of the IC 10, and the signal Sr in the amplifier 11 is the first and second mixer circuits 12A and 12B. Supplied to.

국부 발진 회로(13)에, 단자핀(T2)을 통하여 공진 회로(2)가 접속되어 국부 발진 신호(So)가 형성된다. 이 경우, 이 발진 신호(So)의 발진 주파수는, 값 2fo로 되고,The resonant circuit 2 is connected to the local oscillation circuit 13 via the terminal pin T2 to form a local oscillation signal So. In this case, the oscillation frequency of this oscillation signal So becomes the value 2fo,

2fo=(fr+fi)x22fo = (fr + fi) x2

fi는 중간 주파수이고, fi=55KHz로 된다.fi is an intermediate frequency, and fi = 55KHz.

그리고, 이 발진 신호(So)가, 카운터(14)에 공급되고, 1/2의 주파수로서, 서로 위상이 90°다른 국발 신호(Soa, Sob)에 분주된다. 즉,The oscillation signal So is supplied to the counter 14 and divided into the cobalt signals Soa and Sob which are 90 degrees out of phase with each other at a frequency of 1/2. In other words,

의 신호 Soa, Sob로 분주된다.The signals are divided into Soa and Sob.

그리고, 이들 신호(Soa, Sob)가 믹서 회로(12A,12B)에 공급되어 신호(Sr)와 각각 승산되고, 믹서 회로(12A,12B)에서는 다음과 같은 신호(Sia, Sib)가 취출된다. 즉,These signals Soa and Sob are supplied to the mixer circuits 12A and 12B and multiplied by the signals Sr, respectively, and the following signals Sia and Sib are taken out from the mixer circuits 12A and 12B. In other words,

의 신호 Sia, Sib가 취출된다.Signals Sia and Sib are taken out.

그리고, 후술하듯이, 이들 신호(Sia, Sib)중, 각 주파수(wr-wo)의 신호 성분이 중간 주파 신호로서 사용되고, 각 주파수(wr-wo)의 신호 성분은 제거됨으로, 간단히 하기 위하여, 상식의 각 주파수(wr+wo)의 신호 성분을 무시하면,And, as will be described later, of these signals Sia and Sib, the signal components of the respective frequencies wr-wo are used as the intermediate frequency signals, and the signal components of the respective frequencies wr-wo are removed. If you ignore the signal component at each frequency (wr + wo) in common sense,

로 된다.It becomes

그리고, 이때 영상 신호(Sm)는In this case, the image signal Sm is

이므로, 동조 회로(1)에서의 방송파 신호(Sr)에, 영상신호(Sm)가 포함되어 있으면, 이때의 신호(Sia, Sib)는Therefore, if the video signal Sm is included in the broadcast wave signal Sr in the tuning circuit 1, the signals Sia and Sib at this time are

로 된다. 그리고,It becomes And,

wrwowmwrwowm

이므로, 상식은So common sense

로 된다.It becomes

그리고, 이들 신호(Sia, Sib)가, 이상 신호(15)에 공급된다. 이상 회로(15)는 예를 들면, 콘덴서, 저항기 및 오페앰프를 사용한 액티브 필터에 의하여 구성되고, 55KHz±10KHz의 대역에서, 입력된 2신호(Sia, Sib)의 위상차를 90°±1°의 관계에 이상하는 것이다. 이렇게하여, 이상 회로(15)에서, 신호(Sib)가 신호(Sia)에 대하여 90°이상되어,These signals Sia and Sib are supplied to the abnormal signal 15. The ideal circuit 15 is constituted by an active filter using, for example, a capacitor, a resistor, and an op amp. In the band of 55KHz ± 10KHz, the phase difference of the input two signals (Sia, Sib) is 90 ° ± 1 °. It's strange in a relationship. In this way, in the abnormal circuit 15, the signal Sib becomes 90 degrees or more with respect to the signal Sia,

로 되고, 이들 신호(Sia, Sib)가 감산 회로(16)에 공급되어 감산되며, 감산 회로(16)에서는,These signals Sia and Sib are supplied to and subtracted from the subtraction circuit 16. In the subtraction circuit 16,

로서 나타내는 신호(Si)가 취출된다.The signal Si shown as is taken out.

여기서,here,

wo-wr=2π(fo-fr)wo-wr = 2π (fo-fr)

=2π fi= 2π fi

이므로, 신호, Si는 목적으로 하는 중간 주파 신호이다. 동조 회로(1)에서의 방송파 신호(Sr)에 영상 신호(Sm)가 포함되어 있어도, 이 중간 주파 신호(Si)에서는 영상 신호(Sm)에 의한 신호 성분은 삭제되어 포함되지 않게 된다.Therefore, the signal and Si are the target intermediate frequency signals. Although the video signal Sm is included in the broadcast wave signal Sr in the tuning circuit 1, the signal component due to the video signal Sm is not included in this intermediate frequency signal Si.

이렇게 하여, 감산 회로(16)에서는 방송파 신호(Sr)에서 변환된 중간 주파 신호 Si(및 각 주파수(wr+wo)의 신호 성분등)가 취출된다.In this way, the subtraction circuit 16 extracts the intermediate frequency signal Si (and the signal component of each frequency wr + wo, etc.) converted from the broadcast wave signal Sr.

그리고, 이 중간 주파 신호(Si)가, 중간 주파 필터용의 밴드패스 필터(17)에 공급된다. 이 밴드 패스필터(17)는, 예를 들면 콘덴서, 저항기 및 오페 앰프를 사용한 바이크우드형의 액티브 필터에 의하여 구성되고, 그 통과 대역은 55KHz±3KHz로 된다. 이렇게 하여 밴드 패스 필터(17)에서, 불요한 신호 성분이 제거되어 중간 파수 신호(Si)만이 취출된다.The intermediate frequency signal Si is supplied to the band pass filter 17 for the intermediate frequency filter. This band pass filter 17 is constituted by, for example, a bikewood type active filter using a capacitor, a resistor, and an operational amplifier, and its pass band is 55KHz ± 3KHz. In this way, in the band pass filter 17, unnecessary signal components are removed and only the intermediate wave signal Si is taken out.

그리고, 이 취출된 중간 주파 신호(Si)가, 앰프(21)를 통하여 AM 검파 회로(22)에 공급되어 오디오 신호 Ss(및 중간 주파 신호 Si의 레벨에 대응한 레벨의 직류분 V22)이 취출되고, 그 오디오 신호(Ss)가, 차동 입력의 오디오 앰프(23)에 공급되고, 이 앰프(23)에서의 신호(Ss)가, 핀(T8) 및 콘덴서(C5)를 통하여 스피커(SP)에 공급된다.The extracted intermediate frequency signal Si is supplied to the AM detection circuit 22 through the amplifier 21 to take out the audio signal Ss (and the DC component V22 at a level corresponding to the level of the intermediate frequency signal Si). The audio signal Ss is supplied to the audio amplifier 23 of the differential input, and the signal Ss from the amplifier 23 is supplied to the speaker SP through the pin T8 and the condenser C5. Supplied to.

믹서 회로(12B)에서의 신호(Sib)가, AGC 전압 형성 회로(18)에 공급되어 AGC 전압이 형성되고, 이 AGC 전압이 앰프(11)에 그 이득의 제어 신호로서 공급되어 신호(Sia, Sib)에 대하여 AGC가 행하여진다. 또한, 이경우, 형성 회로(18)에는, 핀(T5)을 통하여 콘덴서(C3)가 접속되고, 이 콘덴서(C3)에 의하여, 저역 필터가 구성되어 AGC 전압인 직류분이 취출된다. AGC 전압이 이상 회로(15) 및 밴드 패스 필터(17)를 구성하고 있는 각 오페 앰프에 기준 전압으로서 각각 공급된다.The signal Sib in the mixer circuit 12B is supplied to the AGC voltage forming circuit 18 to form an AGC voltage, and this AGC voltage is supplied to the amplifier 11 as a control signal of its gain so that the signal Sia, AGC is performed on Sib). In this case, the capacitor C3 is connected to the forming circuit 18 via the pin T5. The capacitor C3 is configured with a low pass filter to take out a DC component which is an AGC voltage. The AGC voltage is supplied as a reference voltage to each of the operational amplifiers constituting the abnormal circuit 15 and the band pass filter 17, respectively.

검파 회로(22)의 검파 출력이, AGC 전압 형성 회로(24)에 공급되어 AGC 전압이 형성되고, 이 AGC 전압이 앰프(11,21)에 그 이득의 제어 신호로서 공급되고, 중간 주파수 신호(Sia, Sib, Si)에 대하여 AGC가 행하여 진다.The detection output of the detection circuit 22 is supplied to the AGC voltage forming circuit 24 to form an AGC voltage, and this AGC voltage is supplied to the amplifiers 11 and 21 as a control signal of its gain, and an intermediate frequency signal ( AGC is performed on Sia, Sib, and Si).

또한, 이경우, 형성 회로(24)에는, 핀(T6)을 통하여 콘덴서(C4)가 접속되고, 이 콘덴서(C4)에 의하여, 저역 필터가 구성되어 검파 출력에서 직류 전압(V22)이 취출되고, 이 직류 전압(V22)에서 AGC 전압이 형성된다. 이 직류 전압(V22)이, 앰프(23)의 차동 입력에 공급되고, 검파 회로(22)에서 앰프(23)에 오디오 신호(Ss)와 함께 공급되는 직류분(V22)이, 등가적으로 삭제된다.In this case, the capacitor C4 is connected to the forming circuit 24 via the pin T6. A low pass filter is formed by the capacitor C4, and the DC voltage V22 is taken out from the detection output. AGC voltage is formed from this DC voltage V22. This DC voltage V22 is supplied to the differential input of the amplifier 23, and the DC component V22 supplied with the audio signal Ss from the detection circuit 22 to the amplifier 23 is equivalently deleted. do.

앰프(23)에는, 핀(T7)을 통하여 가변 저항기(VR)가 접속되고, 이 가변 저항기(VR)의 저항치에 대응하여 앰프(23)의 이득이 제어되고, 따라서, 이 가변 저항기(VR)에 의하여 음량 조정이 행하여진다.The variable resistor VR is connected to the amplifier 23 via the pin T7, and the gain of the amplifier 23 is controlled in accordance with the resistance value of the variable resistor VR, and thus the variable resistor VR Volume adjustment is performed by this.

또한, 콘덴서(C6)는, 오디오 신호(Ss) 이외의 신호 성분을, 바이패스시키기 위한 것이다.The capacitor C6 is for bypassing signal components other than the audio signal Ss.

이렇게 하여, 본 발명에 의하면, 방송의 수신을 할 수 있지만, 이경우, 특히 본 발명에 의하면, 중간 주파 필터용의 밴드 패스 필터(17)를, 콘덴서 및 저항기를 가지는 액티브 필터에 의하여 구성하고 있으므로, IC10에 내장시킬 수 있고, 따라서 단자핀의 수를 2개 감할 수 있다. 도 1에서도 알 수 있듯이, IC(10)는 8개의 단자핀(T1-T8)을 필요로 할뿐이다.Thus, according to the present invention, broadcasting can be received. In this case, in particular, according to the present invention, since the band pass filter 17 for the intermediate frequency filter is constituted by an active filter having a capacitor and a resistor, It can be built in IC10, so the number of terminal pins can be reduced by two. As can be seen from FIG. 1, the IC 10 only needs eight terminal pins T1-T8.

수신 방식이 슈퍼헤테로다인 방식이므로, 충분한 선택성을 얻을 수 있고, 혼신등의 방해 특성이 개선된다. 중간 주파수(fi)가, 일반의 중간 주파수나 수신 대역에 비하여 충분히 낮은 주파수이므로, IC화일 때, 밴드 패스 필터(중간 주파 필터) 17의 1단이 점하는 면적은 크게되지만, 필요한 선택도 특성을 얻기 위한 단수를 적게할 수 있고, 따라서, IC(10)에서, 밴드 패스 필터(17) 전체가 점하는 면적을 작게할 수 있고, IC화를 할 수 있다.Since the reception method is a superheterodyne method, sufficient selectivity can be obtained, and disturbance characteristics such as interference are improved. Since the intermediate frequency fi is a sufficiently low frequency compared to the general intermediate frequency and the reception band, the area occupied by the first stage of the band pass filter (intermediate frequency filter) 17 is large when IC is used, but the necessary selectivity characteristics are not provided. The number of stages to be obtained can be reduced. Therefore, in the IC 10, the area occupied by the entire band pass filter 17 can be reduced, and the IC can be formed.

중간 주파수(fi)가 낮으면, 영상 특성이 악화되지만, 회로(12A-16)에 의하여 영상 신호(Sm)를 제거하고 있으므로, 영상 특성이 악화되지 않는다.If the intermediate frequency fi is low, the video characteristic deteriorates, but since the video signal Sm is removed by the circuit 12A-16, the video characteristic does not deteriorate.

이상 회로(15) 및 밴드 패스 필터(17)는 액티브 필터에 의하여 구성되어 있으므로, 이들 회로(15,17)는 미칠 수 있는 신호 레벨에 한계가 있지만, 앰프(11)에 대하여 AGC를 걸고 있으므로, 이상 회로(15) 및 밴드 패스 필터(17)에 대하여 과대 입력을 발생하는 것이 없다.Since the abnormal circuit 15 and the band pass filter 17 are constituted by an active filter, these circuits 15 and 17 have a limit on the signal level that can be applied, but the AGC is applied to the amplifier 11, There is no excessive input to the abnormal circuit 15 and the band pass filter 17.

검파 회로(22)에서 앰프(23)에는 오디오 신호(Ss)와 함께 직류분(V22)도 공급되지만, 그 직류분(V22)은 앰프(23)의 차동 입력의 다른쪽에도 공급됨으로, 앰프(23)에는, 등가적으로 그들 차분인 오디오 신호(Ss)만이 공급된다. 따라서, 검파 회로(22)와 앰프(23)사이에, 직류 컷트용의 콘덴서를 설치할 필요가 없고, 그러한 콘덴서를 IC(10)에 외부하기 위한 단자핀도 불요하게 된다.In the detection circuit 22, the DC component V22 is supplied to the amplifier 23 together with the audio signal Ss, but the DC component V22 is also supplied to the other side of the differential input of the amplifier 23. ) Is supplied with only the audio signal Ss that is equivalent to those differences. Therefore, it is not necessary to provide a capacitor for DC cut between the detection circuit 22 and the amplifier 23, and the terminal pin for externally supplying such a capacitor to the IC 10 is also unnecessary.

Claims (2)

위상이 서로 90°다른 제1 및 제2국부 발진 신호를 형성하는 회로와, 방송파 신호와, 상기 제1의 국부 발진 신호가 공급되는 제1믹서 회로와, 상기 방송파 신호와, 상기 제2국부 발진 신호가 공급되는 제2믹서 회로와, 상기 제1 및 제2믹서 회로의 출력 신호가 공급되는 연산 회로와, 상기 제1 및 제2믹서 회로에서 상기 연산 회로에 공급되는 신호중, 한쪽 신호를 다른쪽 신호에 대하여 90°이상하는 이상 회로와, 상기 연산 회로의 출력 신호에서 중간 주파 신호를 취출하는 밴드 패스 필터와, 이 밴드 패스 필터에 의하여 취출된 상기 중간 주파 신호를 검출하는 검파 회로와, 이 검파 회로의 검파 출력이 공급되는 앰프가 1칩 IC화 되고, 상기 제1 및 제2국부 발진 신호의 국부 발진 주파수는, 상기 중간 주파 신호의 중간 주파수가 수신 대역에 비하여 충분히 낮게되도록 설정되고, 상기 연선 회로에서, 상기 제1 및 제2믹서 회로의 출력 신호에 포함되는 영상 신호가 삭제되는 극성에서 가산 내지 감산이 행하여지도록된 라디오 수신기용 1칩 IC.A circuit for forming first and second local oscillation signals having a phase different from each other by 90 °, a first mixer circuit to which a broadcast wave signal, the first local oscillation signal is supplied, the broadcast wave signal, and the second One of a second mixer circuit to which a local oscillation signal is supplied, an arithmetic circuit to which output signals of the first and second mixer circuits are supplied, and a signal supplied to the arithmetic circuit from the first and second mixer circuits, An abnormal circuit 90 ° or more with respect to the other signal, a band pass filter for taking out an intermediate frequency signal from an output signal of the arithmetic circuit, a detection circuit for detecting the intermediate frequency signal extracted by the band pass filter, The amplifier to which the detection output of this detection circuit is supplied is one-chip IC, and the local oscillation frequency of the first and second local oscillation signals is sufficiently low that the intermediate frequency of the intermediate frequency signal is lower than the reception band. To be set, in the twisted-pair circuit, the first and second mixer circuits the output signal of the one-chip radio IC for the addition to subtracting from the polarity in which an image signal is performed so as to delete contained in the. 안테나 동조 회로에 의하여 선택된 방송파 신호가 공급되는 제1 및 제2믹서 회로와, 상기 방송파 신호의 주파수와 소정의 주파수 차를 가지는 발진 신호를 형성하는 발진 회로와, 상기 발진 신호를 분주하여 위상이 서로 90°다른 제1 및 제2국부 발진 신호를 형성하는 카운터와, 상기 제1 및 제2믹서 회로의 출력 신호가 공급되는 연산 회로와, 상기 제1 및 제2믹서 회로에서 상기 연산 회로에 공급되는 신호중, 한쪽 신호를 다른쪽 신호에 대하여 90°이상하는 이상 회로와, 상기 연산 회로의 출력 신호에서 중간 주파 신호를 취출하는 밴드 패스 필터와, 이 밴드 패스 필터에 의하여 취출된 상기 중간 주파 신호를 검파하는 검파 회로와, 이 검파 회로의 검파 출력이 공급되는 앰프가 1칩 IC화 되고, 상기 제1 및 제2국부 발진 신호의 국부 발진 주파수는, 상기 중간 주파 신호의 중간 주파수가, 수신 대역에 비하여 충분히 낮게되도록 설정되고, 상기 제1 및 제2국부발진 신호가 상기 제1 및 제2믹서 회로에 각각 공급되고, 상기 연산 회로에서, 상기 제1 및 제2믹서 회로의 출력 신호에 포함되는 영상 신호가 삭제되는 극성에서 가산 내지 감산이 행하여지도록된 라디오 수신기용 1칩 IC.First and second mixer circuits to which a broadcast wave signal selected by an antenna tuning circuit is supplied; an oscillator circuit for forming an oscillation signal having a predetermined frequency difference from a frequency of the broadcast wave signal; A counter for forming the first and second local oscillation signals different from each other by 90 °, an arithmetic circuit supplied with output signals of the first and second mixer circuits, and a first to a second arithmetic circuit in the arithmetic circuit; Among the signals supplied, an abnormal circuit in which one signal is 90 degrees or more with respect to the other signal, a band pass filter for extracting an intermediate frequency signal from an output signal of the arithmetic circuit, and the intermediate frequency signal extracted by the band pass filter. A detection circuit for detecting a signal and an amplifier to which the detection output of the detection circuit is supplied are single-chip ICs, and the local oscillation frequency of the first and second local oscillation signals is The intermediate frequency of the frequency signal is set to be sufficiently low compared to the reception band, and the first and second local oscillation signals are supplied to the first and second mixer circuits, respectively, and in the arithmetic circuit, the first and the second signals. A one-chip IC for a radio receiver in which addition or subtraction is performed at a polarity at which a video signal included in an output signal of a two-mixer circuit is deleted.
KR1019920000787A 1991-07-25 1992-01-21 Ic chip for radio receiver KR100225823B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP91-208531 1991-07-25
JP3208531A JP2956719B2 (en) 1991-07-25 1991-07-25 One-chip IC for radio receiver

Publications (2)

Publication Number Publication Date
KR930003581A KR930003581A (en) 1993-02-24
KR100225823B1 true KR100225823B1 (en) 1999-10-15

Family

ID=16557732

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920000787A KR100225823B1 (en) 1991-07-25 1992-01-21 Ic chip for radio receiver

Country Status (2)

Country Link
JP (1) JP2956719B2 (en)
KR (1) KR100225823B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040003890A (en) * 2002-07-04 2004-01-13 (주)에이엔티테크놀러지 A radio frequency module

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4121640B2 (en) * 1998-11-12 2008-07-23 富士通株式会社 Local oscillation circuit and receiving circuit including the local oscillation circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040003890A (en) * 2002-07-04 2004-01-13 (주)에이엔티테크놀러지 A radio frequency module

Also Published As

Publication number Publication date
KR930003581A (en) 1993-02-24
JPH0529978A (en) 1993-02-05
JP2956719B2 (en) 1999-10-04

Similar Documents

Publication Publication Date Title
KR970055313A (en) Radio Frequency Filter Device with Image Trap
JPH0685499B2 (en) High frequency coupling device
KR100225823B1 (en) Ic chip for radio receiver
US5404587A (en) AFC circuit and IC of the same adapted for lower heterodyne conversion and upper heterodyne conversion
US4490680A (en) Integrable quadrature FM demodulator using fewer signal pins
KR100239971B1 (en) Audio signal interface circuits
US6335659B1 (en) Demodulator circuits
KR100349704B1 (en) First band pass filter for double conversion type tuner
JP3204270B2 (en) Tuner circuit and tuner IC
KR100262777B1 (en) High-frequency modulator built-in tv tuner
JPH09186618A (en) Radio receiver
JP4113838B2 (en) Receiver and composite parts
JPH0230938Y2 (en)
JP2911683B2 (en) FM / AM receiving circuit
KR20030088480A (en) High frequency signal receiving apparatus
JP3381175B2 (en) Receiving machine
JP3065761B2 (en) Filter device
JPH02214336A (en) Uhf/vhf separator circuit
JPH11145868A (en) High frequency unit
JP3191819B2 (en) Radio receiver
JPH0362718A (en) Electronic tuning type tuner
JPS5842326A (en) Converter circuit
JPH1056380A (en) Signal generator using yig tuning frequency
JPH0775410B2 (en) Integrated electronic tuning tuner
JPH0552093B2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030623

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee