KR0183134B1 - Contour compensation circuit of image signal - Google Patents

Contour compensation circuit of image signal Download PDF

Info

Publication number
KR0183134B1
KR0183134B1 KR1019950038266A KR19950038266A KR0183134B1 KR 0183134 B1 KR0183134 B1 KR 0183134B1 KR 1019950038266 A KR1019950038266 A KR 1019950038266A KR 19950038266 A KR19950038266 A KR 19950038266A KR 0183134 B1 KR0183134 B1 KR 0183134B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
integrating
differential
contour correction
Prior art date
Application number
KR1019950038266A
Other languages
Korean (ko)
Other versions
KR970025207A (en
Inventor
정일식
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950038266A priority Critical patent/KR0183134B1/en
Publication of KR970025207A publication Critical patent/KR970025207A/en
Application granted granted Critical
Publication of KR0183134B1 publication Critical patent/KR0183134B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H2231/00Applications
    • H01H2231/004CRT

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명은 텔레비젼 수상기에 있어서 CRT(Cathode-ray Tube)상으로 출력되는 출력화상의 윤곽을 선명하게 하기 위한 영상신호의 윤곽보정회로에 관한 것으로서, 영상신호로부터 검파된 휘도신호를 적분하는 제1적분수단과, 이 제1적분수단에 의해 적분된 신호를 미분하는 미분수단을 구비하여, 이 미분수단에 의한 미분신호와 상기 휘도신호를 근거로 영상신호에 대한 윤곽보정을 실행하도록 된 영상신호의 윤곽보정회로에 있어서, 상기 제1적분수단에 대해 병렬로 결합된 제2적분수단과, RF/AV모드에 따라 상기 제2적분수단을 선택적으로 작동시키는 스위칭수단을 포함하여 구성된 것을 특징으로 한다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a contour correction circuit of a video signal for sharpening the contour of an output image output on a CRT (Cathode-ray Tube) in a television receiver, the first integration integrating a luminance signal detected from the video signal. Means for differentiating the signal integrated by the first integrating means, and the contour of the video signal adapted to perform contour correction on the video signal based on the differential signal by the differentiating means and the luminance signal. The correction circuit is characterized in that it comprises a second integrating means coupled in parallel to the first integrating means, and a switching means for selectively operating the second integrating means in accordance with the RF / AV mode.

Description

영상신호의 윤곽보정회로Image Correction Circuit

제1도는 종래 기술에 따른 영상신호의 윤곽보정회로를 나타낸 블록구성도.1 is a block diagram showing a contour correction circuit of a video signal according to the prior art.

제2도는 제1도에 나타낸 윤곽보정회로의 동작을 설명하기 위한 신호파형도.FIG. 2 is a signal waveform diagram for explaining the operation of the contour correction circuit shown in FIG.

제3도는 제1도에 나타낸 윤곽보정회로의 상세 구성을 나타낸 회로구성도.3 is a circuit diagram showing the detailed configuration of the contour correction circuit shown in FIG.

제4도는 본 발명의 일실시예에 따른 영상신호의 윤곽보정회로를 나타낸 구성도.4 is a block diagram showing a contour correction circuit of an image signal according to an embodiment of the present invention.

* 도면의 주요부분에 대한 간단한 설명* Brief description of the main parts of the drawing

1 : 메인 IC 2 : 제1적분회로1: main IC 2: first integrating circuit

3 : 제1미분회로 41 : 제2적분회로3: first differential circuit 41: second integrating circuit

42 : 제2미분회로42: second differential circuit

본 발명은 텔레비젼 수상기에 있어서 CRT(Cathode-ray Tube)상으로 출력되는 출력화상의 윤곽을 선명하게 하기 위한 영상신호의 윤곽보정회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a contour correction circuit of a video signal for sharpening the contour of an output image output on a CRT (Cathode-ray Tube) in a television receiver.

일반적으로 텔레비전 수상기에 있어서는 CRT로 출력되는 화상의 선명도를 향상시키기 위해 윤곽보정을 실행하게 된다. 이 윤곽보정이라 하는 것은 복합영상신호에서 분리된 휘도신호에 대하여 프리슈트(Pre shoot)와 오버슈트(Over shoot)를 생성함으로써 CRT상으로 출력되는 화상간의 윤곽을 강조하는 것이다.In general, in the television receiver, outline correction is performed to improve the sharpness of the image output to the CRT. This outline correction is to emphasize the outline between the image output on the CRT by generating a pre shoot and an over shoot for the luminance signal separated from the composite video signal.

제1도는 현재 일반적으로 사용되고 있는 윤곽보정회로를 나타낸 구성도로, 도면에서 참조번호 1은 Y/C분리회로(휘도/색신호 분리회로:도시되지 않음)에서 분리된 휘도신호(Y)에 대해 소정 레벨의 샤프니스(Sharpness)신호를 가산하는 가산회로이고, 2는 이 가산회로(1)의 출력신호를 소정의 적분시정수로 적분하는 적분회로, 3은 이 적분회로(2)의 출력신호를 소정의 미분시정수로 미분하는 미분회로이다.FIG. 1 is a configuration diagram showing a contour correction circuit which is generally used. In the drawing, reference numeral 1 denotes a predetermined level for the luminance signal Y separated from the Y / C separation circuit (luminance / color signal separation circuit: not shown). Is an adder circuit for adding a sharpness signal, 2 is an integrator circuit for integrating the output signal of this adder circuit 1 with a predetermined integration time constant, and 3 is a predetermined Differential circuit that differentiates by the derivative time constant.

또한, 참조번호 4는 상기 휘도신호(Y)와 색신호를 근거로 소정의 R(Red), G(Green), B(Blue) 신호와 휘도신호(-Y)를 생성하여 출력함과 더불어, 도시되지는 않았지만 상기 샤프니스신호(Sha)와 칼라(Color), 틴트(Tint), 브라이트니스(Brightness) 및 콘트라스트(Contrast) 제어신호를 근거로 영상신호에 대한 톤제어를 실행하는 메인 IC이다. 특히, 이 메인 IC(4)는 상기 미분회로(4)로부터의 출력신호가 샤프니스신호 입력단(Sha)으로 입력되면 이 신호를 내부적으로 적분하여 그 적분된 신호의 레벨에 대응하는 칼라톤제어를 실행함과 더불어 상기 미분된 신호를 다시 2차 미분하여 윤곽보정신호를 생성한 후 이를 휘도신호입력단(Yin)을 통해 입력되는 휘도신호와 중첩함으로써 윤곽보정을 실행하게 된다.Further, reference numeral 4 generates and outputs a predetermined R (Red), G (Green), B (Blue) signal and a luminance signal (-Y) based on the luminance signal (Y) and the color signal. Although not, the main IC executes tone control on the video signal based on the sharpness signal Sha, the color, tint, brightness and contrast control signals. In particular, when the output signal from the differential circuit 4 is input to the sharpness signal input terminal Sha, the main IC 4 internally integrates the signal and executes color tone control corresponding to the level of the integrated signal. In addition, after the second derivative is further differentiated to generate the contour correction signal, contour correction is performed by overlapping the differential signal with the luminance signal input through the luminance signal input terminal (Yin).

즉, 제1도의 구성에 있어서 가산회로(1)로부터 출력되는 휘도신호가 제2a도와 같은 구형파라고 할 때, 적분회로(2)의 출력은 제2b도와 같이 되고, 이 적분된 신호가 미분회로(3)를 통함으로써 메인 IC(4)의 샤프니스신호 입력단(Sha)에는 제3c도의 신호가 입력되게 된다. 그리고, 메인 IC(4)에 있어서는 샤프니스신호 입력단(Sha)으로 입력되는 1차 미분된 신호를 저역필터링하여 톤제어신호를 생성하는 한편, 그 1차 미분된 신호를 다시 2차 미분하여 제2d도와 같은 신호를 생성한 다음 이를 휘도신호 입력단(Yin)으로 입력되는 휘도신호와 중첩함으로써 제2d도와 같은 윤곽이 보정된 휘도신호를 생성하게 된다.That is, in the configuration of FIG. 1, when the luminance signal output from the addition circuit 1 is a square wave as shown in FIG. 2a, the output of the integrating circuit 2 becomes as shown in FIG. 2b, and the integrated signal becomes a differential circuit ( Through 3), the signal of FIG. 3c is input to the sharpness signal input terminal Sha of the main IC 4. In the main IC 4, the first differential signal input to the sharpness signal input Sha is low-pass filtered to generate a tone control signal, while the second differential signal is second-differentiated again. The same signal is generated and then overlapped with the luminance signal input to the luminance signal input terminal (Yin) to generate the luminance signal whose contour is corrected as shown in FIG.

제2d도의 휘도신호는 그 경계부분이 강조된 신호로 되게 된다. 따라서, 이러한 휘도신호를 근거로 CRT상에 영사인호를 주사하게 되면 상기 휘도신호에 중첩된 2차 미분된 신호에 의해 다른 휘도레벨을 갖는 인접한 휘도 신호와의 차이가 매우 크게 나타나게 됨으로써 CRT상에 표시되는 영상신호의 윤곽이 매우 선명해지게 된다.The luminance signal of FIG. 2d becomes a signal whose boundary portion is highlighted. Therefore, when the projection sign is scanned on the CRT based on the luminance signal, the difference between adjacent luminance signals having different luminance levels is very large due to the second derivative signal superimposed on the luminance signal. The outline of the video signal is very clear.

한편, 제3도는 상술한 제1도에 나타낸 윤곽보정회로의 실제적인 회로구성을 나타낸 구성도로, 제3도에서 참조부호 VRI은 샤프니스신호의 레벨을 조정하기 위한 가변저항이고, C1은 고주파필터, C2는 커플링콘덴서이다.FIG. 3 is a block diagram showing the actual circuit configuration of the contour correction circuit shown in FIG. 1, wherein in FIG. 3, reference numeral VRI denotes a variable resistor for adjusting the sharpness signal level, C1 denotes a high frequency filter, C2 is a coupling capacitor.

제3도에 나타낸 바와 같이, 샤프니스신호 라인과 휘도신호 라인은 직렬접속의 콘덴서(C2, C3)와 콘덴서(C4)에 의해 결합되고, 상기 콘덴서(C2, C3)의 접속점과 접지 사이에는 인덕터(L1)와 저항(R2)이 결합되며, 상기 샤프니스신호 라인과 콘덴서(C2)의 접속점과 상기 가변저항(VR1)의 사이에는 저항(R1)이 직렬로 결합되어 있다.As shown in FIG. 3, the sharpness signal line and the luminance signal line are coupled by the capacitors C2 and C3 and the capacitor C4 in series connection, and between the connection point of the capacitors C2 and C3 and ground, an inductor ( L1 and a resistor R2 are coupled, and a resistor R1 is coupled in series between a connection point of the sharpness signal line and the capacitor C2 and the variable resistor VR1.

여기서, 상기 저항(R1) 및 콘덴서(C2, C3)는 미분회로(3)를 구성하고, 콘덴서(C3)와 인덕터(L1) 및 저항(R2)은 적분회로(2)를 구성하게 되는데, 이때 각 소자에 의해 정해지는 미분시정수와 적분시정수는 각각 메인 IC(4)로부터 출력되는 휘도신호의 프리슈트와 오버슈트의 크기를 결정하게 된다.Here, the resistor R1 and the capacitors C2 and C3 constitute the differential circuit 3, and the capacitor C3, the inductor L1, and the resistor R2 constitute the integrating circuit 2. The differential time constant and integral time constant determined by each element determine the magnitude of the preshoot and overshoot of the luminance signal output from the main IC 4, respectively.

즉, 제2f도는 메인 IC(4)로부터 출력되는 휘도신호를 모노 스코프(Mono scope)화면 상으로 본 경우를 나타낸 것으로, 여기서 적분회로(2)의 적분시정수의 값을 크게 하게 되면 프리슈트는 감소하는 반면에 오버슈트가 증가하게 되고, 미분회로(3)의 미분시정수의 값을 크게 하게 되면 프리슈트는 증가하는 반면에 오버슈트는 감소하게 되는 바, 통상 텔레비전 수상기와 같은 화상출력장치를 제조하는 경우에는 제2f도에 나타낸 바와 같이 메인 IC(4)로부터 출력되는 휘도신호의 프리슈트와 오버슈트의 크기가 동일하게 되도록 적분시정수와 미분시정수를 적정하게 설정함으로써 프리슈트와 오버슈트의 차이로 인한 화질의 저하를 방지하도록 하고 있다.That is, Fig. 2f shows a case where the luminance signal output from the main IC 4 is viewed on a mono scope screen. Here, if the integral time constant of the integrating circuit 2 is increased, the preshoot On the other hand, while the overshoot increases and the value of the differential time constant of the differential circuit 3 is increased, the preshoot increases while the overshoot decreases. In the case of manufacturing, as shown in Fig. 2f, the preshoot and overshoot are set by appropriately setting the integral time constant and the derivative time constant so that the magnitude of the preshoot and the overshoot of the luminance signal output from the main IC 4 are the same. It is to prevent the deterioration of the image quality due to the difference.

그러나, 상술한 윤곽보정회로에 있어서는 다음과 같은 문제가 있게 된다.However, the above-described contour correction circuit has the following problem.

즉, 일반적으로 안테나를 통해 수신되는 방송신호(RF신호)의 경우에는 그 신호변조율이 대략 70%로 설정되는 반면에, 비디오장치 등과 같은 AV(Audio Video)장치로부터 재생되어 출력되는 신호의 경우에는 그 신호 변조율이 대략 100%로 설정되게 된다. 그럼에도 불구하고 일반적인 텔레비전 수상기의 경우에는 안테나를 통해 수신되는 방송신호(RF신호)를 근거로 프리슈트와 오버슈트가 동일한 크기로 되도록 윤곽보정회로의 적분시정수 및 미분시정수를 설정하도록 하고 있기 때문에, 비디오장치등으로부터 입력되는 비디오신호의 경우에는 메인 IC(4)로부터 출력되는 휘도신호가 제2g도와 같이 오버슈트가 강조된 신호로 됨으로써 오히려 출력화질이 저하되는 문제가 발생하게 된다.That is, in general, in case of a broadcast signal (RF signal) received through an antenna, the signal modulation rate is set to about 70%, whereas in the case of a signal reproduced and output from an AV (Audio Video) device such as a video device, etc. The signal modulation rate is set to approximately 100%. Nevertheless, in the case of a general television receiver, the integral time constant and the differential time constant of the contour correction circuit are set so that the preshoot and the overshoot are the same size based on the broadcast signal (RF signal) received through the antenna. In the case of a video signal input from a video device or the like, the luminance signal output from the main IC 4 becomes a signal in which overshoot is emphasized as shown in FIG.

이에, 본 발명은 상기한 문제점을 해결하기 위해 창출된 것으로써, RF신호와 AV신호 모두에 대해 양호한 윤곽보정을 실행할 수 있도록 된 영상신호의 윤곽보정회로를 제공함에 목적이 있다.Accordingly, an object of the present invention is to provide a contour correction circuit for a video signal, which has been created to solve the above-described problems, so that good contour correction can be performed for both an RF signal and an AV signal.

상기 목적을 실현하기 위한 본 발명에 따른 영상신호의 윤곽보정회로는 영상신호로부터 검파된 휘도신호를 적분하는 제1적분수단과, 이 제1적분수단에 의해 적분된 신호를 미분하는 미분수단을 구비하여, 이 미분수단에 의한 미분신호와 상기 휘도신호를 근거로 영상신호에 대한 윤곽보정을 실행하도록 된 영상신호의 윤곽보정회로에 있어서, 상기 제1적분수단에 대해 병렬로 결합된 제2적분수단과, RF/AV모드에 따라 상기 제2적분수단을 선택적으로 작동시키는 스위칭수단을 포함하여 구성된 것을 특징으로 한다.The contour correction circuit of a video signal according to the present invention for realizing the above object comprises first integrating means for integrating a luminance signal detected from the video signal, and differentiating means for differentiating a signal integrated by the first integrating means. In the contour correction circuit of the video signal configured to perform contour correction on the video signal on the basis of the differential signal by the differential means and the luminance signal, second integration means coupled in parallel to the first integration means. And switching means for selectively operating the second integrating means in accordance with the RF / AV mode.

또한, 상기 미분수단은 상기 제1적분수단의 작동시에 스위칭동작되는 제1미분수단과, 상기 제2적분수단의 작동시에 스위칭동작되는 제2미분수단을 포함하여 구성되는 것을 특징으로 한다.Further, the differential means is characterized in that it comprises a first differential means for switching operation at the time of the operation of the first integration means, and a second differential means for switching operation at the time of the operation of the second integration means.

상기한 구성을 된 본 발명에 의하면, AV모드시에는 제1적분수단에 대해 제2적분수단을 병렬로 결합하여 그 적분시정수를 작게 설정하게 된다.According to the present invention having the above-described configuration, in the AV mode, the second integrating means is combined in parallel with the first integrating means, so that the integral time constant is set small.

따라서, 이와 같이 작아진 적분시정수에 의해 AV모드시의 과도한 오버슈트가 개선되게 됨으로써, 윤곽보정에 의해 발생되는 출력화질의 저하를 방지할 수 있게 된다.Therefore, the excessive overshoot in the AV mode is improved by the integral time constant reduced in this way, so that the degradation of the output image quality caused by the contour correction can be prevented.

이하, 도면을 참조하여 본 발명에 따른 실시예를 설명한다.Hereinafter, an embodiment according to the present invention will be described with reference to the drawings.

제4도는 본 발명의 일실시예에 따른 영상신호의 윤곽보정회로를 나타낸 구성도로, 도면에서 참조번호 41은 제1적분회로(2)에 대해 병렬로 설치된 제2적분회로로서, 이는 직렬접속의 콘덴서(C6), 인덕터(L2) 및 저항(R3)이 제1적분회로(2)의 콘덴서(C3)와 함께 적분회로를 구성하게 된다.4 is a block diagram showing a contour correction circuit of an image signal according to an embodiment of the present invention. In the drawing, reference numeral 41 denotes a second integrating circuit provided in parallel with respect to the first integrating circuit 2, The capacitor C6, the inductor L2 and the resistor R3 together with the capacitor C3 of the first integrating circuit 2 form an integral circuit.

또한, 참조번호 42는 상술한 상술한 제1미분회로(3)에 대해 병렬로 설치된 제2미분회로로서, 이는 상기 제1미분회로(3)의 콘덴서(C7)에 대해 병렬로 설치된 콘덴서(C8)가 콘덴서(C2, C3, C9)와 함께 미분회로를 구성하게 된다. 또한, 제1미분회로(3_에 있어서 콘덴서(C8, C9)는 제3도에서의 콘덴서(C4)와 대응되는 것이다.Further, reference numeral 42 denotes a second differential circuit provided in parallel with respect to the above-described first differential circuit 3, which is a capacitor C8 provided in parallel with the capacitor C7 of the first differential circuit 3. ) Together with the capacitors C2, C3 and C9 form a differential circuit. In the first differential circuit 3_, the capacitors C8 and C9 correspond to the capacitor C4 in FIG.

또한, 제4도에서 제2적분회로(41)는 스위칭수단으로의 트랜지스터(Q1)의 전류통로를 통해서 접지되고, 이 트랜지스터(Q1)는 그 베이스단이 저항(R4)을 통해서 마이크로 프로세서의 출력에 결합되어 있다. 여기서, 상기 마이크로 프로세서는 도면에 그 구성을 구체적으로 나타내지는 않았지만 시청자가 AV모드를 선택하는 경우에는 하이레벨의 스위칭신호를 출력하고, 시청자가 RF모드를 선택하는 경우에는 로우레벨의 스위칭신호를 출력하게 된다. 즉, 상기 제2적분회로(41)는 트랜지스터(Q1)가 온되는 AV모드시에는 제1적분회로(2)에 대해 병렬 결합상태로 되고, 트랜지스터(Q1)가 오프되는 RF모드시에는 적분회로로서 기능하지 못하여 이때는 윤곽보정회로는 제1적분회로(2)로로만 구성되게 된다.Also, in FIG. 4, the second integrating circuit 41 is grounded through the current path of the transistor Q1 to the switching means, and the transistor Q1 has its base end output via the resistor R4. Is coupled to Here, although the configuration is not shown in detail in the drawing, the microprocessor outputs a high level switching signal when the viewer selects the AV mode, and outputs a low level switching signal when the viewer selects the RF mode. Done. That is, the second integrating circuit 41 is in a parallel coupling state with respect to the first integrating circuit 2 in the AV mode in which the transistor Q1 is on, and in the RF mode in which the transistor Q1 is off. In this case, the contour correction circuit is composed of only the first integrating circuit 2.

또한, 제1 및 제2미분회로(3, 42)에 있어서는 상기 적분회로와는 달리 스위칭수단으로서의 트랜지스터(Q2, Q3)에 의해 제1 또는 제2미분회로(3)(42)가 선택적으로 기능하도록 구성되어 있다. 그리고, 상기 트랜지스터(Q2, Q3)는 상술한 마이크로 프로세서로부터 출력되는 스위칭신호에 의해 선택적으로 턴온되도록 되어 있다. 즉, 상기 미분회로(3, 42)는 AV모드시에는 제1미분회로(3)가 작동되고 RF모드시에는 제2미분회로(42)가 작동되게 된다.In the first and second differential circuits 3 and 42, unlike the integrated circuits, the first or second differential circuits 3 and 42 selectively function by transistors Q2 and Q3 as switching means. It is configured to. The transistors Q2 and Q3 are selectively turned on by the switching signal output from the microprocessor described above. That is, the differential circuits 3 and 42 operate the first differential circuit 3 in the AV mode and the second differential circuit 42 in the RF mode.

상술한 구성에 있어서 가장 특징적인 부분은 AV/RF모드에 따라서 적분회로의 적분시정수를 달리함이 있다. 즉, 일반적으로 적분회로를 병렬로 결합하게 되면, 그 적분시정수가 작아지게 된다. 그리고, 이와 같이 적분시정수가 작아지게 되면 제2도에서 설명한 바와 같이 휘도신호의 오버슈트가 감소하게 된다. 따라서, 제4도에 나타낸 바와 같이 AV모드시에는 트랜지스터(Q1)를 턴온시켜 제2적분회로(41)를 작용시킴으로써 AV모드시에 발생되는 과도한 오버슈트를 방지할 수 있게 되는 것이다.The most characteristic part of the above-described configuration is that the integral time constant of the integrating circuit varies depending on the AV / RF mode. That is, in general, when the integration circuits are combined in parallel, the integration time constant becomes small. If the integral time constant is reduced in this manner, the overshoot of the luminance signal is reduced as described in FIG. Therefore, as shown in FIG. 4, in the AV mode, the transistor Q1 is turned on to operate the second integrating circuit 41 to prevent excessive overshoot generated in the AV mode.

한편, 제4도에서 제1 및 제2미분회로(3, 42)는 상술한 제2적분회로(41)의 작용상태에 따른 프리슈트와 오버슈트의 레벨을 적절하게 설정하기 위한 것이다.On the other hand, in FIG. 4, the first and second differential circuits 3 and 42 are for appropriately setting the levels of the preshoot and overshoot according to the operation state of the second integrating circuit 41 described above.

상기 구성에 있어서 우선 RF모드시에는 마이크로 프로세서에서 출력되는 로우레벨의 스위칭신호에 의해 트랜지스터(Q1)가 턴오프됨과 더불어 트랜지스터(Q2)는 턴오프, 트랜지스터(Q3)는 턴온되게 된다. 따라서, 이 경우에는 제1적분회로(2)와 제2미분회로(42)가 온되게 된다. 그리고, 이때 상기 제1적분회로(2)와 제2미분회로(42)는 RF신호에 대해 그 프리슈트와 오버슈트 레벨이 동일하게 되도록 그 적분시정수와 미분시정수가 설정되게 된다.In the above configuration, in the RF mode, the transistor Q1 is turned off by the low level switching signal output from the microprocessor, the transistor Q2 is turned off, and the transistor Q3 is turned on. Thus, in this case, the first integrating circuit 2 and the second differential circuit 42 are turned on. At this time, the first integral circuit 2 and the second differential circuit 42 have their integral time constants and differential time constants set so that their preshoot and overshoot levels are the same for the RF signal.

한편, AV모드시에는 마이크로 프로세서에서 출력되는 하이레벨의 스위칭신호에 의해 트랜지스터(Q1)가 턴온됨과 더불어 트랜지스터(Q2)는 턴온, 트랜지스터(Q3)는 턴오프되게 된다. 따라서, 이 경우에는 제1적분회로(2)와 제2적분회로(41)가 온됨과 더불어 제1미분회로(3)가 온되게 된다. 따라서, 이 경우에는 상술한 바와 같이 적분시정수의 감소에 따라 AV모드시의 과도한 오버슈트가 억제되게 되고, 이때 제1미분회로(3)는 이러한 오버슈트와 프리슈트의 레벨이 적절한 값을 갖도록 그 미분시정수가 설정되게 된다.In the AV mode, the transistor Q1 is turned on by the high level switching signal output from the microprocessor, the transistor Q2 is turned on, and the transistor Q3 is turned off. In this case, therefore, the first integrating circuit 2 and the second integrating circuit 41 are turned on, and the first integrating circuit 3 is turned on. Therefore, in this case, excessive overshoot in the AV mode is suppressed in accordance with the reduction of the integral time constant as described above. In this case, the first differential circuit 3 is configured such that the level of the overshoot and the preshoot has an appropriate value. The derivative time constant is set.

따라서, 상기 실시예에 있어서는 RF모드시와 AV모드시에 항상 일정한 크기의 프리슈트와 오버슈트가 얻어지게 되므로 CRT상으로 출력되는 영상신호에 대해 양호한 윤곽보정을 제공할 수 있게 된다.Therefore, in the above embodiment, since the preshoot and the overshoot of constant size are always obtained in the RF mode and the AV mode, it is possible to provide good contour correction for the video signal output on the CRT.

또한, 본 발명은 상기 실시예에 한정되지 않고 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.In addition, this invention is not limited to the said Example, It can implement in a various deformation | transformation in the range which does not deviate from the technical summary of this invention.

이상 설명한 바와 같이 본 발명에 의하면, RF신호와 AV신호 모두에 대해 양호한 윤곽보정을 실행할 수 있도록 된 영상신호의 윤곽보정회로를 실현할 수 있게 된다.As described above, according to the present invention, it is possible to realize a contour correction circuit of a video signal that enables good contour correction for both the RF signal and the AV signal.

Claims (2)

영상신호로부터 검파된 휘도신호를 적분하는 제1적분수단과, 이 제1적분수단에 의해 적분된 신호를 미분하는 미분수단을 구비하여, 이 미분수단에 의한 미분신호와 상기 휘도신호를 근거로 영상신호에 대한 윤곽보정을 실행하도록 된 영상신호의 윤곽보정회로에 있어서, 상기 제1적분수단에 대해 병렬로 결합된 제2적분수단과, RF/AV모드에 따라 상기 제2적분수단을 선택적으로 작동시키는 스위칭 수단을 포함하여 구성된 것을 특징으로 하는 영상신호의 윤곽보정회로.A first integrating means for integrating the luminance signal detected from the video signal, and a differentiating means for differentiating the signal integrated by the first integrating means, and based on the differential signal by the differentiating means and the luminance signal. A contour correction circuit of an image signal adapted to perform contour correction on a signal, the second integration means coupled in parallel with the first integration means and selectively operating the second integration means in accordance with the RF / AV mode. Contour correction circuit of a video signal comprising a switching means for. 제1항에 있어서, 상기 미분수단은 상기 제1적분수단의 작동시에 스위칭동작되는 제1미분수단과, 상기 제2적분수단의 작동시에 스위칭동작되는 제2미분수단을 포함하여 구성된 것을 특징으로 하는 영상신호의 윤곽보정회로.The method of claim 1, wherein the differentiating means comprises a first differentiating means for switching operation when the first integrating means is operated, and a second differentiating means for switching operation during the operation of the second integrating means. A contour correction circuit for a video signal.
KR1019950038266A 1995-10-30 1995-10-30 Contour compensation circuit of image signal KR0183134B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950038266A KR0183134B1 (en) 1995-10-30 1995-10-30 Contour compensation circuit of image signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950038266A KR0183134B1 (en) 1995-10-30 1995-10-30 Contour compensation circuit of image signal

Publications (2)

Publication Number Publication Date
KR970025207A KR970025207A (en) 1997-05-30
KR0183134B1 true KR0183134B1 (en) 1999-05-01

Family

ID=19432033

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950038266A KR0183134B1 (en) 1995-10-30 1995-10-30 Contour compensation circuit of image signal

Country Status (1)

Country Link
KR (1) KR0183134B1 (en)

Also Published As

Publication number Publication date
KR970025207A (en) 1997-05-30

Similar Documents

Publication Publication Date Title
CN1036234C (en) Beam current limiting arrangement for a television system with picture-in-picture provisions
US3780215A (en) Circuit for compensating sharpness of picture in color television receiver
US5083198A (en) Nonlinear RGB video signal processing
US3959689A (en) Twisting distortion correcting circuitry
KR0183134B1 (en) Contour compensation circuit of image signal
AU648276B2 (en) Nonlinear RGB video signal processing
CA2065675C (en) Television receiver with partially by-passed non-linear luminance signal processor
CA1250947A (en) Television receiver with auxiliary video input
US3931637A (en) Dual channel automatic picture sharpness control
US4484216A (en) Method and circuit for dynamic cross color suppression in color television set
KR100338232B1 (en) Kinescope drive with gamma correction
FI67979B (en) BEHANDLINGSSTEG FOER EN VIDEOSIGNAL
US3600514A (en) Solid-state luminance channel for color television receiver
KR960008675Y1 (en) Circuit for changing the color signal bpf frequency
KR100339060B1 (en) Kinescope Drive with Gamma Correction
GB2145604A (en) Frequency selective video signal compression
JPS6219115B2 (en)
JPS5852389B2 (en) Gazousurd Sajidou Seigiyosouchi
JP3434329B2 (en) Color imaging device
SU1297258A1 (en) Device for suppressing flicker of horizontal colour boundaries of television pictures
JPS6322776Y2 (en)
JPS61136385A (en) Profile correcting device
JPH01309593A (en) Video signal circuit
JPH04326890A (en) Television receiver
JP2001292334A (en) Display of video signal with means of line scanning

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011128

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee