KR0175800B1 - 전송망의 표시장치 및 그 제어방법 - Google Patents

전송망의 표시장치 및 그 제어방법 Download PDF

Info

Publication number
KR0175800B1
KR0175800B1 KR1019950026095A KR19950026095A KR0175800B1 KR 0175800 B1 KR0175800 B1 KR 0175800B1 KR 1019950026095 A KR1019950026095 A KR 1019950026095A KR 19950026095 A KR19950026095 A KR 19950026095A KR 0175800 B1 KR0175800 B1 KR 0175800B1
Authority
KR
South Korea
Prior art keywords
receiving
screen
serial data
serial
display unit
Prior art date
Application number
KR1019950026095A
Other languages
English (en)
Other versions
KR970012114A (ko
Inventor
김영민
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950026095A priority Critical patent/KR0175800B1/ko
Publication of KR970012114A publication Critical patent/KR970012114A/ko
Application granted granted Critical
Publication of KR0175800B1 publication Critical patent/KR0175800B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/328Computer systems status display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • Small-Scale Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

본 발명은 전송망에 관한 것으로서, 특히 전송망의 버스상에서 전송되는 데이타를 수신하여 현재 망의 상태를 화면에 디스플레이시킴으로써, 현재 전송망의 상태를 유저가 용이하게 감지할 수 있는 전송망의 표시장치에 관한 것이다. 이와같은 본 발명은 콤퓨터(A)및 보조장치(B)(C)(D)가 버스(BUS)에 의해 링의 형태로 연결되고, 그 버스(BUS)의 소정위치에 데이타의 전송상태를 화면에 디스플레이시키는 표시장치(1)가 연결되어 있다.

Description

전송망의 표시장치및 그 제어방법
제1도는 일반적인 전송망의 구조를 보인 도면.
제2도는 일반적인 전송망의 버스를 통해 전송되는 데이타의 형태를 보인 도면.
제3도 내지 제4도는 본 발명에 따른 전송망의 표시장치의 구성을 보인 도면.
제5도는 본 발명에 따른 전송망의 표시방법을 보인 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : 표시장치 11 : 수신부
12 : 마이크로프로세서 13 : 온스크린 디스플레이부
14 : 표시부 S1-S7 : 제1스텝및 제7스텝
본 발명은 콤퓨터와 보조장치간의 데이타의 전송이 가능한 전송망에 관한 것으로서, 특히 전송망의 버스상에서 전송되는 데이타를 수신하여 현재 전송망의 상태를 화면에 디스플레이시킴으로써, 현재 전송망의 상태를 유저가 용이하게 알 수 있는 전송망의 표시자치및 그 제어방법에 관한 것이다.
일반적인 전송망은 컴퓨터에 연결되어 있는 마우스등의 보조장치들을 연결하는 망으로서, 최근에는 많이 사용되고 있다.
상기와 같은 콤퓨터(A)와 보조장치(B)(C)(D)는 제1도에 도시된 바와 같이, 링의 구조로 연결되어 있으며, 그리고, 그 콤퓨터(A)및 보조장치(B)(C)(D)들 간에는 버스(BUS)를 통해 데이타가 전송되도록 되어 있다.
그 때, 버스(BUS)를 통해 전송되는 데이타는 전송되는 필요한 장비를 최소로 줄이기 위하여 직렬(Serial)로 전송되며, 또한 전송되는 데이타의 형태는 제2도에 도시된 바와 같이, 시리얼 클럭(SCL)과 시리얼 데이타(SDA)로 전송된다.
그리고 상기 콤퓨터(A)에서 보조장치(B)로 전송될 때는 시리얼 클럭(SCL)가 고전위 상태로 전송되고 동시에 시리얼 데이타(SDA)가 저전위 상태로 전송이 되면, 보조장치(B)에서는 시리얼 (SDA)를 수신할 준비단계에 있게 된다.
상기와 같은 일반적인 망에는 현재 전송망의 상태를 사용자가 알수 없으므로, 계속해서 전송망의 상태를 감지하여야 하는 문제점이 발생하게 된다.
본 발명은 상기와 같은 문제점을 해소하기 위하여 현재 망의 전송중 이 신호를 감지한 후 온스크린 디스플레이를 이용하여 망의 상태를 화면에 디스플레이시킴으로써, 데이타의 전송을 용이하게 감지할 수 있는 전송망의 표시장치및 그 제어방법을 제공하는데 본 발명의 목적이 있는 것이다.
이와같은 목적을 실현하기 위한 본 발명은 콤퓨터와 보조장치가 링의 형태로 버스로 연결되어 있는 전송망에 있어서, 상기 버스의 소정위치에 설치하여 데이타의 전송상태를 화면에 디스플레이시키는 표시장치를 포함하여서 된 것이다.
이하 첨부된 도면에 의거 상세하게 설명하면 다음과 같다.
제3도내지 제5도는 본 발명에 다른 전송망의 표시장치의 구성을 보인 도면으로서, 이에 도시된 바와 같이, 다수개의 콤퓨터(A)및 보조장치(B)(C)(D)가 버스(BUS)에 의해 링에 형태로 연결되고, 그 버스(BUS)의 소정 위치에 데이타의 전송상태를 화면에 디스플레이시키는 표시장치(1)가 연결되어 있다.
여기서, 상기 표시장치(1)는 제4도에 도시된 바와 같이, 입력되는 시리얼 클럭(SCL)및 시리얼 데이타(SDA)를 수신하여 그 수신된 신호의 임피던스를 상승시키는 수신부(11)와, 수신부(11)의 출력신호를 받아 처리한 후 제어신호를 출력하는 마이크로 프로세서(12)와, 마이크로 프로세서(12)의 제어신호를 받아 현재의 망의 상태를 온스크린 디스플레이신호로 발생하는 온스크린 디스플레이부(13)와, 온스크린 디스플레이부913)의 출력신호를 화면으로 디스플레이시키는 표시부(14)로 구비되어 있다.
여기서, 상기 수신부(11)는 입력되는 시리얼 클럭(SCL)및 시리얼 데이타(SDA)에 의해 스위칭하는 트랜지스터(Q1)(Q2)와, 트랜지스터(Q1)(Q2)의 출력신호의 임피던스를 상승시키는 저항(R1)-(R4)로 구성된다.
또한, 상기와 같은 표시장치(1)를 제어하기 위한 제어신호가 발생되는 과정은 제5도에 도시된 바와 같이, 제1스템(S1)내지 제 7스템(S7)순으로 이루어진다.
이와같이 이루어진 본 발명에 따른 전송망의 표시장치에 있어서, 버스(BUS)로 전송중인 시리얼 클럭(SCL)및 시리얼 데이타(SDA)는 수신부(11)에 인가되어 그 시리얼 클럭(SCL)및 시리얼 데이타(SDA)를 감지하게 된다.
즉, 상기 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태로 입력되면, 수신부(11)의 트랜지스터(Q1)는 턴온상태로 스위칭하게 되나 트랜지스터(Q2)는 턴오프상태로 스위칭하게 된다.
그때 상기 트랜지스터(Q1)의 출력신호는 저항(R1)(R2)에 의애 높아진 임피던스에 따라 증폭된 후 마이크로프로세서(12)에 인가하고, 동시에 트랜지스터(Q2)의 출력신호는 저항(R3)(R4)에 의해 놓아진 임피던스에 따라 증폭된 후 마이크로 프로세서(12)에 인가하게 된다.
상기 마이크로 프로세서(12)는 수신부(11)의 트랜지스터(Q1)의 출력신호가 고전위 상태로 입력되고, 트랜지스터(Q2)의 출력신호가 저전위 상태로 출력되면, 고구전위 상태의 제어신호를 온스크린 디스플레이부(13)에 인가되어 온스크린 디스플레이부(13)는 준비단계에 있게 된다.
그 후 마이크로 프로세서(12)에 입력되는 트랜지스터(Q1)(Q2)의 출력신호는 전송하고자 하는 데이타로서, 온스크린 디스플레이부(13)에 인가되어 온스크린 디스플레이신호로 변환되고, 그 변환된 온스크린 디스플레이신호는 표시부(14)를 통해 화면에 디스플레이된다.
상기와 같은 표시과정을 제5도를 참조하여 다시 설명하면, 우선 마이크로 프로세서(12)가 제1스템(S1)에 의해 초기화된 후 제2스텝(S2)에 의해 입력되는 시리얼 클럭(SCL )및 시리얼 데이타(SDA)가 수신하게 된다.
그때, 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태및 저전위 상태인지가 제3스텝(S3)에 의해 감지되고, 그 감지된 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태이면, 제4스텝(S4)에 의해 입력되는 시리얼 데이타(SDA)를 수신하게 된다.
그러나, 그 감지된 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태가 아니면, 제5스텝(S5)에 의해 대기하는 메시지가 발생하게 된다.
그리고, 상기 제4스텝(S4)및 제5스텝(S5)를 통해 수신된 시리얼 데이터(SDA)및 대기 메시지는 제6스텝(S6)에 의해 온스크린 디스플레이신호로 변환되고, 그 변환된 온스크린 디스플레이신호는 제7스텝(S7)에 의해 표시부(14)에 디스플레이된다.
이상에서 설명한 바와 같이, 본 발명에 따른 전송망의 표시장치및 그 제어방법은 전송중이 신호를 감지한 후 온스크린 디스플레이를 이용하여 망의 상태를 화면에 디스플레이시킴으로써, 데이타의 전송을 용이하게 감지할 수 있는 효과가 있다.

Claims (2)

  1. 컴퓨터(A)및 보조장치(B)(C)(D)간 데이터의 전송상태를 화면에 표시하는 표시장치(1)에 있어서, 상기 표시장치(1)는 입력되는 데이타의 시리얼 클럭(SCL)및 시리얼 데이타( SDA)를 수신하여 그 수신된 신호의 임피던스를 상승시켜 증폭시키는 수신부(11) ; 상기 수신부(11)의 출력신호를 받아 처리한 후 제어신호를 출력하는 마이크로 프로세서(12) ; 상기 마이크로 프로세서(12)의 제어신호를 받아 현재의 망의 상태를 온스크린 디스플레이신호로 발생하는 온스크린 디스플레이부(13)와 ; 상기 온스크린 디스플레이부(13)의 출력신호를 화명으로 디스플레이시키는 표시부(14)로 구비됨을 특징으로 하는 전송망의 표시장치.
  2. 수신부(11), 마이크로프로세서(12), 온스크린 디스플레이부913)및 표시부(14)로 구성하여 버스(BUS)를 통해 전송되는 데이타를 화면으로 디스플레이시키는 전송망의 표시장치에 있어서, 상기 마이크로 프로세서(12)를 초기화 시키는 제1스텝(S1) ; 입력되는 시리얼 클럭(SCL) 및 시리얼 데이타(SDA)를 수신하는 제2스텝(S2) ; 상기 시리얼 클럭(SCL) 및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태인지를 감지하는 제3스텝(S3) ; 상기 제3스텝(S3)에 의해 감지된 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태이면, 입력되는 시리얼 데이타(SDA)를 수신하는 제4스텝(S4) ; 상기 제3스텝(S3)에서 감지된 시리얼 클럭(SCL) 및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태가 아니면, 대기메세지 발생시키는 제5스텝(S5) ; 상기 제4스텝(S4) 및 제5스텝(S5)를 통해 수신된 시리얼 데이타(SDA)및 대기 메시지를 온스크린 디스플레이신호로 변환시키는 제6스텝(S6) ; 상기 제6스텝(S6)의 변환된 온스크린 디스플레이신호를 표시부(14)에 디스플레이시키는 제7스텝(S7)순으로 이루어짐을 특징으로 하는 전송망의 표시방법.
KR1019950026095A 1995-08-23 1995-08-23 전송망의 표시장치 및 그 제어방법 KR0175800B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950026095A KR0175800B1 (ko) 1995-08-23 1995-08-23 전송망의 표시장치 및 그 제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950026095A KR0175800B1 (ko) 1995-08-23 1995-08-23 전송망의 표시장치 및 그 제어방법

Publications (2)

Publication Number Publication Date
KR970012114A KR970012114A (ko) 1997-03-29
KR0175800B1 true KR0175800B1 (ko) 1999-05-15

Family

ID=19424196

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950026095A KR0175800B1 (ko) 1995-08-23 1995-08-23 전송망의 표시장치 및 그 제어방법

Country Status (1)

Country Link
KR (1) KR0175800B1 (ko)

Also Published As

Publication number Publication date
KR970012114A (ko) 1997-03-29

Similar Documents

Publication Publication Date Title
US6577303B2 (en) Apparatus and method for detecting DVI connectors of a digital video display device
JP4205120B2 (ja) 液晶表示装置及びその駆動方法
US6587101B2 (en) Power-saving circuit and method for a digital video display device
JP2000089930A (ja) コンピュ―タシステム及びビデオアダプタ
ATE178178T1 (de) Steuerungschaltung für stromversorgung eines kathodenstrahlröhrenanzeigegeräts und entsprechendes verfahren
US20100097357A1 (en) Computer and method for controlling external display device
KR20020013117A (ko) 액정 표시 장치에 있어서 영상 신호의 자기 진단 장치
US8427392B2 (en) Circuit for detecting an external display device adapted to notebook computer and detecting method thereof
EP0545828A3 (en) Power source control apparatus for display unit
KR0175800B1 (ko) 전송망의 표시장치 및 그 제어방법
KR100763947B1 (ko) 전자기기 및 그 제어방법
US9736396B2 (en) Signal input switching circuit, method of controlling signal input switching circuit, and display device
US7721124B2 (en) System and method for signaling a first device from a second device
US7414606B1 (en) Method and apparatus for detecting a flat panel display monitor
KR20010061329A (ko) 터치신호의 에러 검출장치 및 방법
US20030107482A1 (en) Computer system having network connector and method of checking connection state of network cable therefor
CN215933159U (zh) 调控电路、时序控制芯片和显示装置
JP2845000B2 (ja) 双方向性信号線の信号送受信回路
KR100386773B1 (ko) 디스플레이 장치, 컴퓨터 및 컴퓨터 시스템
JPH10256488A (ja) 動作モード設定回路
KR100268480B1 (ko) 포맷컨버터 모듈을 갖는 영상표시기기
JP2972808B2 (ja) 表示装置用制御回路
KR100512739B1 (ko) 컴퓨터시스템 및 그 제어방법
KR20000003153A (ko) 액정표시장치의 모듈제어장치
KR19990032800A (ko) 모니터에 있어서 시험 패턴 발생회로 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee