KR0174467B1 - Simple screen mixing circuit of vcr - Google Patents

Simple screen mixing circuit of vcr Download PDF

Info

Publication number
KR0174467B1
KR0174467B1 KR1019950037527A KR19950037527A KR0174467B1 KR 0174467 B1 KR0174467 B1 KR 0174467B1 KR 1019950037527 A KR1019950037527 A KR 1019950037527A KR 19950037527 A KR19950037527 A KR 19950037527A KR 0174467 B1 KR0174467 B1 KR 0174467B1
Authority
KR
South Korea
Prior art keywords
signal
video
synchronization
tuner
head
Prior art date
Application number
KR1019950037527A
Other languages
Korean (ko)
Other versions
KR970023283A (en
Inventor
박정호
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950037527A priority Critical patent/KR0174467B1/en
Publication of KR970023283A publication Critical patent/KR970023283A/en
Application granted granted Critical
Publication of KR0174467B1 publication Critical patent/KR0174467B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 비데오 카세트 레코더의 헤드로부터 독출되는 영상 신호 및 텔레비젼 튜너(2)에 수신되는 영상 신호를 분할하여 동시에 디스플레이하는 비데오 카세트 레코더에 관한 것으로서, 속도 제어 신호에 따른 속도로 회전하는 캡스터 모터에 의하여 주행하는 비데오 테이프에 기록된 영상 신호를 상기 자기 헤드로 검출하여 출력하는 데크(1)와; 헤드에 의하여 검출된 영상 신호로부터 수직 및 수평 동기 신호를 검출하는 제 1 동기 분리부(3)와; 튜너(2)에 수신된 영상 신호로부터 수직 및 수평 동기 신호를 검출하는 제2동기 분리부(5)와; 헤드에 검출된 영상 신호를 재생 처리하여 출력하는 제1신호 처리부(7)와; 튜너(2)에 수신된 신호를 재생 처리하여 출력하는 제2신호 처리부(9)와; 제2동기 분리부(5)의 수직 동기 신호에 동기되어 데크(1)의 헤드에 자기 테이프의 영상 신호의 수직 동기 신호가 독출되도록 회전 제어속도를 출력하며, 제1 및 제2동기 분리부(3,5)의 수평 동기 신호들을 계수하여 1필드의 반에 해당하는 개수가 계수될 때에 스위칭 신호를 출력하는 마이컴(11)과; 마이컴(11)의 스위칭 신호에 따라 스위칭되어 제1 및 제2 신호 처리부(7,9)의 영상 신호를 선택적으로 출력하는 스위칭부(13)를 구비한다. 즉, 본 발명은 데크(1)의 영상 신호 및 튜너(2)의 영상 신호를 각각 1/2필드로 구분하여 모니터에 디스플레이하므로써 데크(1) 및 튜너(2)의 영상 신호를 동시에 시청할 수 있다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video cassette recorder for dividing and simultaneously displaying a video signal read out from a head of a video cassette recorder and a video signal received by a television tuner (2), and comprising a capster motor rotating at a speed according to a speed control signal. A deck (1) for detecting and outputting an image signal recorded on a video tape traveling by the magnetic head; A first sync separator (3) for detecting vertical and horizontal sync signals from the video signal detected by the head; A second synchronization separator 5 for detecting vertical and horizontal synchronization signals from the image signal received by the tuner 2; A first signal processor 7 for reproducing and outputting the video signal detected by the head; A second signal processor 9 for reproducing and outputting the signal received by the tuner 2; The rotation control speed is output so that the vertical synchronization signal of the video signal of the magnetic tape is read out to the head of the deck 1 in synchronization with the vertical synchronization signal of the second synchronization separator 5, and the first and second synchronization separators ( A microcomputer 11 for counting the horizontal synchronization signals of 3 and 5 and outputting a switching signal when the number corresponding to half of one field is counted; A switching unit 13 is switched according to the switching signal of the microcomputer 11 to selectively output the video signals of the first and second signal processing units 7 and 9. That is, according to the present invention, the video signals of the deck 1 and the tuner 2 are divided into 1/2 fields and displayed on the monitor so that the video signals of the deck 1 and the tuner 2 can be simultaneously viewed. .

Description

비데오 카세트 레코더의 간이 화면 합성 회로Simple Screen Synthesis Circuit of Video Cassette Recorder

제1도는 본 발명에 따른 비데오 카세트 레코더의 간이 화면 합성 회로의 개략 블럭도.1 is a schematic block diagram of a simple screen synthesizing circuit of a video cassette recorder according to the present invention;

제2도는 본 발명에 따른 비데오 카세트 레코더의 간이 화면 합성 회로에 의한 화면 상태를 도시한 도면.2 is a diagram showing a screen state by a simple screen synthesizing circuit of a video cassette recorder according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 데크 2 : 튜너1: deck 2: tuner

3,5 : 동기 분리부 7,9 : 신호 처리부3,5: synchronization separation unit 7,9: signal processing unit

11 : 마이컴 13 : 스위칭부11: microcomputer 13: switching unit

15 : 모니터15: monitor

본 발명은 비데오 카세트 레코더에 관한 것으로서, 더욱 상세하게는 자기 테이프의 영상 신호 및 방송 신호를 동시에 분할하여 하나의 모니터로 디스플레이할 수 있게 한 비데오 카세트 레코더의 간이 화면 합성 회로에 관한 것이다.The present invention relates to a video cassette recorder, and more particularly, to a simple screen synthesizing circuit of a video cassette recorder capable of simultaneously dividing a video signal and a broadcast signal of a magnetic tape and displaying the same on a single monitor.

전자 기술의 발전에 따라 하나의 모니터를 이용하여 두가지 화면을 동시에 디스플레이할 수 있는 PiP(Picture in Picture)기술이 개발 및 사용되고 있다.BACKGROUND With the development of electronic technology, PiP (Picture in Picture) technology, which can display two screens simultaneously using a single monitor, has been developed and used.

PiP 기술은 친(親)화면내에 작은 자(子)화면을 삽입하는 기술이다. 이러한 기술을 디지털 메모리 기술을 사용하여 구현되는 것으로서 친화면(예컨데 텔레비젼의 채널 7 또는 VCR의 재생화면)에 자화면(예컨데 텔레비젼의 채널 9)를 삽입하므로써, 채널 7(또는 VCR의 재생 화면) 및 채널 9의 화면을 동시에 시청할 수 있게 한 것이다.PiP technology is a technique of inserting a small child screen into a parent screen. This technique is implemented using digital memory technology, and by inserting a sub picture (e.g., a channel 9 of a television) into a parent picture (e.g., a television 7 or a VCR), a channel 7 (or a playback picture of a VCR) and You can watch channel 9's screen at the same time.

이러한 PiP 기술의 원리는 자화면에 대한 영상 신호를 샘플링 및 저장한 후에 친화면에 동기시켜 모니터에 친화면과 동시에 모니터에 주사하므로써 친화면과 동시에 디스플레이될 수 있다는 것이다.The principle of this PiP technology is that the video signal for the sub picture can be sampled and stored, and then displayed at the same time as the parent picture by scanning on the monitor at the same time.

그러나, 종래의 PiP 기술은 상술한 바와 같이 디지털 메모리등을 사용하여야 하므로 제작 경비가 과도하여 고급 기중에 한하여 채용 가능하며, 일반 보급형에 대하여는 보급이 불가능하다는 문제가 있었다.However, the conventional PiP technology requires a digital memory or the like as described above, so the production cost is excessive, it can be employed only in high-end aircraft, there is a problem that it can not be distributed to the general popular type.

본 발명은 이러한 문제를 해결하기 위하여 안출한 것으로서, 본 발명의 목적은 일반 아나로그 스위치를 이용하여 VCR의 영상 및 텔레비젼에 수신된 영상 신호를 친화면 및 자화면으로 동시에 디스플레이 할 수 있게 한 비데오 카세트 레코더의 간이 화면 합성 회로를 제공하는데 있다.SUMMARY OF THE INVENTION The present invention has been made to solve such a problem, and an object of the present invention is to provide a video cassette capable of simultaneously displaying an image signal received on a video and a television of a VCR on a parent screen and a sub screen using a general analog switch. It is to provide a simple screen synthesizing circuit of a recorder.

본 발명에 따른 비데오 카세트 레코더의 간이 화면 합성 회로는, 속도 제어 신호에 따른 속도로 회전하는 캡스터 모터네 의하여 주행하는 비데오 테이프에 기록된 영상 신호를 자기 헤드로 검출하여 출력하는 데크와, 텔레비젼 영상 신호를 수신하는 튜너와, 상기 헤드에 의하여 검출된 영상 신호로부터 수직 및 수평 동기 신호를 검출하는 제1동기 분리부와, 튜너에 수신된 영상 신호로부터 수직 및 수평 동기 신호를 검출하는 제2 동기 분리부와, 헤드에 검출된 영상 신호를 재생 처리하여 출력하는 제1신호 처리부와, 튜너에 수신된 신호를 재생 처리하여 출력하는 제2신호 처리부를 구비하는 비데오 카세트 레코더에 있어서, 제2 동기 분리부의 수직 동기 신호에 동기되어 데크의 헤드에 자기 테이프의 영상 신호의 수직 동기 신호가 독출되도록 회전 제어 속도를 출력하며, 상기 제1 및 제2 동기 분리부의 수평 동기 신호들을 계수하여 1필드의 반에 해당하는 개수가 계수될 때에 스위칭 신호를 출력하는 마이컴과; 마이컴의 스위칭 신호에 따라 스위칭 되어 제1 및 제2 신호 처리부의 영상신호를 선택적으로 출력하는 스위칭부를 더 구비한다.A simple screen synthesizing circuit of a video cassette recorder according to the present invention includes a deck for detecting and outputting a video signal recorded on a video tape driven by a capster motor that rotates at a speed according to a speed control signal with a magnetic head, and a TV video. A tuner for receiving a signal, a first synchronous separator for detecting vertical and horizontal synchronizing signals from an image signal detected by the head, and a second synchronous separation for detecting vertical and horizontal synchronizing signals from an image signal received by the tuner; A video cassette recorder comprising: a first signal processing unit for reproducing and outputting a video signal detected by a head; and a second signal processing unit for reproducing and outputting a signal received by a tuner. Rotating agent so that the vertical synchronization signal of the video signal of the magnetic tape is read out to the head of the deck in synchronization with the vertical synchronization signal. And output speed, and the microcomputer to the first and second coefficient to the sync separation section horizontal synchronization signal outputs a switching signal when the number of the coefficients corresponding to a half of one field; The electronic device may further include a switching unit configured to switch according to the switching signal of the microcomputer to selectively output image signals of the first and second signal processing units.

이하, 본 발명의 일 실시예를 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 발명에 따른 비데오 카세트 레코더의 간이 화면 합성 회로의 블럭도로서, 도시된 바와 같이 데크(1), 튜너(2), 동기 분리부(3,5), 신호 처리부(7,9), 마이컴(11) 및 스위칭부(13)와 모니터(15)로 구성되어 있다.1 is a block diagram of a simple screen synthesizing circuit of a video cassette recorder according to the present invention, wherein the deck 1, the tuner 2, the sync separators 3, 5, and the signal processor 7, 9 are shown in FIG. And a microcomputer 11, a switching unit 13, and a monitor 15.

이러한 구성에서 데크(1)는 자기 테이프에 기록된 신호들을 독취하는 VCR의 기계적 메카니즘을 의미하는 것으로서, 자기 테이프의 영상 신호를 독취하기 위한 비데오 헤드 및 자기 테이프를 주행시키기 위한 캡스턴 모터등을 구비한다. 여기서, 본 발명의 캡스턴 모터는 후술하는 마이컴(11)의 회전 제어 신호에 대응하여 그 회전 속도가 변경되며, 이에 따라 테이프의 주행 속도 역시 변경되도록 구성되어 있다.The deck 1 in this configuration means a mechanical mechanism of the VCR that reads the signals recorded on the magnetic tape, and includes a video head for reading an image signal of the magnetic tape, a capstan motor for driving the magnetic tape, and the like. . Here, the capstan motor of the present invention is configured to change its rotational speed in response to the rotation control signal of the microcomputer 11, which will be described later, so that the running speed of the tape is also changed.

데크(1)의 헤드에서 독출된 영상 신호른 동기 분리부(3) 및 신호 처리부(7)에 인가되며, 동기 분리부(3)는 영상 신호에 포함되어 있는 수직 및 수평 동기 신호를 검출하여 마이컴(11)에 인가하게 구성되며, 신호 처리부(7)는 입력 영상 신호를 재생처리하여 출력한다.The image signal read out from the head of the deck 1 is applied to the sync separator 3 and the signal processor 7, and the sync separator 3 detects the vertical and horizontal sync signals included in the video signal to obtain a microcomputer. And the signal processor 7 reproduces and outputs the input video signal.

한편, 튜너(2)는 마이컴(11)의 제어에 따른 소정 채널의 영상 신호를 수신하여 동기 분리부(5) 및 신호 처리부(9)에 인가하며, 동기 분리부(5)는 튜너(2)의 영상 신호에 포함되어 있는 수직 및 수평 동기 신호를 검출하여 마이컴(11)에 인가하며, 신호 처리부(9)는 튜너(2)로부터 입력되는 영상신호를 처리하여 출력하게 구성되어 있다.Meanwhile, the tuner 2 receives an image signal of a predetermined channel under the control of the microcomputer 11 and applies it to the sync separator 5 and the signal processor 9, and the sync separator 5 is a tuner 2. The vertical and horizontal synchronizing signals included in the video signal are detected and applied to the microcomputer 11, and the signal processing unit 9 is configured to process and output the video signal input from the tuner 2.

마이컴(11)은 상술한 동기 분리부(3,5)로부터 인가되는 수직 동기 신호를 입력하며, 동기 분리부(5)의 수직 동기 신호에 동기되어 자기 테이프에 기록된 영상신호의 동기 신호가 검출되도록 데크(1)의 캡스턴 모터에 회전 제어 신호를 출력한다. 즉, 마이컴(11)은 캡스턴의 회전 속도를 제어하여 테이프의 주행 속도를 조절하므로서, 튜너(2)에 수신되는 영상 신호의 동기 신호에 동기되어 자기 테이프의 동기 신호가 검출되도록 하는 것이다.The microcomputer 11 inputs the vertical synchronizing signal applied from the synchronizing separators 3 and 5 described above, and detects the synchronizing signal of the video signal recorded on the magnetic tape in synchronization with the vertical synchronizing signal of the synchronizing separator 5. The rotation control signal is output to the capstan motor of the deck 1 as much as possible. That is, the microcomputer 11 controls the rotational speed of the capstan to adjust the running speed of the tape so that the synchronization signal of the magnetic tape is detected in synchronization with the synchronization signal of the video signal received by the tuner 2.

그리고, 마이컴(11)은 상술한 동기 분리부(3,5)의 수평 동기 신호를 계수하여 1 필드를 이루는 수평 동기 신호의 1/2이 계수될 때마다 스위칭 신호를 출력한다. 이때, 스위칭부(13)는 상술한 신호 처리부(7,9)에 각각 연결되어 있으며, 스위칭 신호가 인가될 때마다 스위칭되어 신호 처리부(7,9)의 영상 신호를 선택적으로 모니터(15)에 인가한다. 따라서, 모니터(15)에 디스플레이되는 영상 신호를 선택적으로 모니터(15)에 인가한다. 따라서, 모니터(15)에 디스플레이되는 영상 신호는 데크(1)에서 검출되는 영상 신호가 1/2 필드를 형성하고, 나머지 1/2 필드는 튜너(2)에 수신되는 영상 신호로 형성된다.The microcomputer 11 counts the horizontal synchronization signals of the above-described synchronization separation units 3 and 5 and outputs a switching signal whenever 1/2 of the horizontal synchronization signals forming one field are counted. In this case, the switching unit 13 is connected to the above-described signal processing units 7 and 9, respectively, and is switched every time a switching signal is applied to selectively monitor the image signal of the signal processing units 7 and 9 to the monitor 15. Is authorized. Therefore, an image signal displayed on the monitor 15 is selectively applied to the monitor 15. Accordingly, the video signal displayed on the monitor 15 is formed by the video signal detected by the deck 1 forms a half field, and the other half field is formed by the video signal received by the tuner 2.

이러한 예를 제2도에 도시하였다. 제2도의 (가)는 데크(1)에 의하여 검출된 영상 신호이며, 제2도의 (나)는 튜너(2)에 수신된 영상 신호이다. 이러한 영상 신호들은 스위칭부(13)의 스위칭에 의하여 제2도의 (다)와 같은 상태로 모니터(115)에 디스플레이될 것이다.This example is shown in FIG. FIG. 2A is an image signal detected by the deck 1, and FIG. 2B is an image signal received by the tuner 2. As shown in FIG. These image signals will be displayed on the monitor 115 by the switching of the switching unit 13 in the state as shown in FIG.

상술한 설명으로부터 알수 있는 바와 같이 데크의 영상 신호 및 튜너의 영상 신호는 각각 1/2필드씩으로 구분되어 모니터에 디스플레이되므로 1필드에 해당하는 영상 신호 전체를 디스플레이할 수 없게되어 완벽한 영상 신호를 시청은 불가능하다. 그러나, 1/2 필드의 내용으로 영상 신호의 대략적인 내용 파악이 가능하므로 두 개의 영상 신호를 동시에 시청하는 것과 동일한 효과를 얻을 수 있으며, 별도의 디지탈 메모리를 사용할 필요가 없게 되어 경제적 효과가 크다는 이점이 있다.As can be seen from the above description, since the video signal of the deck and the video signal of the tuner are divided into 1/2 fields and displayed on the monitor, the entire video signal corresponding to one field cannot be displayed. impossible. However, it is possible to grasp the approximate content of the video signal with the content of the 1/2 field, thereby obtaining the same effect as watching two video signals at the same time, and the economic effect is large because there is no need to use a separate digital memory. There is this.

Claims (1)

속도 제어 신호에 따른 속도로 회전하는 캡스터 모터에 의하여 주행하는 비데오 테이프에 기록된 영상 신호를 자기 헤드로 검출하여 출력하는 데크(1)와, 텔레비젼 영상 신호를 수신하는 튜너(2)와, 상기 헤드에 의하여 검출된 영상신호로부터 수직 및 수평 동기 신호를 검출하는 제1동기 분리부(3)와, 상기 튜너(2)에 수신 된 영상 신호로부터 수직 및 수평 동기 신호를 검출하는 제2 동기 분리부(5)와, 헤드에 검출된 영상 신호를 재생 처리하여 출력하는 제1신호 처리부(7)와, 튜너(2)에 수신된 신호를 재생 처리하여 출력하는 제2신호 처리부(9)를 구비하는 비데오 카세트 레코더에 있어서, 상기 제2동기 분리부(5)의 수직 동기 신호에 동기되어 상기 데크(1)의 헤드에 자기 테이프의 영상 신호의 수직 동기 신호가 독출되도록 상기 회전 제어 속도를 출력하며, 상기 제1 및 제2 동기 분리부(3,5)의 수평 동기 신호들을 계수하여 1필드의 절반에 해당하는 개수가 계수될 때에 스위칭 신호를 출력하는 마이컴(11)과; 상기 마이컴(11)의 스위칭 신호에 따라 스위칭 되어 상기 제1 및 제2 신호 처리부(7,9)의 영상 신호를 선택적으로 출력하는 스위칭부(13)를 더 구비하는 것을 특징으로 하는 비데오 카세트 레코더의 간이 화면 합성 회로.A deck 1 for detecting and outputting a video signal recorded on a video tape driven by a capster motor rotating at a speed according to a speed control signal with a magnetic head, a tuner 2 for receiving a television video signal, and A first synchronization separator 3 for detecting vertical and horizontal synchronization signals from an image signal detected by the head, and a second synchronization separator for detecting vertical and horizontal synchronization signals from an image signal received by the tuner 2; (5), a first signal processor (7) for reproducing and outputting the video signal detected by the head, and a second signal processor (9) for reproducing and outputting the signal received by the tuner (2). In the video cassette recorder, the rotation control speed is output so that the vertical synchronization signal of the video signal of the magnetic tape is read out to the head of the deck 1 in synchronization with the vertical synchronization signal of the second synchronization separator 5.Group the first and second synchronous separation unit microcomputer 11 counts the horizontal synchronization signals (3,5) for outputting a switching signal when the count corresponding to half of one field to be rank; And a switching unit 13 which is switched according to the switching signal of the microcomputer 11 and selectively outputs the video signals of the first and second signal processing units 7 and 9. Simple screen synthesis circuit.
KR1019950037527A 1995-10-27 1995-10-27 Simple screen mixing circuit of vcr KR0174467B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950037527A KR0174467B1 (en) 1995-10-27 1995-10-27 Simple screen mixing circuit of vcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950037527A KR0174467B1 (en) 1995-10-27 1995-10-27 Simple screen mixing circuit of vcr

Publications (2)

Publication Number Publication Date
KR970023283A KR970023283A (en) 1997-05-30
KR0174467B1 true KR0174467B1 (en) 1999-04-15

Family

ID=19431543

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950037527A KR0174467B1 (en) 1995-10-27 1995-10-27 Simple screen mixing circuit of vcr

Country Status (1)

Country Link
KR (1) KR0174467B1 (en)

Also Published As

Publication number Publication date
KR970023283A (en) 1997-05-30

Similar Documents

Publication Publication Date Title
KR910003279B1 (en) Television channel selection apparatus employing multi-picture display
JPH04233877A (en) Picture-in-picture system
KR19980034812A (en) Video Television (TVCR) system and method for controlling playback operation according to PIP function setting
KR0174467B1 (en) Simple screen mixing circuit of vcr
EP0631437B1 (en) System for recording teletext data
EP1801809B1 (en) Additional images recording synchronisation while reproducing main image e.g. for Picture in Picture PiP.
JP4472098B2 (en) Synchronization signal processing circuit and display device
JPH0314272B2 (en)
JPS61258578A (en) Television receiver
KR0131980B1 (en) Method and apparatus for displaying double pip
KR950010391Y1 (en) Sound/ video signal mode converting circuit of specific address in tv
KR100670480B1 (en) Apparatus for saving image in digital TV
KR100188143B1 (en) System for recording/reproducing image signals
JP2834732B2 (en) Video memory control circuit
JP4145064B2 (en) Recording equipment
KR100199199B1 (en) Apparatus & method for displaying image by using picture-in-picture in the vcr/cd
KR0180268B1 (en) Apparatus for controlling the operation of a video
KR100690599B1 (en) Digital television capable of speed change reproduction
JP2760546B2 (en) Image display device
KR100223176B1 (en) Method for controlling vcr replaying according to pip on/off for video-television
JP2578861B2 (en) Video signal switching circuit
KR100200608B1 (en) Double screen video tape recorder
KR100635014B1 (en) Digital broadcasting receiver processing a number of input stream
KR100192346B1 (en) Speed change device for a digital vcr
JP2538402B2 (en) Video tape recorder

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071101

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee