KR0172477B1 - Circuit for improving power switching noise of image displayer - Google Patents

Circuit for improving power switching noise of image displayer Download PDF

Info

Publication number
KR0172477B1
KR0172477B1 KR1019950039846A KR19950039846A KR0172477B1 KR 0172477 B1 KR0172477 B1 KR 0172477B1 KR 1019950039846 A KR1019950039846 A KR 1019950039846A KR 19950039846 A KR19950039846 A KR 19950039846A KR 0172477 B1 KR0172477 B1 KR 0172477B1
Authority
KR
South Korea
Prior art keywords
signal
vertical
switching noise
power switching
switching
Prior art date
Application number
KR1019950039846A
Other languages
Korean (ko)
Other versions
KR970031826A (en
Inventor
이남수
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019950039846A priority Critical patent/KR0172477B1/en
Publication of KR970031826A publication Critical patent/KR970031826A/en
Application granted granted Critical
Publication of KR0172477B1 publication Critical patent/KR0172477B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • H04N5/213Circuitry for suppressing or minimising impulsive noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/083Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical and the horizontal blanking interval, e.g. MAC data signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 영상표시기기에 있어 전원 온/오프 스위칭시 발생되는 노이즈에 의해 디스플레이 화면에 발생되는 수직 스위칭 노이즈를 수평 플라이백 신호를 이용하여 개선시키고자한 영상표시기기의 전원 스위칭 노이즈 개선회로에 관한 것이다.The present invention relates to a power switching noise improvement circuit of an image display device which uses a horizontal flyback signal to improve vertical switching noise generated on a display screen due to noise generated during power on / off switching in an image display device. will be.

종래에는 수직 블랭킹신호(VBL)만을 이용하여 그리드단자(G1)에 인가하므로서, 백 라스터상에 수직귀선의 소거는 가능하지만, 전원 스위칭에 의해 발생되는 노이즈신호가 영상블랭킹 기간내에 실려서 디스플레이 화면에 수직 스위칭 노이즈가 수직 바(Bar)로 나타나 화면의 질을 떨어뜨리는 문제점이 발생하게 된다.Conventionally, the vertical blanking can be erased on the back raster by applying the vertical blanking signal VBL only to the grid terminal G1, but the noise signal generated by the power switching is loaded within the image blanking period and displayed on the display screen. Vertical switching noise appears as a vertical bar, causing a problem of degrading the screen quality.

본 발명에서는 상기에서와 같은 종래의 문제저을 해결하기 위하여 수직 블랭킹신호에 수평플라이백 신호를 합성하여 G1 그리드단자와 캐소드단자 사이의 전압차를 크게하도록 하므로서, 영상 블랭킹기간내에 실려있는 전원 스위칭 노이즈 신호를 디스플레이 화면에 나타내지 않도록 할 수 있도록 한 것이다.The present invention synthesizes a horizontal flyback signal to a vertical blanking signal to solve the conventional problem as described above to increase the voltage difference between the G1 grid terminal and the cathode terminal, so that the power switching noise signal carried in the image blanking period. Is not displayed on the display screen.

Description

영상표시기기의 전원 스위칭 노이즈 개서선회로Noise Switching Circuit for Power Supply Switching of Video Display Equipment

제1도는 종래 영상표시기기의 전원 스위칭 회로도.1 is a power supply switching circuit diagram of a conventional video display device.

제2도는 종래 영상표시기기의 전원 스위칭 회로에 있어서, 각 부 파형도.2 is a diagram of each sub waveform in a power supply switching circuit of a conventional video display device.

제3도는 본 발명 영상표시기기의 전원 스위칭 노이즈 개선회로도.3 is a circuit diagram illustrating power switching noise improvement of an image display device of the present invention.

제4도는 본 발명 영상표시기긱의 전원 스위칭 노이즈 개선회로에서, 각 부 파형도로서,4 is a diagram of each sub-waveform in the power switching noise improvement circuit of the video display device of the present invention.

(a)는 수직 블랭킹신호(VBL)를 보인 파형도.(a) is a waveform diagram showing a vertical blanking signal VBL.

(b)는 트랜지스터(Q1)의 베이스로 입력되는 신호를 보인 파형도.(b) is a waveform diagram showing a signal input to the base of the transistor Q1.

(c)는 트랜지스터(Q1)의 콜렉터단자로 부터 인출되는 신호를 보인 파형도.(c) is a waveform diagram showing a signal withdrawn from the collector terminal of transistor Q1.

(d)는 수직 블랭킹신호와 수평 플라이백신호(HF)로 부터 인출된 수평 플라이백 신호가 합성된 신호를 보인 파형도.(d) is a waveform diagram showing a combination of a vertical blanking signal and a horizontal flyback signal extracted from a horizontal flyback signal (HF).

(e)는 트랜지스터(Q3)의 이미터단자에서 출력되는 신호를 보인 파형도.(e) is a waveform diagram showing a signal output from the emitter terminal of the transistor Q3.

(f)는 입력되는 수평 플라이백신호(HF)를 보인 파형도.(f) is a waveform diagram showing an input horizontal flyback signal (HF).

(g)는 트랜지스터(Q2)의 베이스로 입력되는 신호를 보인 파형도.(g) is a waveform diagram showing a signal input to the base of transistor Q2.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

VBL : 수직 블랭킹 신호 HF : 수평 블랭킹신호VBL: Vertical Blanking Signal HF: Horizontal Blanking Signal

G1 : 그리드단자G1: Grid Terminal

본 발명은 영상표시기기에 있어 전원 온/오프 스위칭시 발생되는 노이즈에 의해 디스플레이 화면에 발생되는 수직 스위칭 노이즈를 수평 플라이백 신호를 이용하여 개선시키고자한 영상표시기기의 전원 스위칭 노이즈 개선회로에 관한 것이다.The present invention relates to a power switching noise improvement circuit of an image display device which uses a horizontal flyback signal to improve vertical switching noise generated on a display screen due to noise generated during power on / off switching in an image display device. will be.

도면 제1도에 도시된 종래 영상표시기기의 전원 스위칭회로에 있어, 입력되는 수직 블랭킹신호(VBL)는 저항(R11,R12)에 의해 분할되고, 분할 되어진 정극성의 수직 블랭킹신호(VBL)는 트랜지스터(Q11)에 의해 부극성신호로 변환되어 콘덴서(C12)를 통해 그리드 단자(G1)에 인가되도록 구성된다.In the power switching circuit of the conventional video display device shown in FIG. 1, the input vertical blanking signal VBL is divided by the resistors R11 and R12, and the divided vertical blanking signal VBL is a transistor. A negative signal is converted by Q11 to be applied to the grid terminal G1 through the capacitor C12.

상기에서 제2도의 (a)에 도시된 바와같은 수직 블랭킹신호(VBL)는 저항(R11,R12)에 의해 분할 되어져 트랜지스터(Q11)의 베이스로 제2도의 (b)와 같은 정극성신호가 입력되어지게 된다.The vertical blanking signal VBL as shown in FIG. 2A is divided by the resistors R11 and R12 so that the positive signal as shown in FIG. 2B is input to the base of the transistor Q11. Will be.

이때, 트랜지스터(Q11)는 스위칭되어 콜렉터단자로 제2도의 (c)와 같은 부극성신호를 인출시키게 되며, 트랜지스터(Q11)의 콜렉터단자로 인출되어진 부극성신호는 콘덴서(C12)를 통하여 그리드단자(G1)에 인가되어지므로서, 백 라스터(Back Raster)에 수직귀선만 소거하게 된다.At this time, the transistor Q11 is switched to draw a negative signal as shown in (c) of FIG. 2 as a collector terminal, and the negative signal extracted to the collector terminal of the transistor Q11 is connected to the grid terminal through the capacitor C12. Since it is applied to (G1), only the vertical retrace of the back raster is erased.

그러나 상기에서 수직 블랭킹신호(VBL)만을 이용하여 그리드단자(G1)에 인가하므로서, 백 라스터상에 수직귀선의 소거는 가능하지만, 제2도의 (d)에서 도시된 'A'부와 같이, 전원 스위칭 노이즈가 영상 블랭킹 기간내에 실려서 디스플레이 화면에 수직 스위칭 노이즈가 수직 바(Bar)로 나타나 화면의 질을 떨어뜨리는 문제점이 발생하게 된다.However, by applying the vertical blanking signal VBL to the grid terminal G1 using only the vertical blanking signal VBL, the vertical retrace can be erased on the back raster. However, as shown in part 'A' of FIG. Since the power switching noise is loaded within the image blanking period, the vertical switching noise appears as a vertical bar on the display screen, thereby degrading the quality of the screen.

본 발명에서는 상기에서와 같은 종래의 문제점을 해결하기 위하여 수직 블랭킹신호에 수평플라이백 신호를 합성하여 G1 그리드단자와 캐소드단자 사이의 전압차를 크게하도록 하므로서, 영상 블랭킹기간내에 실려있는 전원 스위칭 노이즈 신호를 디스플레이 화면에 나타내지 않도록 하여 보다 고품질의 화면을 사용자에게 제공하고자 한 것이다.The present invention synthesizes a horizontal flyback signal to a vertical blanking signal to solve the conventional problems as described above to increase the voltage difference between the G1 grid terminal and the cathode terminal, so that the power switching noise signal carried in the image blanking period. It is intended to provide a user with a higher quality screen by not displaying on the display screen.

본 발명 영상표시기기의 전원 스위칭 노이즈 개선회로의 구성은 제3도에 도시된 바와같이, 정극성의 수직 블랭킹신호(VBL)를 입력받아 스위칭하여 출력하는 트랜지스터(Q1)와, 입력되는 수평 플라이백신호(HF)를 베이스로 입력받아 스위칭하여 출력하는 트랜지스터(Q2)와, 상기 트랜지스터(Q1,Q2)의 콜렉터단자로 부터 인출되는 수직 블랭킹신호(VBL) 및 수평 플라이백신호(HF)가 합성된 신호를 베이스로 입력받아 스위칭 출력하는 트랜지스터(Q3)와, 인가되는 B+전압을 제한하여 상기 트랜지스터(Q2,Q3)의 바이어스 전압으로 인가하도록 하는 저항(R4) 및 다이오드(D3)로 이루어진다.As shown in FIG. 3, the configuration of the power supply switching noise improving circuit of the image display device includes a transistor Q1 for receiving and switching a positive vertical blanking signal VBL and a horizontal flyback signal input thereto. Transistor Q2, which receives HF as a base, switches and outputs the signal, and a signal obtained by combining the vertical blanking signal VBL and the horizontal flyback signal HF drawn from the collector terminals of the transistors Q1 and Q2. And a resistor (R4) and a diode (D3) to limit the applied B + voltage to the bias voltage of the transistors (Q2, Q3).

미 설명부호중 C3는 리플제어용 콘덴서, D1은 트랜지스터(Q3) 보호용 다이오드이다In the figure, C3 is a capacitor for the ripple control, and D1 is a diode for protecting the transistor (Q3).

이와같은 구성의 본 발명 영상표시기기의 전원 스위칭 노이즈 개선회로는 수직 블랭킹신호(VBL)와 수평 플라이백신호(HF)를 합성하고, 수직 블랭킹신호(VBL)와 수평 플라이백신호(HF)가 합성된 신호를 그리드단자(G1)으로 인가하여 백 라스터 상에 수직귀선과 전원 스위칭에 의해 발생되는 수직 스위칭 노이즈를 해결하도록 한 것으로, 입력되는 제4도의 (a)에서와 같은 수평블랭킹신호(VBL)는 저항(R1,R2)에 의해 분할되어 제4도의 (b)에서와 같은 정극성신호가 트랜지스터(Q1)의 베이스로 인가되어진다.The power switching noise improvement circuit of the image display device of the present invention having such a configuration synthesizes a vertical blanking signal VBL and a horizontal flyback signal HF, and a signal in which the vertical blanking signal VBL and the horizontal flyback signal HF are synthesized. Is applied to the grid terminal G1 to solve vertical switching noise generated by vertical retrace and power switching on the back raster, and the horizontal blanking signal VBL as shown in FIG. Divided by resistors R1 and R2, a positive signal as shown in FIG. 4B is applied to the base of transistor Q1.

이때, 트랜지스터(Q1)는 전원전압(B+)을 콜렉터단자로 인가받아 제4도의 (c)와 같은 부극성신호를 출력하게 된다.At this time, the transistor Q1 receives the power supply voltage B + as a collector terminal and outputs a negative signal as shown in FIG.

한편, 인가되는 제4도의 (f)에 도시된 바와같은 수평 플라이백신호(HF)는 병렬로 접속된 저항(R5)와 콘덴서(C2)를 통하여 저항(R6)에 의해 분할되어, 제4도의 (g)에 도시된 바와같은 신호가 트랜지스터(Q2)의 베이스로 입력된다.On the other hand, the horizontal flyback signal HF as shown in (f) of FIG. 4 is applied and divided by the resistor R6 through the resistor R5 and the capacitor C2 connected in parallel. A signal as shown in g) is input to the base of transistor Q2.

이후, 트랜지스터(Q2)의 콜렉터단자에는 27Vp-p의 부극성 수평 플라이백신호가 인출되어 상기의 트랜지스터(Q1)의 콜렉터단자에서 인출되는 수직 블랭킹신호와 합성되어 트랜지스터(Q3)의 베이스에는 제4도의 (d)에 도시된 바와같은 합성된 신호가 인가되어 진다.Subsequently, a negative horizontal flyback signal of 27 Vp-p is extracted from the collector terminal of the transistor Q2 and synthesized with a vertical blanking signal extracted from the collector terminal of the transistor Q1. The synthesized signal as shown in (d) is applied.

상기의 인가된 합성된 신호는 트랜지스터(Q3)의 스위칭에 의해 인가된 신호보다 0.7Vp-p 낮은 제4도의 (e)에 도시된 바와같은 수평수직 합성 블랭킹신호가 인출되어 콘덴서(C4)를 통하여 그리드단자(G1)에 인가되어 백 라스터상에 수직귀선을 소거하게 됨은 물론 전원 스위칭에 의해 발생되는 수직 스위칭 노이즈를 방지하게 되는 것이다.The applied synthesized signal has a horizontal vertical composite blanking signal as shown in (e) of FIG. 4, which is 0.7 Vp-p lower than the signal applied by the switching of transistor Q3. It is applied to the grid terminal G1 to eliminate vertical retrace on the back raster as well as to prevent vertical switching noise generated by power switching.

이상에서 설명한 바와같이, 수직 블랭킹신호에 수평 플라이백신호를 합성하여, 그리드단자로 입력시켜 영상블랭킹 기간내의 전압을 깊게 인가하여 그리드단자와 캐소드단자사이의 전압차이를 크게하여 주므로서, 전원 스위칭 노이즈신호가 영상블랭킹 기간내에 실려 디스플레이 화면에 나타나게 되는 문제점을 해결하게 되는 효과가 있는 것이다.As described above, by combining the horizontal flyback signal with the vertical blanking signal and inputting it to the grid terminal, the voltage difference between the grid terminal and the cathode terminal is increased by deeply applying the voltage in the image blanking period, thereby reducing the power switching noise signal. There is an effect that solves the problem that appears on the display screen is loaded within the image blanking period.

Claims (1)

정극성의 수직 블랭킹신호(VBL)를 입력받아 스위칭하여 출력하는 트랜지스터(Q1)와, 입력되느 수평 플라이백신호(HF)를 베이스로 입력받아 스위칭하여 출력하는 트랜지스터(Q2)와, 상기 트랜지스터(Q1,Q2)의 콜렉터단자로 부터 인출되는 수직 블랭킹신호(VBL) 및 수평 플라이백신호(HF)가 합성된 신호를 베이스로 입력받아 스위칭 출력하는 트랜지스터(Q3)와, 인가되는 B+전압을 제한하여 상기 트랜지스터(Q2,Q3)의 바이어스 전압으로 인가하도록 하는 저항(R4) 및 다이오드(D3)를 포함하는 것을 특징으로 하는 영상표시기기의 전원 스위칭 노이즈 개선회로.Transistor Q1 for receiving and switching a positive vertical blanking signal VBL, and outputting and switching a horizontal flyback signal HF, which is input to a base, for switching and outputting the transistor Q1 and Q2. A transistor (Q3) which receives a combined signal of the vertical blanking signal (VBL) and the horizontal flyback signal (HF), which are drawn from the collector terminal, and outputs the switching signal to the base, and restricts the applied B + voltage to the transistor ( And a resistor (R4) and a diode (D3) for applying at a bias voltage of Q2, Q3).
KR1019950039846A 1995-11-06 1995-11-06 Circuit for improving power switching noise of image displayer KR0172477B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950039846A KR0172477B1 (en) 1995-11-06 1995-11-06 Circuit for improving power switching noise of image displayer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950039846A KR0172477B1 (en) 1995-11-06 1995-11-06 Circuit for improving power switching noise of image displayer

Publications (2)

Publication Number Publication Date
KR970031826A KR970031826A (en) 1997-06-26
KR0172477B1 true KR0172477B1 (en) 1999-03-20

Family

ID=19433034

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950039846A KR0172477B1 (en) 1995-11-06 1995-11-06 Circuit for improving power switching noise of image displayer

Country Status (1)

Country Link
KR (1) KR0172477B1 (en)

Also Published As

Publication number Publication date
KR970031826A (en) 1997-06-26

Similar Documents

Publication Publication Date Title
US4633146A (en) Drive circuit for multiple scan rate horizontal deflection circuit
KR0172477B1 (en) Circuit for improving power switching noise of image displayer
MY115928A (en) A power supply for a deflection circuit operating at multi-scan frequencies
KR0138467B1 (en) Television receiver having caption displaying capability
JPS54124634A (en) Picture display unit of color television receiver and so on
KR200183058Y1 (en) Circuit for separating vertical blanking signal osd
KR950010554A (en) Half Blanking Processing Circuit for On Screen Display
CN210016566U (en) Conversion device for converting VGA video into network video
KR0156852B1 (en) Screen conversion apparatus for wide screen tv
JP3660062B2 (en) Analog blanking pulse generator
KR970007536B1 (en) Doming preventing system in image apparatus
JPH0132448Y2 (en)
KR940000649Y1 (en) Screen improvement circuit of cathode-ray tube
KR910002841Y1 (en) Luminance signal level translating circuit for tv set/monitor
KR950004651Y1 (en) Circuit for limiting white color peak level dynamically
KR940003041Y1 (en) Blanking circuit for monitor
KR960008067Y1 (en) Aspect ration adjustment circuit for wide tv
KR920010813B1 (en) Cctv circuit
JPS6285576A (en) Signal processing circuit
KR19980030296A (en) Blanking circuit
KR940002240B1 (en) Black and white video signal circuit
GB2282720A (en) Circuit for synchronizing a microprocessor in a TV receiver
JP2001223916A (en) Spot killer circuit, video signal processor and cathode ray tube display system
KR890008525Y1 (en) On-screen changing circuit for c-tv
KR910006196Y1 (en) Test pattern signal generating circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee