KR0146898B1 - Electric field compensating system of gate line at liquid crystal display device driving time - Google Patents

Electric field compensating system of gate line at liquid crystal display device driving time

Info

Publication number
KR0146898B1
KR0146898B1 KR1019940033515A KR19940033515A KR0146898B1 KR 0146898 B1 KR0146898 B1 KR 0146898B1 KR 1019940033515 A KR1019940033515 A KR 1019940033515A KR 19940033515 A KR19940033515 A KR 19940033515A KR 0146898 B1 KR0146898 B1 KR 0146898B1
Authority
KR
South Korea
Prior art keywords
gate line
electric field
liquid crystal
line
crystal display
Prior art date
Application number
KR1019940033515A
Other languages
Korean (ko)
Other versions
KR960024598A (en
Inventor
이상철
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019940033515A priority Critical patent/KR0146898B1/en
Priority to US08/569,613 priority patent/US5745090A/en
Publication of KR960024598A publication Critical patent/KR960024598A/en
Application granted granted Critical
Publication of KR0146898B1 publication Critical patent/KR0146898B1/en

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136263Line defects

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

이 발명은 액정표시장치 구동시 게이트 라인의 전계보상 시스템에 관한 것으로, 모든 디에프티(TFF) 기판의 스토리지 커패시터(Storage Capacitor)가 전단에 연결되어 게이트 집적회로로부터 보상전계를 받아들일 수 있도록 하고, 0번 라인의 인풋은 게이트 드라이브 집적회로 더미 패드를 이용하여 보상전계의 전위를 드라이브 집적회로 더미를 통하여 받아들임으로써 일정한 전계를 동시에 게이트 라인에 인가할 수 있는 액정표시장치 패널에서 액정표시장치 구동시 전계보상이 가능한 게이트 라인 구성 방법에 관한 것이다.The present invention relates to an electric field compensation system of a gate line when driving a liquid crystal display device, wherein a storage capacitor of all TFF substrates is connected to a front end to receive a compensation electric field from a gate integrated circuit. The input of line 0 is an electric field when driving a liquid crystal display in a liquid crystal display panel in which a constant electric field can be simultaneously applied to the gate line by receiving a potential of a compensation electric field through the drive integrated circuit dummy using a gate drive integrated circuit dummy pad. A method of compensating a gate line configuration is provided.

Description

액정표시장치 구동시 게이트 라인의 전계보상 시스템Electric field compensation system of gate line when driving LCD

제1도는 종래의 티에프티 액정표시장치의 회로 구성도1 is a circuit diagram of a conventional TFT liquid crystal display device

제2도는 종래의 액정표시장치의 평면 구조도2 is a plan view of a conventional liquid crystal display device

제3도는 이 발명의 실시예에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템의 구조도3 is a structural diagram of a field compensation system of a gate line when driving a liquid crystal display according to an exemplary embodiment of the present invention.

제4도는 이 발명의 실시예에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템에서 0번 라인이 기준전압에 접속된 구조를 보인 사진4 is a photo showing a structure in which line 0 is connected to a reference voltage in an electric field compensation system of a gate line when driving a liquid crystal display according to an exemplary embodiment of the present invention.

제5도는 이 발명의 실시예에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템에서 0번 라인이 게이트 패드 부위로 연결되어 있는 것을 나타낸 사진FIG. 5 is a photograph showing that line 0 is connected to a gate pad portion in an electric field compensation system of a gate line when driving a liquid crystal display according to an exemplary embodiment of the present invention.

제6도는 이 발명의 실시예에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템에서 0번 라인이 게이트 패드 부위로 연결되어 있는 것을 나나탠 사진이다FIG. 6 is a photograph showing that line 0 is connected to a gate pad in an electric field compensating system of a gate line when driving a liquid crystal display according to an exemplary embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 데이타 라인 2 : 게이트 라인1: data line 2: gate line

3 : 액티브 영역 31 : 스토리지 커패시터3: active area 31: storage capacitor

32 : 티에프티 33 : 액정32: TF 33: LCD

4 : 공통전극 5 : 드라이브 구동회로4 common electrode 5 drive driving circuit

이 발명은 액정표시장치 구동시 전계보상이 가능한 게이트 라인 구성 방법에 관한 것으로 더욱 상세하게 말하자면 모든 디에프티(TFT) 기판의 스토리지 커패시터(Storage Capacitor)가 전단 게이트에 연결되어 게이트 집적회로로부터 보상전계를 받아들일 수 있도록 하고, 0번 라인의 인풋은 게이트 드라이브 집적회로로부터 보상전계를 받아들일 수 있도록 하고, 0번 라인의 인풋은 게이트 드라이브 집적회로 더미패드를 이용하여 보상전계의 전위를 드라이브 집적회로 더미를 통하여 받아들임으로써 액정표시장치 패널에서 액정표시장치 구동시 전계보상이 가능한 게이트 라인 구성 방법에 관한 것이다.The present invention relates to a gate line configuration method capable of electric field compensation when driving a liquid crystal display. More specifically, a storage capacitor of all TFT substrates is connected to a front gate so as to compensate a compensation field from a gate integrated circuit. The input of line 0 accepts the compensation field from the gate drive integrated circuit, and the input of line 0 uses the gate drive integrated circuit dummy pad to convert the potential of the compensation field into the drive integrated circuit. The present invention relates to a gate line configuration method capable of electric field compensation when driving a liquid crystal display in a liquid crystal display panel.

티에프티 액정표시장치는 고화질 표시가 가능한 디스플레이 장치로서 화질의 선명도 및 디스플레이의 유니포미티(Uniformity)가 매우 중요하다.The TFT LCD is a display device capable of high quality display, and the definition of image quality and display uniformity are very important.

종래의 전단게이트 방식의 티에프티 액정표시장치는 액정의 기준전압과 스토리지 커패시터(Storage Cap)를 티에프티 전단의 게이트 라인에 분리시켜 구성하는데, 수평 640×수직 480 도트(Dot)인 브이지에이(VGA)급 액정표시장치를 예로들어서 설명하면 다음과 같다.In the conventional shear gate type TFT LCD, a liquid crystal reference voltage and a storage capacitor are separated by a gate line of the front edge of the TFT, and a horizontal 640 × vertical 480 dots (VGA) is used. A description will be given of the) class liquid crystal display as an example.

480번 라인의 스토리지 커패시터는 479번 게이트 라인에 형성하고, 479번 라인의 스토리지 커패시터는 478번의 게이트 라인에 형성되게 하여 결국 1번 라인의 스토리지 커패시터는 디스플레이 되어지지 않는 0번 라인을 하나 더 부가적으로 형성하여 접속시킨다.The storage capacitor on line 480 is formed on gate line 479, and the storage capacitor on line 479 is formed on gate line 478, resulting in one additional line 0, where the storage capacitor on line 1 is not displayed. It is formed to be connected.

상기한 1번 게이트 라인에서 480번 게이트 라인은 티에프티 액정표시장치의 게이트 턴 온(Turn On)에 관계되는 게이트 드라이브 집적회로(IC)와 연결되어 전계가 인가되나, 1번 라인의 스토리지 커패시터는 게이트 드라이브 집적회로와 분리되어 있어 액정의 기준전압에 해당하는 티에프티 액정표시장치의 상판 공통전극(ITO)막에 접속시킨다.The gate line 480 of the gate line 1 is connected to a gate drive integrated circuit (IC) related to the gate turn on of the TFT LCD and an electric field is applied, but the storage capacitor of the line 1 It is separated from the gate drive integrated circuit and connected to the upper common electrode (ITO) film of the TFT liquid crystal display device corresponding to the reference voltage of the liquid crystal.

디스플레이를 구성함에 있어서, 액정이란 물질은 전위극성을 가지고 동작하기 때문에 일정하게 한 쪽 방향으로 전계를 인가할 시 액정물질이 쉽게 열화되어 오래 사용할 수 없게 되어 버린다.In the construction of the display, since the liquid crystal material operates with potential polarity, when the electric field is uniformly applied in one direction, the liquid crystal material is easily deteriorated and cannot be used for a long time.

이에 따라서, 액정이 일정한 주기마다 전위극성이 바뀌도록 교류화된 인풋전원 데이타를 사용하여 액정의 수명을 연장시키며 디스플레이를 실현시킨다.Accordingly, the input power data that is altered so that the liquid crystal changes in potential polarity at regular cycles is used to extend the life of the liquid crystal and to realize the display.

이러한 방법으로 액정을 디스플레이 시키는 과정에 있어서, 교류화로 사용되는 데이타 전압 주파수가 낮을 경우 디스플레이 상에 나타나는 화질의 떨림, 깜박거림 현상이 발행하게 되며, 이러한 것을 해결하기 위하여 사람의 눈이 디스플레이 화면에 나타나는 화상의 이미지(Image)를 보다 자연스럽게 느끼도록 보다 빠른 교류화된 데이타 구동 주파수를 사용하여 디스플레이 한다.In the process of displaying the liquid crystal in this way, when the data voltage frequency used for alternating current is low, image quality flickering and flickering appear on the display, and to solve this problem, a human eye appears on the display screen. Displays images of the image using faster altered data drive frequencies to feel more natural.

그러나, 상기한 교류화된 데이타들은 액정의 기준전위를 기준으로 디스플레이를 구현하는데 2번 라인에서 480번 라인에 인가되는 전계전위와 1번 라인에 인가되는 전계전위가 어긋나게 되어 전체 디스플레이 화면에서 1번 라인과 나머지 라인과의 화잘 차이점을 발생하게 되는 단점이 있다.However, the above-mentioned exchanged data implements a display based on the reference potential of the liquid crystal. The electric field potential applied to the line 480 in the line 2 and the electric field potential applied to the line 1 are shifted, and thus, the first display on the entire display screen. The disadvantage is that you get the difference between the lines and the rest of the lines.

이 화질 차이점은 전체 화면에서 유니포미티의 장해 요인이 되며, 이를 해결하는 방안으로서 1번 라인에 해당하는 스토리지 커패시터를 480번 라인의 게이트단에 형성하는 것인데, 이는 1번 라인이 480번 라인에 연결될 때 479번 라인에 걸쳐 게이트 라인과 크로스(Cross)됨으로서 크로스상의 간섭 악영향 및 설계구조가 보다 난이하게 되어 결국에 가서는 티에프티 액정표시장치의 수율향상을 저하시키게 되는 단점이 있다.This difference in image quality is an obstacle to unity in the entire screen. As a solution to this problem, a storage capacitor corresponding to line 1 is formed at the gate end of line 480, which is connected to line 480. Crossing with the gate line across the 479 line when connected, the adverse effect of the interference on the cross and the design structure is more difficult, and eventually the yield improvement of the TFT LCD will be reduced.

이하, 종래의 티에프티 액정표시장치의 구조를 첨부된 도면을 참조로 하여 설명하면 다음과 같다.Hereinafter, a structure of a conventional TFT LCD will be described with reference to the accompanying drawings.

제1도는 종래의 티에프티 액정표시장치의 회로 구성도이고, 제2도는 종래의 티에프티 액정표시장치의 평면 구조도이다.1 is a circuit configuration diagram of a conventional TFT liquid crystal display device, and FIG. 2 is a planar structural diagram of a conventional TFT liquid crystal display device.

제1도에 도시되어 있듯이, 종래의 티에프티 액정표시장치 회로의 구성은, 게이트 라인(102)의 2번째 라인의 티에프티 스토리지 커패시터(105)가 1번째 게이트 라인(102)에 연결되어 있고, 마지막번째 게이트 라인(102)의 티에프티 스토리지 커패시터(105)는 마지막 전단의 게이트 라인(102)에 연결되어 게이트 드라이브 집적회로(103)로부터 보상전계를 받아들이는 구조로 이루어진다.As shown in FIG. 1, in the conventional TFT liquid crystal display circuit configuration, the TFT storage capacitor 105 of the second line of the gate line 102 is connected to the first gate line 102, The TFT storage capacitor 105 of the last gate line 102 is connected to the gate line 102 of the last front end to receive a compensation electric field from the gate drive integrated circuit 103.

또한 제2도에 도시되어 있듯이, 종래의 티에프티 액정표시장치의 구성은, 데이타 라인(101)과; 게이트 라인(102)과; 절연막/반도체막(21)과; 드레인전극(22)과; 스토리지 커패신터(23)와; 소스전극(24)과; 화소전극(25)으로 이루어진다.As shown in FIG. 2, the conventional TFT LCD includes a data line 101; A gate line 102; An insulating film / semiconductor film 21; A drain electrode 22; A storage capacitor 23; A source electrode 24; The pixel electrode 25 is formed.

상기 구성에 의한 종래의 액정표시장치를 구동하면, 드라이브 집적회로(103)로부터의 전계가 게이트 라인(102)을 통하여 스토리지 커패시터(105)의 전계를 보상한다.When driving the conventional liquid crystal display device having the above configuration, the electric field from the drive integrated circuit 103 compensates the electric field of the storage capacitor 105 via the gate line 102.

그러나, 1번 라인의 티에프티 스토리지 커패시터(105)는 드라이브 집적회로(103)로부터 전계를 보상받지 못하므로 액정의 상판 공통전극(104)에 연결되어 사용되고 있어 1번 라인과 나머지 라인과의 보상전위차에 따른 유니포미티 불균일이 일어나는 단점이 있다.However, since the TFT storage capacitor 105 of the first line does not compensate the electric field from the drive integrated circuit 103, it is connected to the upper common electrode 104 of the liquid crystal, and thus the compensation potential difference between the first line and the remaining line is used. There is a disadvantage that the uniformity nonuniformity occurs according to.

그러므로, 이 발명의 목적은 종래의 단점을 해결하기 위한 것으로, 모든 티에프티(TFT) 기판의 스토리지 커패시터(Storage Capacitor)가 전단에 연결되어 게이트 집적회로로부터 보상전계를 받아들일 수 있도록 하고, 0번 게이트 라인의 인풋은 게이트 드라이브 집적회로 더미 패드를 이용하여 보상전계의 전위를 드라이브 집적회로 더미를 통하여 받아들이는 액정표시장치 구동시 전계보상이 가능한 게이트 라인 구성 방법을 제공하고자 하는데 있다.Therefore, an object of the present invention is to solve the disadvantages of the prior art, in which a storage capacitor of all TFT substrates is connected to a front end to receive a compensation electric field from a gate integrated circuit. An input of a gate line is to provide a method of constructing a gate line capable of compensating an electric field when driving a liquid crystal display device that receives a potential of a compensation electric field through a drive integrated circuit dummy using a gate drive integrated circuit dummy pad.

상기의 목적을 달성하고자 하는 이 발명의 구성은, 전계를 보상하기 위한 드라이브 집적회로와; 데이타를 전송하기 위한 데이타 라인과; 상기 드라이브 집적회로로부터 전계를 인가받아 전달하기 위한 주 게이트 라인과; 티에프티와 스토리지커패시터와 액정으로 이루어져 상기 게이트 라인의 전계를 보상받기 위한 액티브 영역으로 이루어진다.A configuration of the present invention to achieve the above object comprises: a drive integrated circuit for compensating an electric field; A data line for transferring data; A main gate line for receiving and transferring an electric field from the drive integrated circuit; It consists of a TFT, a storage capacitor, and a liquid crystal, and an active region for compensating an electric field of the gate line.

상기한 드라이브 집적회로는 전계보상을 위해 더미패드를 통하여 연결되어 있는 0번 게이트 라인을 구비하는 것을 특징으로 한다.The drive integrated circuit may include a gate line 0 connected through a dummy pad for electric field compensation.

상기 구성에 의하여 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하면 다음과 같다.When described with reference to the accompanying drawings the most preferred embodiment which can easily implement this invention by the above configuration as follows.

제3도는 이 발명의 실시예에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템의 구조도이고, 제4도는 이 발명의 실시에에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템에서 0번 라인이 기준전압에 접속된 구조를 보인 사진이고, 제5도는 이 발명의 실시에에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템에서 0번 라인이 게이트 패드 부위로 연결되어 있는 것을 나타낸 사진이고, 제6도는 이 발명의 실시에에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템에서 0번 라인이 게이트 패드 부위로 연결되어 있는 것을 나타낸 사진이다.3 is a structural diagram of a field compensation system of a gate line when driving a liquid crystal display according to an embodiment of the present invention, and FIG. 4 is a line 0 of a field compensation system of a gate line when driving a liquid crystal display according to an embodiment of the present invention. FIG. 5 is a photograph showing a structure connected to the reference voltage, and FIG. 5 is a photograph showing that line 0 is connected to a gate pad portion in an electric field compensation system of a gate line when driving a liquid crystal display according to an exemplary embodiment of the present invention. FIG. 6 is a photograph showing that line 0 is connected to a gate pad portion in an electric field compensation system of a gate line when driving a liquid crystal display according to an exemplary embodiment of the present invention.

제3도에 도시되어 있듯이 이 발명의 실시에에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템의 구성은, 데이타를 전송하기 위한 데이타 라인(1)이 열 방향으로 길게 형성되어 있으며, 행 방향으로 형성되어 상기 데이타 라인(1)과 교차하는 주 게이트 라인(2)이 형성되어 있다. 여기서, 주 게이트 라인(2)은 전계를 보상하기 위한 드라이브 집적회로(5)가 연결되어 기준전압을 인가 받는다.As shown in FIG. 3, the electric field compensating system of the gate line when driving the liquid crystal display according to the embodiment of the present invention is characterized in that the data line 1 for transmitting data is formed long in the column direction, The main gate line 2 is formed to intersect the data line 1. Here, the main gate line 2 is connected to the drive integrated circuit 5 for compensating an electric field to receive a reference voltage.

주 게이트라인(2)과 데이타 라인(1)의 교차로 정의되는 행렬 모양이 영역에는 주 게이트 라인(2)과 연결되어 있는 제1단자와 데이타 라인(1)과 연결되어 있는 제2단자와 제3단자로 이루어진 티에프티(32)가 형성되어 있다. 또한, 일단은 티에프티(32)의 제3단자와 연결되어 있으며 타단은 전단의 주 게이트 라인(2)과 연결되어 있는 스토리지 커패시터(31)와 일단은 티에프티(32)의 제3단자와 연결되어 있으며 타단은 공통 전극(4)과 연결되어 있는 액정(33)이 형성되어 있다. 여기서, 다수의 액정(33)에는 공통 전극(4)으로부터 동일한 전압이 인가되며, 첫 번째행의 스토리지 커패시터(31)에는 전계를 보상하기 위한 기준 전압이 0번 게이트 라인(2)을 통하여 전달되며, 0번 게이트 라인(2)은 더미패드(51)를 통하여 기준 전압을 인가하는 드라이브 구동회로(5)와 연결되어 있다.The matrix shape defined by the intersection of the main gate line 2 and the data line 1 has a first terminal connected to the main gate line 2 and a second terminal connected to the data line 1 and a third in the region. The TFT 32 made of a terminal is formed. In addition, one end is connected to the third terminal of the TFT 32, and the other end is connected to the storage capacitor 31 connected to the main gate line 2 of the front end, and one end is connected to the third terminal of the TFT 32. On the other end, the liquid crystal 33 is connected to the common electrode 4. Here, the same voltage is applied to the plurality of liquid crystals 33 from the common electrode 4, and a reference voltage for compensating an electric field is transmitted to the storage capacitor 31 of the first row through the gate line 2. , Gate line 2 is connected to the drive driving circuit 5 applying a reference voltage through the dummy pad 51.

상기 구성에 의한 이 발명의 실시예에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템의 작용은 다음과 같다.The operation of the field compensation system of the gate line when driving the liquid crystal display according to the embodiment of the present invention by the above configuration is as follows.

먼저 사용자에 의해 전원이 인가되면 이 발명의 실시예에 따른 액정표시장치 구동시 게이트 라인의 전계보상 시스템의 동작이 시작된다.First, when power is applied by the user, the operation of the field compensation system of the gate line is started when the liquid crystal display according to the exemplary embodiment of the present invention is driven.

동작이 시작되면, 드라이브 집적회로(5)의 기준전압이 주 게이트 라인(2)을 통하여 액티브 영역(3)의 스토리지 커패시터(31)에 인가되어 전계를 보상한다.When the operation starts, the reference voltage of the drive integrated circuit 5 is applied to the storage capacitor 31 of the active region 3 through the main gate line 2 to compensate for the electric field.

또한, 0번 게이트 라인(2)의 입력도 상기한 바와 같이 드라이브 집적회로(5)의 기준전압으로부터 더미패드(51)를 통하여 전계를 동시에 보상받는다.In addition, as described above, the input of the gate line 2 is simultaneously compensated for the electric field through the dummy pad 51 from the reference voltage of the drive integrated circuit 5.

이때 공통전극(4)의 입력도 액티브 영역(3)의 액정(31)을 통하여 입력된다.At this time, the input of the common electrode 4 is also input through the liquid crystal 31 of the active region 3.

이상에서와 같이 이 발명의 실시예에서, 모든 티에프티 기판의 스토리지 커패시터가 전단에 연결되어 게이트 집적회로로부터 보상전계를 받아들일 수 있도록하고, 0번 게이트 라인으 인풋은 게이트 드라이브 집적회로 더미 패드를 이용하여 보상전계의 전위를 드라이브 집적회로 더미를 통하여 받아들여서, 수율을 향상하고 유니포미티를 향상시키는 효과를 가진 액정표시장치 구동시 전계보상이 가능한 게이트 라인 구성 방법을 제공할 수 있다.As described above, in the embodiment of the present invention, the storage capacitors of all the TFT substrates are connected to the front end to receive the compensation electric field from the gate integrated circuit, and the input of the gate line 0 is a gate drive integrated circuit dummy pad. By using the potential of the compensation electric field through the drive integrated circuit dummy, the gate line configuration method capable of electric field compensation when driving the liquid crystal display device having the effect of improving the yield and improve the uniformity can be provided.

Claims (4)

전계를 보상하기 위한 드라이브 집적회로와; 열 방향으로 형성되어 있으며, 데이타를 전송하기 위한 데이타 라인과; 행 방향으로 형성되어 상기 드라이브 집적회로와 연결되어 전계를 보상하기 위한 기준 전압을 전달하는 주 게이트 라인과; 상기 데이타 라인과 연결되어 있는 제1단자와 상기 게이트 라인과 연결되어 있는 제2단자와 제3단자로 이루어진 티에프티와; 일단은 상기 제3단자와 연결되어 있으며, 타단은 전단의 상기 게이트 라인과 연결되어 있는 스토리지 커패시터와; 상기 드라이브 집적회로와 연결되어 있으며, 첫 번째 행의 상기 스토리지 커패시터에 전계를 보상하기 위한 기준 전압을 전달하는 0번 게이트 라인과; 일단은 상기 제3단자와 연결되어 있으며, 타단은 공통 전극과 연결되어 있는 액정으로 구성되어 짐을 특징으로 하는 액정 표시 장치 구동시 게이트 라인의 전계보상 시스템.A drive integrated circuit for compensating the electric field; A data line formed in a column direction for transferring data; A main gate line formed in a row direction and connected to the drive integrated circuit to transfer a reference voltage for compensating an electric field; A TFT formed of a first terminal connected to the data line, a second terminal connected to the gate line, and a third terminal; A storage capacitor having one end connected to the third terminal and the other end connected to the gate line of the front end; A gate line 0 connected to the drive integrated circuit and transferring a reference voltage to the storage capacitors in a first row to compensate an electric field; One end is connected to the third terminal, and the other end is composed of a liquid crystal connected to the common electrode, the field compensation system of the gate line when driving the liquid crystal display device. 제1항에 있어서, 상기한 주 및 0번 게이트 라인은 모든 액티브 영역의 스토리지 커패시터에 동시에 전계를 보상하는 구조로 되어 있는 것을 특징으로 하는 액정표시장치 구동시 게이트 라인의 전계보상 시스템.2. The field compensation system of a gate line of claim 1, wherein the gate lines 0 and 0 are configured to simultaneously compensate an electric field to storage capacitors of all active regions. 제1항에 있어서, 상기한 주 및 0번 게이트 라인은 모든 액트부 영역의 스토리지 커패시터에 같은 크기의 전계를 보상할 수 있도록 구성되어 있는 것을 특징으로 하는 액정표시 장치 구동시 게이트 라인의 전계보상 시스템.2. The field compensation system of a gate line of claim 1, wherein the gate lines 0 and 0 are configured to compensate an electric field having the same magnitude in the storage capacitors of all the actuating regions. . 제1항에 있어서, 상기한 드라이브 집적회로는 0번 게이트 라인의 전계보상을 위해 더미패드를 구비하는 것을 특징으로 하는 액정표시장치 구동시 게이트 라인의 전계보상 시스템.2. The field compensation system of a gate line of claim 1, wherein the drive integrated circuit includes a dummy pad for field compensation of gate line 0.
KR1019940033515A 1994-12-09 1994-12-09 Electric field compensating system of gate line at liquid crystal display device driving time KR0146898B1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019940033515A KR0146898B1 (en) 1994-12-09 1994-12-09 Electric field compensating system of gate line at liquid crystal display device driving time
US08/569,613 US5745090A (en) 1994-12-09 1995-12-08 Wiring structure and driving method for storage capacitors in a thin film transistor liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940033515A KR0146898B1 (en) 1994-12-09 1994-12-09 Electric field compensating system of gate line at liquid crystal display device driving time

Publications (2)

Publication Number Publication Date
KR960024598A KR960024598A (en) 1996-07-20
KR0146898B1 true KR0146898B1 (en) 1998-09-15

Family

ID=19400900

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940033515A KR0146898B1 (en) 1994-12-09 1994-12-09 Electric field compensating system of gate line at liquid crystal display device driving time

Country Status (1)

Country Link
KR (1) KR0146898B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3256730B2 (en) * 1996-04-22 2002-02-12 シャープ株式会社 Liquid crystal display device and driving method thereof
KR102278192B1 (en) * 2014-09-05 2021-07-19 엘지디스플레이 주식회사 Liquid crystal display device

Also Published As

Publication number Publication date
KR960024598A (en) 1996-07-20

Similar Documents

Publication Publication Date Title
KR100895303B1 (en) Liquid crystal display and driving method thereof
US6924786B2 (en) Active-matrix liquid crystal display suitable for high-definition display, and driving method thereof
US7583348B2 (en) Pixel structure for liquid crystal display
JP2982877B2 (en) Active matrix liquid crystal display
JPH0567207B2 (en)
KR20020090409A (en) Liquid Crystal Display With Light Shutter and Apparatus and Method of Driving The Same
KR20020052137A (en) Liquid crystal display
KR100213656B1 (en) Active matrix type lcs and its driving method
JP4480821B2 (en) Liquid crystal display
KR100220435B1 (en) Driving method of active matrix liquid crystal display and liquid crystal display using its method
US6229512B1 (en) Flat panel display unit and display method of the same
KR0146898B1 (en) Electric field compensating system of gate line at liquid crystal display device driving time
JP3650280B2 (en) Horizontal electric field type active matrix liquid crystal display device
JP3162332B2 (en) Driving method of liquid crystal panel
JP2000020033A (en) Liquid crystal display device
JP3132904B2 (en) Active matrix display
KR100939603B1 (en) Liquid crystal display device for removing sticky image
KR100637062B1 (en) Liquid Crystal Display And Method for Driving the same
KR20060029101A (en) Thin film transistor array substrate
JPH10239710A (en) Liquid crystal display device
KR100928485B1 (en) Liquid crystal display
KR100922296B1 (en) Liquid crystal display device
US20210012735A1 (en) Display device and display device driving method
KR100392052B1 (en) Thin Film Transistor- Liquid Crystal display Module imbodying dot inversion
KR0123056B1 (en) Driving method of liquid crystal display elements with switching transistor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120416

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee