KR0140302B1 - 전전자 교환기의 패킷 통합시험장치 및 방법 - Google Patents

전전자 교환기의 패킷 통합시험장치 및 방법

Info

Publication number
KR0140302B1
KR0140302B1 KR1019940037271A KR19940037271A KR0140302B1 KR 0140302 B1 KR0140302 B1 KR 0140302B1 KR 1019940037271 A KR1019940037271 A KR 1019940037271A KR 19940037271 A KR19940037271 A KR 19940037271A KR 0140302 B1 KR0140302 B1 KR 0140302B1
Authority
KR
South Korea
Prior art keywords
packet
test
board
bus
handling control
Prior art date
Application number
KR1019940037271A
Other languages
English (en)
Other versions
KR960027833A (ko
Inventor
허비또
Original Assignee
박성규
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신주식회사 filed Critical 박성규
Priority to KR1019940037271A priority Critical patent/KR0140302B1/ko
Publication of KR960027833A publication Critical patent/KR960027833A/ko
Application granted granted Critical
Publication of KR0140302B1 publication Critical patent/KR0140302B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/04Processing captured monitoring data, e.g. for logfile generation
    • H04L43/045Processing captured monitoring data, e.g. for logfile generation for graphical visualisation of monitoring data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/10Active monitoring, e.g. heartbeat, ping or trace-route
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5628Testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Mining & Analysis (AREA)
  • Health & Medical Sciences (AREA)
  • Cardiology (AREA)
  • General Health & Medical Sciences (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

본 장치 및 방법은 전전자 교환기에 있어서 패킷데이타처리를 위해 사용되는 각 블록보드들에 대한 시험을 통합하여 처리하기 위한 것이다. 이를 위하여 본 장치는 자동적으로 내부기능을 시험하고, 프로토콜의 레벨을 선택하여 외부데이터베이스 정합시험 및 프레임전송시험을 수행하기 위한 적어도 1개 이상의 패킷 핸들링 제어보드;자동적으로 내부기능을 시험하고, 외부데이타버스 정합시험종류를 선택하고 프레임전송시험을 위하여 선택된 레벨신호가 패킷핸들링제어보드로부터 전송되면, 적어도 1개이상의 패킷핸들링제어보드중 마스터보드를 선택하여 시험을 수행하는 패킷벗인터페이스 보드; 패킷버스 인터페이스보드와 패킷핸들링제어보드사이에 이중화구조로 접속되어 외부데이타버스 정합기능시험시 패킷버스 인터페이스 보드에 선택에 따른 통로를 형성하여 시험을 수행하기 위한 패킷버스보드를 포함하도록 구성된다.

Description

전전자 교환기의 패킷 통합시험장치 및 방법
제1도는 본 발명에 따른 패킷 통합시험장치의 블록도이고,
제2도는 본 발명에 따른 패킷 통합시험장치의 흐름도이고,
제3도는 외부데이타버스 정합기능 시험에 대한 서브루틴이고,
제4도는 패킷레벨 2 시험의 서브루틴이다.
* 도면의 주요부분에 대한 부호의 설명
100:패킷버스 인터페이스 보드110:제1패킷 핸들링 제어보드
120:제2패킷 핸들링 제어보드130:제1패킷전송버스
140:제2패킷전송버스 150:패킷호 제어프로세서 보드
160:타임스위치 정합시험보드170:제1모니터
180:제2모니터190:제3모니터
본 발명은 전전자 교환기에 있어서 패킷(Packet)데이타 처리보드에 대한 시험장치 및 방법에 관한 것으로, 특히 각 패킷처리보드들을 통합하여 시험하기 위한 패킷 통합시험장치 및 방법에 관한 것이다.
전전자교환기에 있어서 패킷데이타 처리보드들은 가입자와 정합이 이루어지는 타임스위치와 상위 프로세서사이에 위치하여 패킷단위로 데이터를 처리하기 위한 것으로, 타임스위치와 접속되어 전반적인 패킷데이타 처리 및 패킷 프로토콜 처리, 링크레벨 접속 등의 기능을 수행하기 위한 패킷 핸들링제어보드, 패킷호 제어 및 운용/유지/보수 기능을 수행하기 위한 패킷호 제어프로세서보드, 이중화된 구조로 패킷호 제어프로세서보드와 패킷 핸들링제어보드간 또는 패킷 핸들링 제어보드와 패킷 핸들링 제어보드간의 데이터 전송통로로 이용되는 패킷버스블럭보드 및 패킷호 제어프로세서와 이중화된 패킷버스블럭보드간의 인터페이스를 제엉하기 위한 패킷버스 인터페이스보드들로 구성된다.
이와 같이 구성된 패킷데이타 처리보드들에 대한 정상유무시험시 종래에는 보드별로 각각 수행되어 중복해서 데이터버스시험이 이루어질 뿐아니라 외부데이타 버스 정합기능을 시험하기 위한 별도의 루프백 시험보드를 각 보드마다 구비하여야 했다. 또한 패킷 핸들링 제어보드, 패킷버스 인터페이스보드 및 패킷호 제어프로세서에 대한 루프백시험시 실제 보드기능의 정상여부를 판단하는데 큰 영향을 미치지 않는 변수들까지 선택하여 시험을 수행하도록 되어 있어 시험효율을 저하하는 요인이 되고 있다.
따라서 본 발명의 목적은 상술한 데이터버스 시험에 대한 중복처리와 별도의 루프백 시험보드에 대한 문제점들을 해결하기 위하여 전전자 교환기에 있어서 패킷데이타 처리를 위해 사용되는 각 블록보드들에 대한 정상유무시험을 통합하여 처리하기 위한 통합시험장치 및 방법을 제공하는데 있다.
본 발명의 다른 목적은 상술한 다수의 시험변수 입력으로 인하여 시험효율이 저하되는 것을 해결하기 위하여 전전자 교환기에 있어서 패킷데이타 처리를 위한 각 블록보드들의 내부 기능시험을 프로그램 로드시 자동적으로 수행하기 위한 통합시험 장치 및 방법을 제공하는데 있다.
본 발명의 또 다른 목적은 패킷 핸들링제어보드들간의 프레임전송시험을 패킷 프로토콜의 링크레벨(또는 레벨 2)에서 수행하여 신뢰성 있는 시험을 수행하기 위한 통합시험장치 및 방법을 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명에 따른 장치는, 전전자 교환기의 패킷 통합시험장치에 있어서; 전원이 인가되면 초기화되어 자동적으로 내부기능을 시험하고, 포로토콜의 레벨을 선택하여 외부데이터버스 정합시험 및 프레임전송시험을 수행하기 위한 적어도 1개 이상의 패킷 핸들링 제어보드; 전원이 인가되면, 초기화되어 자동적으로 내부기능을 시험하고, 상기 패킷 핸들링 제어보드로부터 외부데이타버스 정합시험을 위하여 선택된 레벨신호가 인가되면 외부데이타버스 정합시험 종류를 선택하고 상기 프레임전송시험을 위하여 선택된 레벨신호가 상기 패킷 핸들링제어보드로부터 전송되면, 적어도 1개이상의 상가 패킷 핸들링제어보드중 마스터보드를 선택하여 시험을 수행하는 패킷버스 인터페이스 보드; 상기 패킷버스 인터페이스보드와 상기 패킷 핸들링제어보드사이에 이중화구조로 접속되어 상기 외부데이타버스 정합기능시험시 상기 패킷버스 인터페이스보드의 선택에 따른 통로를 형성하여 시험을 수행하기 위한 패킷버스보드; 상기 패킷 핸들링제어보드에 장착되어 시험결과에 디스플레이하기 위한 제1모니터; 상기 패킷버스 인터페이스보드에 장착되어 시험결과를 디플레이하기 위한 제2모니터를 포함함을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 방법은, 패킷데이타를 처리하기 위하여 적어도 1개이상의 패킷 핸들링 제어보드, 패킷버스 인터페이스보드 및 패킷데이터 전송을 위한 패킷버스보드를 구비한 전전자 교환기의 패킷 통합시험방법에 있어서; 전원이 인가되면, 상기 패킷 핸들링 제어보드, 패킷버스 인터페이스보드 및 상기 페킷버스보드를 초기화하는 과정; 상기 초기화가 이루어지면, 상기 각 보드들은 자동적으로 내부기능시험을 자동적으로 수행하는 과정; 상기 내부기능시험 수행결과, 에러가 발생되면 에러내용을 출력하고 시험을 종료하는 과정; 상기 내부기능시험 수행 결과, 에러가 발생되지 않으면 메뉴입력대기상태로 진행되어 상기 패킷버스보드를 이용한 상기 패킷 핸들링제어보드와 상기 패킷버스 인터페이스보드의 외부데이타버스 정합기능을 시험하는 과정; 상기 외부데이타버스 정합기능 시험이 종료되면, 상기 적어도, 1개 이상의 패킷 핸들링 제어보드간의 프레임전송시험을 수행하기 위한 과정을 포함함을 특징으로 한다.
이어서 첨부된 도면을 참조하여 본 발명에 따른 실시예를 상세하게 설명하기로 한다.
제1도는 본 발명에 따른 패킷 통합시험장치의 불럭도로서, 상위 프로세서(도시되지 않음)의 제어에 의하여 패킷호 제어기능 수행 및 운용/유지/보수 기능을 수행하기 위한 패킷호 제어프로세서보드(150), 패킷호 제어프로세서보드(150)와 후술할 페킷버스보드(130, 140)를 정합시키기 위한 패킷버스 인터페이스보드(100), 패킷버스 인터페이스보드(100)의 시험결과를 디스플레이하기 위한 모니터1(170), 패킷데이타 처리 및 패킷 프로토콜처리, 링크레벨 접속 등과 같은 일반적인 패킷데이타 처리를 제어하기 위한 패킷핸들링 제어보드1,2(110, 120), 패킷핸들링 제어보드1(110)의 시험결과를 디스플레이하기 위한 모니터2(180), 패킷 핸들링 제어보드2(120)의 시험결과를 디스플레이하기 위한 모니터3(190), 가입자와의 정합하기 위한 타임스위치와 패킷 핸들링 제어보드1,2(110, 120)간의 정합율 시험하기 위한 타임스위치 정합시험보드(160), 패킷버스 인터페이스보드(100)와 패킷 핸들링 제어보드1,2(110, 120)간과 패킷핸들링제어보드(110)과 패킷 핸들링제어보드2(120)간의 패킷데이타를 전송하기 위하여 이중화구조로 이루어진 패킷버스보드(130, 140)로 구성된다.
특히 페킷버스보드(130, 140)는 패킷버스보드(130, 140)와 패킷 핸들링 제어보드들(110,120)간의 중재기능을 수행하기 위한 패킷호 핸들링 중재보드 1,2(133, 143)와, 패킷버스보드(130,140)와 패킷버스 인터페이스보드(100)간의 중재기능을 수행하기 위한 패킷호 제어프로세서 중재보드1,2(131, 141) 및 패킷버스 블록보드(130, 140)내의 구비되어 있는 적어도 1개 이상의 패킷 핸들링 중재보드 1,2(133,143)와 패킷호 제어프로세서 중재보드 1,2(131,141)간의 중재기능을 수행하기 위한 패킷버스 메인중재보드 1,2(132, 142)로 이루어진다.
제2도는 본 발명에 따른 패킷 통합시험방법에 대한 흐름도이다.
제3도는 제2도에 도시된 외부데이터버스 정합기능 시험에 대한 서브루틴이고, 제4도는 제2도에 도시된 프레임신호전송시험에 대한 서브루틴이다.
그러면 제1도, 제2도, 제3도 및 제4도를 결부시켜 본 실시예의 동작을 상세하게 설명하기로 한다.
제1도에 도시된 각 보드들은 전원이 온된면, 제201단계에서 각 보드는 물론 보드들의 주변소자들을 초기화한 다음 제202단계로 진행된다.
제202단계에서 각 보드(100, 110, 120, 130, 140, 150)의 내부 기능시험을 자동적으로 수행한다. 수행한 결과 에러가 발생되면, 제204단계로 진행되어 장애내용을 해당 모니터(170, 180, 190)를 통해 출력한 뒤 시험작업을 종료한다. 그러나 에러가 발생되지 않은 경우에는 제205단계로 진행된다.
제205단계에서는 패킷 핸들링제어보드1, 2(110, 120)와 패킷버스 인터페이스보드(100)에 각각 접속되어 있는 모니터1, 2, 3(170, 180, 190)을 메뉴입력대기상태로 설정하고, 운용자에 의한 시험명령을 기다린다. 여기서 패킷 버스보드(130, 140)에 모니터를 연결하지 않은 것은 패킷버스의 각 보드들(131, 132, 133, 141, 142, 143)도 패킷버스 인터페이스보드(100)와 패킷 핸들링 제어보드1, 2(110, 120)에서 처럼 제202단계에서 자동적으로 내부 기능시험을 수행하지만 실제 패킷버스의 기능이 데이터 전송역할이기 때문에 이들 기능시험은 패킷버스 인터페이스보드와 패킷 핸들링 제어보드들의 외부데이타버스 시험을 통하여 알 수 있기 때문이다. 또한 패킷버스가 정상인 경우, 패킷버스 인터페이스보드(100)의 제어하에 일측의 패킷버스 보드(130 또는 140)가 액티브가 되고 다른 일측은 대기상태가 되며, 이처럼 패킷버스보드(130, 140)가 액티브/스탠바이 상태에서는 커맨드나 메뉴에 의해 패킷버스를 시험할 수 없으며, 액티브가 되는 패킷버스보드는 데이터 전송통로로서의 역할만을 수행한다.
상술한 바와 같이 제205단계에서 패킷버스 인터페이스보드(100)와 패킷 핸들링 제어보드1, 2(110, 120)와 접속된 모니터1, 2, 3(170, 180, 190)가 메뉴입력대기상태로 설정되면, 제206단계로 진행되어 상기 패킷버스 인터페이스보드(100)와 패킷 핸들링 제어보드1, 2(110, 120)에 대한 외부데이타버스 정합기능 시험을 수행한다. 외부데이타버스 정합기능 시험은 제3도와 같이 수행한다.
즉, 제301단계에서 우선 패킷버스 인터페이스보드(100)에서 이중화구조로 이루어진 패킷 버스보드(130, 140)에 대하여 액티브사이드(Active Side)가 존재하는 지를 체크한다. 체크결과 패킷 버스보드(130, 140)중 어느 한 보드도 엑티브상태로 설정되지 않은 경우에는 시험을 종료한다. 그러나 액티브사이드가 존재하면, 액티브상태로 설정되어 있는 패킷버스보드를 통해 후술하는 바와 같이 외부데이타버스 정합기능 시험을 수행하게 된다. 여기서는 패킷버스보드(130)이 엑티브상태로 설정된 경우를 예를 들어 설명하기로 한다.
액티브상태로 설정된 보드가 존재하는 것으로 제301단계에서 체킹되면, 제302단계로 진행되어 패킷핸들링제어보드1, 2(110, 120)에 접속되어 있는 모니터2, 3(180, 190)를 통해 패킷 레벨1 시험을 선택한다. 여기서 레벨1은 패킷 프로토콜의 최하위 계층으로 패킷상위계층이 통신을 할 수 있도록 이용자와 패킷교환망간의 물리적인 접속의 설정, 해제 및 보존에 대한 역할을 담당하는 계층이다. 레벨1시험에 선택되면, 제303단계로 진행된다.
제303단계에서는 패킷버스 인터페이스보드(100)에 접속되어 있는 모니터1(170)를 통해 패킷버스 인터페이스보드(100)와 패킷핸들링보드1(110 여기서 패킷 핸들링 제어보든는 제어보드2(120)이 될 수 있으나 설명의 편의상 제어보드는 110의 경우단을 설명하기로 한다.)간의 버스정합시험을 선택하였는 지를 체크한다.
체크결과, 패킷버스 인터페이스(100)와 패킷핸들링제어보드(110)간의 버스정합시험이 선택된 경우에는 제304단계로 진행되어 패킷핸들링 제어보드1(110)은 소정의 시험정보를 패킷호 핸들링중재보드1(133)와 패킷버스 메인중재보드1(132), 패킷호제어프로세서 중재보드1(131)와 패킷버스 인터페이스보드(100)간을 연결한 통로로 전송하여 시험을 수행한다.
시험이 완료되면 제305단계로 진행되어 시험결과를 각각 접속된 모니터1, 2(170, 180)상에 디스플레이한다. 여기서 디스플레이되는 내용은 송신데이타갯수, 수신데이타갯수 루프횟수, 에러데이타갯수 등이 포함된다. 시험결과가 디스플레이된 후 제303단계로 귀환된다.
한편 패킷버스 인터페이스보드(100)에서 선택한 외부데이타버스 정합기능 시험이 패킷버스 인터페이스보드(100)와 패킷핸들링제어보드1(110)간이 아닌 경우에는 제303단계에서 제306단계로 진행되어 패킷핸들링 제어보드1(110)와 패킷핸들링 제어보드2(120)간의 버스정합을 시험인지를 체크한다. 체크결과, 패킷핸들링 제어보드1(110)와 패킷핸들링 제어보드2(120)간의 버스정합시험이 아닌 경우에는 외부데이타버스 정합기능시험을 종료한다.
그러나 제306단계에서 패킷핸들링 제어보드1(110)와 패킷핸들링 제어보드2(120)간의 버스정합 시험이 선택된 것으로 체크되면, 제307단계로 진행되어 시험정보가 통과할 경로를 패킷핸들링제어보드1(110)에서 패킷호 핸들링 중재보드1(133), 패킷버스 메인중재보드1(132), 패킷호 핸들링 중재보드1(133), 패킷핸들링 제어보드2(120)순으로 진행되도록 설정하여 시험을 수행한다. 시험수행이 완료되면, 제308단계로 진행되어 모니터2(180)와 모티터3(190)상에 시험결과를 디스플레이한다. 이 때 디스플레이될 수 있는 예로는 상술한 경우와 동일하다. 이와 같이 시험결과가 디스플레이되면, 외부데이타버스 정합기능 시험과정은 종료되고, 제207단계로 진행된다.
제207단계에서는 프레임신호 전송시험을 제4도에 도시된 바와 같이 수행한다. 즉, 제401단계에서 패킷핸들링 제어보드 1, 2(110, 120)는 해당 모니터2, 3(180, 190)을 통해 링크레벨을 선택한다. 여기서 링크레벨은 프로토콜 레벨 2에 해당되는 것으로, 단말기와 패킷교환기간의 프레임단위의 데이터분할기능, 순서제어기능, 에러검출 및 회복기능, 흐름제어기능을 수행하기 위한 계층이다.
링크레벨이 선택되면, 제402단계로 진행되어 패킷버스 인터페이스보드(100)에서 다수으 패킷핸들링 제어보드1, 2(110, 120 여기서는 2개가 존재하는 경우로 예를 들었으나 수용 가입자 수에 따라 패킷핸들링 제어보드의 수는 증가될 수 있다.)중 마스터보드를 모니터1(170)를 통해 선택한다. 마스터보드가 선택되면, 제403단계로 진행된다.
제403단계에서는 엑티브상태로 설정되어 있는 패킷버스보드(130)내의 패킷호 핸들링 중재보드1(133). 패킷버스메인중재보드1(132), 패킷호 제어프로세서 중재보드1(131)를 통해 패킷버스 인터페이스보드(100)를 경유하여 다시 패킷버스보드(130)내의 상술한 보드들을 역순으로 경유하여 패킷핸들링 제어보드2(120)으로 통해 인가된 프레임신호에 의하여 프레임전송시험을 한다.
시험이 완료되면, 제404단계로 진행되어 모니터 2, 3(180, 190)상에 프레임송수신한 결과를 디스플레이한다. 여기서 디스플레이되는 내용으로 송신 프레임 개수, 루프횟수, 에러프레임 개수 등을 확인할 수 있다. 이와 같이 패킷 프로토콜중 링크레벨의 시험을 수행하게 함으로써 종전에 비해 보다 나은 신뢰도를 확보할 수 있다.
상술한 바와 같이 본 발명의 전전자 교환기에 있어서 패킷데이타 처리를 위한 각 블록보드들의 기능시험시, 각 보드들의 내부 기능시험은 시험프로그램 로드시 자동적으로 수행하도록 함으로써, 내부 기능시험을 위한 커맨드 입력 및 각각의 시험변수 입력과정을 생략할 수 있는 효과가 있다.
또한 각 블럭보드들을 통합시험함으로써 중복시험과정을 제거하였을 뿐 아니라 각 보드별로 외부데이타 버스 루프백시험을 위하여 구비되었던 테스트보드를 제거할 수 있는 이점이 있다.
또 프레임전송시험을 링크레벨을 이용하여 수행함으로써 보다 나은 신뢰도를 확보할 수 있는 효과가 있다.

Claims (6)

  1. 전전자 교환기의 패킷 통합시험장치에 있어서; 전원이 인가되면 초기화되어 자동적으로 내부기능을 시험하고, 프로토콜의 레벨을 선택하여 외부데이터버스 정합시험 및 프레임전송시험을 수행하기 위한 적어도 1개이상의 패킷핸들링 제어보드; 전원이 인가되면, 초기화되어 자동적으로 내부기능을 시험하고, 상기 패킷 핸들링 제어보드로부터 외부데이타버스 정합시험을 위하여 선택된 레벨신호가 이낙되면 외부데이타버스정합시험 종류를 선택하고 상기 프레임전송시험을 위하여 선택된 레벨신호가 상기패킷 핸들링제어보드로부터 전송되면, 적어도 1개이상의 상기 패킷 핸들링제어보드중 마스터보드를 선택하여 시험을 수행하는 패킷버스 인터페이스 보드; 상기 패킷버스 인터페이스보드와 상기 패킷핸들링제어보드사이에 이중화구조로 접속되어 상기 외부데이타버스 정합기능시험시 상기 패킷버스 인터페이스보드의 선택에 따른 통로를 형성하여 시험을 수행하기 위한 패킷버스보드;상기 패킷 핸들링제어보드에 장착되어 시험결과를 디스플레이하기 위한 제1모니터;상기 패킷버스 인터페이스보드에 장착되어 시험결과를 디플레이하기 위한 제2모니터를 포함함을 특징으로 하는 전전자 교환기의 패킷 통합시험장치.
  2. 제1항에 있어서, 상기 패킷버스보드의 상기 이중화구조에 대한 시험은 상기 외부데이터버스 정합ㅅ기능시험시, 상기 패킷 핸들링제어보드에 의해 액티브사이드 체킹에 의하여 이루어짐을 특징으로 하는 전전자 교환기의 패킷 통합시험장치.
  3. 제1항에 있어서, 상기 패킷 핸들링제어보드는 메뉴방식에 의하여 상기 외부데이타버스 정합기능시험시 프로토콜 레벨1을 선택하고, 상기 프레임전송시험시 프로토콜 레벨2를 선택함을 특징으로하는 전전자 교환기의 패킷 통합시험장치.
  4. 패킷데이타를 처리하기 위하여 적어도 1개이상의 패킷 핸들링제어보드, 패킷버스 인터페이스보드 및 패킷데이터 전송을 위하여 이중화구조로 이루어진 패킷버스보드를 구비한 전전자 교환기의 패킷 통합시험방법에 있어서;전원이 인가되면, 상기 패킷 핸들링 제어보드, 패킷버스 인터페이스보드 및 상기 패킷버스보드를 초기화하는 과정;상기 초기화가 이루어지면, 상기 각 보드들은 자체적으로 내부기능시험을 자동적으로 수행하는 과정;상기 내부기능시험 수행결과, 에러가 발생되면 에러내용을 출력하고 시험을 종료하는 과정;상기 내부기능시험 수행결과, 에러가 발생되지 않으면 메뉴입력대기상태로 진행되어 상기 패킷버스보드를 이용한 상기 패킷 핸들링제어보드와 상기 패킷버스 인터페이스보드의 외부데이타 정합기능을 시험하는 과정;상기 외부데이타버스 정합기능 시험이 종료되면, 상기 적어도 1개 이상의 패킷 핸들링 제어보드간의 프레임전송 시험을 수행하기 위한 과정을 포함함을 특징으로 하는 전전자 교환기의 패킷통합시험방법.
  5. 제4항에 있어서, 상기 외부데이타버스 정합기능 시험과정은, 상기 패킷버스보드의 이중와구조를 시험하기 위하여 상기 패킷버스보드에 대한 액티브상태를 체킹하는 단계; 상기 패킷 핸들링 제어보드에 의하여 프로토콜 레벨을 선택하는 단계;상기 패킷버스 인터페이스 보드에 의하여 버스정합시험 종류를 선택하기 위한 단계;상기 버스정합시험 종류선택단계에서 선택된 종류에 따라 상기 패킷버스보드상의 시험통로를 형성하여 시험을 수행하는 단계;상기 시험수행단계에서 이루어진 시험결과를 디스플레이하기 위한 디스플레이단계를 포함함을 특징으로 하는 전전자 교환기의 패킷 통합시험방법.
  6. 제4항 또는 제5항에 있어서, 상기 프레임전송시험 수행과정은 상기 패킷 핸들링 제어보드에 의하여 시험수행을 위한 프로토콜 레벨을 선택하는 단계;상기 패킷버스 인터페이스 보드에 의하여 마스터 패킷 핸들링제어보드가 선택되는 단계;상기 패킷버스보드중 액티브상태로 설정된 패킷버스보드를 통해 상기 마스터 패킷 핸들링제어보드로부터 슬래이브 패킷핸들링제어보드로 상기 프레임신호를 전송하여 시험하는 단계; 및 상기 시험단계에서 수행된 시험결과를 디스플레이하기 위한 단계를 포함함을 특지으로 하는 전전자 교환기의 패키 통합시험방법.
KR1019940037271A 1994-12-27 1994-12-27 전전자 교환기의 패킷 통합시험장치 및 방법 KR0140302B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940037271A KR0140302B1 (ko) 1994-12-27 1994-12-27 전전자 교환기의 패킷 통합시험장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940037271A KR0140302B1 (ko) 1994-12-27 1994-12-27 전전자 교환기의 패킷 통합시험장치 및 방법

Publications (2)

Publication Number Publication Date
KR960027833A KR960027833A (ko) 1996-07-22
KR0140302B1 true KR0140302B1 (ko) 1998-07-01

Family

ID=19403840

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940037271A KR0140302B1 (ko) 1994-12-27 1994-12-27 전전자 교환기의 패킷 통합시험장치 및 방법

Country Status (1)

Country Link
KR (1) KR0140302B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100233902B1 (en) * 1996-12-23 1999-12-15 Daewoo Telecom Ltd Test method for packet board in exchanger
KR100258466B1 (ko) * 1997-02-28 2000-06-01 윤종용 Adsl전송시스템의 보드 원격 모니터링 장치

Also Published As

Publication number Publication date
KR960027833A (ko) 1996-07-22

Similar Documents

Publication Publication Date Title
US4684885A (en) Arrangement for on-line diagnostic testing of an off-line standby processor in a duplicated processor configuration
KR0140302B1 (ko) 전전자 교환기의 패킷 통합시험장치 및 방법
KR0131950B1 (ko) 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법
CN114585039B (zh) 一种故障状态下的万兆网络数据传输链路切换方法和装置
JP2518514B2 (ja) 自動障害検出システム
KR100365779B1 (ko) 디지탈교환시스템의기능시험장치및그방법
KR0173207B1 (ko) 전전자 교환기의 패킷 가입자 선로 루프백 시험 방법
KR19990060610A (ko) 교환시스템에서의 통신용 디바이스 온라인 상태 체크방법
JP2841436B2 (ja) 通信機能自己診断装置
KR19980061851A (ko) 전전자 교환기의 패킷 핸들러 보드의 온라인/오프라인 시험 방법
KR100247423B1 (ko) 입출력 포트 시험 방법
JP2872118B2 (ja) 装置の試験方式
KR970006948B1 (ko) 전전자교환기의 불량 상위레벨버스케이블 판정장치
JPH07183889A (ja) Atm交換機における各装置のオンライン試験方法
JPS6235735A (ja) ル−プネツトワ−クの回線折り返し方法
KR0168230B1 (ko) 개선된 시분할 교환기 가입자 시험장치
JPH08317058A (ja) 電子交換機情報伝送路自己診断機能
JPH06276270A (ja) 回線試験機能を備えた通信装置
JPH06350680A (ja) データ伝送装置の試験装置
KR960027699A (ko) 종합정보 통신망 교환 시스템의 패킷고정 경로에서 공간 스위치에 대한 시험 방법
JPH11298604A (ja) 構内交換機間の回線テスト方法
JPH0389739A (ja) 受信部二重化回路
JPS6265540A (ja) デ−タ回線試験方式
JPH04150442A (ja) インタフェース試験方式
JPH05276247A (ja) プライマリアクセス回線試験方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050302

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee