KR0130365B1 - Apparatus for controlling convergence of multi tendency system - Google Patents

Apparatus for controlling convergence of multi tendency system

Info

Publication number
KR0130365B1
KR0130365B1 KR1019940022854A KR19940022854A KR0130365B1 KR 0130365 B1 KR0130365 B1 KR 0130365B1 KR 1019940022854 A KR1019940022854 A KR 1019940022854A KR 19940022854 A KR19940022854 A KR 19940022854A KR 0130365 B1 KR0130365 B1 KR 0130365B1
Authority
KR
South Korea
Prior art keywords
convergence
adjustment
deflection
signal
adjustment pattern
Prior art date
Application number
KR1019940022854A
Other languages
Korean (ko)
Inventor
김한진
이남규
Original Assignee
이헌조
주식회사 Lg전자
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 Lg전자 filed Critical 이헌조
Priority to KR1019940022854A priority Critical patent/KR0130365B1/en
Application granted granted Critical
Publication of KR0130365B1 publication Critical patent/KR0130365B1/en

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

The apparatus for controlling convergence of multiple deflection system with one control pattern of one convergence system includes an integrated convergence controller performing deflection compensation with each deflection compensating data and control pattern, a level converter converting output level of the control with control signal of microprocessor, a switch turning on and off output of the converted control pattern, and a controller providing the converted control pattern to CRT.

Description

다중편항시스템의 콘버젼스 조정장치Convergence Control Unit of Multiple Deviation System

제1도는 일반적인 다중편향시스템의 블럭 구성도.1 is a block diagram of a general multiple deflection system.

제2도는 (가)-(마)는 제1도 각신호의 타이밍도.2 is (a)-(e) is the timing diagram of each signal.

제3도는 본 발명에 따른 다중편향시스템의 콘버젼스 조정장치의 블럭 구성도.3 is a block diagram of a convergence adjusting device of a multiple deflection system according to the present invention.

제4도는 제3도 통합 콘버젼스 조정부의 상세 블럭 구성도.4 is a detailed block diagram of a third integrated convergence adjustment unit.

제5도는 본 발명의 동작 플로우 챠트.5 is an operational flowchart of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 동기분리부 2 : 비데오 처리부1: Synchronous Separator 2: Video Processing Unit

3,5 : 편향1,2부 4, 6 : 콘버젼스 조정1, 2부3,5: deflection 1, 2 parts 4, 6: convergence adjustment 1, 2 parts

7 : 가산기 8 : OSD부7: Adder 8: OSD unit

9 : 마이컴 10a, 10b : 버퍼9: micom 10a, 10b: buffer

11 : 통합 콘버젼스 조정부 12 : 레벨 변환부11: integrated convergence adjustment unit 12: level conversion unit

13 : 신호출력제어부13: signal output control unit

SW1, SW2 : 제1, 제2 조정패턴 선택 스위치SW1, SW2: First and second adjustment pattern selection switch

SW3a, SW3b : 출력선택 스위치SW3a, SW3b: Output Selection Switch

SW4 : 조정패턴 온/오프 스위치SW4: Adjustment Pattern On / Off Switch

본 발명은 다중편향시스템의 콘버젼스 조정장치에 관한 것으로서, 더욱상세하게는 대형 디스플레이에서와 같이 2개이상의 편향을 구동시켜 동작되는 다중편향시스템에서 콘버젼스 조정을 하나의 콘버젼스시스템 및 이에 따른 하나의 조정패턴만으로 조정가능토록 한 다중편향시스템의 콘버젼스 조정장치에 관한 것이다.일반적으로 대형 디스플레이에서는 콘버젼스 조정이 필요하며 특히 프로젝션타입의 디스플레이에서는 콘버젼스 조정의 필수적이다. 특히, 60인치 이상의 초대형 디스플레이에서는 R, G, B각각의 CRT를 2조이상 사용해야만 원하는 밝기의 디스플레이가 가능하다. 따라서, 2조이상의 CRT를 이용하는 시스템에서는 듀얼편향시스템을 사용하는 경우가 많으며 이들 편향에 대한 보정용 콘버젼스 시스템 역시 듀얼로 사용하게 되며, 이러한 다중편향시스템을 제1도에 나타내었다. 여기서, 동기분리부(1)는 입력되는 영상신호또는 동기신호로부터 수평, 수직동기 신호를 분리하여 편향1부(3) 및 편향2부(5)로 공급한다. 그리고 상기편향1부(3)는 R, G, B각각의 CRT 1조에 있는 편향요크(DY1)를 구동시키며 수평, 수직 블랭크신호를 비데오 처리부(2) 및콘버젼스 조정1부(4)로 공급한다. 또한 상기 편향2부(5)는 나머지 R, G, B CRT 1조의 편향요크(DY2)를 구동시키며 수평, 수직 블랭크신호를 콘버젼스 조정2부(6)에 공급하다. 그리고 상기 비데오 처리부(2)에서는상기 편향1부(3)에서 공급되는 블랭크신호에 동기를 맞추어 각각의 R, G, B영상신호를 출력한다.상기 콘버젼스 조정1부(4)는 상기 편향1부(3)에 대한 보정신호를 콘버젼스요크(CY1)에 출력시키며, 콘버젼스 조정2부(6)는 편향2부(5)에 대한 보정신호를 콘버젼스요크(CY2)에 출력시킨다. 또한, 상기 콘버젼스조정1부(4)에서는 편향1부(3)에 대한 보정신호를 계산하기 위한 조정패턴을 제1 조정패턴 선택스위치(SW1)에 보내며, 콘버젼스 조정2부(6)에서는 편향2부(5)에대한 보정신호를 계산하기 위한 조정패턴을 CRT2에디스플레이시킬 것인가를 선택하는 제2 조정패턴 선택스위치(SW2)에 보낸다. 여기서, 상기 제1, 제2 조정패턴 선택스위치(SW1),(SW2)는마이컴(9)의 제어에 따라 스위칭된다. 한편, 상기 제1 조정패턴 선택스위치(SW1)는 디스플레이되는 신호를 입력되는 영상으로 할 것인가 콘버젼스 조정1부(4)의 조정패턴으로 할 것인가를 선택하며, 이 제1 조정패턴 선택스위치(SW1)의 출력신호는 가산기(7)에서 OSD부(8)의 OSD출력과 가산되게 된다. 그리고 상기 가산기(7)의 출력은 버퍼(10a),)10b)를 통하여 마이컴(9)의 스위칭제어에 따라 출력선택스위치(SW3a),(SW3b)에 의해스위칭되어 CRT1,CRT2에 디스플레이 되게 된다. 그리고 상기에서 콘버젼스 1을 조정할 때는 CRT2를 출력선택스위치(SW3a)를 이용하여 오프시킴에 따라 조정가능하나 콘버젼스2를 조정할 때는 상기 제2조정패턴 선택스위치(SW2)는 상기 콘버젼스 조정2부(6)로 부터의 조정패턴을 선택하도록 함과 동시에 OSD를 디스플레이시키기 위해 출력선택스위치(SW3b)도 온시켜 놓게 된다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a convergence adjustment device of a multi-deflection system, and more particularly, to a convergence adjustment system in a multi-deflection system operated by driving two or more deflections as in a large display. Accordingly, the present invention relates to a convergence adjustment device of a multi-deflection system that allows adjustment with only one adjustment pattern. In general, convergence adjustment is necessary in a large display, and especially convergence adjustment is necessary in a projection type display. Particularly, in the ultra-large display of 60 inches or more, two or more sets of CRTs of R, G, and B can be used to display the desired brightness. Therefore, a system using two or more trillion CRTs often uses a dual deflection system, and a correction convergence system for these deflections is also used dually, and the multiple deflection system is shown in FIG. Here, the sync separator 1 separates the horizontal and vertical sync signals from the input video signal or the sync signal and supplies them to the deflection first part 3 and the deflection second part 5. The deflection 1 part 3 drives the deflection yoke DY1 in the CRT set of each of R, G, and B, and supplies horizontal and vertical blank signals to the video processing part 2 and the convergence adjustment part 1 (4). do. In addition, the deflection second part 5 drives the remaining yoke DY2 of one set of R, G, and B CRTs, and supplies horizontal and vertical blank signals to the convergence adjusting part 2 (6). The video processing unit 2 outputs the respective R, G, and B image signals in synchronization with the blank signal supplied from the deflection first unit 3. The convergence adjustment unit 4 performs the deflection adjustment. The correction signal for the first section 3 is output to the convergence yoke CY1, and the convergence adjustment second section 6 sends the correction signal for the deflection second section 5 to the convergence yoke CY2. Output it. In addition, the convergence adjustment unit 1 sends an adjustment pattern for calculating a correction signal for the deflection unit 3 to the first adjustment pattern selector switch SW1, and the convergence adjustment unit 2 (6). Is sent to the second adjustment pattern selection switch SW2 for selecting whether to display the adjustment pattern for calculating the correction signal for the deflection second portion 5 on the CRT2. Here, the first and second adjustment pattern selection switches SW1 and SW2 are switched under the control of the microcomputer 9. On the other hand, the first adjustment pattern selection switch SW1 selects whether the displayed signal is an input image or an adjustment pattern of the convergence adjustment first portion 4, and the first adjustment pattern selection switch ( The output signal of SW1 is added by the adder 7 with the OSD output of the OSD unit 8. The output of the adder 7 is switched by the output selection switches SW3a and SW3b according to the switching control of the microcomputer 9 via the buffers 10a and 10b and displayed on the CRT1 and CRT2. When the convergence 1 is adjusted, CRT2 is turned off using the output selection switch SW3a. However, when the convergence 2 is adjusted, the second adjustment pattern selection switch SW2 is the convergence. In addition to selecting the adjustment pattern from the adjustment section 2, the output selection switch SW3b is also turned on to display the OSD.

한편, 제2도는 상기 각 신호에 대한 타이밍도를 나타낸 것으로, (가)의 편향1의 블랭크신호에 의한 보정데이타와 조정패턴은 (다)의 콘버젼스1 신호의 T1부분이며, (나)의 편향2의블랭크신호에 의한 콘버젼스 보정데이타와 조정패턴은 (라)의 콘버젼스2신호의T2부분이다. 이에반해 비데오 신호는 (마)의 T3부분만 나타나며, 이는 콘버젼스1과 콘버젼스2가 동시에 보정되는 부분만 디스플레이되어야 전체화면의 균형이 이루어지므로 실제디스플레이시키는 범위는 (마)의 T3만 디스플레이되게 되는것이다. 그러나 상기한 바와 같은 종래기술은 각각의 편향에 대한 보정데이타를 계산하기 위해 각각의 콘버젼스부를구성함으로써 시스템의 구성이 복잡하며 콘버젼스 조정방법이 난해하여 일반사용자들은 거의 조정이 불가능하게 되어있는 단점이 있다. 또한, 2중 시스템구성방법으로 가격이 비싸지고 조정방법에 대한 원활한 OSD기능 서비스도 어렵게 구성되어 있으며, 각각의 조정후에 각각의 CRT에 의한 비데오신호를완전히 일치시키기 어려워 화면2중현상이 발생하는 단점이 있었다. 본 발명은 이러한 점을 해결하기 위한 것으로, 본 발명의 목적은 하나의 콘버젼스시스템에 의해 콘버젼스 조정이 가능토록 함으로써 시스템의 구성이 간단하고 콘버젼스 조정이 편리하도록 하며 하나의 조정패턴만으로 조정가능토록 함으로써 정확하게 비데오 신호를 일치시킬 수 있도록 한 다중편향시스템의 콘버젼스 조정장치를 제공함에 있다. 이러한 목적을 달성하기 위한 본 발명의 특징을 시스템을 전반적으로 제어하는마이컴 및 각각의 CRT에 대응되는 하는 편향 및 콘버젼스 시스템을 구비하여 각각의 편향 보정데이타 및 조정패턴으로 편향보정을 행하는 다중편향시스템의 콘버젼스 조정장치에 있어서, 각각의 편향 보정 데이타 및 조정패턴을 발생하는 통합 콘버젼스 조정부와, 상기 마이컴의 제어에 따라 상기 통합 콘버젼스 조정부의 조정패턴 출력 레벨을 변환하는 레벨 변환부와, 상기 마이컴의 제어에 따라 상기 레벨변환부를 통한 조정패턴의 출력을 온/오프하는 조정패텬 온/오프 스위치와, 입력여상신호 및 OSD신호 및 상기 조정패턴 온/오프스위치를 통한 조정패턴신호를 CRT로 출력하기 위한 신호 출력제어부가 더 구비되어 구성되는다중편향시스템의 콘버젼스 조정장치에 있다. 이하, 본 발명의 바람직한 일실시예를 첨부도면을 참조로하여 상세히 설명한다.2 is a timing diagram for each of the above signals. The correction data and the adjustment pattern of the blank signal of deflection 1 in (a) are the T1 portion of the convergence 1 signal in (c), and (b) The convergence correction data and the adjustment pattern by the blank signal of deflection 2 are the T2 portions of the convergence 2 signal of (D). On the other hand, the video signal appears only in the T3 part of (e), which means that only the part where Convergence 1 and Convergence 2 are corrected at the same time should be displayed so that the whole screen is balanced. Will be displayed. However, the prior art as described above, by configuring each convergence unit to calculate the correction data for each deflection, the configuration of the system is complicated and the convergence adjustment method is difficult, so that the general users are almost impossible to adjust. There is a disadvantage. In addition, due to the dual system configuration, the price is expensive and the smooth OSD function service for the adjustment method is difficult to configure, and it is difficult to completely match the video signal by each CRT after each adjustment. there was. The present invention has been made to solve this problem, and an object of the present invention is to allow convergence adjustment by one convergence system so that the configuration of the system is simple, the convergence adjustment is convenient, and one adjustment pattern. It provides a convergence adjusting device of a multi-deflection system that can be adjusted with only a single signal so that the video signal can be accurately matched. In order to achieve the above object, the present invention provides a microcomputer for controlling the system as a whole, and a deflection and convergence system corresponding to each CRT, and performs multiple deflection correction with respective deflection correction data and adjustment patterns. A convergence adjustment device of a system, comprising: an integrated convergence adjustment unit for generating respective deflection correction data and an adjustment pattern, and a level conversion for converting an adjustment pattern output level of the integrated convergence adjustment unit under control of the microcomputer; And an adjustment pattern on / off switch for turning on / off the output of the adjustment pattern through the level converting unit under the control of the microcomputer, an input image signal and an OSD signal, and an adjustment pattern signal through the adjustment pattern on / off switch. The signal output control unit for outputting the CRT is provided in the convergence adjustment device of the multiple deflection system. Hereinafter, a preferred embodiment of the present invention will be described in detail with reference to the accompanying drawings.

제3도는 본 발명에 따른 다중편향시스템의 콘버젼스조정장치의 블록 구성도를도시한 것으로서,제1도의 종래의 구성에서 콘버젼스 조정1부(4)와 콘버젼스 조정2부(6)가하나로 통합되어 편향1과 편향2에 대한보정 데이타 및 조정패턴을 발생하는 통합 콘버젼스 조정부(11)로되고, 종래의 콘버젼스 조정2부(6)의 조정패턴을 CRT에 제공하기 위한 제2 조정패턴 선택스위치(SW2)가 제거되며, 마이컴(9)의 제어에 따라상기 통합 콘버젼스 조정부(11)로 부터의 조정패턴의 레벨을 변환하는 레벨변환부(12)와, 상기마이컴(9)의 제어에 따라 스위칭되어 상기 레벨변환부(12)를 통한 조정패턴을 온/오프하는 조정패턴 온/오프 스위치(SW4)가 더 구비되어 구성되며, 종래의 가산기(7)가 입력영상신호 및 OSD신호 및 상기조정패턴 온/오프 스위치 (SW4)를 통한 조정패턴신호를 CRT로 출력하기 위한 신호출력제어부(13)로 구성된다. 그리고 상기 신호출력제어부(13)는 오아 게이트(OR1)로 구성되며, 본 발명은 종래와 동일부분에 대해서는 동일부호를 사용한다. 그리고 제4도는상기 통합 콘버젼스 조정부(11)의 상세 구성 블록도를도시한 것으로, 편향1 및 편향2에 대한 조정 데이타를 계산하는 콘버젼스 마이컴(11a)과, 상기 콘버젼스 마이컴(11a)의 제어에 따라 데이타 출력을 위한 타이밍 주파수를발생하는 타이밍 발생부(11b)와, 편향1부(3)로 부터의 수평동기신호를 이용하여 상기 타이밍 발생부(11b)의 동작 주파수를 제공하는 PLL(Phase Locked Loop)부(11c)와,상기 콘버젼스 마이컴(11a)에서 계산된 편향1및 편향2에 대한 조정 데이타가 저장되는 메모리부(11d),(11e)와, 상기 콘버젼스 마이컴(11a)의 제어에 따라 상기 타이밍 발생부(11b)로 부터의 타이밍 주파수를 이용하여 상기 메모리부(11d),(11e)의 데이타를 출력하기 위한 타이밍제어부(11f),(11g)와, 상기 타이밍 발생부(11b)의 제어에 따라 상기 메모리부(11d),(11e)의 출력 데이타를 아날로그 신호로 변환하는 디지탈 아날로그 변환기(DACI)와, 상기 디지탈 아날로그 변환기(DACI)의 출력을 버퍼닝하여 콘버젼스 요크(CY1),(CY2)로 출력하는 버퍼(11h),(11i)로 구성된다. 그리고 여기서 상기 메모리부(11d)는 종래의 편향1에 대한 보정 데이타가 저정되어 있는 메모리라 가정하면 본 발명에서는 메모리부(11e)를 추가하여 편향2에 대한 보정 데이타가 저장되도록 한다. 또는 상기 메모리부(11e)는 종래의 편향2에 대한 보정 데이타가 저장되어 있는 메모리라 가정하면 본 발명에서는 메모리부(11d)를 추가하여 편향1에 대한 보정 데이타가 저장되도록 한다. 상기와 같이 구성된 본 발명에서 동기분리부(1)는 입력되는 영상신호 또는 동기신호로부터 수평, 수직동기신호를 분리하여 편향1부(3) 및 편향2부(5)로 공급한다. 그리고 상기 편향1부(3)는 편향요크(DY1)를 구동시키며, 상기 편향2부(5)는 편향요크(DY2)를 구동시킨다. 그리고 비데오 처리부(2)에서는 입력신호를 처리하여 각각의 R, G, B영상신호를 제1 조정패턴 선택서위치(SW1)로출력한다. 한편, 상기 통합 콘버젼스 조정부(11)의 콘버젼스 마이컴(11a)은도시하지 않은 키 입력부를 통하여편향1 또는 편향2에 대한 조정데이타를 계산하기 위한 키가 입력되면 편향1과, 편향2에 대한 각각의 보정 데이터 계산하여 이를 메모리부(11d),(11e)에 저장한다.3 shows a block diagram of a convergence adjustment device of a multi-deflection system according to the present invention, in which the convergence adjustment unit 1 (4) and convergence adjustment unit 2 (6) in the conventional configuration of FIG. ) Is integrated into a single convergence adjustment unit 11 that generates correction data and adjustment patterns for deflection 1 and deflection 2, and provides the adjustment pattern of the conventional convergence adjustment 2 unit 6 to the CRT. The second adjustment pattern selection switch SW2 is removed, and the level conversion unit 12 converts the level of the adjustment pattern from the integrated convergence adjustment unit 11 according to the control of the microcomputer 9; A control pattern on / off switch (SW4) is further provided to switch under the control of the microcomputer (9) to turn on / off the adjustment pattern through the level converter (12), and the conventional adder (7) is input. Image signal, OSD signal and adjustment pattern signal through the adjustment pattern on / off switch (SW4) to CRT It consists of a signal output control unit 13 to output. The signal output control unit 13 is composed of an OR gate OR1, and the present invention uses the same reference numerals for the same parts as in the prior art. 4 shows a detailed block diagram of the integrated convergence adjustment unit 11, a convergence micom 11a that calculates adjustment data for deflection 1 and deflection 2, and the convergence micom ( Provides an operating frequency of the timing generator 11b using a timing generator 11b for generating a timing frequency for data output under the control of 11a) and a horizontal synchronization signal from the deflection 1 unit 3. A PLL (Phase Locked Loop) unit 11c, memory units 11d and 11e which store adjustment data for deflection 1 and deflection 2 calculated by the convergence microcomputer 11a, and the conversion Under the control of the microcomputer 11a, timing control units 11f and 11g for outputting data of the memory units 11d and 11e using the timing frequency from the timing generator 11b and And output data of the memory units 11d and 11e under the control of the timing generator 11b. A digital analog converter (DACI) for converting to an analog signal, and buffers (11h) and (11i) for buffering the output of the digital analog converter (DACI) and outputting them to convergence yokes (CY1) and (CY2). do. If the memory unit 11d is a memory in which the conventional correction data for the deflection 1 is stored, the memory unit 11d adds the memory unit 11e so that the correction data for the deflection 2 is stored. Alternatively, if the memory unit 11e is a memory in which conventional correction data for deflection 2 is stored, in the present invention, the memory unit 11d is added to store the correction data for deflection 1. In the present invention configured as described above, the synchronization separator 1 separates the horizontal and vertical synchronization signals from the input image signal or the synchronization signal and supplies them to the deflection first part 3 and the deflection second part 5. The deflection first portion 3 drives the deflection yoke DY1, and the deflection second portion 5 drives the deflection yoke DY2. The video processor 2 processes the input signal and outputs each of the R, G, and B video signals to the first adjustment pattern selection position SW1. On the other hand, the convergence microcomputer 11a of the integrated convergence adjustment unit 11, when a key for calculating the adjustment data for deflection 1 or deflection 2 is input through a key input unit (not shown), deflection 1 and deflection 2 Compensation data for each is calculated and stored in the memory units 11d and 11e.

이때, PLL부(11c)에서 편향1부(3)로부터 입력되는 수평동기신호를 이용하여 타이밍 발생부(11b)의 주파수를 만들어주며, 이 타이밍 발생부(11b)의 발생 주파수에 따라 타이밍 제어부(11f),(11g)가 메모리부(11d),(11e)의 편향1과 편향2에 맞는 데이타를 출력시키기 위하여 가기 다른 타이밍제어를 실행하게 되며, 이는 콘버젼스마이컴(11a)의 제어에 따른다. 이에 따라 상기 메모리부(11d),(11e)의 조정데이타가 디지탈아날로그 변환기(DACI)를 통하여 아날로그 신호로 변환되어 버퍼(11h),(11i)를 통하여각각의 콘버젼스 요크(CY1),(CY2)로 출력되게 된다. 그리고 상기 통합 콘버젼스 조정부(11)에서의 조정패턴은도시하지 않은 조정패턴 발생부에서 발생하게 된다. 한편, 본 발명은 제1 조정패턴 선택스위치(SW1) 및 조정패턴 온/오프 스위치(SW4)와,오아 게이트(OR1)를 이용하여 디스플레이되는 영상을 제어할 수 있게 되며, 이를 설명하면 다음과 같다. 우선,조정패턴만을 디스플레이시키고 조정하는 경우는 제1 조정패턴 선택스위치(SW1)를 단자(a)로 스위칭하여조정패턴을 선택하고 온/오프 스위치(SW4)를 온시킨다. 그리고 입력영상신호와 조정패턴을 모두디스플레이시키고자 할 경우에는 상기 조정패턴 온/오프 스위치(SW4)를 온시키고 제1 조정패턴선택스위치(SW1)를 단자(b)로 스위칭하여 입력영상신호를 선택하면된다. 또한, 정상적인 상태에서 입력영상신호만을 디스플레이시키고자 할 경우에는 상기 조정패턴 온/오프 스우치(SW4)를 오프시키고 제1 조정패턴 선택스위치(SW1)를단자(b)로 스위칭하면 된다. 한편, 조정패턴은 움직이지 않는 영상으로써 CRT의 일정부분에만 빔이 가해지게 되므로 밝은 상태에서 오랫동안 디스플레이되면 조정패턴이 디스플레이되는 부분에 CRT의 소손현상이 발생하게 된다.또한, 디스플레이를 비데오 신호와 조정패턴을 동시에 선택하는 경우 밝은 비데오신호선택시 조정패턴신호가 잘 보이지 않으므로 조정패턴신호의 레벨을 변환하는 것이 필요하게 되며, 이를 레벨 변환부(12)에서 행하게 되며, 이는마이컴(9)에 의해 제어된다. 한편, 상기 콘버젼스 조정 및 화면 디스플레이에 대한 전체적인 동작개요를제5도의 플로우 챠트와 함께 설명하면 다음과 같다. 우선, 콘버젼스 조정중인가를 판단하여(S1) 콘버젼스 조정중이면 편향1 또는 편향2에 대한 조정인가를 판단하여 편향1 또는 편향2에 대한 조정데이타를 계산한다(S2-S4). 그리고 현재의 디스플레이 모드를 판단한다(S5). 만일, 현재 디스플레이 모드가 입력영상 및 조정패턴을 모두 디스플레이시키고자 하는 모드라면 조정패턴 온/오프 스위치(SW4)를 온하고, 제1 조정패턴 선택스위치(SW)는 단자(b)로 스위칭하여 입력영상신호를 선택하고, 밝은 비데오 신호 선택시 조정 패턴이 잘 보이지 않으므로 레벨 변환부(12)의 레벨을 상승시킨다(S6). 그리고 현재의 디스플레이 모드가 조정패턴만을 디스플레이시키고자 하는 모드라면 상기 조정패턴 온/오프 스위치(SW4)는 온시키고, 제1 조정패턴 선택스위치(SW1)는 단자(a)로 스위칭하여 조정패턴을 선택하고, CRT의 소손을 방지하기 위해 레벨 변환부(12)의레벨을 다운시킨다(S7). 또한, 현재의 디스플레이 모드가 입력영상신호만을 디스플레이시키고자 하는 모드라면 상기 조정패턴 온/ 오프 스위치(SW4)는 오프시키고 제1조정패턴 선택스위치(SW1)는 단자(b)로스위칭하여 입력영상신호를 레벨변환부(12)의 레벨을 다운시킨다(S8). 이때, 레벨변환부(12)의 레벨을 다운시키는이유는 조정패턴 온/오프 스위치(SW4)가 오프되었어도 크로스토크( Crosstalk) 등에 의해 조정패턴신호가 디스플레이화면에영향을 줄수 있기 때문이다. 상기 단계(S6-S8) 수행후에는 디스플레이 모드의 변화가 있는가를 판단하여(S9) 디스플레이 모드가 변화가 있으면 상기 단계(S5)를 반복수행하고, 디스플레이 모드의 변화가 없으면 종료한다. 그리고 상기 단계(S1)에서 콘버젼스 조정중이 아니라 판단되면 입력영상을 디스플레이 하는 것이므로 상기 제1 조정패턴 선택스위치(SW4)는 단자(b)로 스위칭하고 조정 패턴 온/오프 스위치(SW4)는 오프시키며, 레벨 변환부(12)의 레벨을 다운시킨다(S10). 이때, 레벨을 다운시키는 것은 상기 단계( S8)에서와 같은 이유에서이다. 이상에서 살펴본 바와 같이 본 발명은 다중편향시스템에서 각각의 편향보정을 위해 하나의 코버젼스 시스템을 구성하여 하나의 조정패턴을 인가하므로 시스템의 구성이 간단해지고 조정이 편리하며 정확하게 비데오신호를 일치시킬 수 있게 된다. 또한, 비데오신호와 조정패턴을 동시에 디스플레이시킬 수 있게 되며, 콘버젼스 시스템에는각각의 편향에 대한 조정데이타 기억영역만을 확보해줌으로써 여러 가지 조정데이타를 조정할 수 있게 된다.At this time, the PLL section 11c makes a frequency of the timing generating section 11b by using the horizontal synchronization signal input from the deflection 1 section 3, and according to the frequency generated by the timing generating section 11b, 11f) and 11g execute different timing control in order to output data corresponding to the deflection 1 and the deflection 2 of the memory units 11d and 11e, which are in accordance with the control of the convergence microcomputer 11a. . As a result, the adjustment data of the memory units 11d and 11e are converted into analog signals through the digital analog converter DACI, and the respective convergence yokes CY1 and (I) through the buffers 11h and 11i. CY2) will be output. And the adjustment pattern in the integrated convergence adjustment unit 11 is generated in the adjustment pattern generator not shown. Meanwhile, the present invention can control the displayed image using the first adjustment pattern selection switch SW1 and the adjustment pattern on / off switch SW4 and the ORA gate OR1. . First, in the case where only the adjustment pattern is displayed and adjusted, the first adjustment pattern selection switch SW1 is switched to the terminal a to select the adjustment pattern and the on / off switch SW4 is turned on. In order to display both the input image signal and the adjustment pattern, the adjustment pattern on / off switch SW4 is turned on and the first adjustment pattern selection switch SW1 is switched to the terminal b to select the input image signal. That's it. In addition, when only the input image signal is to be displayed in the normal state, the adjustment pattern on / off switch SW4 may be turned off and the first adjustment pattern selection switch SW1 may be switched to the terminal b. On the other hand, since the adjustment pattern is a non-moving image and a beam is applied only to a certain portion of the CRT, when the display is displayed in a bright state for a long time, the burnout phenomenon of the CRT is generated in the portion where the adjustment pattern is displayed. When the pattern is selected at the same time, the adjustment pattern signal is difficult to see when the bright video signal is selected, so it is necessary to convert the level of the adjustment pattern signal, which is performed by the level converter 12, which is controlled by the microcomputer 9. do. Meanwhile, the overall operation of the convergence adjustment and the screen display will be described with reference to the flowchart of FIG. 5 as follows. First, it is determined whether convergence adjustment is in progress (S1). If convergence adjustment is in progress, it is determined whether adjustment is made for deflection 1 or deflection 2, and the adjustment data for deflection 1 or deflection 2 is calculated (S2-S4). The current display mode is determined (S5). If the current display mode is a mode for displaying both the input image and the adjustment pattern, the adjustment pattern on / off switch SW4 is turned on, and the first adjustment pattern selection switch SW is switched to the terminal b to input. When the video signal is selected and a bright video signal is selected, the adjustment pattern is hardly seen, so the level of the level converter 12 is increased (S6). If the current display mode is to display only the adjustment pattern, the adjustment pattern on / off switch SW4 is turned on, and the first adjustment pattern selection switch SW1 is switched to the terminal a to select the adjustment pattern. In order to prevent burnout of the CRT, the level of the level converter 12 is lowered (S7). In addition, if the current display mode is to display only the input image signal, the adjustment pattern on / off switch SW4 is turned off and the first adjustment pattern selection switch SW1 is switched to the terminal b so that the input image signal is turned on. Down the level of the level converting section 12 (S8). At this time, the reason for lowering the level of the level converting section 12 is that the adjustment pattern signal may affect the display screen by crosstalk or the like even when the adjustment pattern on / off switch SW4 is turned off. After performing steps S6-S8, it is determined whether there is a change in the display mode (S9). If there is a change in the display mode, step S5 is repeated, and if there is no change in the display mode, the process ends. If it is determined that the convergence adjustment is not performed in the step S1, the input image is displayed. Therefore, the first adjustment pattern selection switch SW4 is switched to the terminal b and the adjustment pattern on / off switch SW4 is off. In step S10, the level of the level converter 12 is down. At this time, the level is lowered for the same reason as in the step S8. As described above, the present invention configures one covance system for each deflection correction in a multi-deflection system and applies one adjustment pattern so that the configuration of the system is simple, adjustment is convenient, and the video signal is accurately matched. It becomes possible. In addition, the video signal and the adjustment pattern can be displayed at the same time, and the convergence system can adjust various adjustment data by ensuring only the adjustment data storage area for each deflection.

Claims (3)

시스템을 전반적으로 제어한는 마이컴 및 각각의 CRT에 대응되는 편향 및 콘버젼스시스템을 구비하여 각각의 편향 보정 데이타 및 조정패턴으로 편향보정을 행하는 다중편향시스템의 콘버젼스 조정장치에있어서, 각각의 편향 보정 데이타 및 조정패턴을 발생하는 통합콘버젼스 조정부와, 상기 마이컴의 제어에 따라 상기 통합 조정부의 조정패턴 출력 레벨을 변환하는 레벨 변환부와, 상기 마이컴의 제어에 따라 상기레벨변환부를 통한 조정패턴의 출력을 온/오프 하는 조정패턴 온/오프 스위치와, 입력영상신호 및 OSD신호및 상기 조정패턴 온/오프 스위치를 통한 조정패턴신호를CRT로 출력하기 위한 신호출력제어부가 더 구비어 구성됨을 특징으로 하는 다중편향시스템의 콘버젼스 조정장치.In the convergence adjustment device of the multi-deflection system which has a deflection and convergence system corresponding to the microcomputer and each CRT which controls the system overall, and performs deflection correction with each deflection correction data and adjustment pattern, An integrated convergence adjusting unit for generating deflection correction data and an adjusting pattern, a level converting unit for converting an adjustment pattern output level of the integrated adjusting unit according to the control of the microcomputer, and an adjustment through the level converting unit according to the control of the microcomputer. And an adjustment pattern on / off switch for turning on / off the output of the pattern, and a signal output controller for outputting an input image signal, an OSD signal, and an adjustment pattern signal through the adjustment pattern on / off switch to the CRT. A convergence adjuster for a multiple deflection system. 제1항에 있어서, 상기 콘버젼스 조정부는 각각의 편향에 대한 조정 데이타를 계산하는 콘버젼스 마이컴과, 상기 콘버젼스 마이컴의 제어에 따라 데이타 출력을 위한 타이밍 주파수를 발생하는 타이밍 발생부와, 상기 타이밍 발생부의 동작 주파수를 제공하는 PLL부와, 상기 콘버젼스 마이컴에서 계산된 각각의편향에 대한 조정 데이타가 저장되는 복수개의 메모리부와, 상기 콘버젼스 마이컴의 제어에 따라 상기 타이밍 발생부로부터의 타이밍 주파수를 이용하여 상기 메모리부의 데이타를 출력하기 위한 타이밍제어부와, 상기 타이밍 발생부의 제어에 따라 상기 메모리부의 출력 데이타를 아날로그 신호로 변환하는 디지탈 아날로그 변환기와, 상기디지탈 변환기의 출력을 버퍼하여 각각의 콘버젼스 요크로 출력하는 복수개의버퍼로 구성됨을 특징으로 하는 다중편향시스템의 콘버젼스 조정장치.The apparatus of claim 1, wherein the convergence adjustment unit comprises: a convergence micom that calculates adjustment data for each deflection; a timing generator that generates a timing frequency for outputting data under control of the convergence micom; And a PLL unit for providing an operating frequency of the timing generator, a plurality of memory units for storing adjustment data for each deflection calculated by the convergence microcomputer, and generating the timing according to the control of the convergence microcomputer. A timing control section for outputting data of the memory section using a timing frequency from a section, a digital analog converter for converting output data of the memory section into an analog signal under the control of the timing generating section, and a buffer of the output of the digital converter. Is characterized by consisting of a plurality of buffers to output to each convergence yoke Convergence regulator of multiple deflection systems. 제1항에 있어서, 상기 신호출력제어부는 오아 게이트임을 특징으로 하는 다중편향시스템의 콘버젼스 조정장치.The apparatus of claim 1, wherein the signal output controller is an OR gate.
KR1019940022854A 1994-09-10 1994-09-10 Apparatus for controlling convergence of multi tendency system KR0130365B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940022854A KR0130365B1 (en) 1994-09-10 1994-09-10 Apparatus for controlling convergence of multi tendency system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940022854A KR0130365B1 (en) 1994-09-10 1994-09-10 Apparatus for controlling convergence of multi tendency system

Publications (1)

Publication Number Publication Date
KR0130365B1 true KR0130365B1 (en) 1998-04-09

Family

ID=19392487

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940022854A KR0130365B1 (en) 1994-09-10 1994-09-10 Apparatus for controlling convergence of multi tendency system

Country Status (1)

Country Link
KR (1) KR0130365B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100416547B1 (en) * 2001-09-10 2004-02-05 삼성전자주식회사 Method and apparatus for automatic convergence controlling in a projection television

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100416547B1 (en) * 2001-09-10 2004-02-05 삼성전자주식회사 Method and apparatus for automatic convergence controlling in a projection television

Similar Documents

Publication Publication Date Title
KR0172942B1 (en) Video signal processing system
KR100435220B1 (en) Video dispaly apparatus having an on-screen display and method for controlling position thereof
JP2002152552A (en) Gamma correction circuit
JPS6178294A (en) Correcting device for digital convergence
EP0964577B1 (en) Video signal processing apparatus and composite image adjustment method
US5671011A (en) Apparatus for displaying a test pattern by repeating a unit picture and method thereof
KR0130365B1 (en) Apparatus for controlling convergence of multi tendency system
KR960007545B1 (en) Main screen position recompensating circuit & method
EP1109146A2 (en) Sync frequency conversion circuit
JP2003046908A (en) Projection image display system
JPH01321475A (en) Multiscan type crt display device
KR970007801B1 (en) Digital convergence data sending system
KR100308259B1 (en) Digital convergence corrector
JP3406943B2 (en) Display control method and device and display device
EP0462774A2 (en) Color television image display apparatus
JP2564002B2 (en) Digital convergence correction device
KR20040008569A (en) Video displaying device of simple convergence adjustment with respect to plural externally-input signal and a method of adjusting convergence thereof
KR20020059541A (en) Apparatus for protecting module of PDP TV
JPH0646437A (en) Convergence corrector
KR20050050087A (en) Bit reduction device
KR100277773B1 (en) How to automatically adjust the display monitor
KR20040093269A (en) Method of processing video signal
KR960004816B1 (en) Screen adjustment signal occurring apparatus & method
JPH1013850A (en) Digital convergence device
JP2895131B2 (en) Automatic convergence correction device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060911

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee