KR0129987B1 - Image signal level auto control circuit having picture in picture - Google Patents

Image signal level auto control circuit having picture in picture

Info

Publication number
KR0129987B1
KR0129987B1 KR1019930016064A KR930016064A KR0129987B1 KR 0129987 B1 KR0129987 B1 KR 0129987B1 KR 1019930016064 A KR1019930016064 A KR 1019930016064A KR 930016064 A KR930016064 A KR 930016064A KR 0129987 B1 KR0129987 B1 KR 0129987B1
Authority
KR
South Korea
Prior art keywords
picture
level
video signal
signal
level difference
Prior art date
Application number
KR1019930016064A
Other languages
Korean (ko)
Other versions
KR950007466A (en
Inventor
이민승
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019930016064A priority Critical patent/KR0129987B1/en
Publication of KR950007466A publication Critical patent/KR950007466A/en
Application granted granted Critical
Publication of KR0129987B1 publication Critical patent/KR0129987B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)
  • Picture Signal Circuits (AREA)

Abstract

A PIP(picture in picture) circuit for automatic removing level differences between video signals of a main picture and a sub picture is disclosed. The PIP circuit comprises: a detector for detecting level differences between video signal of a main picture and video signal of a sub picture; and a corrector for correcting the level of the main picture video signal to the detected level differences from the detector. Using the automatic adjustment circuit of video signal level, the video signals of the main picture and the sub picture is possible to control same level.

Description

영상신호레벨 자동조정회로를 구비한 픽쳐인픽쳐 회로Picture-in-Picture circuit with automatic image signal level adjustment circuit

제1도는 종래의 PIP회로를 도시한 블록도이다.1 is a block diagram showing a conventional PIP circuit.

제2도는 제1도에 있어서 클램프신호와 영상신호의 관계를 보이는 파형도이다.FIG. 2 is a waveform diagram showing the relationship between the clamp signal and the video signal in FIG.

제3도는 본 발명에 따른 PIP회로의 바람직한 실시예를 도시한 블럭도이다.3 is a block diagram showing a preferred embodiment of the PIP circuit according to the present invention.

본 발명은 텔레비젼 수상기에 있어서, 주화면상에 자화면을 삽입시켜주는 PIP(Picture In Picture)회로에 관한 것으로서, 특히 합성되는 주 화면과 자화면의 영상신호 사이의 레벨차를 자동적으로 제거하는 PIP회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a PIP (Picture In Picture) circuit for inserting a child screen on a main screen in a television receiver, and in particular, a PIP circuit for automatically eliminating the level difference between the main screen being synthesized and the video signal of the child screen. It is about.

PIP회로에 있어서, 합성되는 주화면과 자화면의 영상신호들 사이에 레벨차가 존재하면 합성된 화면이 부자연스럽게 된다. 더욱이 화면의 애스팩스트비를 변환할 수 있는 텔레비젼 수상기의 경우에는 모드(16:9, 4:3, CINMA1, CINMA2)의 변환에 따라 레벨차가 두드러져 보이게 된다.In the PIP circuit, if there is a level difference between the video signals of the main picture and the sub picture to be synthesized, the synthesized picture becomes unnatural. Furthermore, in the case of a television receiver capable of converting the aspect ratio of the screen, the level difference is conspicuous as the modes (16: 9, 4: 3, CINMA1, CINMA2) are converted.

이를 해결하기 위하여 종래에는 PIP회로의 자화면 영상신호가 입력되는 입력단자측에 레벨조정용 볼륨을 설치하고 공장에서 출고시 인위적으로 자화면 영상신호의 입력레벨을 조정하였다.In order to solve this problem, in the related art, a level adjusting volume is installed on the input terminal side of the PIP circuit to which the sub-screen video signal is input, and the input level of the sub-screen video signal is artificially adjusted at the factory.

이러한 장치에서는 조정시의 불확실성 및 조정후의 경시변화에 취약하다는 문제점이 있었다.Such a device has a problem in that it is vulnerable to the uncertainty during adjustment and the change over time after adjustment.

따라서, 본 발명은 주화면 영상신호와 자화면 영상신호의 레벨을 자동적으로 동등하게 유지시켜 주는 PIP회로를 제공하는 것을 그 목적으로 한다.Accordingly, an object of the present invention is to provide a PIP circuit which automatically maintains the same level of a main screen video signal and a sub picture video signal.

상기의 목적을 달성하는 본 발명의 바람직한 실시예에 따른 PIP회로는 주화면 영상신호와 자화면 영상신호의 레벨차를 검출하는 레벨차검출부; 레벨차검출부를 통하여 검출된 레벨차로서 자화면 영상신호의 레벨을 보정하는 레벨차보정부를 포함한다. 이하 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.PIP circuit according to a preferred embodiment of the present invention for achieving the above object is a level difference detection unit for detecting the level difference between the main screen image signal and the sub-screen image signal; And a level difference correction unit for correcting the level of the sub picture image signal as the level difference detected through the level difference detection unit. Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제1도는 종래의 PIP회로를 보이는 블록도이다. 제1도에 도시된 장치에 있어서 참조부호 10과 20은 클램부이고, 12와 22는 A/D변환기, 14는 애스팩트 변환부이고, 16과 26은 D/A 변환부, 18과 28은 레벨조정부이고, 30은 신호절환부이며, 그리고 24는 PIP제어부이다.1 is a block diagram showing a conventional PIP circuit. In the apparatus shown in FIG. 1, reference numerals 10 and 20 are clamp parts, 12 and 22 are A / D converters, 14 are aspect converters, 16 and 26 are D / A converters, and 18 and 28 are A level adjusting section, 30 is a signal switching section, and 24 is a PIP control section.

제1도에 도시된 장치의 동작을 상세히 설명한다. 통상적으로 PIP회로는 휘도(Y)와 색차신호(R-Y, B-Y)의 3개신호를 사용하나 각 신호를 처리하는 블록의 구성은 동등하므로 휘도(Y) 블록의 예를 들어 설명한다. 제1클램프부(10)에 입력되는 주화면 영상신호의 페데스탈레벨을 조정하여 A/D 변환부로 출력한다. 이때, 페데스탈레벨은 VCL 단자에 제공되는 기준페데스탈전위에 의해 결정된다. 제1A/D변환부(12)에 의해 디지탈변환된 주화면 영상신호는 에스팩트변환부(14)에 입력되어 여러 가지의 모드(16:9, 4:3, CINEMA1, CINMA2)에 적합하게 변환되어 제1 D/A변환부(16)에 제공된다.The operation of the apparatus shown in FIG. 1 will be described in detail. In general, the PIP circuit uses three signals of luminance Y and color difference signals R-Y and B-Y. However, since the configuration of blocks for processing each signal is the same, an example of the luminance Y block will be described. The pedestal level of the main screen video signal input to the first clamp unit 10 is adjusted and output to the A / D converter. At this time, the pedestal level is determined by the reference pedestal potential provided to the VCL terminal. The main picture video signal digitally converted by the first A / D converter 12 is input to the aspect converter 14 to be converted to suit various modes (16: 9, 4: 3, CINEMA1, CINMA2). And the first D / A converter 16 is provided.

제1D/A 변환부(16)을 통하여 아날로그 변환된 주화면 영상신호는 제1레벨조정부(18)을 통하여 신호절환부(30)에 제공된다.The main screen image signal analog converted through the first D / A converter 16 is provided to the signal switcher 30 through the first level adjuster 18.

제2클램프부(20), A/D 변환부(22), D/A 변환부(26), 제2레벨조정부(28)의 동작은 각각 상술한 제1클램프부(10), 제1A/D 변환부(12), 제1D/A 변환부(16), 제1레벨조정부(18)의 동작과 같다.The operations of the second clamp unit 20, the A / D converter 22, the D / A converter 26, and the second level adjuster 28 are described in the above-described first clamp unit 10 and the first A /. The operation of the D converter 12, the first D / A converter 16, and the first level adjuster 18 is the same.

그리고, PIP 제어부(24)는 유저의 선택에 따른 PIP화면의 작성에 소요되는 신호(PIP 블랭크 신호)를 발생하는 것으로서 이에 관한 내용은 공지의 것이므로 설명을 생략한다. 제2레벨조정부(28)에서 출력되는 자화면 영상신호는 신호절환기(30)에 제공된다.The PIP control unit 24 generates a signal (PIP blank signal) required for the preparation of the PIP screen according to the user's selection. The sub picture image signal output from the second level adjusting unit 28 is provided to the signal switcher 30.

신호절환부(30)은 PIP제어부(24)에서 제공되는 PIP블랭크신호에 따라 주화면 영상신호와 자화면 영상신호를 절환하여 출력한다. 따라서, 신호절환부(30)의 출력측에 합성된 영상신호를 얻는다.The signal switching unit 30 switches and outputs the main screen video signal and the sub picture video signal according to the PIP blank signal provided from the PIP control unit 24. Thus, a video signal synthesized on the output side of the signal switching unit 30 is obtained.

제2도는 제1도에 도시된 제1과 제2의 클램프부(10, 20)에 제공되는 영상신호 및 클램프신호와의 관계를 보이는 파형도로서, 표준의 그레이 스케일(gray scale)을 촬영했을 경우의 수평주사선을 보이는 것이다. 제2도에 도시되는 바와 같이 클램프신호는 영상신호의 페데스탈레벨을 검출할 수 있도록 수평동기신호와 화상신호의 사이 즉 동기신호의 백포오치(back pouch)기간에 발생된다. 클램프부(10, 20)은 클램프신호가 하이레벨이 되는 기간에 영상신호의 페데스탈레벨을 검출하고 이를 기준클램프전위(VCL1, VCL2)에 맞도록 영상신호의 레벨을 조정한다.FIG. 2 is a waveform diagram showing the relationship between the image signal and the clamp signal provided to the first and second clamp units 10 and 20 shown in FIG. 1, and a standard gray scale image is taken. The horizontal scan line of the case is shown. As shown in FIG. 2, the clamp signal is generated between the horizontal synchronization signal and the image signal, i.e., in the back pouch period of the synchronization signal so as to detect the pedestal level of the video signal. The clamp units 10 and 20 detect the pedestal level of the video signal while the clamp signal is at the high level and adjust the level of the video signal to match the reference clamp potentials VCL1 and VCL2.

제1도에 도시된 장치에 있어서, 주화면 영상산호와 자화면 영상신호는 각각 제1과 제2의 클램프부(10, 20)를 통하여 페데스탈레벨이 조정된다. 이때, 제1과 제2의 클램프부(10, 20)에 인가되는 기준 클램프전위(VCL1 VCL2)를 같게 함으로써 두 영상신호의 레벨을 동등하게 유지시킨다. 그렇지만, A/D 변환기(12, 22) 및 D/A 변환기(16, 26)의 성능차 혹은 애스팩트변환부(24)에서의 데이터변환에 의해 주화면 영상신호와 자화면 영상신호 사이에 레벨차가 발생한다. 이러한 레벨차는 제1과 제2의 레벨조정부(18, 28)을 통하여 보정된다.In the apparatus shown in FIG. 1, the pedestal level is adjusted through the first and second clamp units 10 and 20, respectively, for the main screen image coding and the sub-screen video signals. At this time, the reference clamp potentials VCL1 VCL2 applied to the first and second clamp units 10 and 20 are made the same to maintain the same level of the two image signals. However, due to the performance difference between the A / D converters 12 and 22 and the D / A converters 16 and 26 or data conversion in the aspect converter 24, the level difference between the main picture video signal and the sub picture video signal is increased. Occurs. This level difference is corrected through the first and second level adjusting units 18 and 28.

제1과 제2의 레벨조정부(18, 28)는 제2도에 도시된 바와 같이 에미터플로워 증폭회로를 갖으며 이 증폭회로의 에미터플로워 저항값을 조정함에 의해 신호절환기(30)으로 출력되는 영상신호의 레벨을 조정할 수 있다.The first and second level adjusting units 18 and 28 have an emitter follower amplifying circuit as shown in FIG. 2, and are adjusted to the signal switcher 30 by adjusting the emitter follower resistance value of the amplifying circuit. The level of the output video signal can be adjusted.

그러나, 제1도에 도시된 장치에 있어서, 애스팩트변환부(24)에는 여러 가지의 모드가 있으며 각각의 모드에 따라 주화면 영상신호의 레벨이 다르므로 모든 경우에 대하여 주화면 영상신호와 자화면 영상신호의 레벨을 동등하게 유지시키는 것이 곤란하다. PIP회로의 경시변화, 잡음 등의 영향에 의해 더욱 어렵게 된다.However, in the apparatus shown in FIG. 1, the aspect converter 24 has various modes, and the level of the main screen video signal is different according to each mode, so that the main screen video signal and It is difficult to keep the level of the screen video signal equal. It becomes more difficult by the influence of the PIP circuit over time and noise.

제3도는 본 발명에 따른 PIP회로의 바람직한 실시예를 보이는 블록도이다. 제3도에 있어서, 제1도에 도시된 요소와 동등한 요소에는 동일의 참조부호를 붙였으며 그 동작은 제1도에 도시된 장치의 동작에 준한다. 또한, 휘도(Y) 신호와 색차신호(R-Y, B-Y)의 처리중에서 휘도신호의 예를 들어 설명하며 색차신호의 처리는 이에 준한다.3 is a block diagram showing a preferred embodiment of the PIP circuit according to the present invention. In FIG. 3, elements that are equivalent to those shown in FIG. 1 are given the same reference numerals, and their operation corresponds to that of the apparatus shown in FIG. In the processing of the luminance Y signal and the color difference signals R-Y and B-Y, an example of the luminance signal will be described, and the processing of the color difference signal is accordingly.

참조번호 40은 레벨차검출부로서 신호절환부(30)에 입력되는 주화면 영상신호와 자화면 영상신호의 페데스탈레벨차를 검출하고, 50은 레벨차보정부로서 레벨차검출부(40)를 통하여 검출된 레벨차를 일정의 바이어스 전압에 중첩시켜 제2클램프부(20)의 기준클램프전위(VCL2)로서 제공한다.Reference numeral 40 denotes a level difference detection unit that detects a pedestal level difference between the main screen image signal and the sub-screen image signal input to the signal switching unit 30, and 50 denotes a level difference correction unit detected through the level difference detection unit 40. The level difference is superimposed on a predetermined bias voltage and provided as the reference clamp potential VCL2 of the second clamp portion 20.

레벨차검출부(40)은 제1과 제2의 스위치(42a, 42b) 연산증폭기(44)를 포함한다. 레벨차보정부(50)는 적분기(52), 바이어스저항기(54)를 포함한다.The level difference detector 40 includes the operational amplifier 44 of the first and second switches 42a and 42b. The level difference correction unit 50 includes an integrator 52 and a bias resistor 54.

제1과 제2의 스위치(42a, 42b)는 클램프신호에 의해 구동되며 제2도에 도시되는 클램프신호가 하이레벨인 동안 도통상태를 유지한다.The first and second switches 42a and 42b are driven by the clamp signal and maintain the conduction state while the clamp signal shown in FIG. 2 is at a high level.

이에 따라, 클램프신호가 하이레벨인 동안에만 주화면 영상신호와 자화면 영상신호의 페데스탈레벨차가 연산증폭기(44)를 통하여 검출된다. 검출된 레벨차는 적분기(52)를 통하여 적분되어 소정의 기간동안 거의 일정의 레벨을 갖는 신호가 된다. 적분기(52)를 통한 검출치는 바이어스저항기(54)에 의해 결정되는 바이어스전압에 더하여진다.Accordingly, the pedestal level difference between the main screen video signal and the sub picture video signal is detected through the operational amplifier 44 only while the clamp signal is at the high level. The detected level difference is integrated through the integrator 52 to become a signal having a substantially constant level for a predetermined period of time. The detection value through the integrator 52 is added to the bias voltage determined by the bias resistor 54.

바이어스전압과 더하여진 검출값은 제2클램프(20)의 기준클램프전위(VCL12)로서 인가된다.The detection value added with the bias voltage is applied as the reference clamp potential VCL12 of the second clamp 20.

기준클램프전위(VCL2)는 주화면 영상신호와 자화면 영상신호의 페데스탈레벨차에 의해 가감되므로 이에 상응하여 자화면 영상신호의 레벨이 변화된다.Since the reference clamp potential VCL2 is added or subtracted by the pedestal level difference between the main screen video signal and the sub picture video signal, the level of the sub picture video signal changes accordingly.

상술한 바와 같이 본 발명에 따른 PIP회로는 주화면 영상신호와 자화면 영상신호의 페데스탈레벨차를 검출하고 이 레벨차로서 자화면 영사인호의 페데스탈레벨을 조정하게 함으로써 자동적으로 주화면 영상신호와 자화면 영상신호의 레벨을 동등하게 조정할 수 있는 효과를 갖는다.As described above, the PIP circuit according to the present invention automatically detects the pedestal level difference between the main screen video signal and the sub picture video signal, and adjusts the pedestal level of the sub picture projection signal as the level difference. It has the effect of equally adjusting the level of the screen video signal.

본 발명의 실시예에 있어서, 하나의 자화면을 형성하는 경우의 예를 들어 설명하였지만 두 개 이상의 자화면을 합성하는 경우에 있어서도 본 발명의 원리가 그대로 적용될 수 있다. 또한 본 발명에 있어서는 검출된 레벨차로서 자화면의 페데스탈레벨을 조정하였지만 주화면의 페데스탈레벨을 조정하거나 혹은 페데스탈레벨이 아닌 증폭도의 변화를 주는 것도 약간의 수정에 의해 가능하다는 것을 주지하여야 한다.In the embodiment of the present invention, a case of forming one magnetic screen has been described as an example. However, the principles of the present invention can be applied as it is to the case of synthesizing two or more magnetic screens. Note that in the present invention, although the pedestal level of the sub picture is adjusted as the detected level difference, it is also possible to adjust the pedestal level of the main picture or to change the amplification degree other than the pedestal level by slight modification.

Claims (2)

주화면과 자화면의 영상신호를 합성시켜 출력하는 픽쳐인픽쳐회로에 있어서, 상기 주화면 영상신호와 자화면 영상신호의 레벨차를 검출하는 레벨차검출부, 상기 레벨차검출기를 통하여 검출된 레벨차로서 상기 자화면 영상신호의 레벨을 보정하는 레벨차보정부를 더 구비하여, 상기 주화면과 자화면의 영상신호가 동등한 레벨을 유지하게 조정하는 픽쳐인픽쳐회로.A picture-in-picture circuit for synthesizing and outputting video signals of a main screen and a sub-screen, comprising: a level difference detector for detecting a level difference between the main screen video signal and a sub-screen video signal, and a level difference detected through the level difference detector And a level difference correction unit for correcting the level of the sub picture video signal, so that the main picture and the sub picture video signal are maintained at the same level. 제1항에 있어서, 상기 레벨차검출기는 상기 주화면 영상신호와 자화면 영상신호의 페데스탈레벨차를 검출함을 특징으로하는 픽쳐인픽쳐회로.The picture-in-picture circuit according to claim 1, wherein the level difference detector detects a pedestal level difference between the main screen video signal and the sub-screen video signal.
KR1019930016064A 1993-08-18 1993-08-18 Image signal level auto control circuit having picture in picture KR0129987B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930016064A KR0129987B1 (en) 1993-08-18 1993-08-18 Image signal level auto control circuit having picture in picture

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930016064A KR0129987B1 (en) 1993-08-18 1993-08-18 Image signal level auto control circuit having picture in picture

Publications (2)

Publication Number Publication Date
KR950007466A KR950007466A (en) 1995-03-21
KR0129987B1 true KR0129987B1 (en) 1998-04-11

Family

ID=19361541

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930016064A KR0129987B1 (en) 1993-08-18 1993-08-18 Image signal level auto control circuit having picture in picture

Country Status (1)

Country Link
KR (1) KR0129987B1 (en)

Also Published As

Publication number Publication date
KR950007466A (en) 1995-03-21

Similar Documents

Publication Publication Date Title
US5767900A (en) Digital apparatus for contour enhancement of video signal
EP0467602B1 (en) Contrast corrector for video signal
JPS60206292A (en) Video signal processor
KR950000326B1 (en) Apparatus for compensating the control of picture
US4660084A (en) Television receiver with selectable video input signals
JPH02223869A (en) Noise measuring apparatus
CA2046774C (en) Image signal average picture level detecting apparatus
EP0633690B1 (en) Dark level restoring circuit for television receiver
KR0129987B1 (en) Image signal level auto control circuit having picture in picture
US4554578A (en) Error compensated control system in a video signal processor
JPH06245101A (en) Picture signal processing circuit device
US5396296A (en) Video feedback matching circuit and method therefor
US5210606A (en) Apparatus for correcting distorted sync in a composite video signal
JP3363624B2 (en) Black extension circuit
JP3263789B2 (en) Imaging device
KR100209378B1 (en) Apparatus for compensating black level of brightness signal
KR0176852B1 (en) 4:3 screen display apparatus of broadcasting receiver
JP3262792B2 (en) Circuit for adjusting cut-off in television receiver
JP2970175B2 (en) White balance control device
KR100264323B1 (en) Method and apparatus of automatic kinescope bias signal level adjustment function in television
JP2863366B2 (en) Bright adjustment circuit
JP3536398B2 (en) CRT display device
KR910009510B1 (en) Noise decrease method of hdtv
KR100186713B1 (en) Device for compensating white level of luminance signal
KR930011973B1 (en) Chroma signal compensation apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111028

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee