KR0115474Y1 - Video amplifier for cpt drive - Google Patents

Video amplifier for cpt drive Download PDF

Info

Publication number
KR0115474Y1
KR0115474Y1 KR2019940019446U KR19940019446U KR0115474Y1 KR 0115474 Y1 KR0115474 Y1 KR 0115474Y1 KR 2019940019446 U KR2019940019446 U KR 2019940019446U KR 19940019446 U KR19940019446 U KR 19940019446U KR 0115474 Y1 KR0115474 Y1 KR 0115474Y1
Authority
KR
South Korea
Prior art keywords
signal
frequency characteristics
parallel
drive
transistor
Prior art date
Application number
KR2019940019446U
Other languages
Korean (ko)
Other versions
KR960006577U (en
Inventor
최정수
송규익
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR2019940019446U priority Critical patent/KR0115474Y1/en
Publication of KR960006577U publication Critical patent/KR960006577U/en
Application granted granted Critical
Publication of KR0115474Y1 publication Critical patent/KR0115474Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

본 고안은 씨피티 드라이브용 비디오 증폭기에 관한 것으로, 종래에는 여러가지 분포 용량으로 인하여 주파수 특성이 저하되어 넓은 주파수 대역까지 비디오 신호를 충실하게 증폭할 수 없고, 특히, 파워 트랜지스터에 방열판을 사용하므로 분포 용량이 증가되어 주파수 특성이 더욱 저하되는 문제점이 있었다.The present invention relates to a video amplifier for a Citi drive, and in the related art, the frequency characteristics are deteriorated due to various distribution capacities, so that a video signal cannot be amplified faithfully to a wide frequency band. There is a problem in that the frequency characteristics are further reduced.

본 고안은 이러한 종래의 문제점을 개선하기 위하여 2개의 파워 트랜지스터를 병렬로 접속하여 각각의 전력 소비량을 반으로 줄이므로써 방열판을 제거하고 휘도 신호를 주파수 특성의 손실없이 전송하기 위하여 휘도 신호 이득 조절용 저항에 스피드 업 콘덴서를 병렬로 접속하며 원색신호의 주파수 특성을 보상하기 위하여 직병렬 피킹 코일을 접속하여 구성한 것으로, 본 고안은 주파수 특성에 영향을 미치는 방열판을 제거하여 생산 공정시 소자를 자동 삽입하게 하며 동시에 주파수 특성을 향상시킬 수 있다.In order to solve these problems, the present invention is connected to two power transistors in parallel to reduce the power consumption by half, thereby eliminating the heat sink and transmitting the luminance signal without loss of frequency characteristics. In order to compensate the frequency characteristics of the primary color signal by connecting the speed-up capacitor in parallel, the present invention is designed to automatically insert the device during the production process by removing the heat sink that affects the frequency characteristics. At the same time, the frequency characteristics can be improved.

Description

씨피티 드라이브용 비디오 증폭기Video Amplifiers for Cititi Drives

제1도는 종래의 비디오 증폭기의 회로도.1 is a circuit diagram of a conventional video amplifier.

제2도는 본 고안의 비디오 증폭기의 회로도.2 is a circuit diagram of a video amplifier of the present invention.

제3도는 제2도에 있어서, 입력단의 등가 회로도.3 is an equivalent circuit diagram of an input terminal in FIG.

제4도는 제2도에 있어서, 파워 트랜지스터의 등가 회로도.4 is an equivalent circuit diagram of a power transistor in FIG.

제5도는 제2도에 있어서, 출력단의 회로 및 등가 회로도.5 is a circuit and an equivalent circuit diagram of an output terminal in FIG.

제6도는 제5도에 있어서, 주파수 특성을 보인 파형도.6 is a waveform diagram showing frequency characteristics in FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

11 : 신호 입력단 12 : 신호 증폭단11: signal input stage 12: signal amplification stage

13 : 신호 출력단 Q12, Q13 : 파워 트랜지스터13: signal output stage Q12, Q13: power transistor

Ls : 직렬 피킹 코일 Lp : 병렬 피킹 코일Ls: Series Peaking Coil Lp: Parallel Peaking Coil

D11,D12 : 다이오드 VR1,VR2 : 가변 저항D11, D12: Diode VR1, VR2: Variable Resistor

R11-R19 : 저항R11-R19: Resistance

본 고안은 씨피티(CPT) 드라이브용 비디오 증폭기에 관한 것으로 특히, 주파수 특성에 영향을 미치는 방열판 용량을 제거하여 4.2MHz 까지의 넓은 주파수 대역을 충실히 증폭하는 무방열판 씨피티 드라이브용 광대역 비디오 증폭기에 관한 것이다.The present invention relates to a video amplifier for a CPT drive, and more particularly, to a wideband video amplifier for a heat-dissipating plate CIFTI drive that amplifies a wide frequency band up to 4.2 MHz by removing the heat sink capacity that affects frequency characteristics. will be.

일반적으로 씨피티(CPT)는 캐소드의 전극 또는 소켓의 용량을 고려하여 증폭 이득을 산출하므로 비디오 증폭기의 설계시 어려움이 수반된다.In general, CPT calculates an amplification gain in consideration of the capacitance of the electrode or the socket of the cathode, so that the design of the video amplifier is difficult.

따라서, 일반적으로 비디오 증폭기는 증폭 이득을 보상하기 위하여 비교적 주파수 특성이 넓은 캐스코드 구조로 설계하는데, 이러한 비디오 증폭기는 파워 트랜지스터의 전력 소비에 따른 부담이 크므로 방열판을 사용하고 주파수 특성의 열화를 보상하기 위하여 피킹 코일을 사용한다.Therefore, in general, a video amplifier is designed with a cascode structure having a relatively wide frequency characteristic in order to compensate for amplification gain. The video amplifier uses a heat sink and compensates for deterioration of frequency characteristic because the video amplifier has a large burden due to the power consumption of the power transistor. In order to use the picking coil.

제1도는 종래 씨피티 드라이브용 비디오 증폭기의 회로도로서 이에 도시된 바와 같이, 가변 저항(VR1)(VR2)으로 휘도 신호(Yi)의 이득율 조절하는 신호 입력단(1)과, 이 신호 입력단(1)의 출력과 색차 신호(Cdi)를 트랜지스터(Q1)를 통해 중첩하여 그 차 신호를 소정 레벨 증폭하고 그 증폭된 신호의 레벨을 전압(VBB)이 인가된 트랜지스터(Q2)를 통해 보상하는 신호 증폭단(2)와, 이 신호 증폭단(2)의 출력을 병렬 접속된 피킹 코일(Lp)로 공진시킴에 의해 이득 저하를 방지하여 주파수 특성을 보상하는 신호 출력단(3)으로 구성된다.1 is a circuit diagram of a conventional video drive for a Citi drive, as shown therein, a signal input stage 1 for adjusting the gain ratio of the luminance signal Yi with the variable resistors VR1 and VR2, and this signal input stage 1 Signal amplification stage that superimposes the output of the < RTI ID = 0.0 > and < / RTI > color difference signal Cdi through transistor Q1 and amplifies the difference signal by a predetermined level and compensates the level of the amplified signal through transistor Q2 to which voltage VBB is applied. (2) and a signal output stage 3 for compensating for the frequency characteristic by preventing gain reduction by resonating the output of the signal amplifier stage 2 with the picking coils Lp connected in parallel.

도면의 미설명 부호 R1-R5는 저항이고 Ci-C7은 콘덴서이며 D1은 다이오드이다.In the drawings, R1-R5 is a resistor, Ci-C7 is a capacitor, and D1 is a diode.

이와같은 종래 회로의 동작 과정을 설명하면 다음과 같다.Referring to the operation of the conventional circuit as follows.

먼저, 휘도 신호(Yi)가 신호 입력단(1)에 인가되면 가변 저항(VR1)(VR2)의 저항치를 조정함에 의해 이득을 조정하고 색차 신호(C야)가 신호 증폭단(2)에 인가되면 트랜지스터(Q1)의 베이스에 인가하여 이 트랜지스터(Q1)의 에미터에 인가된 상기 신호 입력단(1)의 출력과 중첩시키므로써 그 차 신호를 소정 레벨 증폭하게 된다.First, when the luminance signal Yi is applied to the signal input terminal 1, the gain is adjusted by adjusting the resistance value of the variable resistors VR1 and VR2, and when the chrominance signal C is applied to the signal amplifier terminal 2, the transistor is applied. The difference signal is amplified by a predetermined level by overlapping the output of the signal input terminal 1 applied to the base of Q1 and applied to the emitter of the transistor Q1.

이때, 트랜지스터(Q1)가 휘도 신호(Yi)와 색차 신호(C야)를 중첩시켜 그 차 신호를 소정 레벨 증폭함에 따라 각각의 원색신호(R,G,B)를 생성하고 그 원색신호(R,G,B)의 레벨을 전압(VBB)이 베이스에 인가된 파워 트랜지스터(Q2)를 통해 보상하여 소정 레벨을 유지하게 된다.At this time, the transistor Q1 superimposes the luminance signal Yi and the color difference signal C night, and amplifies the difference signal by a predetermined level, thereby generating respective primary color signals R, G, and B, and the primary color signal R. The levels of, G, B are compensated by the power transistor Q2 to which the voltage VBB is applied to the base to maintain a predetermined level.

이에 따라, 신호 증폭단(2)에서 소정 레벨의 원색신호(R,G,B)가 신호 출력단(3)에 인가되면 전압(Vcc)이 인가된 병렬 피킹 코일(Lp)을 통해 공진시키므로써, 주파수 특성의 저하를 보상하여 씨피티(CPT)의 캐소드에 출력하게 된다.Accordingly, when the primary color signals R, G, and B of a predetermined level are applied to the signal output terminal 3 in the signal amplifying stage 2, the voltage Vcc is resonated through the parallel picking coil Lp to which the voltage Vcc is applied. Compensation for deterioration of the characteristics is output to the cathode of the CPT.

그러나, 종래의 비디오 증폭기는 C3은 방열판에 대한 용량으로 약 6pF 정도이고 C2는 배선 용량으로 4pF 정도이며 C7는 콜렉터 저항의 양 전극간의 용량으로 약 2pF 정도이고 C2는 트랜지스터 자체의 콜렉터 출력 용량으로 최대 4pF 정도이며 C5는 캐소드와 타 전극간의 용량으로 7pF 정도이고 C6는 캐소드 소켓과 접지와의 분포 용량으로 약 1.5pF 정도로서 이러한 여러가지 분포 용량으로 인하여 주파수 특성이 저하된다. 이러한 주파수 특성을 보상하기 위하여 피킹 코일을 사용하고 있다.However, in the conventional video amplifier, C3 is about 6pF as the capacity for the heat sink, C2 is about 4pF as the wiring capacity, C7 is about 2pF as the capacitance between both electrodes of the collector resistor, and C2 is the maximum as the collector output capacity of the transistor itself. Cp is about 4pF, C5 is about 7pF of cathode and other electrode, and C6 is about 1.5pF of capacitance between cathode socket and ground. In order to compensate for this frequency characteristic, a picking coil is used.

따라서, 종래에는 콜렉터 부하 저항을 작게 하여 주파수 특성을 개선하면 이득이 저하되고 동시에 전력 소비가 증가하여 방열판을 사용해야하며 반대로, 부하 저항을 크게 하여 이득을 크게 하면 용량성 부하에 의해 주파수 대역폭이 좁아짐에 의해 주파수 특성이 열화되는 문제점이 있다.Therefore, in the related art, when the frequency characteristic is improved by reducing the collector load resistance, the gain is lowered and the power consumption is increased at the same time, and the heat sink is used. On the contrary, when the gain is increased by increasing the load resistance, the frequency bandwidth is narrowed by the capacitive load. There is a problem that the frequency characteristics are deteriorated.

또한, 종래에는 병렬 피킹 코일로 주파수 특성을 개선하는 경우에도 충분한 보상이 되지 않아 주파수 특성이 열화되는 문제점이 있다.In addition, conventionally, even when the frequency characteristics are improved by the parallel picking coil, there is a problem that the frequency characteristics are deteriorated due to insufficient compensation.

본 고안은 상기와 같은 종래의 문제점을 개선하기 위하여 휘도 및 색차 신호의 차 성분을 원색신호로 변환할 때 2개의 파워 트랜지스터로 증폭 레벨을 유지시키므로써 전력 소비량을 절감시키고 그 원색신호를 직, 병렬 피킹 코일로 공진시킴에 의해 주파수 특성의 열화를 방지하는 씨피티 드라이브용 비디오 증폭기를 안출한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.The present invention reduces the power consumption by maintaining the amplification level with two power transistors when converting the difference component of the luminance and color difference signals into the primary color signal in order to improve the conventional problems as described above. A video amplifier for a Citi Drive, which prevents deterioration of frequency characteristics by resonating with a picking coil, is devised. The detailed description will be given below with reference to the accompanying drawings.

본 고안은 상기와 같은 목적을 달성하기 위하여 휘도 신호를 주파수 특성의 손실없이 전송하기 위하여 휘도 이득 조절용 저항에 스피드 업 콘덴서를 병렬 접속시킨 신호 입력 수단과, 색차 신호와 상기 신호 입력 수단의 출력의 차신호를 증폭하여 원색신호를 생성할 때 소비 전력을 절감시키도록 파워 트랜지스터를 병렬 접속한 신호 증폭 수단과, 이 신호 증폭 수단의 원색 신호를 공진시켜 고역 주파수 특성의 저하를 보상하기 위하여 피킹 코일을 직,병렬로 접속시킨 신호 출력 수단으로 구성한 것을 특징으로 한다.The present invention provides a signal input means in which a speed up capacitor is connected in parallel to a luminance gain adjusting resistor in order to transmit the luminance signal without loss of frequency characteristics in order to achieve the above object, and the difference between the color difference signal and the output of the signal input means. Signal amplification means in which power transistors are connected in parallel so as to reduce power consumption when amplifying a signal to generate a primary color signal, and a peaking coil to resonate the primary color signal of the signal amplification means to compensate for the deterioration of high frequency characteristics. And signal output means connected in parallel.

제2도는 본 고안의 비디오 증폭기의 회로도로서 이에 도시한 바와 같이, 휘도 신호(Yi)의 이득을 조절하는 저항(VR1)(R11)(R12)(VR2)를 순차적으로 직렬 접속하여 접지시키고 상기 가변 저항(VR1)과 저항(R11)에 스피드 업 콘덴서(C11)를 병렬 접속하여 주파수 특성의 손실없이 상기 휘도 신호(Yi)를 전송시키는 신호 입력단(11)과, 이 신호 입력단(11)의 저항(R11)(R12)의 접속점에 에미터가 접속된 트렌지스터(Q11)의 베이스에 저항(R13)을 통해 색차신호를 인가하고 그 트랜지스터(Q11)의 콜렉터가 저항(R14)(R15)을 각기 통해 에미터에 접속된 파워 트랜지스터(Q12)(Q13)의 베이스에 전압(VBB)을 인가함과 아울러 그 베이스를 역방향 다이오드(D11)(D12)를 통해 에미터에 접속하며 상기 트랜지스터(Q12)(Q13)의 콜렉터를 공통 접속하여 색차신호와 휘도 신호의 차 신호를 증폭함에 의해 원색신호를 출력하는 신호 증폭단(12)과, 이 신호 증폭단(12)의 트랜지스터(Q12)(Q13)의 콜렉터에서 출력된 원색신호를 저항(R16)에 병렬 접속된 직렬 피킹 코일(Ls)로 공진시킨 후 전압(Vcc)이 병렬 접속된 저항(R17)(R18)을 통해 인가된 병렬 피킹 코일(Lp)을 통해 공진시키고 그 공진된 원색신호를 저항(R19)를 통해 씨피티의 캐소드예 인가하여 주파수 특성의 열화를 보상하는 신호 출력단(13)으로 구성한다.FIG. 2 is a circuit diagram of a video amplifier of the present invention, as shown in FIG. 2, in which the resistors VR1, R11, R12, and VR2 that adjust the gain of the luminance signal Yi are sequentially connected and grounded. A signal input terminal 11 for connecting the speed-up capacitor C11 in parallel to the resistor VR1 and the resistor R11 to transmit the luminance signal Yi without loss of frequency characteristics, and the resistance of the signal input terminal 11 ( A color difference signal is applied to the base of transistor Q11 connected to the emitter at R11) (R12) through resistor R13, and the collector of transistor Q11 passes through each of resistors R14 and R15. The voltage VBB is applied to the base of the power transistors Q12 and Q13 connected to the capacitor, and the base is connected to the emitter through the reverse diodes D11 and D12, and the transistors Q12 and Q13 are connected. By connecting the collectors of a and amplifying the difference signal between the color difference signal and the luminance signal. The signal amplifying stage 12 for outputting the color signal and the primary color signal outputted from the collectors of the transistors Q12 and Q13 of the signal amplifying stage 12 are resonated by a series peaking coil Ls connected in parallel to the resistor R16. After the voltage Vcc is resonated through the parallel picking coil Lp applied through the parallel connected resistors R17 and R18, the resonant primary color signal is applied to the cathode of the Citi through the resistor R19. The signal output terminal 13 compensates for deterioration of the characteristic.

상기 신호 증폭단(12)는 파워 트랜지스터(Q12)(Q13)를 병렬 접속함에 의해 전력 소비를 절감시키므로써 방열판을 제거하게 되고 저항(R14)(R15)를 상기 파워 트랜지스터(Q12)(Q13)의 에미터에 접속시키므로써 소비 전력의 균형을 유지하게 된다.The signal amplification stage 12 reduces power consumption by connecting the power transistors Q12 and Q13 in parallel, thereby removing the heat sink, and attaching the resistors R14 and R15 to the emi of the power transistors Q12 and Q13. By connecting the power supply, the balance of power consumption is maintained.

이와같이 구성한 본 고안의 동작및 작용 효과를 상세히 설명하면 다음과 같다.Referring to the operation and effect of the present invention configured in this way in detail as follows.

먼저, 신호 입력단(11)에 휘도 신호(Yi)가 입력되면 가변 저항(VR1)(VR2)의 저항치에 의해 이득이 조절되고, 색차신호(Cdi)가 신호 증폭단(12)에 입력되어 트랜지스터(Q11)의 베이스에 인가되므로 그 트랜지스터(Q11)의 에미터에 인가된 상기 신호 입력단(11)의 휘도 신호(Yi)와 중첩됨에 따라 그 차신호가 증폭되어 원색신호가 얻어진다.First, when the luminance signal Yi is input to the signal input terminal 11, the gain is adjusted by the resistance values of the variable resistors VR1 and VR2, and the color difference signal Cdi is input to the signal amplifying stage 12, thereby providing a transistor Q11. The difference signal is amplified by overlapping the luminance signal Yi of the signal input terminal 11 applied to the emitter of the transistor Q11, so that the primary color signal is obtained.

이때, 신호 입력단(11)은 직렬 접속된 가변 저항(VR1)과 저항(R11)을 통해 휘도 신호가 신호 증폭단(12)에 전송될 때 입력 공통 에미터 증폭기인 트랜지스터(Q11)의 에미터 단자가 제3도와 같이 저항(Ri1)과 콘덴서(Ci)로 표시되므로 직렬 접속 저항(VR1 + R11)에 의해 고역 주파수의 손실을 발생시키게 된다.At this time, the signal input terminal 11 has an emitter terminal of the transistor Q11 which is an input common emitter amplifier when the luminance signal is transmitted to the signal amplifier terminal 12 through the variable resistor VR1 and the resistor R11 connected in series. As shown in FIG. 3, since the resistor Ri1 and the capacitor Ci are represented, the loss of the high frequency is generated by the series connection resistor VR1 + R11.

따라서, 시정수(RI1-Ci)가 아래와 같은 식으로 표시되도록 신호 입력부(11)의 저항(R11 + VR1)에 병렬로 스피드 업 콘덴서(C11)를 접속시키므로서 휘도 신호(Yi)가 주파수 특성의 손실없이 트랜지스터(Q11)의 에미터로 전달되어진다.Therefore, the luminance signal Yi is converted into a frequency characteristic by connecting the speed-up capacitor C11 in parallel with the resistor R11 + VR1 of the signal input unit 11 so that the time constant RI1-Ci is displayed in the following manner. It is delivered to the emitter of transistor Q11 without loss.

Ri1.Ci = (R11 + VR1).C11Ri1.Ci = (R11 + VR1) .C11

여기서, 스피드 업 콘덴서(C11)는 입력 펄스의 상승시 순각적으로 대전류를 흘리고 차단시 트랜지스터(Q11)의 에미터 내의 캐리어를 끌어 내리므로써 동작 시간을 빠르게 한다.Here, the speed-up capacitor C11 flows a large current instantaneously when the input pulse rises and pulls down the carrier in the emitter of the transistor Q11 when the input pulse is interrupted, thereby speeding up the operation time.

이때, 트랜지스터(Q11)에서 휘도 신호(Yi)와 색차 신호(C야)가 중첩되어 증폭됨에 의해 원색신호로 변환되고 상기 트랜지스터(Q11)의 콜렉터에서 발생된 원색신호는 저항(R14)(R15)을 각기 통해 베이스에 전압(VBB)이 인가된 트랜지스터(Q12)(Q13)의 에미터에 인가되므로써 신호 출력단(13)에 공통 접속된 상기 트랜지스터(Q12)Q13)의 콜렉터로 소정 레벨의 원색신호가 출력되어진다.At this time, the luminance signal Yi and the color difference signal C night in the transistor Q11 are amplified by overlapping and converted into a primary color signal, and the primary color signal generated by the collector of the transistor Q11 is a resistor R14 (R15). By applying to the emitters of the transistors Q12 and Q13 to which the voltage VBB is applied to the base, the primary color signal of a predetermined level is supplied to the collectors of the transistors Q12 and Q13 commonly connected to the signal output terminal 13. Is output.

여기서, 트렌지스터(Q12)(Q13)를 병렬로 접속함에 의해 각기 소비 전력을 1/2로 절감시키므로써 방열판을 제거하게 된다.Here, by connecting the transistors Q12 and Q13 in parallel, the heat dissipation plate is removed by reducing power consumption by 1/2.

그리고, 제4도에 등가적으로 도시한 바와 같이 파워 트랜지스터(Q12)(Q13)의 이득(βFE)이 각기 달라 바이어스 전류가 서로 동일하게 분배되지 않음에 의해 전력 소비가 불균형하게 될 수 있으므로 공통 에미터 증폭기인 트랜지스터(Q11)의 콜렉터와 공통 베이스 증폭기인 파워 트랜지스터(Q12)(Q13)의 에미터 사이에 수십 옴(!)의 작은 저항(R14)(R15)을 각기 직렬로 삽입하여 전력 소비의 균형을 유지한다.As shown in FIG. 4, the gain βFE of the power transistors Q12 and Q13 is different, so that the power consumption may be unbalanced because the bias currents are not equally distributed to each other. A small resistor (R14) (R15) of several tens of ohms (!) Is inserted in series between the collector of transistor Q11, which is an amplifier amplifier, and the emitter of power transistors Q12, Q13, which is a common base amplifier. Maintain balance

여기서, 저항(R14)(R15)는 입력 저항보다 충분히 큰 저항으로 파워 트랜지스터(Q12)(Q13)의 전압 스윙 폭을 증가시키게 된다.Here, the resistors R14 and R15 increase the voltage swing width of the power transistors Q12 and Q13 to a resistance sufficiently larger than the input resistance.

이에 따라, 신호 증폭단(12)에서 소정 레벨 증폭된 원색 신호가 출력되면 신호 출력단(13)은 직렬 피킹 코일(Ls)과 병렬 피킹 코일(Lp)이 분포 용량과 직병렬 공진을 수행하므로 고역 주파수 특성이 저하를 보상하고 그 주파수 특성이 보상된 원색신호를 씨피티의 캐소드(K)에 출력하게 된다.Accordingly, when a primary level signal amplified by a predetermined level is output from the signal amplifying stage 12, the signal output stage 13 has a high frequency characteristic because the series peaking coil Ls and the parallel peaking coil Lp perform a parallel capacitance and a parallel capacitance. The degradation is compensated for, and the primary color signal whose frequency characteristics are compensated for is output to the cathode K of the Citi.

즉, 신호 출력단(13)는 복합 피킹 보상 방법을 적용한 것으로 등가 회로로 표시하면 제5도와 같으며 이러한 주파수 특성의 보상에 따른 파형도는 제6도에 도시한 바와 같다.That is, the signal output terminal 13 adopts the complex peaking compensation method, and is represented by an equivalent circuit as shown in FIG. 5, and the waveform diagram according to the compensation of the frequency characteristics is shown in FIG. 6.

이때, 제6도에서 @는 무보상시의 주파수 특성을 나타낸 것이고 ⓑ는 병렬 피킹만에 의한 피킹 효과 및 그 주파수 영역을 표시한 것이며 ⓒ는 직렬 피킹만의 피킹 효과 및 그 주파수 영역을 개념적으로 나타낸 것이고 ⓓ는 보상된 종합적인 주파수 특성을 나타낸 것이다.In this case, in Fig. 6, @ represents the frequency characteristics at the time of no compensation, ⓑ represents the peaking effect and its frequency range only by parallel peaking, and ⓒ is the conceptual representation of the peaking effect and the frequency range only of series peaking. Ⓓ represents the compensated overall frequency characteristic.

상기에서 상세히 설명한 바와 같이 본 고안은 2개의 파워 트랜지스터를 병렬 접속하여 각 파워 트랜지스터의 전력 소비량을 반으로 줄이므로써 방열판을 제거하여 생산 공정시 소자의 자동 삽입을 가능하게 하고 동시에 분포 용량을 줄임에 의해 주파수 특성을 향상시키는 효과가 있다.As described in detail above, the present invention reduces the power consumption of each power transistor by half by connecting two power transistors in parallel, thereby enabling the automatic insertion of devices during the production process and simultaneously reducing the distribution capacity. This has the effect of improving the frequency characteristic.

Claims (2)

주파수 특성의 손실없이 휘도 신호를 전송하기 위하여 이득 조절용 저항에 스피드 업 콘덴서를 병렬 접속시킨 신호 입력 수단과, 색차 신호와 상기 신호 입력 수단의 휘도 신호를 트랜지스터에서 중첩하여 그 차신호를 증폭함에 의해 원색신호를 생성할 때 소비 전력을 절감시키기 위하여 2개의 파워 트랜지스터를 병렬 접속한 신호 증폭 수단과, 이 신호 증폭 수단의 원색 신호가 입력됨에 따라 고역 주파수 특성의 저하를 보상하기 위하여 직,병렬 피킹 코일을 접속시킨 신호 출력 수단으로 구성한 것을 특징으로 하는 씨피티 드라이브용 비디오 증폭기.A primary input by amplifying the difference signal by amplifying the difference signal by superimposing a color difference signal and a luminance signal of the signal input means in a transistor in parallel with a speed up capacitor connected to a gain adjusting resistor in order to transmit the luminance signal without loss of frequency characteristics; In order to reduce power consumption when generating a signal, a signal amplifying means in which two power transistors are connected in parallel, and a parallel or parallel peaking coil are used to compensate for the deterioration of high frequency characteristics as the primary color signal of the signal amplifying means is input. A video drive amplifier for a Cititi drive, comprising a signal output means connected thereto. 제1항에 있어서, 2개의 파워 트랜지스터에서 소비되는 전력의 균형을 유지하기 위하여 에미터에 입력 저항보다 큰 저항을 직렬 접속한 것을 특징으로 하는 씨피티 드라이브용 비디오 증폭기.The video amplifier for a Cititi drive according to claim 1, wherein a resistor larger than the input resistance is connected in series to the emitter in order to balance the power consumed by the two power transistors.
KR2019940019446U 1994-07-30 1994-07-30 Video amplifier for cpt drive KR0115474Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940019446U KR0115474Y1 (en) 1994-07-30 1994-07-30 Video amplifier for cpt drive

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019940019446U KR0115474Y1 (en) 1994-07-30 1994-07-30 Video amplifier for cpt drive

Publications (2)

Publication Number Publication Date
KR960006577U KR960006577U (en) 1996-02-17
KR0115474Y1 true KR0115474Y1 (en) 1998-04-20

Family

ID=19389924

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940019446U KR0115474Y1 (en) 1994-07-30 1994-07-30 Video amplifier for cpt drive

Country Status (1)

Country Link
KR (1) KR0115474Y1 (en)

Also Published As

Publication number Publication date
KR960006577U (en) 1996-02-17

Similar Documents

Publication Publication Date Title
JP4287190B2 (en) High frequency amplifier circuit
US6313705B1 (en) Bias network for high efficiency RF linear power amplifier
US8587379B2 (en) Power amplifier with stabilising network
JP4751002B2 (en) Cascode type distributed amplifier
CA1069209A (en) Video amplifier
AU679791B2 (en) Transimpedance amplifier circuit with feedback and load resistor variable circuits
JP2005512376A (en) Amplifier with bias compensation using a current mirror circuit
JP3523638B2 (en) Circuit arrangement for adjusting the operating point of a power amplifier
US6177837B1 (en) Active low-pass filter
US4333059A (en) Power amplifying circuit
KR0115474Y1 (en) Video amplifier for cpt drive
WO2004057754A1 (en) Method and apparatus for efficient amplification
US6566953B2 (en) High-frequency amplifier circuit for UHF television tuner having less distortion
US5451904A (en) Amplifying circuit in which variable impedance circuit is used in negative feedback circuit
JP3312911B2 (en) Coupling circuit
CN113922768B (en) Darlington tube high-fidelity audio power amplifier
JP2606165B2 (en) Impedance matching circuit
KR100418180B1 (en) Power amplifier by using linearizing capacitor
JP4031908B2 (en) Display drive device
JPH04369907A (en) High frequency amplifier circuit
WO1990001831A1 (en) Wide-band amplifier
JP3348754B2 (en) Amplifier circuit, cathode ray tube driving device and display device
KR20000052984A (en) An arrangement for reducing and stabilizing the amplification of a darlington-coupled output stage
JPH0653761A (en) High frequency amplifier
KR940003560Y1 (en) Voltage controlled oscillator

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20061129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee