JPS6452400U - - Google Patents

Info

Publication number
JPS6452400U
JPS6452400U JP14786587U JP14786587U JPS6452400U JP S6452400 U JPS6452400 U JP S6452400U JP 14786587 U JP14786587 U JP 14786587U JP 14786587 U JP14786587 U JP 14786587U JP S6452400 U JPS6452400 U JP S6452400U
Authority
JP
Japan
Prior art keywords
channel
converter
converts
signal
latch circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14786587U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP14786587U priority Critical patent/JPS6452400U/ja
Publication of JPS6452400U publication Critical patent/JPS6452400U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Analogue/Digital Conversion (AREA)

Description

【図面の簡単な説明】
第1図は本考案にかかるDA変換装置のブロツ
ク図、第2図及び第3図は交互変換方式及び同時
変換方式の説明図である。 11L……L―チヤンネルのラツチ回路、12
L……L―チヤンネルのDA変換器、11R……
R―チヤンネルのラツチ回路、12R……RFチ
ヤンネルのDA変換器、13……ラツチオン/オ
フ制御部。

Claims (1)

  1. 【実用新案登録請求の範囲】 L―チヤンネル、R―チヤンネルのデジタルオ
    ーデイオデータをそれぞれアナログに変換して出
    力するDA変換装置において、 各チヤンネルに対応してそれぞれ設けられ、L
    ―チヤンネル、R―チヤンネルのデジタルオーデ
    イオデータをそれぞれDA変換するDA変換器と
    、 少なくとも一方のDA変換器の前段に設けられ
    、オン時に入力デジタル信号を1/2サンプリン
    グ周期遅延し、オフ時に入力デジタル信号を遅延
    することなく出力するラツチ回路と、 各チヤンネルのデジタルオーデイオデータが交
    互変換方式と同時変換方式のいずれの方式により
    得られたかにより前記ラツチ回路のオン/オフを
    コントロールするラツチ動作制御手段を有し、 少なくともL,R―チヤンネルの一方の信号を
    ラツチ回路を介して対応するDA変換器に入力す
    ることを特徴とするDA変換装置。
JP14786587U 1987-09-28 1987-09-28 Pending JPS6452400U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14786587U JPS6452400U (ja) 1987-09-28 1987-09-28

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14786587U JPS6452400U (ja) 1987-09-28 1987-09-28

Publications (1)

Publication Number Publication Date
JPS6452400U true JPS6452400U (ja) 1989-03-31

Family

ID=31418665

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14786587U Pending JPS6452400U (ja) 1987-09-28 1987-09-28

Country Status (1)

Country Link
JP (1) JPS6452400U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998046045A1 (fr) * 1997-04-10 1998-10-15 Sony Corporation Procede et dispositif de codage, procede et dispositif de decodage et support d'enregistrement

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6045976A (ja) * 1983-08-24 1985-03-12 Hitachi Ltd Pcm変換装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6045976A (ja) * 1983-08-24 1985-03-12 Hitachi Ltd Pcm変換装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998046045A1 (fr) * 1997-04-10 1998-10-15 Sony Corporation Procede et dispositif de codage, procede et dispositif de decodage et support d'enregistrement
US6741965B1 (en) 1997-04-10 2004-05-25 Sony Corporation Differential stereo using two coding techniques

Similar Documents

Publication Publication Date Title
JPH0391094U (ja)
JPS6452400U (ja)
JPH0343700U (ja)
JPH02112098U (ja)
JPH0332789U (ja)
JPH0182523U (ja)
JPS63114461U (ja)
JPS63120426U (ja)
JPS62159008U (ja)
JPH03130051U (ja)
JPS62177200U (ja)
JPS60119128U (ja) キ−コントロ−ラ
JPS6293835U (ja)
JPS63129259U (ja)
JPH022000U (ja)
JPS61116481U (ja)
JPS63143000U (ja)
JPS6195129U (ja)
JPS62158553U (ja)
JPS62171300U (ja)
JPH01107226U (ja)
JPH0375638U (ja)
JPS6437902U (ja)
JPH0455825U (ja)
JPS63133713U (ja)