JPS6411985B2 - - Google Patents

Info

Publication number
JPS6411985B2
JPS6411985B2 JP56164968A JP16496881A JPS6411985B2 JP S6411985 B2 JPS6411985 B2 JP S6411985B2 JP 56164968 A JP56164968 A JP 56164968A JP 16496881 A JP16496881 A JP 16496881A JP S6411985 B2 JPS6411985 B2 JP S6411985B2
Authority
JP
Japan
Prior art keywords
area
document
editing
separation
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56164968A
Other languages
Japanese (ja)
Other versions
JPS5866149A (en
Inventor
Nobuaki Kuwabara
Masaki Sugihara
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP56164968A priority Critical patent/JPS5866149A/en
Publication of JPS5866149A publication Critical patent/JPS5866149A/en
Publication of JPS6411985B2 publication Critical patent/JPS6411985B2/ja
Granted legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は領域分離機能を備えたワードプロセツ
サに関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a word processor with a region separation function.

〔従来の技術〕[Conventional technology]

日本語文書を作成するワードプロセツサにおい
て、従来、文書編集時に特定領域を分離し、この
特定領域を他の領域とは独立して編集できるよう
にする方法が知られている。第1の方法は、特公
昭55−15712号公報に示される方法で、この特公
昭55−15712号公報によれば、表示画面に特殊キ
ヤラクタを1文字のデータとして書込むことによ
り表示画面上の編集の対象範囲を上記特殊キヤラ
クタではさまれる範囲内に限定することができ
る。また第2の方法は、分離した特定領域の周囲
を罫線で囲み、分離キーの操作によりこの罫線を
全て分離マークに変換し、この分離マークで囲ま
れた範囲を特定領域として分離し他の領域とは独
立して編集できるようにする方法である。
2. Description of the Related Art Conventionally, in word processors that create Japanese documents, a method is known in which a specific area is separated when editing the document so that this specific area can be edited independently of other areas. The first method is the method shown in Japanese Patent Publication No. 55-15712. According to this publication, by writing a special character on the display screen as one character data, The range to be edited can be limited to the range between the special characters. The second method is to surround the separated specific area with ruled lines, convert all of these ruled lines into separation marks by operating the separation key, and separate the range surrounded by this separation mark as a specific area and separate it from other areas. This is a method that allows for independent editing.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

しかしながら、上記第1の方法である特公昭55
−15712号公報においては、表示データを記憶す
るメモリ(リフレツシユメモリ)上を順次アドレ
ス指定して編集を行なつていき、特殊キヤラクタ
をメモリ上で発見した段階で編集をストツプする
という方法で編集を行なつているため、例えば表
示画面上で複数行に跨る矩形状の領域の内外にお
いて独立した編集を1回の操作では行なえない
(なぜならば、上記の如く1つの矩形領域を指定
した場合、メモリ上で複数の領域に分断されてし
まうからである)という問題があつた。
However, the first method mentioned above,
In Publication No. 15712, editing is performed by sequentially specifying addresses in the memory that stores display data (refresh memory), and editing is stopped when a special character is found in the memory. Therefore, for example, independent editing inside and outside a rectangular area spanning multiple lines on the display screen cannot be done in one operation (because if one rectangular area is specified as above, This is because the memory is divided into multiple areas).

一方、第2の方法では、分離したい特定領域を
指定すれば複数行に跨る領域を他の領域とは分離
し、1回の編集操作で独立して編集できるが、上
記特定領域を指定する為にはその周囲を必ず罫線
で囲まなければならず、特に指定すべき特定領域
が大きい場合には、その罫線の書込み操作はかな
り煩わしいものであつた。また、上記罫線の書込
みの後、分離キーの操作により罫線は分離マーク
に変換され表示されるが、罫線あるいは分離マー
クは1文字分のデータ領域を専有しており(これ
は表示画面上も、メモリ上も同様である)、特定
領域を文書データ上で分離させるためには文書デ
ータの形態に制約があるものとなり、特に、既に
作成した文書データに対して後から特定領域を指
定して編集を行なう場合には、上記罫線の書込み
操作により文書の形状が大きく崩れてしまうとい
う問題があつた。
On the other hand, in the second method, if you specify the specific area you want to separate, the area that spans multiple lines can be separated from other areas and edited independently with a single editing operation. must be surrounded by ruled lines, and the operation of writing in the ruled lines is quite troublesome, especially when the specific area to be designated is large. In addition, after writing the ruled line, the ruled line is converted to a separation mark and displayed by operating the separation key, but the ruled line or separation mark occupies the data area for one character (this also occurs on the display screen. (The same applies to memory), there are restrictions on the format of document data in order to separate specific areas on document data, and in particular, it is difficult to edit document data that has already been created by specifying a specific area later. In this case, there was a problem in that the shape of the document was greatly distorted due to the operation of writing the ruled lines.

本発明の課題は、文書データ上に任意に設定し
たブロツク領域の内側の文書データを外側の文書
データとは分離して編集を行なえるようにするこ
とである。
An object of the present invention is to enable document data inside a block area arbitrarily set on document data to be edited separately from document data outside.

〔実施例〕〔Example〕

以下、図面を参照して本発明の一実施例を説明
する。
Hereinafter, one embodiment of the present invention will be described with reference to the drawings.

(1) 構成 第1図は本発明の一実施例であるワードプロセ
ツサの回路構成を示すブロツク図であり、図中1
はCPUで、このCPU1にはキー入力装置2、
I/Oコントローラ3、RAM(ランダム・アク
セス・メモリ)4、判断回路5、コード発生回路
6、文書メモリ7、この文書メモリ7の編集を行
なう編集回路8、位置計算回路9、領域テーブル
10、カーソルコントローラ11等が接続され
る。上記キー入力装置2は、例えば各種漢字キ
ー、アルフアベツトキー、テンキー、カーソルキ
ー、領域分離キー、領域キー、実行キー、YES
キー、NOキー等を備えており、その入力データ
はRAM4に書込まれる。このRAM4には、上
記したCPU1、キー入力装置2の他、I/Oコ
ントローラ3、判断回路5、文書メモリ7、位置
計算回路9、領域テーブル10等が接続される。
上記I/Oコントローラ3は、フロツピーデイス
ク、プリンタ等に対するデータの転送制御を
CPU1からの指令に従つて行なう。上記文書メ
モリ7は、第2図に示すように1バイト単位の各
文字コード記憶部7aに対してそれぞれ1バイト
の制御記憶部7bが設けてあり、編集回路8によ
つて文書の編集が行なわれる。また、領域テーブ
ル10は、分離領域のアドレスデータを記憶する
テーブルで、領域の左上端及び右下端以外のアド
レスデータは位置計算回路9により計算されて書
込まれる。そして、判断回路5は、領域分離処理
を行なう際、文書メモリ7の読出しアドレスと領
域テーブル10の内容とを比較し、上記読出しア
ドレスが領域の端アドレスか否かを判断し、コー
ド発生回路6へ出力する。このコード発生回路6
は、判断回路5の判断出力に従つて上端、左端、
右端、下端のコードを発生し、文書メモリ7の対
応アドレスにおける制御記憶部7bに書込む。し
かして、上記文書メモリ7の記憶データ、表示コ
ントローラ12を介してキヤラクタジエネレータ
(図示せず)へ送られる。このキヤラクタジエネ
レータには、領域分離記号として例えば半角大の
「」「」マークが用意されており、左端情報の
あるときは「」マーク、右端情報のあるときは
「」マークを発生する。そして、上記キヤラク
タジエネレータから出力されるドツトパターンデ
ータがP−S(並−直)変換回路(図示せず)に
よりシリアルデータに変換され、CRT表示部の
表示される。
(1) Configuration Figure 1 is a block diagram showing the circuit configuration of a word processor that is an embodiment of the present invention.
is a CPU, and this CPU1 has a key input device 2,
I/O controller 3, RAM (random access memory) 4, judgment circuit 5, code generation circuit 6, document memory 7, editing circuit 8 for editing this document memory 7, position calculation circuit 9, area table 10, The cursor controller 11 etc. are connected. The key input device 2 includes, for example, various kanji keys, alphanumeric keys, numeric keys, cursor keys, area separation keys, area keys, execution keys, YES
key, NO key, etc., and input data thereof is written to RAM4. In addition to the CPU 1 and the key input device 2 described above, the RAM 4 is connected to the I/O controller 3, determination circuit 5, document memory 7, position calculation circuit 9, area table 10, and the like.
The I/O controller 3 controls data transfer to floppy disks, printers, etc.
Perform according to instructions from CPU1. As shown in FIG. 2, the document memory 7 has a 1-byte control storage section 7b for each 1-byte character code storage section 7a, and an editing circuit 8 edits the document. It will be done. Further, the area table 10 is a table for storing address data of separated areas, and address data other than the upper left end and lower right end of the area is calculated and written by the position calculation circuit 9. When performing area separation processing, the determination circuit 5 compares the read address of the document memory 7 with the contents of the area table 10, determines whether or not the read address is the end address of the area, and the code generation circuit 5 Output to. This code generation circuit 6
are the upper end, the left end, and
The right end and bottom end codes are generated and written into the control storage section 7b at the corresponding address of the document memory 7. The data stored in the document memory 7 is then sent to a character generator (not shown) via the display controller 12. This character generator is provided with, for example, half-width large ``'' and ``'' marks as area separation symbols, and generates a ``'' mark when there is left edge information and a ``'' mark when there is right edge information. The dot pattern data output from the character generator is converted into serial data by a P-S (parallel-to-serial) conversion circuit (not shown) and displayed on the CRT display section.

(2) 動作 次に上記実施例の動作を第3図のフローチヤー
ト、及び第4図、第5図の表示状態図を参照して
説明する。領域分離を行ないたい場合には、ま
ず、キー入力装置2に設けられている領域分離キ
ーを操作する。この領域分離キーの操作により第
3図のフロー処理が実行される。すなわち、上記
領域分離キーが操作されると、CPU1はキー入
力待ちのサブルーチンに入り、第3図のステツプ
S1に示すように領域キーの操作待ちの状態にな
る。この状態でオペレータはカーソルを分離領域
のfrom位置、つまり左側上端に移動し、その後、
領域キーを操作する。今例えば第4図に示すよう
にCRT表示画面21に罫線により枠22が表示
されている状態で、この枠22内を領域分離する
ものとすれば、枠22の左側上端にカーソルを移
動した後、領域キーを操作する。この領域キーの
操作によりステツプS2に進み、この時のカーソル
アドレスが領域テーブル10に分離領域のfrom
アドレスとしてセツトされる。次いでステツプS3
に示すようにカーソルを分離領域のto位置つまり
枠22の右側下端の位置に移動し、領域キーを操
作する。この領域キーの操作により、ステツプS4
に進み、その時のカーソルアドレスが領域テーブ
ル10に分離領域のtoアドレスとしてセツトされ
る。その後ステツプS5に進み、領域テーブル10
に記憶したfromアドレス及びtoアドレスをRAM
4を介して位置計算回路9に読出し、分離領域の
上側、左側、右側、下側の各アドレスを計算によ
つて求め、その計算結果をステツプS6において領
域テーブル10に書込む。次いでステツプS7に進
み、領域テーブル10の記憶内容に従つて、まず
fromアドレスの1行分のデータを文書メモリ7
からRAM4に順次読出し、判断回路5において
領域テーブル10の内容を参照しながら、文書メ
モリ7の読出しアドレスが分離領域の上下左右の
端アドレスか否かを判断する。この判断回路5の
判断結果はコード発生回路6へ送られる。このコ
ード発生回路6は判断回路5からの判断結果に従
つて上端、左端、右端、下端のコードを発生し、
文書メモリ7の対応アドレスにおける制御記憶部
7bに書込む。すなわち、領域上端コードはステ
ツプS8において、領域左端コードはステツプS9
おいて、領域右端コードはステツプS10において
それぞれ書込みが行なわれる。そして、上記1行
分のデータ処理を終了すると、ステツプS11にお
いて次の1行が文書メモリ7から読出される。そ
の後、ステツプS12において、分離領域の最後ま
で処理が終了したか否かを判断し、終了していな
ければステツプS9へ戻る。以下同様にしてステツ
プS9〜S12の処理が繰返され、領域の左端及び右
端に対するコード書込みが行なわれる。そして、
分離領域つまり枠22の最下行まで処理が進むと
ステツプS12の判断結果がYESとなつてステツプ
S13に進み、文書メモリ7の対応アドレスにおけ
る制御記憶部7bに領域下端コードが書込まれ
る。その後、文書メモリ7の記憶データが表示コ
ントローラ12を介してキヤラクタジエネレータ
へ送られる。このキヤラクタジエネレータは、左
端情報が送られてきた時に「」マーク、右端情
報が送られてきた時に「」マークが発生し、P
−S変換回路を介してCRT表示部へ出力する。
これにより第4図に示すように表示画面21上に
おいて、枠22の左側に左端領域分離マーク2
3、枠22の右側に右端領域分離マーク24が表
示される。この場合、上記分離マーク23,24
は半角の大きさを持つているので、罫線と位置が
重なつても消えることはない。
(2) Operation Next, the operation of the above embodiment will be explained with reference to the flowchart in FIG. 3 and the display state diagrams in FIGS. 4 and 5. When it is desired to perform region separation, first, the region separation key provided on the key input device 2 is operated. By operating this area separation key, the flow process shown in FIG. 3 is executed. That is, when the area separation key is operated, the CPU 1 enters a subroutine waiting for key input, and proceeds to the steps shown in FIG.
As shown in S1 , the system enters the state of waiting for area key operation. In this state, the operator moves the cursor to the from position of the separation area, that is, the upper left edge, and then
Operate area keys. For example, if a frame 22 is displayed on the CRT display screen 21 with ruled lines as shown in FIG. , operate the area keys. By operating this area key, the process advances to step S2 , and the cursor address at this time is displayed in the area table 10 from the separated area.
Set as address. Then step S 3
As shown in the figure, move the cursor to the to position of the separation area, that is, the lower right edge of the frame 22, and operate the area key. By operating this area key, step S4
The cursor address at that time is set in the area table 10 as the to address of the separated area. After that, proceed to step S5 , and area table 10
The from address and to address stored in RAM
4 to the position calculation circuit 9 to calculate the upper, left, right, and lower addresses of the separation area, and write the calculation results to the area table 10 in step S6 . Next, proceed to step S7 , and according to the stored contents of the area table 10, first
Save one line of data from address to document memory 7
The data is sequentially read from the document memory 7 into the RAM 4, and the determination circuit 5 determines, while referring to the contents of the area table 10, whether the read address of the document memory 7 is the top, bottom, left, or right end address of the separated area. The judgment result of the judgment circuit 5 is sent to the code generation circuit 6. This code generation circuit 6 generates the upper end, left end, right end, and lower end codes according to the judgment result from the judgment circuit 5,
Write to the control storage section 7b at the corresponding address of the document memory 7. That is, the area upper end code is written in step S8 , the area left end code in step S9 , and the area right end code in step S10 . When the data processing for one line is completed, the next line is read out from the document memory 7 in step S11 . Thereafter, in step S12 , it is determined whether the processing has been completed to the end of the separation area, and if it has not been completed, the process returns to step S9 . Thereafter, the processes of steps S9 to S12 are repeated in the same manner, and codes are written to the left and right ends of the area. and,
When the processing progresses to the separation area, that is, the bottom row of the frame 22, the judgment result in step S12 becomes YES, and the step continues.
Proceeding to S13 , the area lower end code is written into the control storage section 7b at the corresponding address of the document memory 7. Thereafter, the data stored in the document memory 7 is sent to the character generator via the display controller 12. This character generator generates a ``'' mark when left edge information is sent, a ``'' mark when right edge information is sent, and P
-Output to the CRT display section via the S conversion circuit.
As a result, on the display screen 21, as shown in FIG.
3. A right end area separation mark 24 is displayed on the right side of the frame 22. In this case, the separation marks 23, 24
has a half-width size, so it will not disappear even if its position overlaps with the ruled line.

上記のようにして分離領域の左端及び右端が分
離マーク23,24によつて示されるので、例え
ば第5図aに示すように分離したい領域内に罫線
25が存在する場合に、領域分離操作を行なつて
も罫線25はそのまま表示される。
As described above, the left and right ends of the separation area are indicated by the separation marks 23 and 24, so when the ruled line 25 exists in the area to be separated as shown in FIG. 5a, for example, the area separation operation is performed. Even if you do this, the ruled lines 25 will be displayed as they are.

また、第5図aに示す文書表示状態において、
分離領域外の第1行目に例えば「123」を挿入し
た場合、編集回路8で文書メモリ7に記憶してい
る制御情報から、分離領域を検出できるので、制
御情報として上端、左端、右端、下端のコードが
付加された文字で囲まれる分離領域(ブロツク境
界領域)内の文字全てをスキツプして挿入に基づ
く文字列の移動処理を行なうようにすれば、第5
図bに示すように分離領域内の文書データについ
てはそのまま保持され、分離領域外の文書データ
についてのみ編集が行なわれる。また、同様に第
5図aに示す文書表示状態において、分離領域内
に「123」を挿入した場合には、前記同様、文書
メモリ7に記憶している制御情報から分離領域を
検出できるので、この場合は制御情報として上
端、左端、右端、下端のコードが付加された文字
で囲まれる分離領域外の文字全てをスキツプし
て、挿入に基づく文字列の移動処理を行なうよう
にすれば、第5図cに示すように分離領域内で文
書データの編集が行なわれる。この場合、オーバ
ーフローしたデータは分離領域外へ移されること
なくそのまま消去される。
Furthermore, in the document display state shown in FIG. 5a,
If, for example, "123" is inserted in the first line outside the separated area, the editing circuit 8 can detect the separated area from the control information stored in the document memory 7, so the upper edge, left edge, right edge, If all the characters in the separation area (block boundary area) surrounded by the characters to which the bottom code is added are skipped and the character string movement process based on the insertion is performed, the fifth
As shown in FIG. b, the document data within the separated area is held as is, and only the document data outside the separated area is edited. Similarly, in the document display state shown in FIG. 5a, if "123" is inserted into the separated area, the separated area can be detected from the control information stored in the document memory 7, as described above. In this case, if you skip all the characters outside the separated area surrounded by the characters to which the top, left, right, and bottom codes are added as control information and move the string based on the insertion, As shown in FIG. 5c, document data is edited within the separated area. In this case, the overflow data is erased without being moved outside the separation area.

なお、上記分離マーク23,24は、表示画面
21上では表示されるが、印字に際しては消去さ
れる。
Although the separation marks 23 and 24 are displayed on the display screen 21, they are erased when printed.

上記実施例では、枠22で示されている領域を
分離領域として指定した場合について示したが枠
22で示されていない領域であつても上記実施例
と同様にして指定することができる。この場合に
は、分離領域の左端及び右端が分離マーク23,
24のみによつて示される。
In the above embodiment, a case has been described in which the area indicated by the frame 22 is specified as the separation area, but even an area not indicated by the frame 22 can be specified in the same manner as in the above embodiment. In this case, the left and right ends of the separation area are the separation marks 23,
24 only.

〔発明の効果〕〔Effect of the invention〕

本発明によれば、文書データに任意に指定した
ブロツクの内側の位置における編集の際はそのブ
ロツク内の領域を連続した1つの文書データとし
て挿入、削除等の編集ができ、しかも上記ブロツ
クの指定は既に入力されている文字情報に付加す
ることにより指定するので、文書の形状が崩れる
ことはない。
According to the present invention, when editing a position inside a block arbitrarily specified in document data, the area within the block can be edited by inserting, deleting, etc. as one continuous document data. is specified by adding it to the character information that has already been input, so the shape of the document will not be distorted.

【図面の簡単な説明】[Brief explanation of drawings]

図面は本発明の一実施例を示すもので、第1図
は回路構成を示すブロツク図、第2図は第1図に
おける文書メモリの記憶構成を示す図、第3図は
動作内容を示すフローチヤート、第4図は分離領
域の表示例を示す図、第5図a〜bは編集時のデ
ータ表示例を示す図である。 1……CPU、2……キー入力装置、4……
RAM(ランダム・アクセス・メモリ)、5……判
断回路、6……コード発生回路、7……文書メモ
リ、9……位置計算回路、10……領域テーブ
ル。
The drawings show one embodiment of the present invention; FIG. 1 is a block diagram showing the circuit configuration, FIG. 2 is a diagram showing the storage structure of the document memory in FIG. 1, and FIG. 3 is a flowchart showing the operation contents. FIG. 4 is a diagram showing an example of displaying a separated area, and FIGS. 5a to 5b are diagrams showing examples of data display at the time of editing. 1... CPU, 2... Key input device, 4...
RAM (random access memory), 5...judgment circuit, 6...code generation circuit, 7...document memory, 9...position calculation circuit, 10...area table.

Claims (1)

【特許請求の範囲】 1 複数の文字情報からなる文書データを記憶す
る文書メモリと、 該文書メモリに記憶された文書データを表示す
る表示手段と、 該表示手段で表示された文書データ上の任意の
ブロツク領域を指定する指定手段と、 該指定ブロツクの上、下、左、右端のブロツク
境界領域の、前記文書メモリにおける対応アドレ
スを検出する検出手段と、 該検出手段で検出されたアドレス対応のブロツ
ク境界領域の文字情報に上端、下端、左端、右端
の制御情報を付加する付加手段と、 前記文書メモリ内の文書データに対する編集を
行なう編集手段とを備え、 前記編集手段は、前記指定ブロツク領域内に対
する編集の際は、文字情報に付加された制御情報
を検出することにより文書データ上のブロツク領
域を特定し、このブロツク領域内の文書データに
ついてのみ編集を行なうことを特徴とするワード
プロセツサ。
[Scope of Claims] 1. A document memory for storing document data consisting of a plurality of character information, a display means for displaying the document data stored in the document memory, and an arbitrary image on the document data displayed by the display means. a specifying means for specifying a block area of the specified block; a detecting means for detecting corresponding addresses in the document memory of the upper, lower, left, and right end block boundary areas of the specified block; The method further comprises an adding means for adding control information of the upper end, lower end, left end, and right end to the character information of the block boundary area, and an editing means for editing the document data in the document memory, and the editing means is configured to add the control information of the upper end, the lower end, the left end, and the right end to the character information of the block boundary area. A word processor characterized in that when editing text, a block area on document data is identified by detecting control information added to character information, and editing is performed only on document data within this block area. .
JP56164968A 1981-10-16 1981-10-16 Word processor Granted JPS5866149A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56164968A JPS5866149A (en) 1981-10-16 1981-10-16 Word processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56164968A JPS5866149A (en) 1981-10-16 1981-10-16 Word processor

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP62128820A Division JPS6345673A (en) 1987-05-26 1987-05-26 Word processor

Publications (2)

Publication Number Publication Date
JPS5866149A JPS5866149A (en) 1983-04-20
JPS6411985B2 true JPS6411985B2 (en) 1989-02-28

Family

ID=15803290

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56164968A Granted JPS5866149A (en) 1981-10-16 1981-10-16 Word processor

Country Status (1)

Country Link
JP (1) JPS5866149A (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH079651B2 (en) * 1985-05-15 1995-02-01 三洋電機株式会社 Document storage method in word processor
US5970506A (en) * 1997-01-20 1999-10-19 Justsystem Corporation Spreadsheet-calculating system and method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5515712B2 (en) * 1973-09-28 1980-04-25
JPS559743B2 (en) * 1974-07-03 1980-03-12
JPS55124843A (en) * 1979-03-19 1980-09-26 Toshiba Corp Display control system in word processor
JPS56103762A (en) * 1979-09-28 1981-08-19 Nec Corp Tabulating system

Also Published As

Publication number Publication date
JPS5866149A (en) 1983-04-20

Similar Documents

Publication Publication Date Title
KR860001071B1 (en) Method for editing document
JPS60189568A (en) Information processor
JP2864412B2 (en) Printing equipment
JPS6411985B2 (en)
JP3055492B2 (en) Data output device
JP2007073000A (en) Print processing method, print processing device, print processing program and storage medium
JPS6345673A (en) Word processor
JPS62255175A (en) Standardized format printer
JP3448968B2 (en) Sentence processing equipment
JP2599433Y2 (en) Memory protection device for each memory board in a multiprocessor system
JP3056850B2 (en) Document creation device with graph creation function
JPH0447865B2 (en)
JP2834882B2 (en) Document creation device
JP2555556B2 (en) Character processor
JPS6335349A (en) Word processor
JP2555558B2 (en) Character processor
JP2618857B2 (en) Information processing device
JPS61296388A (en) Rule deletion
JPS59201129A (en) Document producer
JPH0749851A (en) Document shaping device
JPH057742B2 (en)
JPS63163954A (en) Forme system
JPH0969088A (en) Table form data processor
JPS62123491A (en) Line type altering apparatus
JPH0573548A (en) Document shaping device