JPS6378664A - Image reader - Google Patents

Image reader

Info

Publication number
JPS6378664A
JPS6378664A JP61224421A JP22442186A JPS6378664A JP S6378664 A JPS6378664 A JP S6378664A JP 61224421 A JP61224421 A JP 61224421A JP 22442186 A JP22442186 A JP 22442186A JP S6378664 A JPS6378664 A JP S6378664A
Authority
JP
Japan
Prior art keywords
image
image sensor
correction circuit
memory
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61224421A
Other languages
Japanese (ja)
Other versions
JP2644734B2 (en
Inventor
Kazuyuki Murata
和行 村田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP61224421A priority Critical patent/JP2644734B2/en
Publication of JPS6378664A publication Critical patent/JPS6378664A/en
Application granted granted Critical
Publication of JP2644734B2 publication Critical patent/JP2644734B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Facsimile Scanning Arrangements (AREA)

Abstract

PURPOSE:To accelerate the input of an image and to faithfully read a halftone original by correcting the after image characteristic of an image sensor with the aid of data in a line memory. CONSTITUTION:An analog image signal outputted from the image sensor 1 is amplified by an amplifier 2 and A/D converted by an A/D conversion circuit 3. The digital image subjected to A/D conversion is stored in the line memory 5 and inputted simultaneously to an after image correction circuit 4. The after image correction circuit 4 corrects image data in the middle of reading with the aid of the image which lines on one line before and is read out of the line memory 5. The image data, in which the after image correction circuit 4 corrects the after image of the image sensor, is shade-corrected by a shade correction circuit 6, inputted to a processing circuit 7 and subjected to binarization. Thus the input of the image can be accelerated and the halftone original can be faithfully read.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はスキャナー、ディジタル複写機、文書ファイル
装置、ファクシミリに用いる原稿を読み取る装置に関す
るものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a device for reading originals used in scanners, digital copying machines, document filing devices, and facsimile machines.

従来の技術 近年、画像の入力の高速化、中間調原稿の忠実な読み取
りが要求されている。
2. Description of the Related Art In recent years, there has been a demand for faster image input and faithful reading of halftone originals.

光量積分型のイメージセンサ(固体撮像素子)を用いた
画像読み取り装置では、イメージセンサの出力に1ライ
ン前に読み取った画像情報の数%から数%が重畳されて
いる(イメージセンサの残像特性)のが通常である。イ
メージセンサの主走査速度が速くなるほどイメージセン
サの出力に占める残像成分の割合が太き(なる傾向があ
る。しかし従来の画像読みとり装置ではイメージセンサ
の残像特性を補正する処理を行っていないか、もしくは
イメージセンサの残像特性が読み取った画像の品位に影
響しない主走査速度で画像の読み取りを行っていた。
In an image reading device that uses a light intensity integrating type image sensor (solid-state image sensor), several percent to several percent of the image information read one line before is superimposed on the output of the image sensor (image sensor afterimage characteristics). is normal. As the main scanning speed of the image sensor increases, the proportion of the afterimage component in the output of the image sensor tends to increase. Alternatively, images were read at a main scanning speed at which the image sensor's afterimage characteristics did not affect the quality of the read image.

以下図面を参照しながら上述した従来の画像読み取り装
置の一例について説明する。
An example of the conventional image reading device described above will be described below with reference to the drawings.

第2図は従来の画像読み取り装置の画像信号処理部のブ
ロック図である。21は1次元のイメージセンサ、22
は増幅器、23はAD変換器、24はシェーディング補
正回路、25は画像信号の処理を行う処理回路である。
FIG. 2 is a block diagram of an image signal processing section of a conventional image reading device. 21 is a one-dimensional image sensor, 22
23 is an amplifier, 23 is an AD converter, 24 is a shading correction circuit, and 25 is a processing circuit that processes an image signal.

第2図に示す従来の画像読み取り装置の動作を以下説明
する。
The operation of the conventional image reading device shown in FIG. 2 will be described below.

イメージセンサ21より出力されるアナログ画像信号は
、増幅器22で増幅され、23でAD変換され、24で
シェーディング補正されて多値のディジタルデータとな
る。24より出力されたディジタル画像信号は25の画
像信号処理回路に入力され2値化等の処理が行われる。
The analog image signal output from the image sensor 21 is amplified by an amplifier 22, AD converted by 23, and subjected to shading correction by 24 to become multivalued digital data. The digital image signal outputted from 24 is input to an image signal processing circuit 25, where it undergoes processing such as binarization.

(例えば日経エレクトロニクス1984.9.10 解説) 発明が解決しようとする問題点 従来の画像読み取り装置ではイメージセンサの残像特性
を補正する処理を行っていないか、もしくはイメージセ
ンサの残像特性が読み取った画像の品位に影響しない主
走査速度で画像の読み取りを行っていたので、画像の入
力の高速化や中間調原稿の忠実な読み取りができないと
いう問題点があった0 本発明は上記問題点に鑑み、イメージセンサの残像特性
を補正する処理を行い画像の入力の高速化や中間調原稿
の忠実な読み取りを実現する画像読み取り装置を提供す
ものである。
(For example, Nikkei Electronics 1984.9.10 Commentary) Problems to be Solved by the Invention Conventional image reading devices do not perform processing to correct the afterimage characteristics of the image sensor, or the afterimage characteristics of the image sensor may cause the read image to deteriorate. Since images are read at a main scanning speed that does not affect the quality of images, there is a problem that it is not possible to speed up image input or faithfully read halftone originals. In view of the above problems, the present invention The present invention provides an image reading device that performs processing to correct the afterimage characteristics of an image sensor, thereby realizing high-speed image input and faithful reading of halftone originals.

問題点を解決するための手段 上記問題点を解決するために本発明の画像読み取り装置
は、原稿台と、原稿を照明する照明手段と、イメージセ
ンサと、原稿からの反射または透過した光を前記イメー
ジセンサ上に集束する光学系と、ラインメモリと、前記
ラインメモリのデータを用いてイメージセンサの残像特
性を補正する残像補正回路を具備することを特徴とする
ものである。
Means for Solving the Problems In order to solve the above-mentioned problems, an image reading apparatus of the present invention includes a document table, an illumination means for illuminating the document, an image sensor, and a light source that reflects or transmits light from the document. The image sensor is characterized by comprising an optical system that focuses on the image sensor, a line memory, and an afterimage correction circuit that corrects afterimage characteristics of the image sensor using data in the line memory.

作用 本発明の上述した構成によって、イメージセンサの残像
特性を補正する処理を行い画像の入力の高速化や中間調
原稿の忠実な読み取りを実現するものである。
Function: With the above-described configuration of the present invention, processing is performed to correct the afterimage characteristics of the image sensor, thereby realizing high-speed image input and faithful reading of halftone originals.

実施例 以下本発明の一実施例の画像読み取り装置について図面
を参照しながら説明する。
Embodiment Hereinafter, an image reading apparatus according to an embodiment of the present invention will be described with reference to the drawings.

第3図は本発明の画像読み取り装置の一実施例の概略構
成図である。
FIG. 3 is a schematic diagram of an embodiment of the image reading device of the present invention.

31は原稿、32は原稿台、33は螢光灯、34はロッ
ドレンズアレイ、35はイメージセンサ、36は螢光灯
33、ロッドレンズアレイ34及びイメージセンサ35
を含む副走査ユニット、37は国体、38は原稿押えで
ある。螢光灯33からの光は原稿31で反射されロッド
レンズアレイ34によりイメージセンサ35に集束さる
。副走査ユニット36は原稿台32に平行に図中矢印の
方向に移動して原稿を副走査する。
31 is a document, 32 is a document table, 33 is a fluorescent light, 34 is a rod lens array, 35 is an image sensor, 36 is a fluorescent light 33, a rod lens array 34, and an image sensor 35
37 is a national polity, and 38 is a document holder. Light from the fluorescent lamp 33 is reflected by the original 31 and focused on the image sensor 35 by the rod lens array 34 . The sub-scanning unit 36 moves parallel to the document table 32 in the direction of the arrow in the figure to sub-scan the document.

第1図は本発明の画像読み取り装置の一実施例のブロッ
ク図である。lはイメージセンサ、2は増幅器、3はA
D変換回路、4は残像補正回路、5はラインメモリ、6
はシェーディング補正回路、7は2値化などの処理を行
う処理回路である。
FIG. 1 is a block diagram of an embodiment of an image reading device of the present invention. l is the image sensor, 2 is the amplifier, 3 is A
D conversion circuit, 4 is an afterimage correction circuit, 5 is a line memory, 6
7 is a shading correction circuit, and 7 is a processing circuit that performs processing such as binarization.

イメージセンサ1より出力されたアナログ画像信号は2
の増幅器で増幅され3でAD変換される。
The analog image signal output from image sensor 1 is 2
The signal is amplified by the amplifier 3 and AD converted by the amplifier 3.

AD変換されたディジタル画像データはラインメモリ5
で記憶されるとともに残像補正回路4に入力される。残
像補正回路4ではラインメモリ5から読みだされ1ライ
ン前の画像データを用いて読み取り中の画像データを補
正する。残像補正回路4でイメージセンサの残像特性を
補正された画像データはシェーディング補正回路6でシ
ェーディング補正され処理回路7に入力され2値化等の
処理をれれる。
The AD converted digital image data is stored in the line memory 5.
The image data is stored in the memory and input to the afterimage correction circuit 4. The afterimage correction circuit 4 corrects the image data being read using the image data read from the line memory 5 and one line before. The image data whose afterimage characteristics of the image sensor have been corrected by the afterimage correction circuit 4 is subjected to shading correction by a shading correction circuit 6, and then inputted to a processing circuit 7 where it undergoes processing such as binarization.

残像補正回路及びラインメモリの動作についてさらに詳
く説明する。
The operation of the afterimage correction circuit and line memory will be explained in more detail.

第4図は本発明における残像補正回路の第一の実施例の
ブロック図である。
FIG. 4 is a block diagram of a first embodiment of the afterimage correction circuit according to the present invention.

41はAD変換されたディジタル画像データ、42はデ
ュアルポートメモリ、43はデュアルポートメモリ42
のアドレス発生回路、44は除算テーブルを記憶したメ
モリ、45は加算器である。AD変換されたディジタル
画像データ41はデュアルポートメモリ42に書き込ま
れると同時に加算器45に入力される。デュアルポート
メモリ42の2つのポートのアドレスはアドレス発生回
路43で発生し同一の値である。デュアルポートメモリ
42は読み取り中の画像データが書き込まれると同時に
1ライン前の画像データが読み出される。デュアルポー
トメモリ42より読み出された1ライン前の画像データ
はメモリ44のアドレスバスに入力される。メモリ44
には除算テーブルデータが補数で記憶されている。
41 is AD converted digital image data, 42 is dual port memory, 43 is dual port memory 42
44 is a memory storing a division table, and 45 is an adder. The AD-converted digital image data 41 is written to the dual port memory 42 and simultaneously input to the adder 45. The addresses of the two ports of the dual port memory 42 are generated by the address generation circuit 43 and have the same value. In the dual port memory 42, at the same time that the image data being read is written, the image data of the previous line is read. The image data of the previous line read from the dual port memory 42 is input to the address bus of the memory 44. memory 44
The division table data is stored in complement form.

例えばイメージセンサの残像特性が10%であるとする
とメモリ44にはアドレスの値の1/lOの補数がデー
タとして記憶されている。イメージセンサの残像特性が
イメージセンサに入射する光量に対して変化する場合、
メモ1月4に記憶させるデータはイメージセンサンの残
像特性に適したものにすればよい。加算器44は読み取
り中の画像データとメモリ44から読み出された値の加
算を行う。すなわち、読み取り中の画像データから1ラ
イン前の残像成分を引く。
For example, if the afterimage characteristic of the image sensor is 10%, the complement of 1/1O of the address value is stored in the memory 44 as data. If the image sensor's afterimage characteristics change depending on the amount of light incident on the image sensor,
The data to be stored in Memo January 4 may be suitable for the afterimage characteristics of the image sensor. The adder 44 adds the image data being read and the value read out from the memory 44 . That is, the afterimage component of one line before is subtracted from the image data being read.

第5図は本発明における残像補正回路の第二の実施例の
ブロック図である。
FIG. 5 is a block diagram of a second embodiment of the afterimage correction circuit according to the present invention.

この実施例ではAD変換されたディジタル画像データ4
1をメモリ44により変換した値をデュアルポートメモ
リ42に記憶させるところが第4図に示す実施例と異な
っているが、第4図に示す実施例と同様の処理を行うこ
とはあきらかである。
In this embodiment, AD converted digital image data 4
Although this embodiment differs from the embodiment shown in FIG. 4 in that the value obtained by converting 1 by the memory 44 is stored in the dual port memory 42, it is obvious that the same processing as in the embodiment shown in FIG. 4 is performed.

以上実施例では除算および補数をとる操作をメモリに記
憶されたテーブルデータを読み出すことにより行ってい
るが、ビットヒツト及びデータの反転操作で実現するこ
ともできる。又デュールポートメモリの代りに通常のR
AMを用いて同様の処理を行うこともできる。
In the above embodiments, division and complement operations are performed by reading table data stored in memory, but they can also be realized by bit hits and data inversion operations. Also, instead of Duel port memory, normal R
Similar processing can also be performed using AM.

発明の効果 以上のように本発明の画像読み取り装置では、イメージ
センサの残像特性を補正する処理を行い画像の入力の高
速化や中間調原稿の忠実な読み取りを実現できる。
Effects of the Invention As described above, the image reading apparatus of the present invention performs processing to correct the afterimage characteristics of the image sensor, thereby realizing high-speed image input and faithful reading of halftone originals.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の画像読み取り装置の一実施例のブロン
、り図、第2図は従来の画像読み取り装置のブロック図
、第3図は本発明の画像読み取り装置の一実施例の概略
構成図、第4図は本発明における残像補正回路の第一の
実施例のブロック図、第5図は本発明における残像補正
回路の第二の実施例のブロック図である。 1.21.35・・・・・・イメージセンサ、2.22
・・・・・・増幅器、3.23・・・・・・AD変換回
路、6.24・・・・・・シェーディング補正回路、7
.25・・・・・・処理回路、4・・・・・・残像補正
回路、5・・・・・・ラインメモリ、31・・・・・・
原稿、32・・・・・・原稿台、33・・・・・・螢光
灯、34・・・・・・ロンドレンズアレイ、36・・・
・・・幅走査ユニット、38・・・・・・原稿押え、4
1・・・・・・画像データ、42・・・・・・デュアル
ボウトメモリ、43・・・・・・アドレス発生回路、4
4・・・・・・メモリ。 代理人の氏名 弁理士 中尾敏男 ばか1名第1図 第2図 第3図
FIG. 1 is a schematic diagram of an embodiment of the image reading device of the present invention, FIG. 2 is a block diagram of a conventional image reading device, and FIG. 3 is a schematic configuration of an embodiment of the image reading device of the present invention. 4 is a block diagram of a first embodiment of the afterimage correction circuit according to the present invention, and FIG. 5 is a block diagram of a second embodiment of the afterimage correction circuit according to the present invention. 1.21.35... Image sensor, 2.22
......Amplifier, 3.23...AD conversion circuit, 6.24...Shading correction circuit, 7
.. 25... Processing circuit, 4... Afterimage correction circuit, 5... Line memory, 31...
Original, 32... Document table, 33... Fluorescent light, 34... Rondo lens array, 36...
...Width scanning unit, 38...Document holder, 4
1... Image data, 42... Dual bout memory, 43... Address generation circuit, 4
4...Memory. Name of agent Patent attorney Toshio Nakao One idiot Figure 1 Figure 2 Figure 3

Claims (4)

【特許請求の範囲】[Claims] (1)原稿台と、原稿を照明する照明手段と、イメージ
センサと、原稿からの反射または透過した光を前記イメ
ージセンサ上に集束する光学系と、ラインメモリと、前
記メモリのデータを用いてイメージセンサの残像特製を
補正する残像補正回路を具備することを特徴とする画像
読み取り装置。
(1) A document table, an illumination means for illuminating the document, an image sensor, an optical system that focuses light reflected or transmitted from the document onto the image sensor, a line memory, and using data in the memory. An image reading device comprising an afterimage correction circuit that corrects afterimages of an image sensor.
(2)残像補正回路は、加算回路及び除算回路を具備す
ることを特徴とする特許請求の範囲(1)項記載の画像
読み取り装置。
(2) The image reading device according to claim (1), wherein the afterimage correction circuit includes an addition circuit and a division circuit.
(3)除算回路は除算データを記憶したメモリにより構
成されることを特徴とする特許請求の範囲第(1)項ま
たは第(2)項のいずれかに記載の画像読み取り装置。
(3) The image reading device according to claim 1 or 2, wherein the division circuit is constituted by a memory that stores division data.
(4)残像補正回路は、加算回路及びイメージセンサの
残像特性を記憶したメモリを具備することを特徴とする
特請求の範囲(1)項記載の画像読み取り装置。
(4) The image reading device according to claim (1), wherein the afterimage correction circuit includes an addition circuit and a memory that stores the afterimage characteristics of the image sensor.
JP61224421A 1986-09-22 1986-09-22 Image reading device Expired - Fee Related JP2644734B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61224421A JP2644734B2 (en) 1986-09-22 1986-09-22 Image reading device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61224421A JP2644734B2 (en) 1986-09-22 1986-09-22 Image reading device

Publications (2)

Publication Number Publication Date
JPS6378664A true JPS6378664A (en) 1988-04-08
JP2644734B2 JP2644734B2 (en) 1997-08-25

Family

ID=16813516

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61224421A Expired - Fee Related JP2644734B2 (en) 1986-09-22 1986-09-22 Image reading device

Country Status (1)

Country Link
JP (1) JP2644734B2 (en)

Also Published As

Publication number Publication date
JP2644734B2 (en) 1997-08-25

Similar Documents

Publication Publication Date Title
US4675533A (en) Image reading apparatus with image data overlap removal
JPH04363967A (en) Original reader
JPH03285459A (en) Picture reader
JPS6378664A (en) Image reader
JPH10136154A (en) Color image reader
JPH0380668A (en) High quality of image scanner
JPS60237765A (en) Image reader
US4866290A (en) Image reader with image point data averaging
JPH01137883A (en) Picture reader
KR930002200B1 (en) Picture processing method for fax
JPS59218077A (en) Picture reader
JPS58161566A (en) Original reading device
JPH0195669A (en) Original reading method
JP2541929B2 (en) Image reader
JPH01177278A (en) Picture reader
JP3217834B2 (en) Image reading device
JPS60206369A (en) Picture signal correcting system
JPS60231279A (en) Compensating method of shading
JPS58142674A (en) Data processing device for facsimile
JPH02166965A (en) Image information reader
JPS6161559A (en) Information reading device
JPH03145286A (en) Output signal correction method for image sensor
JPH0365874A (en) Photoelectric converter
JP2002232729A (en) Color image processing circuit
JPS6384265A (en) Shading correcting device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees