JPS6370289A - Font generation circuit - Google Patents

Font generation circuit

Info

Publication number
JPS6370289A
JPS6370289A JP61213755A JP21375586A JPS6370289A JP S6370289 A JPS6370289 A JP S6370289A JP 61213755 A JP61213755 A JP 61213755A JP 21375586 A JP21375586 A JP 21375586A JP S6370289 A JPS6370289 A JP S6370289A
Authority
JP
Japan
Prior art keywords
font
code
data
scan
ruled lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61213755A
Other languages
Japanese (ja)
Inventor
明男 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Xerox Co Ltd filed Critical Fuji Xerox Co Ltd
Priority to JP61213755A priority Critical patent/JPS6370289A/en
Publication of JPS6370289A publication Critical patent/JPS6370289A/en
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Abstract] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 「産業上の利用分野」 本発明は印字時に連続した罫線のフォントデータを発生
させるためのフォント生成回路に関する。
DETAILED DESCRIPTION OF THE INVENTION "Field of Industrial Application" The present invention relates to a font generation circuit for generating font data of continuous ruled lines during printing.

「産業上の利用分野」 オフィス・オートメーションの進展によって、日本語ワ
ードプロセッサ等の文書作成装置がオフィスで広く用い
られるようになっている。通常の文字の印字を行うには
それぞれの文字をビットパターンで記憶したフォント・
メモリからデータ(この明細書ではこれをフォントデー
タと呼ぶことにする。)を読み出し、設定された印刷書
式に併せた印字間隔でこれらの文字を印字する。ここで
印字間隔とは、ロー方向の間隔(文字の横方向の詰まり
具合)と、コラム方向の間隔(行間隔)の双方を含むも
のである。通常の文字の印字を行う場合にはこれらの文
字を予め設定された間隔で配置することになり、各々の
文字の間は当然ながら空白となる。
``Industrial Application Fields'' With the advancement of office automation, document creation devices such as Japanese word processors have come to be widely used in offices. To print regular characters, use a font that stores each character as a bit pattern.
Data (which will be referred to as font data in this specification) is read from the memory, and these characters are printed at printing intervals that match the set printing format. Here, the printing interval includes both the interval in the row direction (how close the characters are in the horizontal direction) and the interval in the column direction (line interval). When printing normal characters, these characters are arranged at preset intervals, and naturally there is a blank space between each character.

ところで、技術文書の作成等を行う場合には表(テーブ
ル)の作成を行う場合が多い。表の枠組みの作成は罫線
用のフォントを用いて行われる。
By the way, when creating technical documents, tables are often created. The table framework is created using a font for ruled lines.

罫線のフォントは通常の文字のフォントとその取り扱い
が異なっている。直線を表示する罫線では、印字間隔が
どうであれ線が文字と文字の間の空白部分でも連続する
必要があるからである。
The handling of ruled line fonts is different from that of regular character fonts. This is because for ruled lines that display straight lines, the lines must be continuous even in the blank areas between characters, regardless of the printing interval.

このため、従来では罫線用のフォントのマトリックスサ
イズを文字のそれよりも大きくして空白部分に対応させ
ることが行われていた。
For this reason, in the past, the matrix size of the font for ruled lines was made larger than that for characters to accommodate the blank areas.

「発明が解決しようとする問題点」 ところがこのようなことを行うと、通常の文字用と罫線
用の2種類のサイズのフォント・メモリが必要となり、
またメモリの記憶容量も大きくなるという問題があった
``Problem to be solved by the invention'' However, doing something like this requires font memory of two sizes, one for normal characters and one for ruled lines.
Another problem was that the storage capacity of the memory also increased.

そこで本発明の目的は、罫線についても通常の文字と同
一サイズのフォント・メモリを使用することができ、し
かもロー方向とコラム方向の双方において直線の発生が
不連続となることがないフォント生成回路を提供するこ
とにある。
Therefore, an object of the present invention is to provide a font generation circuit that can use font memory of the same size as normal characters for ruled lines, and in which the generation of straight lines does not occur discontinuously in both the row direction and the column direction. Our goal is to provide the following.

「問題点を解決するための手段」 本発明では、(i)フォントを指定するためのコードか
らそのフォントがコラム方向に連続した罫線を発生させ
るためのものかロー方向に連続した罫線を発生させるた
めのものか、あるいはこれら以外のパターンを発生させ
るためのものかの判別を行うコード判別手段と、(ii
 )前記したコードに対応させてフォントを記憶したフ
ォント記憶手段と、(iii )このフォント記憶手段
から読み出されるスキャン分ずつのパラレルなデータを
シリアルデータに変換するためのパラレルシリアル変換
手段と、(iv )コード判別手段がコラム方向に連続
した罫線を発生させるフォントについてのコードである
と判別したときにはそのフォントの最終スキャン位置の
データを次の文字についてのフォントデータの出力が行
われるまで繰り返しフォント記憶手段からフォントデー
タとして出力するコラム方向延長制御手段と、(v)コ
ード判別手段がロー方向に連続した罫線を発生させるフ
ォントであると判別したときにはそのフォントの各スキ
アン位置で出力されるパラレルなデータの一部を繰り返
して出力しこれをフォントデータとするロー方向延長制
御手段とをフォント生成回路に具備させる。
"Means for solving the problem" In the present invention, (i) from the code for specifying the font, whether the font is for generating continuous ruled lines in the column direction or generating continuous ruled lines in the row direction; (ii)
) font storage means that stores fonts in correspondence with the aforementioned codes; (iii) parallel-serial conversion means for converting parallel data for each scan read from the font storage means into serial data; (iv) ) When the code determination means determines that the code is for a font that generates continuous ruled lines in the column direction, the font storage means repeats the data of the last scan position of the font until the font data for the next character is output. (v) when the code determining means determines that the font is a font that generates continuous ruled lines in the row direction, parallel data is output at each scan position of the font; The font generation circuit is provided with row direction extension control means for repeatedly outputting a portion and using it as font data.

本発明によれば、罫線のフォントについては直線の連続
する方向に応じて一部のフォントデータを通常の文字部
分で本来空白の生じる部分において繰り返し発生させる
。これにより、フォント・メモリに書き込まれる罫線の
ビットパターンを通常の文字のそれと同一にして、空白
の生じないようにフォントデータを生成することができ
る。
According to the present invention, for ruled line fonts, part of the font data is repeatedly generated in normal character parts where blanks normally occur, depending on the direction in which straight lines are continuous. This makes it possible to make the bit pattern of ruled lines written in the font memory the same as that of normal characters, and to generate font data without creating blank spaces.

「実施例」 以下実施例につき本発明の詳細な説明する。"Example" The present invention will be described in detail with reference to Examples below.

第1図は本発明の一実施例におけるフォント生成回路を
表わしたものである。このフォント生成回路はJISコ
ード・ROMアドレス変換回路上とスキマンアドレス変
換回路2を備えている。
FIG. 1 shows a font generation circuit in one embodiment of the present invention. This font generation circuit includes a JIS code/ROM address conversion circuit and a spacing address conversion circuit 2.

JISコード・ROMアドレス変換回路1には、JIS
(日本工業規格)で定められた文字コードとしてのJI
S=−ド3が1行分順次供給されるようになっている。
JIS code/ROM address conversion circuit 1 includes JIS code/ROM address conversion circuit 1.
JI as a character code defined by (Japanese Industrial Standards)
S=-3 is supplied sequentially for one line.

またスキャンアドレス変換回路2には、各文字のどの部
分をスキャンするかを表わしたスキャンアドレス信号4
が供給されるようになっている。
The scan address conversion circuit 2 also includes a scan address signal 4 indicating which part of each character is to be scanned.
is being supplied.

さて、JISコード・ROMアドレス変換回路1はJI
Sコード3が供給されて(ると、これに対応した文字ま
たは罫線のROMアドレス5に変換し、第1〜第3のマ
スクROM (リード・オンリ・メモリ)6〜8にパラ
レルに入力する。これらのマスクROM6〜8には24
X24のマ) IJブクス構成の文字パターンが3分割
された構成で、すなわち8×24のマトリックス構成の
ビットパターンとして格納されている。ROMアドレス
5と、スキャンアドレス変換回路2から出力されるスキ
ャンアドレス9によって、マスクROM 6〜8は指定
されたスキャン位置のパターン情報11〜13をそれぞ
れ8ビツトずつ出力する。これらのパターン情報11〜
13は、対応した第1〜第3のシフトレジスタ14〜1
6にパラレルに入力されることになる。これらのシフト
レジスタ14〜16はパターン情報11〜13をパラレ
ル−シリアル変換し、クロック信号17に同期させてこ
れをそのスキャン位置のシリアルな印字データ18とし
て出力することになる。
Now, the JIS code/ROM address conversion circuit 1 is JIS code/ROM address conversion circuit 1.
When the S code 3 is supplied, it is converted into a ROM address 5 of the corresponding character or ruled line, and is input in parallel to the first to third mask ROMs (read only memories) 6 to 8. These mask ROMs 6 to 8 contain 24
The character pattern of the IJ book structure is divided into three parts, that is, it is stored as a bit pattern of an 8x24 matrix structure. Based on the ROM address 5 and the scan address 9 output from the scan address conversion circuit 2, the mask ROMs 6 to 8 output pattern information 11 to 13 of the designated scan position in 8 bits each. These pattern information 11~
13 indicates corresponding first to third shift registers 14 to 1
6 will be input in parallel. These shift registers 14 to 16 perform parallel-to-serial conversion on the pattern information 11 to 13, and output this as serial print data 18 at the scan position in synchronization with the clock signal 17.

すなわち通常の文字を印字する場合には、文字のJIS
コードが指定され、スキャン位置が順次指定されると、
第1〜第3のマスクROM6〜8から合計24ビツトず
つのパターン情報が出力され、これがシリアルデータに
変換されて印字データ18として図示しない記録部に供
給されることになる。
In other words, when printing regular characters, the JIS of the character
Once the code is specified and the scanning position is specified in sequence,
A total of 24 bits of pattern information is output from the first to third mask ROMs 6 to 8, which is converted to serial data and supplied as print data 18 to a recording section (not shown).

ところでこのフォント生成回路には、罫線デコード回路
21とフォント回転回路22が備えられている。罫線デ
コード回路21はJISコード3を人力し、そのフォン
トが(i)コラム方向に連続した罫線を発生させるため
のものか(11)ロー方向に連続した罫線を発生させる
ためのものか、あるいは(iii )これら以外のパタ
ーンを発生させるためのものかの判別を行う。JISコ
ード3が罫線を表わしたコードの場合でロー方向に罫線
が連続する場合には、ロー方向検出信号23がフォント
回転回路22に供給される。これに対してコラム方向に
罫線が連続する場合には、コラム方向検出信号24がス
キャンアドレス変換回路2に供給される。
By the way, this font generation circuit includes a ruled line decoding circuit 21 and a font rotation circuit 22. The ruled line decoding circuit 21 manually inputs JIS code 3 and determines whether the font is (i) for generating continuous ruled lines in the column direction, (11) for generating continuous ruled lines in the row direction, or ( iii) Determine whether the pattern is for generating a pattern other than these. When the JIS code 3 is a code representing ruled lines and the ruled lines are continuous in the row direction, a row direction detection signal 23 is supplied to the font rotation circuit 22. On the other hand, if the ruled lines are continuous in the column direction, the column direction detection signal 24 is supplied to the scan address conversion circuit 2.

今、第2図に示すような態様で罫線が引かれるものとす
る。この図に示された範囲では、破線で外形を表わした
3種類の罫線のフォント26〜28が使用される。すな
わちロー方向の直線部分では第3図に実線の枠で示した
ようなフォント27が使用され、コラム方向の直線部分
では第4図に実線の枠で示したようなフォント28が使
用される。フォント26は表の角に相当するパターンを
表わしたものである。
Now assume that ruled lines are drawn in the manner shown in FIG. In the range shown in this figure, three types of ruled line fonts 26 to 28 whose outlines are represented by broken lines are used. That is, in the straight line portion in the row direction, a font 27 as shown in a solid line frame in FIG. 3 is used, and in the straight line portion in the column direction, a font 28 as shown in a solid line frame in FIG. 4 is used. The font 26 represents a pattern corresponding to the corners of the front.

まず、第2図でロー方向に罫線が連続する場合を説明す
る。この場合、JISコード3としてフォント27を指
定したコードがJISコード・ROMアドレス変換回路
1と罫線デコード回路21の双方に供給される。JIS
コード・ROMアドレス変換回路1ではフォント27を
指定したROMアドレス5を出力する。この結果、第1
のシフトレジスタ14には第3図でデータD1に相当す
る領域の1スキャン分のパターン情報11がセットされ
、第2のシフトレジスタ15には第3図でデータD2に
相当する領域の1スキャン分のパターン情報12がセッ
トされる。第3のシフトレジスタ16には第3図でデー
タD3に相当する領域の1スキャン分のパターン情報1
3がセットされることになる。
First, a case where ruled lines are continuous in the row direction in FIG. 2 will be described. In this case, a code specifying font 27 as JIS code 3 is supplied to both the JIS code/ROM address conversion circuit 1 and the ruled line decoding circuit 21. JIS
The code/ROM address conversion circuit 1 outputs a ROM address 5 specifying the font 27. As a result, the first
The pattern information 11 for one scan of the area corresponding to data D1 in FIG. 3 is set in the shift register 14, and the pattern information 11 for one scan of the area corresponding to data D2 in FIG. The pattern information 12 is set. The third shift register 16 contains pattern information 1 for one scan of the area corresponding to data D3 in FIG.
3 will be set.

この後、クロック信号17によってこれらのシフトレジ
スタ14〜16の内容が1ビツトずつシフトされ、印字
データ18として出力される。このときロー方向検出信
号23によってフォント回転回路22が動作状態となっ
ており、第3のシフトレジスタ16から第2のシフトレ
ジスタ15に供給されるビット列は1ビツトずつフォン
ト回転回路22にも供給される。フォント回転回路22
は人力されたビット列をその順序で再び第3のシフトレ
ジスタ16の入力端に供給する。このようにして、第3
のシフトレジスタ16にセットされた1スキャン分のパ
ターン情報13がデータD3’(第3図)として繰り返
し出力されることになる。
Thereafter, the contents of these shift registers 14 to 16 are shifted one bit at a time by a clock signal 17 and output as print data 18. At this time, the font rotation circuit 22 is activated by the low direction detection signal 23, and the bit string supplied from the third shift register 16 to the second shift register 15 is also supplied bit by bit to the font rotation circuit 22. Ru. Font rotation circuit 22
supplies the input bit string to the input end of the third shift register 16 again in that order. In this way, the third
The pattern information 13 for one scan set in the shift register 16 is repeatedly output as data D3' (FIG. 3).

このようにして、罫線の部分がロー方向に引きずられる
In this way, the ruled line portion is dragged in the row direction.

印字間隔に対応した所定の時間が経過すると、直線がロ
ー方向に連続している限り同様のフォント27を表わし
たJISコード3がJISコード・ROMアドレス変換
回路1に供給される。このタイミングでこのフォントに
相当するパターン情報11〜13が第1〜第3のシフト
レジスタ14〜16にセットされる。そして次のパター
ン情報11〜13がこれらのシフトレジスタ14〜16
にセットされるまで、直線の引きずりが行われることに
なる。これに対して、図示しない方角のパターンを表わ
す罫線のJISコードや通常の文字用のJISコードに
ついてのパターン情報11〜13が第1〜第3のシフト
レジスタ14〜16にセットされたら、連続線の印字動
作が終了する。
When a predetermined time corresponding to the printing interval has elapsed, the JIS code 3 representing the same font 27 is supplied to the JIS code/ROM address conversion circuit 1 as long as the straight lines are continuous in the row direction. At this timing, pattern information 11-13 corresponding to this font is set in the first to third shift registers 14-16. Then, the next pattern information 11 to 13 is applied to these shift registers 14 to 16.
A straight line drag will be performed until it is set to . On the other hand, when the pattern information 11 to 13 regarding the JIS code for ruled lines representing a pattern in a direction (not shown) or the JIS code for normal characters is set in the first to third shift registers 14 to 16, continuous lines The printing operation ends.

次にコラム方向に罫線が連続する場合についてgQF’
Uする。この場合には、JISコード3としてフォント
28を指定したコードがJISコード・ROMアドレス
変換回路1と罫線デコード回路21の双方に供給される
。JISコード・ROMアドレス変換回路1ではフォン
ト28を指定したROMアドレス5を出力する。そして
スキャンアドレス変換回路2から出力されるスキャンア
ドレス9によって先ず第Oのスキャン位置SOの24ビ
ツト分のパターン情報11〜13が出力され、第1〜第
3のシフトレジスタ14〜16にセットされることにな
る。この後、クロック信号17が24パルス分発生し、
24ビツト分の印字データ18がシリアルに出力される
Next, regarding the case where ruled lines are continuous in the column direction, gQF'
Do U. In this case, a code specifying the font 28 as JIS code 3 is supplied to both the JIS code/ROM address conversion circuit 1 and the ruled line decoding circuit 21. The JIS code/ROM address conversion circuit 1 outputs a ROM address 5 specifying the font 28. Then, according to the scan address 9 outputted from the scan address conversion circuit 2, pattern information 11 to 13 for 24 bits of the O-th scan position SO is outputted and set in the first to third shift registers 14 to 16. It turns out. After this, the clock signal 17 is generated for 24 pulses,
24 bits of print data 18 are serially output.

スキャンアドレス変換回路2は第0のスキャンが終了す
ると第1のスキャン位置S1を指定し、この位置の24
ビツトのパターン情報11〜13がパラレル−シリアル
変換されて印字ターン18として出力される。以下同様
にして、第23のスキャン位置323までの印字データ
処理が行われる。
When the 0th scan ends, the scan address conversion circuit 2 specifies the first scan position S1, and
The bit pattern information 11 to 13 is subjected to parallel-to-serial conversion and output as a print turn 18. Thereafter, print data processing up to the 23rd scan position 323 is performed in the same manner.

ところでこの実施例のフォント生成回路では、次のスキ
ャン位置S24が指定されると、これはコラム方向に2
5ビツト目のスキャン位置く通常の印字範囲外の位置)
なので第31番目のスキャン位置S31に変換する。こ
のフォント生成回路ではスキャン位置を5ビツトのデー
タで指定することにしているので、第31番目のスキャ
ン位置S31まで指定可能であり、かつ第25番目の走
査位置も第31番目の走査位置も行間の空白部分に相当
するという意味では同じものだからである。
By the way, in the font generation circuit of this embodiment, when the next scan position S24 is specified, it is moved 2 times in the column direction.
5th bit scan position (position outside the normal printing range)
Therefore, it is converted to the 31st scan position S31. Since this font generation circuit specifies the scan position using 5-bit data, it is possible to specify up to the 31st scan position S31, and both the 25th scan position and the 31st scan position are within the line spacing. This is because they are the same in the sense that they correspond to the blank parts of .

第26番目以降のスキャン位置が指定された場合にも、
同様に第31番目のスキャン位置S31が指定される。
Even if the 26th and subsequent scan positions are specified,
Similarly, the 31st scan position S31 is designated.

通常の文字の印字が行われる場合には、第31番目のス
キャン位置が指定された状態でコラム方向検出信号24
がスキャンアドレス変換回路2に供給されていない。そ
こでこのときにはスキャンアドレス変換回路2は通常の
処理を行ない、空白に相当する印字ターン18が出力さ
れることになる。
When printing normal characters, the column direction detection signal 24 is output with the 31st scan position specified.
is not supplied to the scan address conversion circuit 2. Therefore, at this time, the scan address conversion circuit 2 performs normal processing, and a print turn 18 corresponding to a blank is output.

これに対して、コラム方向検出信号24がスキャンアド
レス変換回路2に供給されている前記した罫線出力状態
においては、スキャンアドレス変換回路2は第31番目
のスキャン位置S31が指定されたときこれを第23番
目のスキャンS23に変換する。この変換作業は、第3
1番目のスキ丁ン位置S31を示す2進符号“1111
1”の左から2番目のビットを“1”から“0”に変換
して第23番目のスキャン位置S23を示す2進符号“
10111”を作成するという簡単な操作で実現するこ
とができる。換言すれば、第24番目のスキャン位置S
24を第31番目のスキャン位1ts31に変換したの
は、この利点を活用するためである。
On the other hand, in the ruled line output state described above in which the column direction detection signal 24 is supplied to the scan address conversion circuit 2, the scan address conversion circuit 2 converts the 31st scan position S31 to the It is converted into the 23rd scan S23. This conversion work is done in the third
Binary code “1111” indicating the first skin position S31
The second bit from the left of “1” is converted from “1” to “0” to create a binary code “
10111". In other words, the 24th scan position S
The purpose of converting 24 to the 31st scan position 1ts31 is to take advantage of this advantage.

このように、この罫線出力状態ではJISコード・RO
Mアドレス変換回路1が次のJISコード3を受は取っ
てスキャンアドレス変換回路2が第0番目のスキャン位
置SOに設定されるまでスキャン位置323が繰り返し
指定され、コラム方向に縦線が連続して引かれるような
印字データ18が出力されることになる。
In this way, in this ruled line output state, JIS code/RO
The scan position 323 is repeatedly designated until the M address conversion circuit 1 receives the next JIS code 3 and the scan address conversion circuit 2 is set to the 0th scan position SO, and vertical lines are continuous in the column direction. Print data 18 that looks like this will be output.

「発明の効果」 以上説明したように本発明によれば罫線についてコラム
、ロー両方向の延長あるいは引きずりを回路を用いて行
ったので、同様な操作をプログラムで実行する場合に比
べて処理速度が向上するという効果がある。
"Effects of the Invention" As explained above, according to the present invention, a circuit is used to extend or drag ruled lines in both the column and row directions, resulting in improved processing speed compared to when similar operations are executed by a program. It has the effect of

【図面の簡単な説明】[Brief explanation of the drawing]

図面は本発明の一実施例を説明するためのもので、この
うち第1図はフォント生成回路のブロック図、第2図は
罫線とフォントとの関係を示す説明図、第3図はロー方
向に直線を引く場合に使用するフォントの説明図、第4
図はコラム方向に直線を引く場合に使用するフォントの
説明図である。 1・・・・・・JISコード・ROMアドレス変換回路
、2・・・・・・スキャンアドレス変換回路、3・・・
・・・JISコード、 4・・・・・・スキャンアドレス信号、6〜8・・・・
・・マスクROM。 14〜16・・・・・・シフトレジスタ、17・・・・
・・クロック信号、 18・・・・・・印字データ、 21・・・・・・罫線デコード回路、 22・・・・・・フォント回転回路、 26〜28・・・・・・(罫線の)フォント。 出  願  人 富士ゼロックス株式会社 代  理  人
The drawings are for explaining one embodiment of the present invention. Among them, Fig. 1 is a block diagram of a font generation circuit, Fig. 2 is an explanatory diagram showing the relationship between ruled lines and fonts, and Fig. 3 is a diagram showing the row direction. Explanatory diagram of the font used when drawing a straight line, Part 4
The figure is an explanatory diagram of a font used when drawing a straight line in the column direction. 1...JIS code/ROM address conversion circuit, 2...Scan address conversion circuit, 3...
...JIS code, 4...Scan address signal, 6-8...
...Mask ROM. 14-16...Shift register, 17...
... Clock signal, 18 ... Print data, 21 ... Ruled line decoding circuit, 22 ... Font rotation circuit, 26 to 28 ... (of ruled lines) font. Applicant: Fuji Xerox Co., Ltd. Agent

Claims (1)

【特許請求の範囲】[Claims] フォントを指定するためのコードからそのフォントがコ
ラム方向に連続した罫線を発生させるためのものかロー
方向に連続した罫線を発生させるためのものか、あるい
はこれら以外のパターンを発生させるためのものかの判
別を行うコード判別手段と、前記コードに対応させてフ
ォントを記憶したフォント記憶手段と、このフォント記
憶手段から読み出される1スキャン分ずつのパラレルな
パターン情報をシリアルな情報に変換するためのパラレ
ルシリアル変換手段と、前記コード判別手段がコラム方
向に連続した罫線を発生させるフォントについてのコー
ドであると判別したときにはそのフォントの最終スキャ
ン位置のデータを次の文字についてのフォントデータの
出力が行われるまで繰り返し前記フォント記憶手段から
フォントデータとして出力するコラム方向延長制御手段
と、前記コード判別手段がロー方向に連続した罫線を発
生させるフォントについてのコードであると判別したと
きにはそのフォントの各スキャン位置で出力される前記
パラレルなデータの一部を繰り返して出力しこれをフォ
ントデータとするロー方向延長制御手段とを具備するこ
とを特徴とするフォント生成回路。
From the code for specifying the font, determine whether the font is for generating continuous ruled lines in the column direction, continuous ruled lines in the row direction, or for generating a pattern other than these. font storage means that stores a font in correspondence with the code; and a parallel font storage means that converts parallel pattern information for each scan read from the font storage means into serial information. When the serial conversion means and the code determination means determine that the code is for a font that generates continuous ruled lines in the column direction, the data of the last scan position of the font is outputted as font data for the next character. column direction extension control means for repeatedly outputting the font data from the font storage means until the end of the column; A font generation circuit comprising row direction extension control means for repeatedly outputting a part of the output parallel data and using it as font data.
JP61213755A 1986-09-12 1986-09-12 Font generation circuit Pending JPS6370289A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61213755A JPS6370289A (en) 1986-09-12 1986-09-12 Font generation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61213755A JPS6370289A (en) 1986-09-12 1986-09-12 Font generation circuit

Publications (1)

Publication Number Publication Date
JPS6370289A true JPS6370289A (en) 1988-03-30

Family

ID=16644488

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61213755A Pending JPS6370289A (en) 1986-09-12 1986-09-12 Font generation circuit

Country Status (1)

Country Link
JP (1) JPS6370289A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5753787A (en) * 1980-09-18 1982-03-30 Canon Kk KYARAKUTADEI SUPUREISOCHI
JPS59220787A (en) * 1983-05-30 1984-12-12 富士通株式会社 Rule output control system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5753787A (en) * 1980-09-18 1982-03-30 Canon Kk KYARAKUTADEI SUPUREISOCHI
JPS59220787A (en) * 1983-05-30 1984-12-12 富士通株式会社 Rule output control system

Similar Documents

Publication Publication Date Title
JPS6158852B2 (en)
KR930002351B1 (en) Double byte character recognition method in dot printer
US5018883A (en) Vector font processing in a printing device
JPH0630910B2 (en) Printing method
JPS6370289A (en) Font generation circuit
JPS594706B2 (en) Print pattern generator
JPS5949584A (en) System of processing data in mixed various character sizes
JPS58193582A (en) Character generation method and apparatus
KR920001189B1 (en) Font image circuit
GB2197102A (en) High resolution character generation
JPS6250890A (en) Character control system
JPS6039684A (en) Character pattern generator
JPH0486274A (en) Pattern generation system
JPS59116782A (en) Generator for character signal or the like
JPS62146642A (en) Enlarging processor of printing data
JPS605469B2 (en) galley printing system
JPS5937586A (en) Handy rule generator
JPH0426311B2 (en)
JPS602983A (en) Image processor
JPS627559A (en) Pattern converter
JPH0596811A (en) Printing method
JPH0486276A (en) Font information storage system
JPS6371357A (en) Printing output control apparatus
JPH0486275A (en) Pattern generation system
JPS61235885A (en) Pattern conversion system